CN117951049A - 一种标签的处理方法 - Google Patents
一种标签的处理方法 Download PDFInfo
- Publication number
- CN117951049A CN117951049A CN202410356367.0A CN202410356367A CN117951049A CN 117951049 A CN117951049 A CN 117951049A CN 202410356367 A CN202410356367 A CN 202410356367A CN 117951049 A CN117951049 A CN 117951049A
- Authority
- CN
- China
- Prior art keywords
- fifo
- request
- storage unit
- tag
- slave
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000003672 processing method Methods 0.000 title claims abstract description 9
- 230000004044 response Effects 0.000 claims abstract description 76
- 238000000034 method Methods 0.000 claims abstract description 19
- 230000009286 beneficial effect Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/10—Program control for peripheral devices
- G06F13/12—Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor
- G06F13/124—Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor where hardware is a sequential transfer control unit, e.g. microprocessor, peripheral processor or state-machine
- G06F13/126—Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor where hardware is a sequential transfer control unit, e.g. microprocessor, peripheral processor or state-machine and has means for transferring I/O instructions and statuses between control unit and main processor
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/16—Handling requests for interconnection or transfer for access to memory bus
- G06F13/1605—Handling requests for interconnection or transfer for access to memory bus based on arbitration
- G06F13/1642—Handling requests for interconnection or transfer for access to memory bus based on arbitration with request queuing
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Communication Control (AREA)
Abstract
本申请涉及电数字数据处理技术领域,特别是涉及一种标签的处理方法。该方法包括:获取初始化FIFO;如果主机拟向从机发送第一请求,则对初始化FIFO进行读操作,将读到的第0个存储单元存储的标签tag0确定为第一请求的标签;如果从机未完成向主机返回所述第一请求对应的响应,且主机拟向从机发送第二请求,则对第一FIFO进行读操作,将读到的第1个存储单元存储的标签tag1确定为第二请求的标签;如果从机已完成向主机返回所述第一请求对应的响应,且从机未完成向主机返回所述第二请求对应的响应,则将tag0写入第二FIFO的第0个存储单元,得到第三FIFO。本发明实现了标签的快速申请。
Description
技术领域
本发明涉及电数字数据处理技术领域,特别是涉及一种标签的处理方法。
背景技术
AXI协议中的outstanding指的是主机(master)在没有收到从机(slave)响应时,还可以再发起多个读写请求的能力。为了区分不同请求对应的响应,主机向从机发的每一请求还会带1个标签(tag),不同请求对应的标签不同,从机向主机返回某请求的响应时也会带着该请求的标签;由此,主机接收到从机的响应时就可以根据响应的标签知道接收到的是哪个请求的响应。而且,主机接收到某请求的响应后,还可以将该请求的标签再作为后续其他请求的标签使用,即实现标签的复用。
现有技术中通常利用表来存储所有标签的信息,表的每一条目用于存储一个标签的信息,标签的信息包括标签的值和标签是否可用的标志;当某标签被确定为某请求的标签之后,该标签对应的标志被置为不可用标志,直至从机完成返回该标签对应的请求的响应,该标签的对应的标志才被置为可用标志。现有技术中这种利用表来存储标签的方式存在以下问题:当有新的请求时,需要通过查表的方式查看每一标签的标志,以判断表中哪些标签可用;该查找表的过程将导致为新的请求申请标签的时间较长,导致申请标签的效率较低。如何实现标签的快速申请,是亟待解决的问题。
发明内容
本发明目的在于,提供一种标签的处理方法,以实现标签的快速申请。
根据本发明,提供了一种标签的处理方法,所述方法包括以下步骤:
S100,获取初始化FIFO,FIFO为先进先出存储器,初始化FIFO包括N个存储单元,N为预设的标签数量,初始化FIFO为满状态,初始化FIFO的每一存储单元存储有一个标签,不同存储单元存储的标签不同,初始化FIFO的写指针和读指针均指向第0个存储单元。
S200,如果主机拟向从机发送第一请求,则对初始化FIFO进行读操作,将读到的第0个存储单元存储的标签tag0确定为第一请求的标签。
S300,如果从机未完成向主机返回所述第一请求对应的响应,且主机拟向从机发送第二请求,则对第一FIFO进行读操作,将读到的第1个存储单元存储的标签tag1确定为第二请求的标签;所述第一FIFO为对初始化FIFO进行一次读操作后的FIFO,所述第一FIFO的读指针指向第1个存储单元。
S400,如果从机已完成向主机返回所述第一请求对应的响应,且从机未完成向主机返回所述第二请求对应的响应,则将tag0写入第二FIFO的第0个存储单元,得到第三FIFO,所述第三FIFO的写指针指向第1个存储单元;如果从机已完成向主机返回所述第二请求对应的响应,且从机未完成向主机返回所述第一请求对应的响应,则将tag1写入第二FIFO的第0个存储单元,得到第四FIFO,所述第四FIFO的写指针指向第1个存储单元;所述第二FIFO为对第一FIFO进行一次读操作后的FIFO,所述第二FIFO的读指针指向第2个存储单元。
本发明与现有技术相比至少具有以下有益效果:
本发明利用FIFO来实现对标签的申请,本发明中的初始化FIFO为满状态,写指针和读指针都指向第0个存储单元,初始化FIFO的存储单元的数量为预设的标签数量,初始化FIFO的每一存储单元存储有一个标签,不同存储单元存储的标签不同;基于该初始化FIFO,本发明可以实现对标签的申请,具体的,当主机拟向从机发送请求时,就对FIFO进行读操作,将读到的标签确定为请求的标签,每进行一次读操作,读指针就移向下一存储单元;当从机完成返回某请求对应的响应时,就对FIFO进行写操作,将从机返回的响应对应的标签写入FIFO,实现了对标签的复用,每进行一次写操作,写指针标签就移向下一存储单元;由此,本发明可以按照标签在存储单元中存储的顺序依次为不同请求申请标签,也可以根据标签可以被复用的先后顺序将可被复用的标签依次存储在FIFO中,以备第N个请求之后的新请求使用;相较于现有技术中通过查表申请标签的方式,本发明为请求申请标签的过程不涉及查询过程,只需要在初始化FIFO的基础上管理读指针和写指针即可,因此,本发明申请标签的过程花费时间较短,提高了为请求申请标签的效率。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例一提供的标签的处理方法的流程图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本实施例提供了一种标签的处理方法,如图1所示,所述方法包括以下步骤:
S100,获取初始化FIFO,FIFO为先进先出存储器,初始化FIFO包括N个存储单元,N为预设的标签数量,初始化FIFO为满状态,初始化FIFO的每一存储单元存储有一个标签,不同存储单元存储的标签不同,初始化FIFO的写指针和读指针均指向第0个存储单元。
作为一个具体实施方式,初始化FIFO中第i个存储单元存储的标签为i,i的取值为1到N。例如,当N=16时,初始化FIFO包括16个存储单元,其中第0个存储单元存储的标签为0,第1个存储单元存储的标签为1,以此类推,第14个存储单元存储的标签为14,第15个存储单元存储的标签为15。
S200,如果主机拟向从机发送第一请求,则对初始化FIFO进行读操作,将读到的第0个存储单元存储的标签tag0确定为第一请求的标签。
本实施例中,主机拟向从机发送的请求分为读请求或写请求,当主机拟向从机发送的请求为读请求时,从机向主机返回的响应是主机拟读的数据,当数据带有last(最后一个)标识时,判定从机已完成向主机返回该读请求对应的响应,若没有收到last标识,判定从机未完成向主机返回该读请求对应的响应;当主机拟向从机发送的请求为写请求时,从机向主机返回的响应是标志成功写入或失败写入的响应,如果主机接收到成功写入或失败写入的响应,则判定从机已完成向主机返回该写请求对应的响应,如果主机未接收到成功写入或失败写入的响应,则判定从机未完成向主机返回该写请求对应的响应。
本实施例中,对初始化FIFO进行读操作后得到的FIFO为第一FIFO,所述第一FIFO与初始化FIFO的区别为:所述第一FIFO的读指针指向第1个存储单元,所述第一FIFO的第0个存储单元未存储标签;所述初始FIFO的读指针指向第0个存储单元,所述第一FIFO的第0个存储单元存储有标签。
S300,如果从机未完成向主机返回所述第一请求对应的响应,且主机拟向从机发送第二请求,则对第一FIFO进行读操作,将读到的第1个存储单元存储的标签tag1确定为第二请求的标签;所述第一FIFO为对初始化FIFO进行一次读操作后的FIFO,所述第一FIFO的读指针指向第1个存储单元。
本实施例中,对第一FIFO进行读操作后得到的FIFO为第二FIFO,所述第二FIFO与第一FIFO的区别为:所述第二FIFO的读指针指向第2个存储单元,所述第二FIFO的第0个存储单元和第1个存储单元均未存储标签;所述第一FIFO的读指针指向第1个存储单元,所述第一FIFO的第0个存储单元未存储标签,所述第一FIFO的第1个存储单元存储有标签。
S400,如果从机已完成向主机返回所述第一请求对应的响应,且从机未完成向主机返回所述第二请求对应的响应,则将tag0写入第二FIFO的第0个存储单元,得到第三FIFO,所述第三FIFO的写指针指向第1个存储单元;如果从机已完成向主机返回所述第二请求对应的响应,且从机未完成向主机返回所述第一请求对应的响应,则将tag1写入第二FIFO的第0个存储单元,得到第四FIFO,所述第四FIFO的写指针指向第1个存储单元;所述第二FIFO为对第一FIFO进行一次读操作后的FIFO,所述第二FIFO的读指针指向第2个存储单元。
本实施例中,从机向主机返回响应的顺序与主机向从机发送请求的顺序可能不一致,因此,从机可能先完成向主机返回所述第一请求对应的响应,也可能先完成向主机返回所述第二请求对应的响应;如果从机先完成向主机返回所述第一请求对应的响应,则将tag0写入第二FIFO的第0个存储单元;如果从机先完成向主机返回所述第二请求对应的响应,则将tag1写入第二FIFO的第0个存储单元。
本实施例中,对将tag0写入第二FIFO的第0个存储单元得到的FIFO是第三FIFO,所述第三FIFO与第二FIFO的区别为:所述第三FIFO的写指针指向第1个存储单元,所述第三FIFO的第0个存储单元存储有tag0,所述第三FIFO的第1个存储单元未存储标签;所述第二FIFO的写指针指向第0个存储单元,所述第二FIFO的第0个存储单元和第1个存储单元均未存储标签。
本实施例中,对将tag1写入第二FIFO的第0个存储单元得到的FIFO是第四FIFO,所述第四FIFO与第二FIFO的区别为:所述第四FIFO的写指针指向第1个存储单元,所述第三FIFO的第0个存储单元存储有tag1,所述第三FIFO的第1个存储单元未存储标签;所述第二FIFO的写指针指向第0个存储单元,所述第二FIFO的第0个存储单元和第1个存储单元均未存储标签。
本实施例中,S400还包括:如果从机均未完成向主机返回所述第一请求和第二请求对应的响应,则进入S500。
S500,如果主机拟向从机发送第三请求,则对第二FIFO进行读操作,将读到的第2个存储单元存储的标签tag2确定为第三请求的标签。
本实施例中,对第二FIFO进行读操作得到的是第五FIFO,所述第五FIFO与第二FIFO的区别为:所述第五FIFO的读指针指向第3个存储单元,所述第五FIFO的第0个存储单元、第1个存储单元和第2个存储单元均未存储标签;所述第二FIFO的读指针指向第2个存储单元,所述第二FIFO的第0个存储单元和第1个存储单元均未存储标签。
本实施例中,在S500之后,所述方法还包括以下步骤:
S600,如果从机已完成向主机返回所述第一请求对应的响应,且从机均未完成向主机返回所述第二请求和第三请求对应的响应,则将tag0写入第五FIFO的第0个存储单元,得到第六FIFO,所述第六FIFO的写指针指向第1个存储单元;如果从机已完成向主机返回所述第二请求对应的响应,且从机均未完成向主机返回所述第一请求和第三请求对应的响应,则将tag1写入第五FIFO的第0个存储单元,得到第七FIFO,所述第七FIFO的写指针指向第1个存储单元;如果从机已完成向主机返回所述第三请求对应的响应,且从机均未完成向主机返回所述第一请求和第二请求对应的响应,则将tag2写入第五FIFO的第0个存储单元,得到第八FIFO,所述第八FIFO的写指针指向第1个存储单元;所述第五FIFO为对第二FIFO进行一次读操作后的FIFO,所述第五FIFO的读指针指向第3个存储单元。
本实施例中,从机向主机返回响应的顺序与主机向从机发送请求的顺序可能不一致,因此,从机可能先完成向主机返回所述第一请求对应的响应,可能先完成向主机返回所述第二请求对应的响应,也可能先完成向主机返回所述第三请求对应的响应;如果从机先完成向主机返回所述第一请求对应的响应,则将tag0写入第五FIFO的第0个存储单元;如果从机先完成向主机返回所述第二请求对应的响应,则将tag1写入第五FIFO的第0个存储单元,如果从机先完成向主机返回所述第三请求对应的响应,则将tag2写入第五FIFO的第0个存储单元。
本实施例中,将tag0写入第五FIFO的第0个存储单元得到的FIFO是第六FIFO,所述第六FIFO与第五FIFO的区别为:所述第六FIFO的写指针指向第1个存储单元,所述第六FIFO的第0个存储单元存储有tag0,所述第六FIFO的第1个存储单元和第2存储单元均未存储标签;所述第五FIFO的写指针指向第0个存储单元,所述第五FIFO的第0个存储单元、第1个存储单元和第2存储单元均未存储标签。
本实施例中,对tag1写入第五FIFO的第0个存储单元得到的FIFO是第七FIFO,所述第七FIFO与第五FIFO的区别为:所述第七FIFO的写指针指向第1个存储单元,所述第七FIFO的第0个存储单元存储有tag1,所述第七FIFO的第1个存储单元和第2存储单元均未存储标签;所述第五FIFO的写指针指向第0个存储单元,所述第五FIFO的第0个存储单元、第1个存储单元和第2存储单元均未存储标签。
本实施例中,对tag2写入第八FIFO的第0个存储单元得到的FIFO是第八FIFO,所述第八FIFO与第五FIFO的区别为:所述第八FIFO的写指针指向第1个存储单元,所述第八FIFO的第0个存储单元存储有tag2,所述第八FIFO的第1个存储单元和第2存储单元均未存储标签;所述第五FIFO的写指针指向第0个存储单元,所述第五FIFO的第0个存储单元、第1个存储单元和第2存储单元均未存储标签。
本实施例中,S600还包括:如果从机均未完成向主机返回所述第一请求、第二请求和第三请求对应的响应,则进入S700。
S700,如果主机拟向从机发送第四请求,则对第五FIFO进行读操作,将读到的第3个存储单元存储的标签tag3确定为第四请求的标签。
本实施例中,对第五FIFO进行读操作得到的FIFO与第五FIFO的区别为:对第五FIFO进行读操作得到的FIFO的读指针指向第4个存储单元,所述第五FIFO的第0个存储单元、第1个存储单元、第2个存储单元和第3个存储单元均未存储标签;所述第五FIFO的读指针指向第3个存储单元,所述第二FIFO的第0个存储单元、第1个存储单元和第2个存储单元均未存储标签。
本实施例中,在S700之后,所述方法包括以下步骤:
S800,如果主机已向从机发送的请求的数量为N,且从机均未完成向主机返回N个请求中任一请求对应的响应,则进入S900。
S900,如果主机拟向从机发送第N+1个请求,则阻止主机向从机发送第N+1个请求,直至从机已完成向主机返回N个请求中某一请求对应的响应。
本实施例中,如果主机已向从机发送的请求的数量为N,且从机均未完成向主机返回N个请求中任一请求对应的响应,则FIFO为空状态,FIFO的写指针指向第0个存储单元;当从机完成向主机返回某一请求对应的响应时,将该响应对应的标签写入FIFO的第0个存储单元,写指针指向第1个存储单元;如果主机拟向从机发送第N+1个请求,则将该第0个存储单元存储的标签确定为主机拟向从机发送的第N+1个请求的标签即可。本实施例中,从机向主机返回响应的顺序与主机向从机发送请求的顺序可能不一致,因此,该第0个存储单元存储的标签与初始FIFO中第0个存储单元存储的标签可能不一致。
本实施例中,S300还包括:如果在主机拟向从机发送第二请求之前从机已完成向主机返回所述第一请求对应的响应,则对第一FIFO进行写操作,具体的,将tag0写入第一FIFO的第0个存储单元,得到第九FIFO,该第九FIFO中写指针指向第1个存储单元;如果主机拟向从机发送第二请求,则对第九FIFO进行读操作,将读到的第1个存储单元存储的标签tag1确定为第二请求的标签。
本实施例利用FIFO来实现对标签的申请,本实施例中的初始化FIFO为满状态,写指针和读指针都指向第0个存储单元,初始化FIFO的存储单元的数量为预设的标签数量,初始化FIFO的每一存储单元存储有一个标签,不同存储单元存储的标签不同;基于该初始化FIFO,本实施例可以实现对标签的申请,具体的,当主机拟向从机发送请求时,就对FIFO进行读操作,将读到的标签确定为请求的标签,每进行一次读操作,读指针就移向下一存储单元;当从机完成返回某请求对应的响应时,就对FIFO进行写操作,将从机返回的响应对应的标签写入FIFO,实现了对标签的复用,每进行一次写操作,写指针标签就移向下一存储单元;由此,本实施例可以按照标签在存储单元中存储的顺序依次为不同请求申请标签,也可以根据标签可以被复用的先后顺序将可被复用的标签依次存储在FIFO中,以备第N个请求之后的新请求使用;相较于现有技术中通过查表申请标签的方式,本实施例为请求申请标签的过程不涉及查询过程,只需要在初始化FIFO的基础上管理读指针和写指针即可,因此,本实施例申请标签的过程花费时间较短,提高了为请求申请标签的效率。
虽然已经通过示例对本发明的一些特定实施例进行了详细说明,但是本领域的技术人员应该理解,以上示例仅是为了进行说明,而不是为了限制本发明的范围。本领域的技术人员还应理解,可以对实施例进行多种修改而不脱离本发明的范围和精神。本发明的范围由所附权利要求来限定。
Claims (7)
1.一种标签的处理方法,其特征在于,所述方法包括以下步骤:
S100,获取初始化FIFO,FIFO为先进先出存储器,初始化FIFO包括N个存储单元,N为预设的标签数量,初始化FIFO为满状态,初始化FIFO的每一存储单元存储有一个标签,不同存储单元存储的标签不同,初始化FIFO的写指针和读指针均指向第0个存储单元;
S200,如果主机拟向从机发送第一请求,则对初始化FIFO进行读操作,将读到的第0个存储单元存储的标签tag0确定为第一请求的标签;
S300,如果从机未完成向主机返回所述第一请求对应的响应,且主机拟向从机发送第二请求,则对第一FIFO进行读操作,将读到的第1个存储单元存储的标签tag1确定为第二请求的标签;所述第一FIFO为对初始化FIFO进行一次读操作后的FIFO,所述第一FIFO的读指针指向第1个存储单元;
S400,如果从机已完成向主机返回所述第一请求对应的响应,且从机未完成向主机返回所述第二请求对应的响应,则将tag0写入第二FIFO的第0个存储单元,得到第三FIFO,所述第三FIFO的写指针指向第1个存储单元;如果从机已完成向主机返回所述第二请求对应的响应,且从机未完成向主机返回所述第一请求对应的响应,则将tag1写入第二FIFO的第0个存储单元,得到第四FIFO,所述第四FIFO的写指针指向第1个存储单元;所述第二FIFO为对第一FIFO进行一次读操作后的FIFO,所述第二FIFO的读指针指向第2个存储单元。
2.根据权利要求1所述的标签的处理方法,其特征在于,S400还包括:如果从机均未完成向主机返回所述第一请求和第二请求对应的响应,则进入S500;
S500,如果主机拟向从机发送第三请求,则对第二FIFO进行读操作,将读到的第2个存储单元存储的标签tag2确定为第三请求的标签。
3.根据权利要求2所述的标签的处理方法,其特征在于,在S500之后,所述方法还包括以下步骤:
S600,如果从机已完成向主机返回所述第一请求对应的响应,且从机均未完成向主机返回所述第二请求和第三请求对应的响应,则将tag0写入第五FIFO的第0个存储单元,得到第六FIFO,所述第六FIFO的写指针指向第1个存储单元;如果从机已完成向主机返回所述第二请求对应的响应,且从机均未完成向主机返回所述第一请求和第三请求对应的响应,则将tag1写入第五FIFO的第0个存储单元,得到第七FIFO,所述第七FIFO的写指针指向第1个存储单元;如果从机已完成向主机返回所述第三请求对应的响应,且从机均未完成向主机返回所述第一请求和第二请求对应的响应,则将tag2写入第五FIFO的第0个存储单元,得到第八FIFO,所述第八FIFO的写指针指向第1个存储单元;所述第五FIFO为对第二FIFO进行一次读操作后的FIFO,所述第五FIFO的读指针指向第3个存储单元。
4.根据权利要求3所述的标签的处理方法,其特征在于,S600还包括:如果从机均未完成向主机返回所述第一请求、第二请求和第三请求对应的响应,则进入S700;
S700,如果主机拟向从机发送第四请求,则对第五FIFO进行读操作,将读到的第3个存储单元存储的标签tag3确定为第四请求的标签。
5.根据权利要求4所述的标签的处理方法,其特征在于,在S700之后,所述方法包括以下步骤:
S800,如果主机已向从机发送的请求的数量为N,且从机均未完成向主机返回N个请求中任一请求对应的响应,则进入S900;
S900,如果主机拟向从机发送第N+1个请求,则阻止主机向从机发送第N+1个请求,直至从机已完成向主机返回N个请求中某一请求对应的响应。
6.根据权利要求1所述的标签的处理方法,其特征在于,初始化FIFO中第i个存储单元存储的标签为i,i的取值为1到N。
7.根据权利要求1所述的标签的处理方法,其特征在于,所述第一请求为读请求或写请求。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202410356367.0A CN117951049B (zh) | 2024-03-27 | 2024-03-27 | 一种标签的处理方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202410356367.0A CN117951049B (zh) | 2024-03-27 | 2024-03-27 | 一种标签的处理方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN117951049A true CN117951049A (zh) | 2024-04-30 |
CN117951049B CN117951049B (zh) | 2024-06-07 |
Family
ID=90792580
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202410356367.0A Active CN117951049B (zh) | 2024-03-27 | 2024-03-27 | 一种标签的处理方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN117951049B (zh) |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5628021A (en) * | 1992-12-31 | 1997-05-06 | Seiko Epson Corporation | System and method for assigning tags to control instruction processing in a superscalar processor |
US5974516A (en) * | 1996-10-18 | 1999-10-26 | Samsung Electronics Co., Ltd. | Byte-writable two-dimensional FIFO buffer having storage locations with fields indicating storage location availability and data ordering |
US6580711B1 (en) * | 1997-06-20 | 2003-06-17 | Sony Corporation | Serial interface circuit and signal processing method of the same |
US20070067549A1 (en) * | 2005-08-29 | 2007-03-22 | Judy Gehman | Method for request transaction ordering in OCP bus to AXI bus bridge design |
US7502881B1 (en) * | 2006-09-29 | 2009-03-10 | Emc Corporation | Data packet routing mechanism utilizing the transaction ID tag field |
US20130042038A1 (en) * | 2011-08-08 | 2013-02-14 | Lsi Corporation | Non-blocking processor bus bridge for network processors or the like |
CN105138489A (zh) * | 2015-08-13 | 2015-12-09 | 东南大学 | 网络数据包缓存空间id管理单元 |
-
2024
- 2024-03-27 CN CN202410356367.0A patent/CN117951049B/zh active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5628021A (en) * | 1992-12-31 | 1997-05-06 | Seiko Epson Corporation | System and method for assigning tags to control instruction processing in a superscalar processor |
US5974516A (en) * | 1996-10-18 | 1999-10-26 | Samsung Electronics Co., Ltd. | Byte-writable two-dimensional FIFO buffer having storage locations with fields indicating storage location availability and data ordering |
US6580711B1 (en) * | 1997-06-20 | 2003-06-17 | Sony Corporation | Serial interface circuit and signal processing method of the same |
US20070067549A1 (en) * | 2005-08-29 | 2007-03-22 | Judy Gehman | Method for request transaction ordering in OCP bus to AXI bus bridge design |
US7502881B1 (en) * | 2006-09-29 | 2009-03-10 | Emc Corporation | Data packet routing mechanism utilizing the transaction ID tag field |
US20130042038A1 (en) * | 2011-08-08 | 2013-02-14 | Lsi Corporation | Non-blocking processor bus bridge for network processors or the like |
CN105138489A (zh) * | 2015-08-13 | 2015-12-09 | 东南大学 | 网络数据包缓存空间id管理单元 |
Also Published As
Publication number | Publication date |
---|---|
CN117951049B (zh) | 2024-06-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN112948318B (zh) | 一种Linux操作系统下基于RDMA的数据传输方法及装置 | |
US5671406A (en) | Data structure enhancements for in-place sorting of a singly linked list | |
US6473781B1 (en) | Communication system and method | |
EP2176781B1 (en) | Namespace merger | |
US9514170B1 (en) | Priority queue using two differently-indexed single-index tables | |
US6338084B1 (en) | Method for process-specific exchange of data between machines in a network | |
CN105468660A (zh) | 分布式文件系统的读方法、客户端设备及分布式文件系统 | |
CN105373484A (zh) | 一种网络通信芯片中内存分配、存储和管理的方法 | |
CN115964002B (zh) | 一种电能表终端档案管理方法、装置、设备及介质 | |
JP4199888B2 (ja) | データベース管理方法 | |
CN115269450A (zh) | 内存协同管理系统和方法 | |
CN114036077B (zh) | 数据处理方法及相关装置 | |
CN115827506A (zh) | 数据写入方法、数据读取方法、装置、处理核和处理器 | |
CN117951049B (zh) | 一种标签的处理方法 | |
CN103186585A (zh) | 一种队列处理方法及装置 | |
US6029229A (en) | Digital data storage subsystem including directory for efficiently providing formatting information for stored records | |
CN117520278A (zh) | 一种分布式文件系统多客户端高精度目录配额控制方法 | |
CN110795031A (zh) | 一种基于全闪存储的数据重删方法、装置和系统 | |
CN107861887B (zh) | 一种串行易失性存储器的控制方法 | |
CN111241036B (zh) | 一种异步io数据处理方法、装置、设备及介质 | |
CN112015672A (zh) | 一种存储系统中数据处理方法、装置、设备及存储介质 | |
CN111666339A (zh) | 一种多线程数据同步方法 | |
CN110096453B (zh) | 数据处理方法及装置 | |
CN116719479B (zh) | 存储器访问电路及存储器访问方法、集成电路和电子设备 | |
CN113448899B (zh) | 借助于交易辨识码的属性来控制数据响应的方法以及系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant |