CN117880227A - 一种芯片路由系统、方法以及相关装置 - Google Patents

一种芯片路由系统、方法以及相关装置 Download PDF

Info

Publication number
CN117880227A
CN117880227A CN202410279180.5A CN202410279180A CN117880227A CN 117880227 A CN117880227 A CN 117880227A CN 202410279180 A CN202410279180 A CN 202410279180A CN 117880227 A CN117880227 A CN 117880227A
Authority
CN
China
Prior art keywords
module
routing table
chip
dynamic routing
chip module
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202410279180.5A
Other languages
English (en)
Other versions
CN117880227B (zh
Inventor
杨龚轶凡
郑瀚寻
闯小明
周阳泓博
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Yangsiping Semiconductor Co ltd
Original Assignee
Suzhou Yangsiping Semiconductor Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Yangsiping Semiconductor Co ltd filed Critical Suzhou Yangsiping Semiconductor Co ltd
Priority to CN202410279180.5A priority Critical patent/CN117880227B/zh
Publication of CN117880227A publication Critical patent/CN117880227A/zh
Application granted granted Critical
Publication of CN117880227B publication Critical patent/CN117880227B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/25Routing or path finding in a switch fabric
    • H04L49/252Store and forward routing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L45/00Routing or path finding of packets in data switching networks
    • H04L45/14Routing performance; Theoretical aspects

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

本申请属于数据处理领域,尤其涉及一种芯片路由系统、方法以及相关装置。该系统中,可编辑模块用于生成芯片模块对应的动态路由表;若芯片模块对应的动态路由表处于可编辑状态,则将动态路由表写入存储模块中;存储模块,用于判断芯片模块对应的动态路由表是否处于可编辑状态;若是,向可编辑模块指示动态路由表处于可编辑状态,以使可编辑模块在存储模块中对芯片模块对应的动态路由表进行写操作;芯片模块,用于基于动态路由表执行路由数据传输。该系统通过设置可编辑模块以及动态路由表实现对芯片模块路由的动态配置,增加路由表的可变动性,提高数据路由方式的适应性,提升数据流通效率。

Description

一种芯片路由系统、方法以及相关装置
技术领域
本申请属于数据处理领域,尤其涉及一种芯片路由系统、方法以及相关装置。
背景技术
在芯片通信场景中,路由表主要负责决定数据包在芯片内部的传输路径。具体来说,芯片路由表用于确定数据从输入端口到输出端口的传输路径,以便正确地将数据从源节点传输到目标节点。
相关技术中,路由表是固定设置的。在芯片通信场景中,通常会使用路由表中已经规划好的传输路径进行数据包的传输,使得芯片设计制作完成后,难以对路由表或其产生、维护方式进行更改,使得路由表的使用维护较为复杂,无法应对不同应用场景下的数据传输需求。如果采用固定计算程序,由于该程序与芯片中的硬件设计相关,因此芯片设计完成之后也无法对该程序进行修改、优化。
因此,亟待设计一种全新的技术方案,用以克服上述技术问题。
发明内容
本申请提供了一种芯片路由系统、方法以及相关装置,用以实现芯片路由的动态配置,增加路由表的可变动性,提高数据路由方式的适应性,提升数据流通效率。
第一方面,本申请提供了一种芯片路由系统,该系统至少包括芯片模块、存储模块、以及可编辑模块,该系统包括:
所述可编辑模块,用于生成所述芯片模块对应的动态路由表;若所述芯片模块对应的动态路由表处于可编辑状态,则将所述动态路由表写入所述存储模块中;
所述存储模块,用于判断所述芯片模块对应的动态路由表是否处于可编辑状态;若是,向所述可编辑模块指示所述动态路由表处于可编辑状态,以使所述可编辑模块在所述存储模块中对所述芯片模块对应的动态路由表进行写操作;
所述芯片模块,用于基于所述动态路由表执行路由数据传输。
第二方面,本申请实施例提供了一种芯片路由方法,该方法应用于第一方面所述的芯片路由系统中的芯片模块,该系统还包括存储模块、以及可编辑模块;该方法包括:
向存储模块发送路由读取指令;
若芯片模块对应的动态路由表处于可读状态,则从存储模块处中获取动态路由表;
基于动态路由表执行路由数据传输。
第三方面,本申请实施例提供了另一种芯片路由方法,该方法应用于第一方面的芯片路由系统中的存储模块,该系统还包括芯片模块、以及可编辑模块;该方法包括:
响应于可编辑模块的写入请求,判断芯片模块对应的动态路由表是否处于可编辑状态;
若芯片模块对应的动态路由表处于可编辑状态,向可编辑模块反馈芯片模块对应的动态路由表所处状态,以使可编辑模块在存储模块中对芯片模块对应的动态路由表进行写操作;
响应于芯片模块的路由读取指令,判断芯片模块对应的动态路由表是否处于可读状态;
若芯片模块对应的动态路由表处于可读状态,向芯片模块反馈所需的动态路由表。
第四方面,本申请实施例提供了再一种芯片路由方法,该方法应用于第一方面的芯片路由系统中的可编辑模块,该系统还包括芯片模块、以及存储模块;该方法包括:
生成芯片模块对应的动态路由表;
若芯片模块对应的动态路由表处于可编辑状态,则将动态路由表写入存储模块中。
第五方面,本申请实施例提供了一种可编辑模块,可编辑模块应用于第一方面的芯片路由系统中可编辑模块侧的功能。
第六方面,本申请实施例提供了一种芯片模块,芯片模块应用于第一方面的芯片路由系统中芯片模块侧的功能。
第七方面,本申请实施例提供了一种存储模块,存储模块应用于第一方面的芯片路由系统中存储模块侧的功能。
本申请实施例提供的技术方案中,可编辑模块用于生成芯片模块对应的动态路由表;若芯片模块对应的动态路由表处于可编辑状态,则将动态路由表写入存储模块中;存储模块,用于响应于可编辑模块的写入请求,判断芯片模块对应的动态路由表是否处于可编辑状态;若是,向可编辑模块指示动态路由表处于可编辑状态,以使可编辑模块在存储模块中对芯片模块对应的动态路由表进行写操作;芯片模块,用于基于动态路由表执行路由数据传输。
本申请实施例中,通过芯片模块、存储模块、可编辑模块的相互配合,为各个芯片模块配置了各自对应的动态路由表,实现了对芯片模块路由的动态配置,优化了数据路由方式,从硬、软件层面实现了路由表的可变动性,提高了数据路由方式的适应性,提升了各种应用场景中的数据流通效率。并且,各个芯片模块对应的动态路由表,不仅可以在硬件制造以及后期应用的各个阶段中实现动态配置,还可以适应于各个芯片模块所处的电路环境以及当前执行的数据处理功能,大大提高了各个芯片模块与各自对应的动态路由表之间的适配性,进一步提高了各个芯片模块的数据路由效率,提升了数据路由系统的性能。
附图说明
此处所说明的附图用来提供对本申请的进一步理解,构成本申请的一部分,本申请的示意性实施例及其说明用于解释本申请,并不构成对本申请的不当限定。在附图中:
图1是本申请实施例的一种芯片路由系统的示意图;
图2是本申请实施例的一种芯片路由方法的流程示意图;
图3是本申请实施例的另一种芯片路由方法的流程示意图;
图4是本申请实施例的再一种芯片路由方法的流程示意图;
图5是本申请实施例的一种电子设备的结构示意图。
具体实施方式
为使本申请实施例的目的、技术方案和优点更加清楚,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
除非另有定义,本文所使用的所有的技术和科学术语与属于本申请的技术领域的技术人员通常理解的含义相同。本文中在本申请的说明书中所使用的术语只是为了描述具体的实施例的目的,不是旨在于限制本申请。
在芯片通信场景中,路由表主要负责决定数据包在芯片内部的传输路径。具体来说,芯片路由表用于确定数据从输入端口到输出端口的传输路径,以便正确地将数据从源节点传输到目标节点。
相关技术中,路由表是固定设置的。在芯片通信场景中,通常会使用路由表中已经规划好的传输路径进行数据包的传输,使得芯片设计制作完成后,难以对路由表或其产生、维护方式进行更改,使得路由表的使用维护较为复杂,无法应对不同应用场景下的数据传输需求。如果采用固定计算程序,由于该程序与芯片中的硬件设计相关,因此芯片设计完成之后也无法对该程序进行修改、优化。
综上,亟待提出一种技术方案,用以克服相关技术中存在的上述技术问题。
为解决上述至少一个技术问题,本申请实施例提供了一种芯片路由方案。
本申请实施例提供的芯片路由方案中,可编辑模块用于生成芯片模块对应的动态路由表;若芯片模块对应的动态路由表处于可编辑状态,则将动态路由表写入存储模块中;存储模块,用于响应于可编辑模块的写入请求,判断芯片模块对应的动态路由表是否处于可编辑状态;若是,向可编辑模块指示动态路由表处于可编辑状态,以使可编辑模块在存储模块中对芯片模块对应的动态路由表进行写操作;芯片模块,用于基于动态路由表执行路由数据传输。
本申请实施例中,通过芯片模块、存储模块、可编辑模块的相互配合,为各个芯片模块配置了各自对应的动态路由表,实现了对芯片模块路由的动态配置,优化了数据路由方式,从硬、软件层面实现了路由表的可变动性,提高了数据路由方式的适应性,提升了各种应用场景中的数据流通效率。并且,各个芯片模块对应的动态路由表,不仅可以在硬件制造以及后期应用的各个阶段中实现动态配置,还可以适应于各个芯片模块所处的电路环境以及当前执行的数据处理功能,大大提高了各个芯片模块与各自对应的动态路由表之间的适配性,进一步提高了各个芯片模块的数据路由效率,提升了数据路由系统的性能。
本申请实施例提供的芯片路由方案,可以由一电路或电路系统来执行,该电路或电路系统可以搭载在电子设备中。该电子设备可以是服务器、服务器集群、云服务器。该电子设备也可以是诸如手机、计算机、平板电脑、可穿戴设备、或者专用设备等终端设备。
图1为本申请实施例提供的一种芯片路由系统的示意图,如图1所示,该系统包括:芯片模块101、存储模块102、可编辑模块103。
下面结合具体示例分别介绍上述三个模块的具体功能。
芯片模块101,用于基于动态路由表执行路由数据传输。
存储模块102,用于判断芯片模块101对应的动态路由表是否处于可编辑状态。若芯片模块101对应的动态路由表处于可编辑状态,向可编辑模块103指示动态路由表处于可编辑状态,以使可编辑模块103在存储模块102中对芯片模块101对应的动态路由表进行写操作。
可编辑模块103,用于生成芯片模块101对应的动态路由表。若芯片模块101对应的动态路由表处于可编辑状态,则将动态路由表写入存储模块102中。
本申请实施例中,动态路由表是用于存储管理各类芯片或电路模块中的路由信息的数据结构。动态路由表记录了各个目的路由地址(或者目标节点地址)与相应的下一跳(即路由节点之间的路径)之间的映射关系。在一个芯片路由网络(即芯片路由系统)中,存在多个路由节点和多条可能的路径,而动态路由表的作用是帮助芯片确定最佳的数据传输路径,使得芯片所处理的数据包能够快速、可靠地到达目的位置。每一路由节点都是芯片路由网络中的芯片或电路模块。
与相关技术中的固定路由方式相比,本申请实施例中,动态路由表是通过可编辑模块103来动态构建和更新的。当有路由信息发送变化时(如芯片功能更新、传输电路故障、连接断开、新的电路模块加入等),通过与电路模块之间的通信,可编辑模块103可以根据收到的信息更新动态路由表。这样,芯片模块101即可根据动态路由表中最新的路由信息做出较佳的路由转发决策。进一步可选地,动态路由表的生成和维护机制可以根据不同路由协议或不同类型芯片功能来实现。每个协议都有自己的算法和规则来计算最佳路由路径,以达到路由网络性能优化和冗余容错的目的。
综合上述论述,动态路由表是用于构建、维护和选择数据传输路径的重要数据结构,能够提高芯片路由网络的可靠性、性能和可扩展性。
可编辑模块103生成芯片模块101对应的动态路由表。
动态路由表更新到存储模块102的一个可选实施例为,存储模块102响应于路由编辑指令,判断芯片模块101对应的动态路由表是否处于可编辑状态。若芯片模块101对应的动态路由表处于可编辑状态,向可编辑模块103指示动态路由表处于可编辑状态,以使可编辑模块103在存储模块102中对芯片模块101对应的动态路由表进行写操作。接收到存储模块102反馈的动态路由表状态的指示信息,如果读取到芯片模块101对应的动态路由表处于可编辑状态,此情况下,可以将动态路由表写入存储模块102中。可选地,路由编辑指令中至少包括所需判断的动态路由表的标识,该标识用于指示所需判断的动态路由表的存储位置和/或与芯片模块101的对应关系。
本实施例中的路由编辑指令,可以由可编辑模块103生成芯片模块101对应的动态路由表之后主动触发的,也可以是存储模块102基于更新维护策略生成的,还可以是存储模块102基于芯片模块101的路由读取指令生成的,此处仅为示例。
另一些实施例中,动态路由表可以周期性或者基于其他维护策略更新到存储模块102。为便于维护,动态路由表可以是批量更新到存储模块102中的,例如,电路中增加多个芯片模块101之后,将这一批新增芯片模块101对应的动态路由表会全量更新到存储模块102中。当然,在一些应用场景中,为了减少传输量,提升更新维护效率,动态路由表也可以是部分更新到存储模块102中。
举例来说,假设芯片模块101需要发送一个数据包。基于此,芯片模块101响应于对数据包的发送请求,基于动态路由表执行对该数据包的路由数据传输。此处,使用到的动态路由表,可以是接收到发送请求之前获取的,也可以是在接收到发送请求之后,在执行路由数据传输之前获取的,本申请实施例并不限定。示例性地,前一种获取方式,可以是由存储模块102周期性更新到芯片模块101中的,也可以是由存储模块102检测到预设更新事件后更新的。进一步地,下面是一些可能的预设更新事件,这些预设更新事件可以触发存储模块102将动态路由表更新到芯片模块101,或者更新自身存储的动态路由表:
更新事件一,链路状态改变:当电路中的连接状态发生改变时,如连接链路故障、连接链路恢复或连接链路带宽变化等,存储模块102可以根据这些变化来触发动态路由表的更新。
更新事件二,路径优化:当存储模块102检测到某一芯片模块101对应的动态路由表中出现路由路径的现有负载过高、延迟过高或带宽不足等情况时,可以触发对应的预设更新事件以更新该芯片模块101对应的动态路由表,以寻找更好的路由路径来执行该芯片模块101对应的数据传输。
更新事件三,新的电路模块加入:当有新的电路模块加入当前电路或者电路拓扑发生变化时,存储模块102可以触发预设更新事件以更新与新增电路模块关联的所有芯片模块101各自的动态路由表,确保包括新电路模块的信息在内的路由信息得到及时更新。
更新事件四,负载均衡:当存储模块102检测到某些电路模块或链路负载过高,而其他电路模块或链路负载过低时,它可以触发预设更新事件,从而更新相关电路模块对应的动态路由表以实现负载均衡。
这些仅是一些示例性的预设更新事件,实际上,预设更新事件的类型和触发条件可以根据特定的电路环境和需求进行定义和配置。存储模块102可以根据这些预设更新事件来更新动态路由表,从而确保芯片路由系统的高效、可靠运行。
作为一个可选实施例,所述芯片模块101,还用于向所述存储模块102发送路由读取指令;若所述芯片模块101对应的动态路由表处于可读状态,则从所述存储模块102处中获取所述动态路由表。
所述存储模块102,还用于响应于所述路由读取指令,判断所述芯片模块101对应的动态路由表是否处于可读状态;若是,向所述芯片模块101反馈所需的动态路由表。
以接收到发送请求之后获取动态路由表为例,芯片模块101响应于对数据包的发送请求,生成动态路由表的获取指令(即路由读取指令),并向存储模块102发送该获取指令。该指令可以请求获取与本次传输关联的部分路由信息,也可以请求完整的动态路由表。存储模块102响应于获取指令,判断芯片模块101对应的动态路由表是否处于可读状态。若是,向芯片模块101反馈所需的动态路由表,以使芯片模块101从存储模块102处接收所需的动态路由表。
本申请实施例中,可编辑状态是指动态路由表处于可写入状态。此状态下,动态路由表可以通过可编辑模块103下发并写入存储模块102的,并由存储模块102基于与芯片模块101之间的对应关系、芯片模块101在电路布局中所处的位置、和/或电路排布方式,放置到对应的存储位置。
在一个可选实施例中,进一步可选地,所述存储模块102,基于所述操作调用信息设置所述动态路由表所处状态时,具体用于:根据所述操作调用信息确定所述动态路由表处于可编辑状态的时间,并基于所述动态路由表处于可编辑状态的时间,配置所述动态路由表关联的状态标志信息。
相应地,所述存储模块102,判断所述芯片模块101对应的动态路由表是否处于可编辑状态时,具体用于:响应于所述写入请求,确定所述芯片模块101对应的存储位置;基于所述存储位置查找所述芯片模块101对应的动态路由表;判断查找到的所述动态路由表关联的状态标志信息是否指示所述动态路由表处于可编辑状态。
在这个可选实施例中,存储模块102根据操作调用信息设置动态路由表的状态,并基于状态的时间配置关联的状态标志信息。当需要判断芯片模块101对应的动态路由表是否处于可编辑状态时,存储模块102会执行以下具体步骤:当存储模块102接收到写入请求时,会确定芯片模块101对应的存储位置,该存储位置存储了动态路由表的数据。基于确定的存储位置,存储模块102会查找芯片模块101对应的动态路由表。一旦找到动态路由表,存储模块102会检查该表关联的状态标志信息。示例性地,状态标志信息可以是用于表示动态路由表当前状态的一组位或字段。进而,通过检查状态标志信息,存储模块102可以确定动态路由表的可编辑状态。具体来说,如果状态标志信息指示该表处于可编辑状态,那么存储模块102会得出结论:芯片模块101对应的动态路由表处于可编辑状态。
在这个可选实施例中,存储模块102根据操作调用信息来确定动态路由表的状态,并且确保表的可编辑状态与状态标志信息相关联。这样,当需要判断芯片模块101对应的动态路由表是否处于可编辑状态时,存储模块102会根据状态标志信息的值来做出判断。这种机制可以让芯片路由系统更灵活地控制动态路由表的编辑权限,确保只有在合适的时间和条件下才能进行编辑操作,从而提高芯片路由系统的安全性和可靠性。
作为一个可选实施例,假设所述芯片模块101所处电路中,各个所述芯片模块101具有各自唯一对应的动态路由表,并且各个动态路由表中的路由信息与对应芯片模块101所处的电路布局相匹配。
在本实施例中,唯一对应的动态路由表可以理解为,每个芯片模块101都有一个与之唯一对应的动态路由表。这意味着,每个芯片模块101都有自己的动态路由表,记录了与该芯片模块101直接连接的其他模块的链路信息。
路由信息与电路布局相匹配,可以理解为,每个动态路由表中的路由信息是根据芯片模块101所处的电路布局来配置的。电路布局表示芯片路由系统中各个模块和链路的物理连接关系。在生成动态路由表时,路由算法会根据电路布局来计算最佳的路由路径和地址。这确保了每个芯片模块101的动态路由表中的路由信息与其所处的电路布局相匹配。
路由表更新与电路布局变化,可以理解为,如果电路布局发生变化,例如添加或删除模块,更改链路配置等,那么,相应的芯片模块101的动态路由表会相应更新以反映新的电路布局。这样,每个芯片模块101的动态路由表仍然与其所处的电路布局相匹配。
通过为每个芯片模块101提供唯一对应的动态路由表,并确保路由信息与电路布局相匹配,可以使每个芯片模块101根据其直接连接的设备和链路进行有效的路由决策。这样,芯片路由系统能够更好地适应电路布局的变化,并实现高效和可靠的数据传输。
值得注意的是,此处的电路布局可以是芯片模块101周围的局部电路布局,也可以是与芯片模块101直接相连的各个模块构成的局部电路布局,还可以是芯片模块101所处的电路环境整体,本申请并不限定。
基于上述假设,可编辑模块103,还用于获取芯片模块101所处电路的布局状态,进而,基于布局状态生成芯片模块101对应的动态路由表。
其中,布局状态至少包括:芯片模块101与所处电路中其他模块之间的连接关系。布局状态是指芯片模块101所处的电路的结构和连接方式。在这个实施例中,布局状态至少包括芯片模块101与其他模块之间的连接关系。这些连接关系描述了芯片模块101与其他模块之间的物理连接,包括硬件连线和插槽配置等。
连接关系至少包括:芯片模块101与其他模块之间的软件连线。连接关系中的一部分是芯片模块101与其他模块之间的软件连线。软件连线是指在电路中使用软件或配置来建立逻辑上的连接关系。通过软件连线,芯片模块101可以与其他模块进行通信和数据交换。
具体来说,可编辑模块103通过与芯片模块101所处的电路进行通信或其他方式,获取电路的布局状态信息。布局状态包括与芯片模块101相连的其他模块的连接关系和配置信息。这些连接关系可以包括物理连线、插槽配置以及其他相关参数。一旦可编辑模块103获取到了电路的布局状态信息,它会对这些信息进行分析和处理。这可能涉及识别和确认芯片模块101与其他模块之间的连接关系,以及检查和验证相应的软件连线配置。进而,基于分析得到的布局状态信息,可编辑模块103会生成芯片模块101对应的动态路由表。动态路由表中包含了该芯片模块的路由信息,其中包括目标设备的地址和最佳的路由路径。这样,根据布局状态的更新或变化,可编辑模块103还可以及时更新芯片模块101的动态路由表。这样,动态路由表始终与电路的实际布局状态相匹配。
通过可编辑模块103获取电路的布局状态,并基于此状态生成芯片模块101对应的动态路由表,可以确保动态路由表与电路的实际布局相一致。这样,芯片模块101能够根据正确的连接和配置信息进行路由,提高芯片路由系统的可靠性和性能。
进一步可选地,在一些实施例中,可编辑模块103,还用于探测芯片模块所处电路的布局状态和/或芯片模块的数据处理功能。
实际应用中,具体探测手段可以是传感器探测。可编辑模块103可以搭载传感器,用于探测电路中各个模块之间的物理连接关系。例如,使用接触式传感器或非接触式传感器来探测插槽或连接器的状态,以此获得模块之间的连接关系。具体探测手段也可以是接口扫描。可编辑模块103可以通过扫描电路中的接口或端口,以判断芯片模块101与其他模块之间的连接和通信方式。这可以通过扫描硬件接口或读取配置信息来完成。具体探测手段也可以是数据探测。可编辑模块103可以向芯片模块101发送数据,并观察和分析响应以了解芯片模块的数据处理功能。通过发送不同的测试数据,并检查芯片模块101的响应模式,可以判断出芯片模块101的数据处理能力和功能。具体探测手段还可以是网络扫描。可编辑模块103可以通过电路网络扫描的方式,获取芯片模块101所处电路网络中其他设备的信息。通过扫描相邻模块的地址表、路由表等信息,可以推断出芯片模块101所处的网络拓扑和相关的连接关系。
通过这些探测手段,可编辑模块103可以获取芯片模块101所处电路的布局状态和数据处理功能的相关信息。这样,可编辑模块103可以更好地理解和适应芯片模块的电路环境,进一步提高电路环境的可靠性和性能。
进而,若芯片模块101所处电路的布局状态和/或芯片模块101的数据处理功能出现更新,则判断芯片模块101对应的动态路由表是否满足路径规划条件。具体来说,当芯片模块101所处电路的布局状态或其数据处理功能发生更新时,可以使用以下方式来判断芯片模块101对应的动态路由表是否满足路径规划条件:
方式一,可编辑模块103可以通过与电路进行通信或其他方式,获取最新的布局状态信息。然后将此信息与之前生成的动态路由表进行比较。如果发现存在布局状态的更新,比如模块之间的连接关系变化或新模块的加入等,可编辑模块103将会重新生成动态路由表。
方式二,当芯片模块101的数据处理功能发生更新时,可编辑模块103将会评估这些变化对路由表的影响。它可以检查更新后的数据处理能力是否需要新的路由路径,或者是否与原有的路由路径冲突。根据评估结果,可编辑模块103可能会调整动态路由表。
方式三,对于每个更新的布局状态或数据处理功能,可编辑模块103将检查芯片模块101对应的动态路由表是否满足路径规划条件。这些条件可以包括通信延迟、网络负载、可用带宽等因素。如果动态路由表无法满足这些规划条件,可编辑模块103可能会进行调整,以生成一个新的动态路由表。
通过判断布局状态和数据处理功能的更新,并对动态路由表进行评估和调整,可编辑模块103可以确保路径规划条件得到满足。这样,芯片模块101能够根据最新的电路状态和功能要求,选择最佳的路由路径,提高网络的性能和可靠性。
若动态路由表满足路径规划条件,则保留当前的动态路由表中的路由信息。若动态路由表不满足路径规划条件,则更新动态路由表,直到更新后的动态路由表满足路径规划条件。
具体来说,当动态路由表满足路径规划条件时,可以选择保留当前的动态路由表中的路由信息。只需确保动态路由表中的路径满足网络负载、通信延迟和可用带宽等规划条件即可。如果动态路由表不满足路径规划条件,以下步骤来更新动态路由表,直到满足路径规划条件为止:
可编辑模块103首先评估当前动态路由表中的路径是否满足规划条件。这些规划条件可以包括最大通信延迟、最大网络负载或最小可用带宽等。如果评估发现有路径不满足规划条件,可编辑模块103将识别和记录这些不满足的路径。这可能涉及到检查路径的延迟、负载或带宽等指标。基于不满足的路径,可编辑模块103将选择合适的路径更新策略。这可以包括重新计算路径、调整网络拓扑结构或使用备选路径等。根据选定的路径更新策略,可编辑模块103将生成更新后的路径信息。这可能包括选择新的路由路径、调整流量分配或优化路径选择算法。可编辑模块103将在更新后的路径信息的基础上,更新芯片模块101对应的动态路由表。这将确保动态路由表中的所有路径都满足路径规划条件。一旦动态路由表更新完毕,可编辑模块103将重新评估更新后的路由表,以确保所有路径均满足路径规划条件。
通过这些步骤,可编辑模块103能够持续评估和调整动态路由表,直到满足路径规划条件为止。这样,芯片模块101将能够选择最佳的、满足规划条件的路由路径来提供高效的数据传输和通信。
本申请实施例中,路径规划条件基于芯片模块101所处电路关联的路径规划指标设置。在本申请实施例中,路径规划条件可以基于芯片模块101所处电路关联的路径规划指标设置。以下指标是一些可能的路径规划条件示例:
通信延迟:路径规划条件可以是限制网络中数据包传输的最大延迟。较低的延迟可确保数据传输的及时性和实时性。
网络负载:路径规划条件可以是限制网络中各个路径的最大负载。维持适当的负载可以避免网络拥塞,保持网络的稳定性和吞吐量。
带宽利用率:路径规划条件可以是最大可用带宽的利用率。通过合理分配带宽并避免浪费,可以最大程度地提供网络服务的性能。
可用性:路径规划条件可以是网络中路径的可用性。确保路径可靠且不容易受到中断或单点故障的影响,以确保数据的连续性和可靠性。
安全性:路径规划条件可以基于网络安全性要求。例如,优先选择经过防火墙或安全设备的路径,以确保数据的保密性和完整性。
成本效益:路径规划条件可以是选择最具成本效益的路径。通过权衡路径的物理距离、设备和资源的成本等因素,最大程度地实现成本效益。
这些路径规划条件是根据具体需求和场景而定的,可以根据芯片模块101所处电路的特点和要求进行定制。通过评估和调整这些规划条件,可实现最优的路由路径,以满足特定的性能、可靠性和效率要求。
进一步可选地,处于可读状态下的动态路由表不可被可编辑模块写入。此处的可读状态,可以理解为,动态路由表当前可能正在被数据传输任务所调用。这样,为了保证数据传输的稳定性,动态路由表在路由调用阶段中不会修改或重新载入路由信息,避免路由信息改动导致的数据传输错误甚至数据传输中断,保证数据传输的可靠性和安全性。
另一些实施例中,若动态路由表处于可读状态下,也可以进一步判断芯片模块101是否正在调用动态路由表中的路由信息。若路由信息没有被调用,此情况下,可以将动态路由表切换至可编辑状态。
作为一个可选实施例,假设处于可编辑状态下的动态路由表不可被芯片模块读取。并且,处于可编辑状态下的动态路由表中的路由信息不应用于到达同一目标位置的连续数据传输任务中。
基于上述假设,存储模块102还用于,从芯片模块101的路由读取指令中确定动态路由表的操作调用信息。进而,基于操作调用信息设置动态路由表所处状态。其中,操作调用信息包括但不限于:动态路由表所涉及的路由任务、任务执行时间、路由调用时间、和/或目标路由位置。
可以理解的是,为了保证动态路由表的可用性,避免在调用期间出现动态路由表中路由信息更新,而导致传输中断甚至传输错误等问题,本申请进一步地,可编辑状态的设置与操作调用信息相匹配。
上述实施例中,动态路由表不可被芯片模块101读取,可以理解为:动态路由表位于存储模块102中,且处于可编辑状态。这意味着芯片模块101无法直接读取动态路由表中的路由信息。
可编辑状态下的动态路由表不应用于连续数据传输任务。即,在可编辑状态下,动态路由表中的路由信息不会自动应用于连续的数据传输任务。这是为了避免在一次数据传输任务执行过程中发生动态路由表的更新,从而导致中断或错误发生。
存储模块102用于读取路由指令和设置动态路由表状态。即,存储模块102负责解析芯片模块101的路由读取指令,从路由读取指令中提取操作调用信息,包括涉及到的路由任务、任务执行时间、路由调用时间和/或目标路由位置等。根据这些操作调用信息,存储模块102会设置动态路由表的状态,以匹配调用的操作要求。
其中,在上述情况中,路由任务是指需要进行路由选择和路径规划的具体任务或数据传输需求。这可以是发送特定数据包、建立网络连接、处理特定服务请求等。每个路由任务都有其特定的要求和执行条件。实际应用中,任务执行时间指的是路由任务需要在何时被执行或完成。这可以是一个具体的时间点或时间段。在确定路由表的状态时,任务执行时间的考虑可以帮助决定是否需要对路由进行更新或重定向,以满足任务的时效性要求。路由调用时间是指进行路由选择和路径规划的时间点,即进行动态路由表的操作调用的时间。这是为了确保在特定时间点对路由任务进行路由选择和路径规划,以适应网络状态和任务需求的变化。目标路由位置是指路由任务的目标网络地址或设备位置。它表示数据传输需要到达的目标节点或网络。目标路由位置的考虑可以帮助确定选择最佳路由路径以实现数据的准确传输,并避免数据流经不必要的或不可行的路径。通过考虑这些操作调用信息,存储模块102可以根据任务的特定要求、执行时间、调用时间和目标位置等因素对动态路由表进行合理的设置和调整。这有助于实现更精确和高效的路由选择和路径规划,以满足任务的时效性、可靠性和性能要求。
通过将可编辑状态和操作调用信息匹配起来,可以保证动态路由表的可用性,并避免在调用期间发生动态路由表中的路由信息更新。这有助于确保数据传输的连续性和准确性,避免中断和错误的发生。同时,这种设置还允许根据具体的路由任务、调用时间和目标位置等要求,动态调整和配置动态路由表,以优化数据传输的性能和效率。
作为一个可选实施例,可编辑模块103,还用于检测到芯片模块101重启之后,向芯片模块101发送芯片模块101对应的动态路由表,以更新芯片模块101中的路由设置。
举例来说,假设芯片模块101经过重启,此时它的路由设置已经被清空并需要重新配置。可编辑模块103具备检测芯片模块101重启的功能。一旦检测到重启事件,可编辑模块103将会触发相应的处理流程。可编辑模块103可以访问存储模块中存储的芯片模块101对应的动态路由表。它会从存储模块中提取出最新的动态路由表。一旦准备好动态路由表,可编辑模块103将通过合适的通信方式将该动态路由表发送到芯片模块101。这可以是通过网络连接发送数据或者通过物理接口连接进行数据传输。芯片模块101接收到来自可编辑模块103的动态路由表后,会解析数据,并将其中的路由信息应用于自身的路由设置。这将更新芯片模块101中的路由表,使其能够根据最新的动态路由表进行数据传输的路由选择和路径规划。通过这个示例,可编程模块103可以在芯片模块101重启后,及时将最新的动态路由表发送给芯片模块101,确保路由设置的更新。这样可以避免芯片模块101在重启后使用过期的路由信息进行数据传输,同时也保证了动态路由表的及时性和准确性。
这样,能够根据芯片模块101所处电路环境的变化来及时更新芯片模块101对应的路由设置,实现了芯片模块101的自适应路由配置,提升了芯片模块101、所处电路环境以及数据路由规划之前的适配度,进一步提高了数据路由方式的适应性,提升了各种应用场景中的数据流通效率。
作为一个可选实施例,芯片模块101,向存储模块102发送路由读取指令时,具体用于:获取目标路由信息在动态路由表中的目标存储位置;基于目标存储位置生成路由读取指令,并将路由读取指令发送给存储模块102。
其中,目标存储位置至少基于芯片模块101在所处电路中的位置、目标路由位置、和/或动态路由表的排布方式决定。
具体来说,芯片模块101首先需要确定目标路由信息在动态路由表中的存储位置。目标存储位置可以基于多个因素决定,包括但不限于芯片模块101在电路中的位置、目标路由位置和动态路由表的排布方式等。一旦确定目标存储位置,芯片模块101将根据目标存储位置生成相应的路由读取指令。这个指令的目的是告知存储模块102需要读取动态路由表的哪一部分,以获取目标路由信息。芯片模块101会通过合适的通信方式将路由读取指令发送给存储模块102。这可以是通过网络连接发送数据或者通过物理接口进行数据传输。
通过这个功能,芯片模块10在需要获取目标路由信息时,可以通过发送路由读取指令给存储模块102来实现。目标存储位置的确定可以依赖于芯片模块101在电路中的位置、目标路由位置和动态路由表的排布方式等信息。这样,存储模块102能够根据指令从动态路由表中读取出目标路由信息,以供芯片模块101在数据传输过程中进行路由选择和路径规划的参考和使用。
本申请实施例中,通过芯片模块101、存储模块102、可编辑模块103的相互配合,为各个芯片模块101配置了各自对应的动态路由表,实现了对芯片模块路由的动态配置,优化了芯片模块的数据路由方式,从硬、软件层面实现了路由表的可变动性,提高了数据路由方式的适应性,提升了各种应用场景中的数据流通效率。并且,各个芯片模块101对应的动态路由表,不仅可以在硬件制造以及后期应用的各个阶段中实现动态配置,还可以适应于各个芯片模块101所处的电路环境以及当前执行的数据处理功能,大大提高了各个芯片模块101与各自对应的动态路由表之间的适配性,进一步提高了各个芯片模块101的数据路由效率,提升了数据路由系统的性能。
在本申请的又一实施例中,还提供了一种芯片路由方法,该方法应用于上述实施例所述的芯片路由系统中的芯片模块,该系统还包括存储模块、以及可编辑模块。如图2所示,该方法包括:
201、向存储模块发送路由读取指令;
202、若芯片模块对应的动态路由表处于可读状态,则从存储模块处中获取动态路由表;
203、基于动态路由表执行路由数据传输。
进一步可选地,芯片模块向存储模块发送路由读取指令;若芯片模块对应的动态路由表处于可读状态,则从存储模块处中获取动态路由表。
进一步可选地,所述芯片模块所处电路中,各个所述芯片模块具有各自唯一对应的动态路由表;各个动态路由表中的路由信息与对应芯片模块所处的电路布局相匹配。
进一步可选地,处于可编辑状态下的动态路由表不可被所述芯片模块读取;并且,处于可编辑状态下的动态路由表中的路由信息不应用于到达同一目标位置的连续数据传输任务中。
进一步可选地,处于可读状态下的动态路由表不可被所述可编辑模块写入。
进一步可选地,向所述存储模块发送路由读取指令,包括:
获取目标路由信息在动态路由表中的目标存储位置;所述目标存储位置至少基于所述芯片模块在所处电路中的位置、目标路由位置、和/或动态路由表的排布方式决定;
基于所述目标存储位置生成所述路由读取指令,并将所述路由读取指令发送给所述存储模块。
上述芯片路由方法,为各个芯片模块配置了各自对应的动态路由表,实现了对芯片模块路由的动态配置,优化了数据路由方式,从硬、软件层面实现了路由表的可变动性,提高了数据路由方式的适应性,提升了各种应用场景中的数据流通效率。并且,各个芯片模块对应的动态路由表,不仅可以在硬件制造以及后期应用的各个阶段中实现动态配置,还可以适应于各个芯片模块所处的电路环境以及当前执行的数据处理功能,大大提高了各个芯片模块与各自对应的动态路由表之间的适配性,进一步提高了各个芯片模块的数据路由效率,提升了数据路由系统的性能。
在本申请的又一实施例中,还提供了一种芯片路由方法,该方法应用于上述实施例所述的芯片路由系统中的存储模块,该系统还包括芯片模块、以及可编辑模块。如图3所示,该方法包括:
301、响应于可编辑模块的写入请求,判断芯片模块对应的动态路由表是否处于可编辑状态;
302、若芯片模块对应的动态路由表处于可编辑状态,向可编辑模块反馈芯片模块对应的动态路由表所处状态,以使可编辑模块在存储模块中对芯片模块对应的动态路由表进行写操作;
303、响应于芯片模块的路由读取指令,判断芯片模块对应的动态路由表是否处于可读状态;
304、若芯片模块对应的动态路由表处于可读状态,向芯片模块反馈所需的动态路由表。
进一步可选地,该方法还包括:响应于所述路由读取指令,判断所述芯片模块对应的动态路由表是否处于可读状态;若是,向所述芯片模块反馈所需的动态路由表。
进一步可选地,所述芯片模块所处电路中,各个所述芯片模块具有各自唯一对应的动态路由表;各个动态路由表中的路由信息与对应芯片模块所处的电路布局相匹配。
进一步可选地,处于可编辑状态下的动态路由表不可被所述芯片模块读取;并且,处于可编辑状态下的动态路由表中的路由信息不应用于到达同一目标位置的连续数据传输任务中。
所述方法还包括:从所述芯片模块的路由读取指令中确定动态路由表的操作调用信息,所述操作调用信息包括:动态路由表所涉及的路由任务、任务执行时间、路由调用时间、和/或目标路由位置;
基于所述操作调用信息设置所述动态路由表所处状态;所述可编辑状态的设置与所述操作调用信息相匹配。
进一步可选地,基于所述操作调用信息设置所述动态路由表所处状态,包括:
根据所述操作调用信息确定所述动态路由表处于可编辑状态的时间,并基于所述动态路由表处于可编辑状态的时间,配置所述动态路由表关联的状态标志信息;
判断所述芯片模块对应的动态路由表是否处于可编辑状态,包括:
响应于所述写入请求,确定所述芯片模块对应的存储位置;基于所述存储位置查找所述芯片模块对应的动态路由表;判断查找到的所述动态路由表关联的状态标志信息是否指示所述动态路由表处于可编辑状态。
进一步可选地,处于可读状态下的动态路由表不可被所述可编辑模块写入。
上述芯片路由方法,为各个芯片模块配置了各自对应的动态路由表,实现了对芯片模块路由的动态配置,优化了数据路由方式,从硬、软件层面实现了路由表的可变动性,提高了数据路由方式的适应性,提升了各种应用场景中的数据流通效率。并且,各个芯片模块对应的动态路由表,不仅可以在硬件制造以及后期应用的各个阶段中实现动态配置,还可以适应于各个芯片模块所处的电路环境以及当前执行的数据处理功能,大大提高了各个芯片模块与各自对应的动态路由表之间的适配性,进一步提高了各个芯片模块的数据路由效率,提升了数据路由系统的性能。
在本申请的又一实施例中,还提供了一种芯片路由方法,该方法应用于上述实施例所述的芯片路由系统中的可编辑模块,所述系统还包括芯片模块、以及存储模块。如图4所示,该方法包括:
401、生成所述芯片模块对应的动态路由表;
402、若所述芯片模块对应的动态路由表处于可编辑状态,则将所述动态路由表写入所述存储模块中。
进一步可选地,所述芯片模块所处电路中,各个所述芯片模块具有各自唯一对应的动态路由表;各个动态路由表中的路由信息与对应芯片模块所处的电路布局相匹配。
所述方法还包括:获取所述芯片模块所处电路的布局状态;所述布局状态至少包括:所述芯片模块与所处电路中其他模块之间的连接关系;所述连接关系至少包括:所述芯片模块与其他模块之间的软件连线;基于所述布局状态生成所述芯片模块对应的动态路由表。
进一步可选地,所述方法还包括:探测所述芯片模块所处电路的布局状态和/或所述芯片模块的数据处理功能;若所述芯片模块所处电路的布局状态和/或所述芯片模块的数据处理功能出现更新,则判断所述芯片模块对应的动态路由表是否满足路径规划条件;所述路径规划条件基于所述芯片模块所处电路关联的路径规划指标设置;若所述动态路由表不满足所述路径规划条件,则更新所述动态路由表,直到更新后的所述动态路由表满足所述路径规划条件。
进一步可选地,处于可编辑状态下的动态路由表不可被所述芯片模块读取;并且,处于可编辑状态下的动态路由表中的路由信息不应用于到达同一目标位置的连续数据传输任务中。
进一步可选地,处于可读状态下的动态路由表不可被所述可编辑模块写入。
进一步可选地,所述方法还包括:检测到所述芯片模块重启之后,向所述芯片模块发送所述芯片模块对应的动态路由表,以更新所述芯片模块中的路由设置。
上述芯片路由方法,为各个芯片模块配置了各自对应的动态路由表,实现了对芯片模块路由的动态配置,优化了数据路由方式,从硬、软件层面实现了路由表的可变动性,提高了数据路由方式的适应性,提升了各种应用场景中的数据流通效率。并且,各个芯片模块对应的动态路由表,不仅可以在硬件制造以及后期应用的各个阶段中实现动态配置,还可以适应于各个芯片模块所处的电路环境以及当前执行的数据处理功能,大大提高了各个芯片模块与各自对应的动态路由表之间的适配性,进一步提高了各个芯片模块的数据路由效率,提升了数据路由系统的性能。
在本申请的又一实施例中,还提供一种电子设备,包括:处理器、通信接口、存储器和通信总线,其中,处理器,通信接口,存储器通过通信总线完成相互间的通信;
存储器,用于存放计算机程序;
处理器,用于执行存储器上所存放的程序时,实现方法实施例所述的芯片路由方法。
上述电子设备提到的通信总线1140可以是外设部件互连标准(PeripheralComponent Interconnect,PCI)总线或扩展工业标准结构(Extended Industry StandardArchitecture,EISA)总线等。该通信总线1140可以分为地址总线、数据总线、控制总线等。
为便于表示,图5中仅用一条粗线表示,但并不表示仅有一根总线或一种类型的总线。
通信接口1120用于上述电子设备与其他设备之间的通信。
存储器1130可以包括随机存取存储器(Random Access Memory,RAM),也可以包括非易失性存储器(non-volatil ememory),例如至少一个磁盘存储器。可选的,存储器还可以是至少一个位于远离前述处理器的存储装置。
上述的处理器1110可以是通用处理器,包括中央处理器(Central Pro-
cessing Unit,CPU)、网络处理器(Network Processor,NP)等;还可以是数字信号处理器(Digital Signal Processing,DSP)、专用集成电路(Application SpecificIntegrated Circuit,ASIC)、现场可编辑门阵列(Field-Programmable Gate Array,FPGA)或者其他可编辑逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件。
相应地,本申请实施例还提供一种存储有计算机程序的计算机可读存储介质,计算机程序被执行时能够实现上述方法实施例中可由电子设备执行的各步骤。

Claims (15)

1.一种芯片路由系统,其特征在于,所述系统至少包括芯片模块、存储模块、以及可编辑模块,其中
所述可编辑模块,用于生成所述芯片模块对应的动态路由表;若所述芯片模块对应的动态路由表处于可编辑状态,则将所述动态路由表写入所述存储模块中;
所述存储模块,用于判断所述芯片模块对应的动态路由表是否处于可编辑状态;若是,向所述可编辑模块指示所述动态路由表处于可编辑状态,以使所述可编辑模块在所述存储模块中对所述芯片模块对应的动态路由表进行写操作;
所述芯片模块,用于基于所述动态路由表执行路由数据传输。
2.根据权利要求1所述的芯片路由系统,其特征在于,所述芯片模块,还用于向所述存储模块发送路由读取指令;若所述芯片模块对应的动态路由表处于可读状态,则从所述存储模块处中获取所述动态路由表;
所述存储模块,还用于响应于所述路由读取指令,判断所述芯片模块对应的动态路由表是否处于可读状态;若是,向所述芯片模块反馈所需的动态路由表。
3.根据权利要求1所述的芯片路由系统,其特征在于,所述芯片模块所处电路中,各个所述芯片模块具有各自唯一对应的动态路由表;各个动态路由表中的路由信息与对应芯片模块所处的电路布局相匹配;
所述可编辑模块,还用于获取所述芯片模块所处电路的布局状态;所述布局状态至少包括:所述芯片模块与所处电路中其他模块之间的连接关系;所述连接关系至少包括:所述芯片模块与其他模块之间的软件连线;
基于所述布局状态生成所述芯片模块对应的动态路由表。
4.根据权利要求3所述的芯片路由系统,其特征在于,所述可编辑模块,还用于
探测所述芯片模块所处电路的布局状态和/或所述芯片模块的数据处理功能;
若所述芯片模块所处电路的布局状态和/或所述芯片模块的数据处理功能出现更新,则判断所述芯片模块对应的动态路由表是否满足路径规划条件;所述路径规划条件基于所述芯片模块所处电路关联的路径规划指标设置;
若所述动态路由表不满足所述路径规划条件,则更新所述动态路由表,直到更新后的所述动态路由表满足所述路径规划条件。
5.根据权利要求1所述的芯片路由系统,其特征在于,处于可编辑状态下的动态路由表不可被所述芯片模块读取;并且,处于可编辑状态下的动态路由表中的路由信息不应用于到达同一目标位置的连续数据传输任务中;
所述存储模块,还用于从所述芯片模块的路由读取指令中确定动态路由表的操作调用信息,所述操作调用信息包括:动态路由表所涉及的路由任务、任务执行时间、路由调用时间、和/或目标路由位置;
基于所述操作调用信息设置所述动态路由表所处状态;所述可编辑状态的设置与所述操作调用信息相匹配。
6.根据权利要求5所述的芯片路由系统,其特征在于,所述存储模块,基于所述操作调用信息设置所述动态路由表所处状态时,具体用于:
根据所述操作调用信息确定所述动态路由表处于可编辑状态的时间,并基于所述动态路由表处于可编辑状态的时间,配置所述动态路由表关联的状态标志信息;
所述存储模块,判断所述芯片模块对应的动态路由表是否处于可编辑状态时,具体用于:
响应于写入请求,确定所述芯片模块对应的存储位置;
基于所述存储位置查找所述芯片模块对应的动态路由表;
判断查找到的所述动态路由表关联的状态标志信息是否指示所述动态路由表处于可编辑状态。
7.根据权利要求1所述的芯片路由系统,其特征在于,处于可读状态下的动态路由表不可被所述可编辑模块写入。
8.根据权利要求1所述的芯片路由系统,其特征在于,所述可编辑模块,还用于
检测到所述芯片模块重启之后,向所述芯片模块发送所述芯片模块对应的动态路由表,以更新所述芯片模块中的路由设置。
9.根据权利要求1所述的芯片路由系统,其特征在于,所述芯片模块,向所述存储模块发送路由读取指令时,具体用于:
获取目标路由信息在动态路由表中的目标存储位置;所述目标存储位置至少基于所述芯片模块在所处电路中的位置、目标路由位置、和/或动态路由表的排布方式决定;
基于所述目标存储位置生成所述路由读取指令,并将所述路由读取指令发送给所述存储模块。
10.一种芯片路由方法,其特征在于,所述方法应用于如权利要求1至9任一所述的芯片路由系统中的芯片模块,所述系统还包括存储模块、以及可编辑模块;所述方法包括:
向所述存储模块发送路由读取指令;
若所述芯片模块对应的动态路由表处于可读状态,则从所述存储模块处中获取所述动态路由表;
基于所述动态路由表执行路由数据传输。
11.一种芯片路由方法,其特征在于,所述方法应用于如权利要求1至9任一所述的芯片路由系统中的存储模块,所述系统还包括芯片模块、以及可编辑模块;所述方法包括:
判断所述芯片模块对应的动态路由表是否处于可编辑状态;
若所述芯片模块对应的动态路由表处于可编辑状态,向所述可编辑模块反馈所述芯片模块对应的动态路由表所处状态,以使所述可编辑模块在所述存储模块中对所述芯片模块对应的动态路由表进行写操作;
响应于所述芯片模块的路由读取指令,判断所述芯片模块对应的动态路由表是否处于可读状态;
若所述芯片模块对应的动态路由表处于可读状态,向所述芯片模块反馈所需的动态路由表。
12.一种芯片路由方法,其特征在于,所述方法应用于如权利要求1至9任一所述的芯片路由系统中的可编辑模块,所述系统还包括芯片模块、以及存储模块;所述方法包括:
生成所述芯片模块对应的动态路由表;
若所述芯片模块对应的动态路由表处于可编辑状态,则将所述动态路由表写入所述存储模块中。
13.一种可编辑模块,其特征在于,所述可编辑模块用于实现如权利要求1至9任一所述的芯片路由系统中可编辑模块侧的功能。
14.一种芯片模块,其特征在于,所述芯片模块应用于如权利要求1至9任一所述的芯片路由系统中芯片模块侧的功能。
15.一种存储模块,其特征在于,所述存储模块应用于如权利要求1至9任一所述的芯片路由系统中存储模块侧的功能。
CN202410279180.5A 2024-03-12 2024-03-12 一种芯片路由系统、方法以及相关装置 Active CN117880227B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202410279180.5A CN117880227B (zh) 2024-03-12 2024-03-12 一种芯片路由系统、方法以及相关装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202410279180.5A CN117880227B (zh) 2024-03-12 2024-03-12 一种芯片路由系统、方法以及相关装置

Publications (2)

Publication Number Publication Date
CN117880227A true CN117880227A (zh) 2024-04-12
CN117880227B CN117880227B (zh) 2024-05-31

Family

ID=90579774

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202410279180.5A Active CN117880227B (zh) 2024-03-12 2024-03-12 一种芯片路由系统、方法以及相关装置

Country Status (1)

Country Link
CN (1) CN117880227B (zh)

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10285207A (ja) * 1997-04-08 1998-10-23 Nec Corp 通信システム
CN1447223A (zh) * 2003-04-04 2003-10-08 清华大学 支持路由压缩的tcam高速更新方法
CN1989745A (zh) * 2004-07-20 2007-06-27 英国电讯有限公司 用测试分组操作网络的方法
CN101150498A (zh) * 2006-09-18 2008-03-26 华为技术有限公司 多跳无线中继通信系统及其下行数据传输方法
CN106301962A (zh) * 2016-10-20 2017-01-04 北京小米移动软件有限公司 路由器信息修改方法及装置
CN111857576A (zh) * 2020-06-24 2020-10-30 苏州浪潮智能科技有限公司 一种以太网管理的存储系统
CN114697249A (zh) * 2020-12-31 2022-07-01 Oppo广东移动通信有限公司 芯片及其控制方法、计算机可读存储介质和电子设备
CN116055381A (zh) * 2021-10-28 2023-05-02 北京灵汐科技有限公司 基于众核系统的路由表更新方法、装置及电子设备

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10285207A (ja) * 1997-04-08 1998-10-23 Nec Corp 通信システム
CN1447223A (zh) * 2003-04-04 2003-10-08 清华大学 支持路由压缩的tcam高速更新方法
CN1989745A (zh) * 2004-07-20 2007-06-27 英国电讯有限公司 用测试分组操作网络的方法
CN101150498A (zh) * 2006-09-18 2008-03-26 华为技术有限公司 多跳无线中继通信系统及其下行数据传输方法
CN106301962A (zh) * 2016-10-20 2017-01-04 北京小米移动软件有限公司 路由器信息修改方法及装置
CN111857576A (zh) * 2020-06-24 2020-10-30 苏州浪潮智能科技有限公司 一种以太网管理的存储系统
CN114697249A (zh) * 2020-12-31 2022-07-01 Oppo广东移动通信有限公司 芯片及其控制方法、计算机可读存储介质和电子设备
CN116055381A (zh) * 2021-10-28 2023-05-02 北京灵汐科技有限公司 基于众核系统的路由表更新方法、装置及电子设备

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
穆强等: "应用SpaceWire网络的航天器分布式存储系统设计", 航天器工程, no. 02, 15 April 2019 (2019-04-15), pages 86 - 92 *

Also Published As

Publication number Publication date
CN117880227B (zh) 2024-05-31

Similar Documents

Publication Publication Date Title
JP5246157B2 (ja) 負荷分散システム
US20160352578A1 (en) System and method for adaptive paths locator for virtual network function links
KR20010072379A (ko) 내고장성 컴퓨터 시스템
CN113141405B (zh) 服务访问方法、中间件系统、电子设备和存储介质
US20170302533A1 (en) Method for the exchange of data between nodes of a server cluster, and server cluster implementing said method
CN107852344B (zh) 存储网元发现方法及装置
CN116055381A (zh) 基于众核系统的路由表更新方法、装置及电子设备
US20210120097A1 (en) Scheduling solution configuration method and apparatus, computer readable storage medium thereof, and computer device
CN117880227B (zh) 一种芯片路由系统、方法以及相关装置
CN110798399A (zh) 网络自动链结备援方法与网络系统
CN110324202B (zh) 一种探测线路质量的方法和装置
CN113568863B (zh) 数据传输方法、路由节点、众核系统、计算机可读介质
US10333792B2 (en) Modular controller in software-defined networking environment and operating method thereof
US20230224243A1 (en) Highly-Available Cluster Leader Election in a Distributed Routing System
US10148518B2 (en) Method and apparatus for managing computer system
CN111130941B (zh) 一种网络错误检测方法、装置以及计算机可读存储介质
CN113626295A (zh) 压测数据的处理方法、系统及计算机可读存储介质
CN108259527B (zh) 基于代理的业务处理方法、装置及网元设备
CN116915837B (zh) 基于软件定义网络的通信方法及通信系统
US20100250899A1 (en) Distributed processing system
CN113300948B (zh) 用于业务生存性分析的方法、装置、系统及存储介质
CN111464442B (zh) 对数据包进行路由的方法和装置
CN117424848B (zh) 基于机器学习的节点调用优化方法、系统、设备及介质
CN111107178B (zh) 一种指定报文使用本地地址的方法和设备
JP2746089B2 (ja) ネットワークインタフェース選択システム

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant