CN117806725A - 一种线卡板及其端口芯片加载版本文件的方法 - Google Patents

一种线卡板及其端口芯片加载版本文件的方法 Download PDF

Info

Publication number
CN117806725A
CN117806725A CN202311783146.3A CN202311783146A CN117806725A CN 117806725 A CN117806725 A CN 117806725A CN 202311783146 A CN202311783146 A CN 202311783146A CN 117806725 A CN117806725 A CN 117806725A
Authority
CN
China
Prior art keywords
version
processor
built
line card
version file
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202311783146.3A
Other languages
English (en)
Inventor
李俊召
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
New H3C Technologies Co Ltd
Original Assignee
New H3C Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by New H3C Technologies Co Ltd filed Critical New H3C Technologies Co Ltd
Priority to CN202311783146.3A priority Critical patent/CN117806725A/zh
Publication of CN117806725A publication Critical patent/CN117806725A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/445Program loading or initiating
    • G06F9/44536Selecting among different versions
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/445Program loading or initiating
    • G06F9/44521Dynamic linking or loading; Link editing at or after load time, e.g. Java class loading

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Stored Programmes (AREA)

Abstract

本申请提供了一种线卡板及其端口芯片加载版本文件的方法。该方法中,线卡板处理器控制端口芯片的内置处理器上电启动,为内置处理器设置版本校验定时器;内置处理器从端口芯片的映射闪存加载第一版本文件,通过软件转发通道,发送携带第一版本文件的版本信息的版本加载请求报文至线卡板处理器;线卡板处理器停止版本校验定时器,将内存存储的第二版本文件的版本信息与第一版本文件的版本信息,进行比较检查;当第二版本文件与第一版本文件的版本信息一致,线卡处理器通过软件转发通道发送内置处理器继续启动报文;内置处理器根据已加载的第一版本文件初始化端口芯片的器件。

Description

一种线卡板及其端口芯片加载版本文件的方法
技术领域
本申请涉及通信技术,具体的将是一种线卡板及其端口芯片加载版本文件的方法。
背景技术
框式交换机设备的线卡板设置了多个端口芯片且每个端口芯片配置了一个存储版本文件的FLASH。当线卡板的CPU上电启动对端口芯片的内置CPU进行供电。各端口芯片的CPU启动从本芯片外部FLASH加载版本文件,对本端口芯片的器件进行初始化。
因此,每个端口芯片的初始化必须依赖Flash中的版本文件,那么Flash中版本文件的存储管理就显得至关重要。因此需要研究出一种可靠的方法,来确保Flash中保存有与主机配套的版本文件。
发明内容
本申请的目的在于提供一种线卡板及其端口芯片加载版本文件的方法,避免端口芯片固件版本文件与机器版本文件不配套。
为实现上述目的,本申请提供了一种线卡板的端口芯片加载版本文件的方法,该方法包括,线卡板处理器控制端口芯片的内置处理器上电启动;线卡板处理器为内置处理器设置版本校验定时器;内置处理器从端口芯片的映射闪存加载第一版本文件;内置处理器通过软件转发通道,发送版本加载请求报文至线卡板处理器;版本加载请求报文携带第一版本文件的版本信息,线卡板处理器停止版本校验定时器,将内存存储的第二版本文件的版本信息与第一版本文件的版本信息,进行比较检查;当第二版本文件与第一版本文件的版本信息一致,线卡处理器通过软件转发通道发送内置处理器继续启动报文;内置处理器根据已加载的第一版本文件初始化端口芯片的器件。
为实现上述目的,本申请提供一种线卡板,该线卡板至少包括线卡板处理器、交换芯片、一个以上端口芯片以及一一映射的闪存;线卡板处理器控制端口芯片的内置处理器上电启动;线卡板处理器为内置处理器设置版本校验定时器;内置处理器从端口芯片的映射闪存加载第一版本文件;通过软件转发通道,发送版本加载请求报文至线卡板处理器;版本加载请求报文携带第一版本文件的版本信息;线卡板处理器停止版本校验定时器,将内存存储的第二版本文件的版本信息与第一版本文件的版本信息,进行比较检查;确定第二版本文件与第一版本文件的版本信息一致,通过软件转发通道通知内置处理器继续启动报文;内置处理器根据已加载的第一版本文件初始化端口芯片的器件。
本申请的有益效果在于,端口芯片的内置CPU和线卡板CPU都可以访问每个端口芯片一一映射的闪存,可以有效的避免固件版本文件与不配套导致的问题。
附图说明
图1为线卡板实现端口芯片的加载版本文件的架构示意图;
图2为图1中端口芯片的加载版本文件的实施例一的示意图;
图3为图1中端口芯片的加载版本文件的实施例二的流程示意图;
图4为图1中端口芯片的加载版本文件的实施例三的流程示意图。
具体实施方式
将以多个附图所示的多个例子进行详细说明。在以下详细描述中,多个具体细节用于提供对本申请的全面理解。实例中没有详细地描述已知的方法、步骤、组件以及电路,以免使这些例子的难于理解。
使用的术语中,术语“包括”表示包括但不限于;术语“含有”表示包括但不限于;术语“以上”、“以内”以及“以下”包含本数;术语“大于”、“小于”表示不包含本数。术语“基于”表示至少基于其中一部分。
图1为线卡板实现端口芯片的加载版本文件的架构示意图;端口芯片23可通过FPGA(Field Programmable Gate Array)实现。端口芯片23的版本文件存放在闪存22中。线卡板上每个端口芯片配置一片闪存。端口芯片23的内置CPU231与线卡板处理器21可以直接访问闪存22,不需要选通闪存22。线卡板CPU21的内存中存储的版本文件A为主机版本。
为图2中端口芯片的加载版本文件的实施例一的示意图;该方法包括以下步骤;
步骤201,线卡板CPU上电。
线卡板上电后,线卡板CPU21先上电启动。
步骤202,线卡板处理器控制端口芯片的内置处理器上电启动。
线卡板CPU21通过连接端口芯片23的内置CPU231的总线,控制内置CPU231上电启动。
步骤203,线卡板处理器为内置处理器设置版本校验定时器;
线卡板CPU21为内置CPU231设置版本校验定时器。图1中,本申请为便于说明而未示出其他端口芯片及其映射的闪存(Flash)。本申请对线卡板的端口芯片不做限制,端口芯片可以是以太网口的PHY芯片,可以是PON口芯片。线卡板CPU21为每个端口芯片分别设置一个版本校验定时器;线卡板CPU21对每个端口芯片的内置CPU上电后,等待各内置CPU发送的版本加载请求报文,以便确认端口芯片是否挂死、是否能够使用正确版本的版本文件进行器件初始化。
步骤204,内置处理器从端口芯片的映射闪存加载版本文件。
内置CPU231启动后,从选通的闪存22中加载版本文件。
步骤205,内置处理器通过软件转发通道,发送版本加载请求报文至线卡板处理器。
内置CPU231完成从闪存22加载版本,将携带了加载的版本文件的版本信息的版本加载请求报文,通过连接交换芯片24的芯片间端口发送至交换芯片24。
交换芯片24收到版本加载请求报文,通过连接线卡板CPU21的芯片互联端口发送至线卡板CPU21。这样,版本加载请求报文,经由软件转发通道被发送至线卡板CPU21。
步骤206,线卡板处理器停止版本校验计时,检查版本加载请求报文携带的版本信息与内存中存储的版本文件A的版本信息相同。
线卡板CPU21收到版本加载请求报文之后,停止版本校验计时,将版本加载请求报文携带版本信息与内存中存储的版本文件A的版本信息进行比较检查,确定两者相同。
步骤207,线卡处理器通过软件转发通道向内置处理器发送继续启动报文。
线卡板CPU21通过软件转发通道,将继续启动报文发往交换芯片24。交换芯片24,通过连接内置CPU的芯片间端口,发送继续启动报文至内置CPU231。
步骤208,内置处理器根据已加载的版本文件初始化端口芯片的器件。
内置CPU231,收到继续启动报文,根据从闪存22加载的版本文件,对端口芯片23的器件进行初始化。
图3为端口芯片的加载版本文件的实施例二的示意图;图3包括以下步骤:
步骤301,线卡板CPU上电。
线卡板上电后,线卡板CPU21先上电启动。
步骤302,线卡板处理器控制端口芯片的内置处理器上电启动。
线卡板CPU21通过连接端口芯片23的内置CPU231的总线,控制内置CPU231上电启动。
步骤303,线卡板处理器为内置处理器设置版本校验定时器。
线卡板CPU21为内置CPU231上电启动设置版本校验定时器。图1中,本申请为便于说明未示出其他端口芯片及其映射的闪存(Flash)。端口芯片可以是以太网口的PHY芯片,可以是收发PON口芯片。线卡板CPU21为每个端口芯片分别设置一个版本校验定时器;等待控制上电后的每个端口芯片的内置CPU的发送版本加载请求报文。
步骤304,内置处理器从端口芯片的映射闪存加载版本文件。
内置CPU231启动后,从选通的闪存22中加载版本文件。
步骤305,内置处理器通过软件转发通道,发送版本加载请求报文至线卡板处理器;版本加载请求报文携带加载的版本文件的版本信息。
内置CPU231完成从闪存22加载版本,将加载的版本文件的版本信息通过版本加载请求报文,通过交换芯片24的芯片间端口发送;交换芯片24收到后,通过连接线卡板CPU21的芯片互联端口发送至线卡板CPU21。
这样,版本加载请求报文通过软件被转发通道发送至线卡板CPU21。
步骤306,停止版本校验计时,检查版本加载请求报文的版本信息与内存中存储的版本文件的版本信息不同。
线卡板CPU21收到版本加载请求报文之后,停止版本校验计时,将版本加载请求报文携带版本信息与内存中存储的版本文件A的版本信息进行比较检查,确定两者不同。
步骤307,线卡板处理器发送多个携带版本文件A分片的二层报文以及携带版本文件A校验码的二层报文。
线卡板CPU21将版本文件A划分为多个分片,将每个分片承载于IP包的数据部分,将每个IP包封装为二层以太网报文且携带每个分片的CRC校验码;然后通过芯片间端口发往交换芯片24;经由交换芯片24发往内置CPU231。
线卡板CPU21发送完毕携带分片的二层以太网报文后,将版本文件A的CRC码承载于IP包的数据部分,再封装为二层以太网报文,作为结束报文。线卡板CPU21通过软件转发通道,发送结束报文,经由交换芯片24将结束报文发往内置CPU231。
步骤308,内置处理器将收到的版本分片合成为版本文件A,计算校验码,确定计算的校验码与收到的版本文件校验码一致,通过软件转发通道向线卡板处理器接收应答报文。
内置CPU231根据收到的每个二层以太网报文的IP包的分片计算CRC码,确定一致后,缓存分片。内置CPU231收到结束报文后,将缓存的分片合成,计算CRC校验码,与结束报文的CRC校验码比较,确定一致。然后,内置CPU231生成接收应答报文,通过软件转发通道发往线卡板CPU21,通知线卡板CPU21分片接收完毕,避免线卡板CPU21认为端口芯片23挂死。
步骤309,内置处理器根据合成的版本文件的写入地址,通过连接闪存的总线,将合成的版本文件写入闪存;
内置CPU231根据合成后的版本文件的写入地址,通过连接闪存22的总线(譬如,QSPI),将合成后的版本文件写入闪存22。
步骤310,内置处理器复位重启,从闪存加载版本文件。
内置CPU231将合成的版本文件写入闪存22后,复位重启,从选通的闪存22中加载版本文件。
步骤311,内置处理器根据已加载的版本文件初始化端口芯片的器件。
内置处理器231完成版本文件加载之后,根据加载的版本文件(合成的版本文件A),对端口芯片23的器件进行初始化。
图3所示实施例可以避免,端口芯片的版本文件与线卡板的主机版本文件不配套,优先更新端口芯片的版本文件,再由端口芯片通过总线向闪存写入版本文件,缩短端口芯片的版本文件的更新时间。
图4为端口芯片的加载版本文件的实施例三的流程示意图;图4包括以下步骤:
步骤401,线卡板CPU上电。
线卡板上电后,线卡板CPU21先上电启动。
步骤402,线卡板处理器控制端口芯片的内置处理器上电启动。
线卡板CPU21通过连接端口芯片23的内置CPU231的总线,控制内置CPU231上电启动。
步骤403,线卡板处理器为内置处理器设置版本校验定时器。
线卡板CPU21为内置CPU231设置版本校验定时器。
步骤404,内置处理器从端口芯片的映射闪存加载版本文件。
内置CPU231启动后,从选通的闪存22中加载版本文件。
步骤405,内置处理器通过软件转发通道,发送版本加载请求报文至线卡板处理器;版本加载请求报文携带加载的版本文件的版本信息。
内置CPU231完成从闪存22加载版本,将加载的版本文件的版本信息通过版本加载请求报文,发往交换芯片24,由交换芯片24通过芯片互联端口发送至线卡板CPU21,通过交换芯片24与线卡板CPU21的软件转发通道发送至线卡板CPU21。
步骤406,停止版本校验计时,检查版本加载请求报文的版本信息与内存中存储的版本文件的版本信息不同。
线卡板CPU21收到版本加载请求报文之后,停止版本校验计时,将版本加载请求报文携带版本信息与内存中存储的版本文件A的版本信息进行比较检查,确定两者不同。
步骤407,线卡板处理器发送多个携带版本文件A分片的二层报文以及携带版本文件A校验码的二层报文。
线卡板CPU21将内存的存储的版本文件A划分为多个分片,将每个分片承载于IP包的数据部分,将IP包封装为二层以太网报文且携带每个分片的CRC校验码;然后通过芯片间端口发往交换芯片24;经由交换芯片24发往内置CPU231。
线卡板CPU21发送完毕携带分别的二层以太网报文后,将内存的版本文件A的CRC码承载于IP包的数据部分,将IP包封装为二层以太网报文,作为结束报文,通过然后通过芯片间端口发往交换芯片24;经由交换芯片24将结束报文发往内置CPU231。
步骤408,线卡板处理器确定指定时间内未收到内置处理器发送的接收应答报文。
线卡板CPU21发送结束报文之后,开始计时;如果计时结束时一直没有收到表示分别接收完毕的接收应答报文,认为端口芯片23挂死。
步骤409,线卡板处理器通过连接闪存的总线将版本文件A写入闪存,内置处理器复位重启后。
线卡板CPU21则通过连接闪存22的总线将内存中存储的版本文件A写入闪存22,然后线卡板CPU21通过连接端口芯片23的内置CPU231的总线,控制内置CPU231复位重启。
步骤410,内置处理器从闪存加载版本文件A。
内置CPU231复位重启后,从选通的闪存22中加载版本文件。
步骤410,内置处理器根据版本文件A初始化端口芯片的器件。
内置处理器231完成版本文件加载之后,根据加载的版本文件A,对端口芯片23的器件进行初始化。
本申请图2-图4所示的实施例中,端口芯片的内置CPU和线卡板CPU都可以访问每个端口芯片一一映射的闪存,可以有效的避免固件版本文件与不配套导致的问题。
以上仅为本申请的较佳实施例而已,并不用以限制本申请,凡在本申请的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本申请保护的范围之内。

Claims (8)

1.一种线卡板的端口芯片加载版本文件的方法,其特征在于,所述方法包括,
线卡板处理器控制端口芯片的内置处理器上电启动;
所述线卡板处理器为所述内置处理器设置版本校验定时器;
所述内置处理器从所述端口芯片的映射闪存加载第一版本文件;
所述内置处理器通过软件转发通道,发送版本加载请求报文至所述线卡板处理器;所述版本加载请求报文携带所述第一版本文件的版本信息,
所述线卡板处理器停止所述版本校验定时器,将内存存储的第二版本文件的版本信息与所述第一版本文件的版本信息,进行比较检查;
当所述第二版本文件与所述第一版本文件的版本信息一致,所述线卡处理器通过所述软件转发通道发送所述内置处理器继续启动报文;
所述内置处理器根据已加载的第一版本文件初始化所述端口芯片的器件。
2.根据权利要求1所述的方法,其特征在于,所述方法还包括,
当所述第二版本文件的版本信息与所述第一版本文件的版本信息不一致,所述线卡处理器通过所述软件转发通道,向所述内置处理器发送多个携带第二版本文件分片的二层报文以及携带第二版本文件校验码的二层报文;
所述内置处理器将收到的第二版本分片合成为所述第二版本文件,计算校验码,确定计算的校验码与收到的第二版本文件校验码一致,通过所述软件转发通道向所述线卡板处理器接收应答报文;
所述内置处理器根据所述第二版本文件的写入地址,通过连接所述闪存的总线,将所述第二版本文件按照所述写入地址写入所述闪存;
所述内置处理器复位重启,从所述闪存加载被写入的第二版本文件;
所述内置处理器根据已加载的第二版本文件初始化所述端口芯片的器件。
3.根据权利要求1所述的方法,其特征在于,所述方法还包括,
当所述内存存储的版本文件的版本信息与所述第一版本文件的版本信息不一致,所述线卡处理器通过所述软件转发通道,向所述内置处理器发送多个携带第二版本文件分片的二层报文以及携带第二版本文件校验码的二层报文;
所述线卡板处理器确定指定时间内未收到所述内置处理器发送的接收应答报文,通过连接所述闪存的总线将所述第二版本文件写入所述闪存;
所述线卡板处理器控制所述内置处理器复位;
所述内置处理器复位重启后,从所述闪存加载所述第二版本文件;
所述内置处理器根据所述第二版本文件初始化所述端口芯片的器件。
4.根据权利要求1所述的方法,其特征在于,所述方法还包括,
所述线卡板处理器确定所述版本校验定时器到达且未收到版本加载请求报文;
所述线卡板处理器通过连接所述闪存的总线,将所述第二版本文件写入所述闪存;
所述线卡板处理器控制所述内置处理器复位;
所述内置处理器复位重启后,从所述闪存加载所述第二版本文件;
所述内置处理器根据所述第二版本文件初始化所述端口芯片的器件。
5.一种线卡板,其特征在于,所述线卡板至少包括线卡板处理器、交换芯片、一个以上端口芯片以及一一映射的闪存;
所述线卡板处理器控制所述端口芯片的内置处理器上电启动;
所述线卡板处理器为所述内置处理器设置版本校验定时器;
所述内置处理器从所述端口芯片的映射闪存加载第一版本文件;通过软件转发通道,发送版本加载请求报文至所述线卡板处理器;所述版本加载请求报文携带所述第一版本文件的版本信息;
所述线卡板处理器停止所述版本校验定时器,将内存存储的第二版本文件的版本信息与所述第一版本文件的版本信息,进行比较检查;确定所述第二版本文件与所述第一版本文件的版本信息一致,通过所述软件转发通道通知所述内置处理器继续启动报文;
所述内置处理器根据已加载的第一版本文件初始化所述端口芯片的器件。
6.根据权利要求5所述的线卡板,其特征在于,
所述线卡处理器,确定当所述第二版本文件的版本信息与所述第一版本文件的版本信息不一致,通过所述软件转发通道,向所述内置处理器发送多个携带第二版本文件分片的二层报文以及携带第二版本文件校验码的二层报文;
所述内置处理器,将收到的第二版本分片合成为所述第二版本文件,计算校验码,确定计算的校验码与收到的第二版本文件校验码一致,通过所述软件转发通道向所述线卡板处理器接收应答报文;根据所述第二版本文件的写入地址,通过连接所述闪存的总线,将所述第二版本文件按照所述写入地址写入所述闪存并复位重启,从所述闪存加载被写入的第二版本文件;根据已加载的第二版本文件初始化所述端口芯片的器件。
7.根据权利要求5所述的线卡板,其特征在于,
所述线卡处理器,用于确定当所述内存存储的版本文件的版本信息与所述第一版本文件的版本信息不一致,通过所述软件转发通道,向所述内置处理器发送多个携带第二版本文件分片的二层报文以及携带第二版本文件校验码的二层报文;确定指定时间内未收到所述内置处理器发送的接收应答报文,通过连接所述闪存的总线将所述第二版本文件写入所述闪存;控制所述内置处理器复位;
所述内置处理器复位重启,从所述闪存加载所述第二版本文件;根据所述第二版本文件初始化所述端口芯片的器件。
8.根据权利要求5所述的线卡板,其特征在于,所述线卡板处理器确定所述版本校验定时器到达且未收到版本加载请求报文;
所述线卡板处理器通过连接所述闪存的总线,将所述第二版本文件写入所述闪存;
所述线卡板处理器控制所述内置处理器复位;
所述内置处理器复位重启后,从所述闪存加载所述第二版本文件;
所述内置处理器根据所述第二版本文件初始化所述端口芯片的器件。
CN202311783146.3A 2023-12-22 2023-12-22 一种线卡板及其端口芯片加载版本文件的方法 Pending CN117806725A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202311783146.3A CN117806725A (zh) 2023-12-22 2023-12-22 一种线卡板及其端口芯片加载版本文件的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202311783146.3A CN117806725A (zh) 2023-12-22 2023-12-22 一种线卡板及其端口芯片加载版本文件的方法

Publications (1)

Publication Number Publication Date
CN117806725A true CN117806725A (zh) 2024-04-02

Family

ID=90422752

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202311783146.3A Pending CN117806725A (zh) 2023-12-22 2023-12-22 一种线卡板及其端口芯片加载版本文件的方法

Country Status (1)

Country Link
CN (1) CN117806725A (zh)

Similar Documents

Publication Publication Date Title
US10845868B2 (en) Methods and apparatus for running and booting an inter-processor communication link between independently operable processors
EP3043512B1 (en) Firmware upgrade method and system, upper computer and optical module
US20170031857A1 (en) Device Management Method and Apparatus
KR101412173B1 (ko) 다중―프로세서 시스템에서 1차 프로세서로부터 하나 이상의 2차 프로세서로의 실행 가능 소프트웨어 이미지의 직접적인 분산 로딩
KR101627097B1 (ko) 다중 프로세서 시스템에서의 프로세서 간 프로토콜
US20090089467A1 (en) Bus communication emulation
CN112231005B (zh) 一种基于uboot管理fpga版本的方法
US20110246760A1 (en) Electronic device and electronic device system
WO2011088701A1 (zh) 一种跨平台版本在线升级的方法及装置
WO2023138693A1 (zh) 数据处理系统、方法和存储介质
CN113553081A (zh) 一种基于zynq芯片的fpga加载方法
CN114817105A (zh) 设备枚举的方法、装置、计算机设备以及存储介质
CN114443544B (zh) 基于i2c模块主从模式切换方法及设备
CN117806725A (zh) 一种线卡板及其端口芯片加载版本文件的方法
CN116860301A (zh) 芯片测试机的fpga配置方法及装置
CN116204214A (zh) Bmc升级方法、装置、系统、电子设备及存储介质
CN109697077B (zh) 硬盘固件启动方法、装置及设备
CN102169439B (zh) 数据传输系统
CN115080091A (zh) 一种卫星通信设备在线升级mcu固件的方法及系统
US20150168934A1 (en) Electronic device and method for loading program code thereof
CN115904426A (zh) 一种固件升级方法及装置
CN111241026B (zh) 一种多个时钟的自适应系统
CN112579507A (zh) 宿主机与bmc通信的方法、bios、操作系统、bmc和服务器
JP4512303B2 (ja) 最適なアクセスのためのレジスタ構成
CN114185581B (zh) 一种基于1553b的fpga程序在轨升级的方法及系统

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination