CN117765854A - 显示装置、显示方法及显示设备 - Google Patents

显示装置、显示方法及显示设备 Download PDF

Info

Publication number
CN117765854A
CN117765854A CN202311835771.8A CN202311835771A CN117765854A CN 117765854 A CN117765854 A CN 117765854A CN 202311835771 A CN202311835771 A CN 202311835771A CN 117765854 A CN117765854 A CN 117765854A
Authority
CN
China
Prior art keywords
display
signals
signal
odd
line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202311835771.8A
Other languages
English (en)
Inventor
何冠贤
何振伟
王倩
马兴武
李超平
聂健敏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL China Star Optoelectronics Technology Co Ltd
Original Assignee
TCL China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by TCL China Star Optoelectronics Technology Co Ltd filed Critical TCL China Star Optoelectronics Technology Co Ltd
Priority to CN202311835771.8A priority Critical patent/CN117765854A/zh
Publication of CN117765854A publication Critical patent/CN117765854A/zh
Pending legal-status Critical Current

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请公开了一种显示装置、显示方法及显示设备,显示装置包括:像素单元,时序控制器,栅极驱动电路,信号源生成器和显示面板,显示面板包括显示区以及围绕显示区设置的非显示区,显示区包括多条扫描线和多条数据线;其中,时序控制器接将信号源生成器输出的视频信号转换为奇数帧栅极信号和偶数帧栅极信号,栅极驱动电路将奇数帧栅极信号和偶数帧栅极信号转换为奇数帧扫描信号和偶数帧扫描信号;其中,视频信号包括有效显示信号以及位于有效显示信号之间的无效显示信号。本申请提供的显示装置通过在有效信号之间插入无效显示信号,使得奇数帧扫描信号和偶数帧扫描信号在驱动显示面板时可以避免出现显示异常,进而提高显示面板的显示效果。

Description

显示装置、显示方法及显示设备
技术领域
本申请的实施例涉及液晶显示技术领域,特别涉及一种显示装置、显示方法及显示设备。
背景技术
隔行扫描(Interlaced)是一种减小数据量保证帧率的压缩显示方法。通过将每一帧视频数据分割为奇数行和偶数行两场。在显示图像时,奇数帧刷新奇数行,保持偶数行不变,偶数帧刷新偶数行,保持奇数行不变。但是,目前扫描奇数行数据的子帧和扫描偶数行数据的子帧间没有预留场消隐区,导致系统兼容的隔行扫描方式会在搭配面内栅极电路(GOA)时奇数行最后几行的栅极关闭不佳,从而造成奇数行中最后几行的栅极充电错误,导致显示面板出显示异常的情况。
发明内容
本申请的实施例提供一种显示装置、显示方法及显示设备,以解决现有技术中隔行扫描时奇数行关闭不佳导致显示面板显示异常的技术问题。
为了解决上述技术问题,本申请的实施例公开了如下技术方案:
第一方面,提供了一种显示装置,所述显示装置包括:
显示面板,所述显示面板包括显示区以及围绕所述显示区设置的非显示区,所述显示区包括多条扫描线和多条数据线,所述多条扫描线与所述多条数据线相互绝缘交叉限定形成呈阵列排布的多个像素单元;
时序控制器,所述时序控制器与设置在所述非显示区的栅极驱动电路连接;
信号源生成器,所述信号源生成器连接于所述时序控制器,其中,所述时序控制器接收所述信号源生成器输出的视频信号时,将所述视频信号转换为奇数帧栅极信号和偶数帧栅极信号,并将所述奇数帧栅极信号和所述偶数帧栅极信号发送至所述栅极驱动电路以生成对应的奇数帧扫描信号和偶数帧扫描信号,其中,
所述信号源生成器输出的视频信号包括有效显示信号以及插入在所述有效显示信号之间的无效显示信号。
结合第一方面,所述有效显示信号包括奇数行显示信号和偶数行显示信号,所述无效显示信号位于所述奇数行显示信号和所述偶数行显示信号之间。
结合第一方面,响应于所述奇数帧扫描信号,所述显示面板奇数行的所述像素单元导通,并显示所述奇数行显示信号;
响应于所述偶数帧扫描信号,所述显示面板偶数行的所述像素单元导通,并显示所述偶数行显示信号。
结合第一方面,所述显示面板还包括冗余区,所述冗余区位于所述显示区和所述非显示区之间,所述冗余区用于显示所述无效显示信号。
结合第一方面,所述无效显示信号包括使能数据和显示数据,所述使能数据不为0,所述显示数据包括0和1的任意一种组合。
结合第一方面,所述无效显示信号的显示时长小于所述奇数行显示信号或所述偶数行显示信号的显示时长。
结合第一方面,不同帧的所述偶数帧扫描信号和所述奇数帧扫描信号之间具有消隐区。
第二方面,提供了一种显示方法,应用于显示装置,所述显示装置包括显示面板,所述方法包括:
获取视频信号;
将一帧所述视频信号拆分为奇数行显示信号和偶数行显示信号;
在所述奇数行显示信号和所述偶数行显示信号之间插入无效显示信号;
将所述奇数行显示信号、所述无效显示信号和所述偶数行显示信号输入所述显示面板逐行显示。
结合第二方面,所述奇数行显示信号和所述偶数行显示信号在所述显示面板的显示区显示,所述无效显示信号在所述显示面板的冗余区显示;
其中,所述冗余区位于所述显示区之外。
第三方面,一种显示设备,所述显示设备包括如第一方面中任一项所述的显示面板;或者,所述显示设备采用如第二方面中任一项所述的显示方法进行显示。
上述技术方案中的一个技术方案具有如下优点或有益效果:
与现有技术相比,本申请的一种显示装置,显示装置包括:显示面板,显示面板包括显示区以及围绕显示区设置的非显示区,显示区包括多条扫描线和多条数据线,多条扫描线与多条数据线相互绝缘交叉限定形成呈阵列排布的多个像素单元;时序控制器,时序控制器与设置在非显示区的栅极驱动电路连接;信号源生成器,信号源生成器连接于时序控制器,其中,时序控制器接收信号源生成器输出的视频信号时,将视频信号转换为奇数帧栅极信号和偶数帧栅极信号,并将奇数帧栅极信号和偶数帧栅极信号发送至栅极驱动电路以生成对应的奇数帧扫描信号和偶数帧扫描信号,其中,信号源生成器输出的视频信号包括有效显示信号以及插入在有效显示信号之间的无效显示信号。本申请提供的显示装置能够将一帧视频信号拆分成奇数帧栅极信号和偶数帧栅极信号,并根据奇数帧栅极信号和偶数帧栅极信号生成对应的奇数帧扫描信号和偶数帧扫描信号,同时在奇数帧扫描信号和偶数帧扫描信号之间插入无效显示信号,从而使得奇数帧扫描信号和偶数帧扫描信号在驱动显示面板时可以避免出现显示异常的情况,进而提高显示面板的显示效果。
在本申请还提供了一种显示方法,应用于显示装置,显示装置包括显示面板,方法包括:获取视频信号;将一帧视频信号拆分为奇数行显示信号和偶数行显示信号;在奇数行显示信号和偶数行显示信号之间插入无效显示信号;将奇数行显示信号、无效显示信号和偶数行显示信号输入显示面板逐行显示。本申请提供的显示方法能够将视频信号拆分为奇数行显示信号和偶数行显示信号,在奇数行显示信号和偶数行显示信号之间插入无效显示信号,从而确保显示面板在显示时所有栅极都能正常充电和关闭,进而提高显示面板的显示效果。
附图说明
下面结合附图,通过对本申请的具体实施方式详细描述,将使本申请的技术方案及其它有益效果显而易见。
图1为本申请实施例提供的显示装置的区域示意图;
图2为本申请实施例提供的显示面板的模块连接示意图;
图3为本申请实施例提供的插入无效信号后的信号排列方式的示意图;
图4为现有技术中的常规扫描方式的信号排列方式的示意图;
图5为现有技术中的理想状态下的隔行扫描方式的信号排列方式的示意图;
图6为现有技术中的系统兼容的的隔行扫描方式的信号排列方式的示意图;
图7为本申请实施例提供的局部栅极电路结构示意图;
图8为本申请实施例提供的显示方法流程示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。在本申请的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”、“顺时针”、“逆时针”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本申请和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个所述特征。在本申请的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
隔行扫描(Interlaced)是一种减小数据量保证帧率的压缩显示方法。常规扫描方式是将视频数据一帧一帧的发送并逐帧显示,每一帧之间具有场消隐区(如图4所示)。而隔行扫描是将每一帧视频数据分割为奇数行和偶数行两场。在显示图像时,奇数帧刷新奇数行,保持偶数行不变,偶数帧刷新偶数行,保持奇数行不变。通过隔行扫描技术,在使用相同传输带宽的情况下,若给定分辨率,可以将刷新率提升一倍;若给定刷新率,可以通过两帧融合的视觉等效将分辨率提升一倍。
本申请的相关技术人员注意到,在理想的隔行扫描技术中,应该在扫描奇数行数据的子帧和扫描偶数行数据的子帧间设置足够长的场消隐区,从而等效双倍的刷新率(如图5所示)。但在目前的技术中,为了直接使用常规驱动方式的时序控制芯片(TCON IC),往往采用的是系统兼容的隔行扫描方式。即扫描奇数行数据的子帧和扫描偶数行数据的子帧间不预留场消隐区(如图6所示),从而让时序控制芯片获取到与常规扫描方式相同的有效区与消隐区,从而不影响时序控制芯片内部的各项图像处理模块的工作。
但这种系统兼容的隔行扫描方式会在搭配面内栅极电路(GOA)时出现奇数行最后几行的栅极关闭不佳的情况,从而造成奇数行中最后几行的栅极充电错误,导致显示面板的显示异常。
本申请的相关技术人员进一步注意到,栅极关闭不佳的主要原因是面内栅极电路的设计方式,基本的面内栅极电路由如下单元级联构成(如图7所示)。在栅极电路中,每一级的扫描信号G(N)控制一行像素的薄膜晶体管TFT的开和关。而每级扫描信号G(N)又需要由当前的时钟信号CK进行打开,并由下一级的扫描信号G(N+1)进行关闭。因此,如果采用系统兼容的隔行扫描方式进行驱动栅极电路,则奇数行的最后几行的扫描信号G(N)打开后,由于没有场消隐区的时间,时序控制芯片无法输出额外几行的时钟信号CK对奇数行的最后几行的扫描信号G(N)进行关闭操作,从而使得奇数行的最后几行的栅极在扫描偶数行数据的时间里保持打开状态,所以偶数行数据会持续向奇数行的最后几行进行充电,进而会导致显示面板的显示异常。
奇数行的最后几行的具体行数由具体的GOA电路决定,如对于有8个时钟信号CK的电路,则CK1,CK3,CK5,CK7这4个时钟信号CK对应驱动奇数行,所以最后4行奇数行会出现关闭不良的情况。
为此本申请的相关技术人员提出了一种显示装置、显示方法及显示设备,在奇数行显示信号和偶数行显示信号之间插入无效显示信号(如对于有8个CK输入的系统,则插入至少4行无效显示信号),用以解决上述遇到的技术问题。
以下通过实施例来阐述本申请的具体实施方式:
如图1所示,本申请实施例提供了一种显示装置,包括:显示面板,显示面板包括显示区以及围绕显示区设置的非显示区,显示区包括多条扫描线和多条数据线,多条扫描线与多条数据线相互绝缘交叉限定形成呈阵列排布的多个像素单元;时序控制器,时序控制器与设置在非显示区的栅极驱动电路连接;信号源生成器,信号源生成器连接于时序控制器,其中,时序控制器接收信号源生成器输出的视频信号时,将视频信号转换为奇数帧栅极信号和偶数帧栅极信号,并将奇数帧栅极信号和偶数帧栅极信号发送至栅极驱动电路以生成对应的奇数帧扫描信号和偶数帧扫描信号,其中,信号源生成器输出的视频信号包括有效显示信号以及插入在有效显示信号之间的无效显示信号。
时序控制器接收到视频信号之后将视频信号进行解析和处理后转化为奇数帧栅极信号和偶数帧栅极信号,并且视频信号中插入有无效显示信号。栅极驱动电路将处理过的视频信号的所有帧进行拆分,将原视频信号中的奇数行的栅极信号独拆分出来形成奇数帧扫描信号,将原视频信号中的偶数行的栅极信号单独拆分出来形成偶数帧扫描信号。将拆分之后的奇数帧扫描信号和偶数帧扫描信号进行拼接,并将无效显示信号设置于奇数帧扫描信号和偶数帧扫描信号之间。通过无效显示信号将奇数帧扫描信号和偶数帧扫描信号进行分隔,从而实现类似于消隐区一样的功能。与插入消隐区相比,无效显示信号对于时序控制器而言也属于显示信号,也需要在显示面板中显示,时序控制器还是会正常输出各项面内驱动信号(包括时钟信号CK)。由于无效显示信号对应的显示位置是奇数行的最后几行,因此不会影响正常显示,反而有助于提高显示面板的显示效果。
如图2所示,在本申请实施例中,信号源生成器用于在生成视频信号的同时生成无效显示信号。具体的,通过对信号源生成器的生成方式进行改写,使信号源生成器在处理视频信号时能够在视频信号中插入无效显示信号,从而确保栅极驱动电路在对视频信号进行拆分时能够将无效显示信号置于奇数行显示信号和偶数行显示信号之间。因此当奇数行显示信号显示结束之后,即可显示无效显示信号,从而避免偶数行显示信号显示时出现显示异常。
在本申请一些其他实施例中,显示装置包括逻辑电路,逻辑电路用于生成无效显示信号,并将无效显示信号插入至已生成的视频信号中。具体的,当信号源生成器生成了视频信号之后,通过逻辑电路产生无效显示信号,并将无效显示信号加入到视频信号中。从而确保栅极驱动电路在对视频信号进行拆分时能够将无效显示信号置于奇数行显示信号和偶数行显示信号之间。因此当奇数行显示信号显示结束之后,即可显示无效显示信号,从而避免偶数行显示信号显示时出现显示异常。
在本申请的一些实施例中,显示装置还包括可编程逻辑器件。可以理解的是,可编程逻辑器件可以用于对视频信号进行处理和解析,因此如果需要在视频信号中插入无效显示信号则可以对可编程逻辑器件的执行过程进行改写,从而使得显示装置能够在对视频信号进行处理时将无效显示信号插入其中。从而使得栅极驱动电路能够基于视频信号进行拆分,以获得奇数帧栅极信号和偶数帧栅极信号,并且将无效显示信号置于奇数帧栅极信号和偶数帧栅极信号之间。因此当奇数行显示信号显示结束之后,即可显示无效显示信号,从而避免偶数行显示信号显示时出现显示异常。
在本申请实施例中,响应于奇数帧扫描信号,显示面板奇数行的像素单元导通,并显示奇数行显示信号;响应于偶数帧扫描信号,显示面板偶数行的像素单元导通,并显示偶数行显示信号。具体的,奇数帧扫描信号用于驱动奇数行的像素单元来显示视频信号中奇数行的显示画面,而偶数帧扫描信号用于驱动偶数行的像素单元来显示视频信号中偶数行的显示画面。即,将原来一帧视频信号中奇数行和偶数行依次交替显示的方式,分解为先单独显示奇数行的显示画面,再单独显示偶数行的显示画面。通过该种显示驱动方式可以减小视频信号的数据量并且保证帧率。并且进一步的,可以在使用相同传输带宽的前提下,若给定分辨率,可以将刷新率提升一倍,若给定刷新率,可以通过两帧融合的视觉等效将分辨率提升一倍。
如图1所示,显示面板还包括冗余区,冗余区位于显示区和非显示区之间,冗余区用于显示无效显示信号。可以理解的是,显示区主要用于显示奇数行显示信号和偶数行显示信号。而无效显示信号由于无法显示正常的图像,因此不适合在显示区中显示。如果将无效显示信号在显示区显示可能会出现乱码等情况。而无效显示信号对于时序控制器而言也属于显示信号,也需要在显示面板中进行显示,并且时序控制器还是会正常输出各项面内驱动信号(包括时钟信号CK)。由于无效显示信号对应的显示位置是奇数行的最后几行,为了避免显示区出现乱码情况,将无效显示信号的显示区域界定至显示区外,即在显示区外设置冗余区用于显示无效显示信号。因此无效显示信号显示时不会影响显示区的正常显示,反而有助于提高显示面板的显示效果。
在本申请实施例中,无效显示信号包括使能数据和显示数据,使能数据不为0,显示数据包括0和1的任意一种组合。可以理解的是,使能数据不为0即说明无效信号能够激发像素驱动电路发出驱动信号,从而将无效信号在显示屏中进行显示。而显示数据则可以是从而奇数行数据或偶数行数据中幅值的有效数据,也可以是全部采用0、1或随机的无效数据。而无论显示数据是何值,由于其显示的所在行在显示区域之外并不会影响正常的显示内容,因此,通过无效信号中的使能数据可以激发像素驱动电路正常发出驱动信号,从而对无效信号的显示数据进行显示,进而避免了显示面板出现显示异常问题,提高了显示面板的显示效果。
如图3所示,在本申请实施例中,无效显示信号的显示时长小于奇数行显示信号或偶数行显示信号的显示时长。具体的,无效显示信号(即图3中的无效信号)所需要显示的内容仅仅只占奇数行的最后几行,并且一帧数据在拆分成奇数行数据和偶数行数据之后并不会增加或减少该帧所持续的时间。一帧的总长度还是16.6ms,在将一帧视频数据拆分之后,每一帧中都包含了奇数行数据和偶数行数据,位于奇数行数据和偶数行数据之间的无效数据以及位于偶数行数据之后的消隐区。在插入无效数据之后,消隐区的时长相应减少,减少的多少根据无效信号的插入多少决定。即不会影响一帧视频数据的总时长。
如图3所示,在本申请实施例中,不同帧的偶数帧扫描信号和奇数帧扫描信号之间具有消隐区。具体的,消隐区可以用于同步显示设备中的同步信号。在消隐区中,视频数据被消除,此时显示屏中不在显示图像,因此可以防止视频信号过渡时出现不稳定情况。同时消隐区还可以给显示设备中的元件提供重置和刷新的时间,确保显示设备一直处于稳定状态。
如图8所示,本申请实施例提供了一种显示方法,应用于显示装置,显示装置包括时序控制器、信号源生成器以及显示面板,显示面板包括显示区以及围绕显示区设置的非显示区,显示区包括多条扫描线和多条数据线,多条扫描线与多条数据线相互绝缘交叉限定形成呈阵列排布的多个像素单元,具体的显示方法包括:
S1:获取视频信号。
具体的,视频信号由信号源生成器产生,信号源生成器与时序控制器连接,时序控制器获取来自信号源生成器的视频信号。
S2:将一帧视频信号拆分为奇数行显示信号和偶数行显示信号。
具体的,时序控制器与设置在非显示区的栅极驱动电路连接,时序控制器将获取的视频信号转换为奇数帧栅极信号和偶数帧栅极信号,并将奇数帧栅极信号和偶数帧栅极信号发送至栅极驱动电路以生成对应的奇数帧扫描信号和偶数帧扫描信号,其中,奇数帧扫描信号即为奇数行显示信号,偶数帧扫描信号即为偶数行显示信号。
S3:在奇数行显示信号和偶数行显示信号之间插入无效显示信号。
具体的,信号源生成器在输出视频信号时即在视频信号中插入无效显示信号,随后在将视频信号进行拆分时将无效显示信号设置于奇数行显示信号和偶数行显示信号之间。
S4:将奇数行显示信号、无效显示信号和偶数行显示信号输入显示面板逐行显示。
具体的,显示面板中的奇数行像素单元首先显示奇数行显示信号所对应的显示画面,随后在奇数行的最后几行显示无效显示信号,最后显示面板中的偶数行像素单元显示偶数行显示信号所对应的显示画面,最后结束一帧视频信号的显示,进行下一帧的显示。
在本申请实施例中,奇数行显示信号和偶数行显示信号在显示面板的显示区显示,无效显示信号在显示面板的冗余区显示;其中,冗余区位于显示区之外。
本申请实施例还提供了一种显示面板,包括:显示控制器,显示控制器用于接收视频信号,并对视频信号进行处理和解析后插入无效信号;扫描驱动器,扫描驱动器与显示控制器连接,扫描驱动器用于将视频信号的每一帧拆分为第一类行信号和第二类行信号;像素驱动电路,像素驱动电路与扫描驱动器连接,像素驱动电路用于根据第一类行信号和第二类行信号输出驱动信号;显示屏,显示屏与像素驱动电路,显示屏根据驱动信号显示画面;其中,无效信号位于第一类行信号和第二类行信号之间。具体的,接收解码的视频信号,并对其进行处理和解析,在处理过程中还需要在视频信号中插入无效信号,从而生成完整的视频数据。扫描驱动器用于接收显示控制器提供的完整视频数据并将视频信号按照奇数行和偶数行的顺序发送到像素驱动电路,并将无效信号置于奇数行数据和偶数行数据之间。像素驱动电路根据扫描驱动器提供的信号打开或关闭像素,实现图像的显示。显示屏即为最终的显示设备,由像素组成的显示屏接收到像素驱动电路发送的信号,根据信号的开关状态将图像显示出来。需要说明的是,显示屏在显示完所有的奇数行数据之后即显示无效信号,无效信号能够触发像素驱动电路中的驱动信号,包括时钟信号CK,从而使得显示屏中奇数行的最后几行能够被正常关闭。因此,通过在奇数行数据和偶数行数据之间插入无效信号可以避免奇数行的最后几行显示异常,进而提高显示面板的显示效果。
本申请实施例还提供了一种显示设备,显示设备包括如上述实施例中任一项所提供的显示装置,或者,显示设备采用如上述实施例中任一项所提供的显示方法进行显示。
以上对本申请实施例所提供的一种显示装置、显示方法及显示设备进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的技术方案及其核心思想;本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例的技术方案的范围。

Claims (10)

1.一种显示装置,其特征在于,所述显示装置包括:
显示面板,所述显示面板包括显示区以及围绕所述显示区设置的非显示区,所述显示区包括多条扫描线和多条数据线,所述多条扫描线与所述多条数据线相互绝缘交叉限定形成呈阵列排布的多个像素单元;
时序控制器,所述时序控制器与设置在所述非显示区的栅极驱动电路连接;
信号源生成器,所述信号源生成器连接于所述时序控制器,其中,所述时序控制器接收所述信号源生成器输出的视频信号时,将所述视频信号转换为奇数帧栅极信号和偶数帧栅极信号,并将所述奇数帧栅极信号和所述偶数帧栅极信号发送至所述栅极驱动电路以生成对应的奇数帧扫描信号和偶数帧扫描信号,其中,
所述信号源生成器输出的视频信号包括有效显示信号以及插入在所述有效显示信号之间的无效显示信号。
2.如权利要求1所述的显示装置,其特征在于,所述有效显示信号包括奇数行显示信号和偶数行显示信号,所述无效显示信号位于所述奇数行显示信号和所述偶数行显示信号之间。
3.如权利要求2所述的显示装置,其特征在于,响应于所述奇数帧扫描信号,所述显示面板奇数行的所述像素单元导通,并显示所述奇数行显示信号;
响应于所述偶数帧扫描信号,所述显示面板偶数行的所述像素单元导通,并显示所述偶数行显示信号。
4.如权利要求1-3中任一项所述的显示装置,其特征在于,所述显示面板还包括冗余区,所述冗余区位于所述显示区和所述非显示区之间,所述冗余区用于显示所述无效显示信号。
5.如权利要求4所述的显示装置,其特征在于,所述无效显示信号包括使能数据和显示数据,所述使能数据不为0,所述显示数据包括0和1的任意一种组合。
6.如权利要求2或3所述的显示装置,其特征在于,所述无效显示信号的显示时长小于所述奇数行显示信号或所述偶数行显示信号的显示时长。
7.如权利要求2所述的显示装置,其特征在于,不同帧的所述偶数帧扫描信号和所述奇数帧扫描信号之间具有消隐区。
8.一种显示方法,应用于显示装置,所述显示装置包括显示面板,其特征在于,所述方法包括:
获取视频信号;
将一帧所述视频信号拆分为奇数行显示信号和偶数行显示信号;
在所述奇数行显示信号和所述偶数行显示信号之间插入无效显示信号;
将所述奇数行显示信号、所述无效显示信号和所述偶数行显示信号输入所述显示面板逐行显示。
9.如权利要求8所述的显示方法,其特征在于,所述奇数行显示信号和所述偶数行显示信号在所述显示面板的显示区显示,所述无效显示信号在所述显示面板的冗余区显示;
其中,所述冗余区位于所述显示区之外。
10.一种显示设备,其特征在于,所述显示设备包括如权利要求1-7中任一项所述的显示面板;或者,所述显示设备采用如权利要求8-9中任一项所述的显示方法进行显示。
CN202311835771.8A 2023-12-28 2023-12-28 显示装置、显示方法及显示设备 Pending CN117765854A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202311835771.8A CN117765854A (zh) 2023-12-28 2023-12-28 显示装置、显示方法及显示设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202311835771.8A CN117765854A (zh) 2023-12-28 2023-12-28 显示装置、显示方法及显示设备

Publications (1)

Publication Number Publication Date
CN117765854A true CN117765854A (zh) 2024-03-26

Family

ID=90312408

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202311835771.8A Pending CN117765854A (zh) 2023-12-28 2023-12-28 显示装置、显示方法及显示设备

Country Status (1)

Country Link
CN (1) CN117765854A (zh)

Similar Documents

Publication Publication Date Title
JP5367063B2 (ja) 立体表示装置の駆動方法および立体表示装置
US10621934B2 (en) Display and display method
TWI554991B (zh) 液晶顯示及其驅動方法
US8013829B2 (en) Liquid crystal display having black insertion controller selecting black insertion control signals according to data stored therein and driving method thereof
US9478177B2 (en) Display device configured to perform pseudo interlace scanning image display based on progressive image signal, driving method thereof, and display driving circuit
US20040017344A1 (en) Liquid-crystal display device and driving method thereof
US20040041769A1 (en) Display apparatus
US8692753B2 (en) Liquid crystal display device and driving method of the same
US20200105180A1 (en) Display device and driving method
US20080259235A1 (en) Pixel circuit and driving method thereof in liquid crystal display panel and liquid crystal display
EP2302618A2 (en) Liquid crystal display apparatus and driving method thereof
CN111916034A (zh) 显示装置及其驱动方法
US20130229398A1 (en) Display apparatus and method of driving the same
CN101320177B (zh) 液晶显示面板及其黑画面插入方法
CN117765854A (zh) 显示装置、显示方法及显示设备
US20130021385A1 (en) Lcd device and black frame insertion method thereof
JP2008070406A (ja) 液晶表示装置
JP2737200B2 (ja) 液晶ディスプレイ装置
JP2006301213A (ja) 液晶表示装置
KR20060087669A (ko) 액정표시장치 및 그 구동방법
US9076404B2 (en) Array substrate and 3D display device
CN115578979B (zh) 一种驱动电路、显示面板及显示装置
CN116798376B (zh) 显示面板及其驱动方法
JP5774702B2 (ja) 映像信号制御装置、映像信号制御方法、および表示装置
US8035595B2 (en) Liquid crystal panel, driving method for liquid crystal panel, and program

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination