CN117667549A - Se芯片的测试方法、装置、电子设备及介质 - Google Patents
Se芯片的测试方法、装置、电子设备及介质 Download PDFInfo
- Publication number
- CN117667549A CN117667549A CN202311734483.3A CN202311734483A CN117667549A CN 117667549 A CN117667549 A CN 117667549A CN 202311734483 A CN202311734483 A CN 202311734483A CN 117667549 A CN117667549 A CN 117667549A
- Authority
- CN
- China
- Prior art keywords
- chip
- tested
- test
- mode
- communication
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000012360 testing method Methods 0.000 title claims abstract description 176
- 238000004891 communication Methods 0.000 claims abstract description 120
- 238000013515 script Methods 0.000 claims abstract description 106
- 238000004458 analytical method Methods 0.000 claims abstract description 53
- 238000000034 method Methods 0.000 claims description 53
- 238000004590 computer program Methods 0.000 claims description 6
- 238000010998 test method Methods 0.000 abstract description 3
- 230000008569 process Effects 0.000 description 10
- 238000012545 processing Methods 0.000 description 6
- 238000010586 diagram Methods 0.000 description 4
- 230000006835 compression Effects 0.000 description 3
- 238000007906 compression Methods 0.000 description 3
- 230000002159 abnormal effect Effects 0.000 description 2
- 238000007405 data analysis Methods 0.000 description 2
- 230000006870 function Effects 0.000 description 2
- 230000002452 interceptive effect Effects 0.000 description 2
- 238000006467 substitution reaction Methods 0.000 description 2
- 230000006978 adaptation Effects 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 238000004422 calculation algorithm Methods 0.000 description 1
- 230000006837 decompression Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000011156 evaluation Methods 0.000 description 1
- 238000000802 evaporation-induced self-assembly Methods 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 230000007246 mechanism Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
Landscapes
- Debugging And Monitoring (AREA)
Abstract
本发明提供了一种SE芯片的测试方法、装置、电子设备及介质,包括:获取待测试芯片的厂商信息和型号以及SE芯片执行脚本;基于预先确定的通信方式自动匹配待测试芯片的通信方式;如果待测试芯片的通信方式匹配成功,则基于待测试芯片的厂商信息和预先确定的解析方式自动匹配待测试芯片的解析方式;基于待测试芯片的解析方式解析SE芯片执行脚本,并执行解析后的SE芯片执行脚本得到测试结果。本发明不仅提高了测试效率,还降低了测试难度,提高了测试的准确性。
Description
技术领域
本发明涉及芯片测试技术领域,尤其是涉及一种SE芯片的测试方法、装置、电子设备及介质。
背景技术
在测试过程中,由于不同SE芯片存在多种差异,因此需要考虑SE芯片之间的兼容性。基于不同规范,可以提供多种升级方案,并需要对芯片进行兼容性测试。然而,不同芯片厂商提供的测试芯片通信方式各不相同,且芯片也有不同的指令执行方式。同时,由于SE芯片的存储空间有限,升级的脚本通常需要压缩。因此,在测试过程中需要考虑如何在不同芯片上解析压缩的脚本。现有的方式是通过手动解析脚本、调整指令、通信方式等,来完成芯片的兼容性测试。但是,现有的方式操作相对繁琐,难度偏高,需要操作人员对于SE芯片具有较高的了解,且手动解析脚本、调整指令耗时较长,同时容易出错,导致最终结果不准确。
发明内容
有鉴于此,本发明的目的在于提供一种SE芯片的测试方法、装置、电子设备及介质,不仅提高了测试效率,还降低了测试难度,提高了测试的准确性。
为了实现上述目的,本发明实施例采用的技术方案如下:
第一方面,本发明实施例提供了一种SE芯片的测试方法,包括:获取待测试芯片的厂商信息和型号以及SE芯片执行脚本;基于预先确定的通信方式自动匹配待测试芯片的通信方式;如果待测试芯片的通信方式匹配成功,则基于待测试芯片的厂商信息和预先确定的解析方式自动匹配待测试芯片的解析方式;基于待测试芯片的解析方式解析SE芯片执行脚本,并执行解析后的SE芯片执行脚本得到测试结果。
在一种实施方式中,基于预先确定的通信方式自动匹配待测试芯片的通信方式,包括:基于待测试芯片的型号,依次采用预先确定的通信方式建立通信;如果待测试芯片建立通信成功,则确定待测试芯片的通信协议和端口号。
在一种实施方式中,基于待测试芯片的解析方式解析SE芯片执行脚本,包括:基于待测试芯片的解析方式对SE芯片执行脚本进行解压和解析,得到测试指令和测试数据。
在一种实施方式中,执行解析后的SE芯片执行脚本得到测试结果,包括:基于待测试芯片的型号确定指令执行方式;基于指令执行方式自动执行测试指令,得到测试结果。
在一种实施方式中,执行解析后的SE芯片执行脚本得到测试结果,还包括:基于SE芯片执行脚本解析得到的测试指令和测试数据自动匹配对应的测试方案;其中,测试方案至少包括:测试用例、预期结果和测试参数;执行测试方案得到测试结果。
第二方面,本发明实施例提供了一种SE芯片的测试装置,包括:信息获取模块,用于获取待测试芯片的厂商信息和型号以及SE芯片执行脚本;通信方式确定模块,用于基于预先确定的通信方式自动匹配待测试芯片的通信方式;解析方式确定模块,用于如果待测试芯片的通信方式匹配成功,则基于待测试芯片的厂商信息和预先确定的解析方式自动匹配待测试芯片的解析方式;脚本解析模块,用于基于待测试芯片的解析方式解析SE芯片执行脚本,并执行解析后的SE芯片执行脚本得到测试结果。
在一种实施方式中,通信方式确定模块还用于:基于待测试芯片的型号,依次采用预先确定的通信方式建立通信;如果待测试芯片建立通信成功,则确定待测试芯片的通信协议和端口号。
在一种实施方式中,脚本解析模块还用于:基于待测试芯片的解析方式对SE芯片执行脚本进行解压和解析,得到测试指令和测试数据。
第三方面,本发明实施例提供了一种电子设备,包括处理器和存储器,存储器存储有能够被处理器执行的计算机可执行指令,处理器执行计算机可执行指令以实现上述第一方面提供的任一项的方法的步骤。
第四方面,本发明实施例提供了一种计算机可读存储介质,计算机可读存储介质上存储有计算机程序,计算机程序被处理器运行时执行上述第一方面提供的任一项的方法的步骤。
本发明实施例带来了以下有益效果:
本发明实施例提供的上述SE芯片的测试方法、装置、电子设备及介质,首先获取待测试芯片的厂商信息和型号以及SE芯片执行脚本;然后基于预先确定的通信方式自动匹配待测试芯片的通信方式;如果待测试芯片的通信方式匹配成功,则基于待测试芯片的厂商信息和预先确定的解析方式自动匹配待测试芯片的解析方式;最后基于待测试芯片的解析方式解析SE芯片执行脚本,并执行解析后的SE芯片执行脚本得到测试结果。上述方法在上传SE芯片执行脚本之后,可以根据待测试芯片的型号等自动适配对应的通信方式,以确保测试过程中芯片的稳定性和高效通信;同时,上述方法能够待测试芯片的厂商信息自动匹配脚本的解析方式,并自动对SE芯片执行脚本进行解析,从而降低了测试难度,提高了测试效率;最后,上述方法能够自动执行SE芯片执行脚本得到测试结果,从而提高了测试效率和准确性。
本发明的其他特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本发明而了解。本发明的目的和其他优点在说明书、权利要求书以及附图中所特别指出的结构来实现和获得。
为使本发明的上述目的、特征和优点能更明显易懂,下文特举较佳实施例,并配合所附附图,作详细说明如下。
附图说明
为了更清楚地说明本发明具体实施方式或现有技术中的技术方案,下面将对具体实施方式或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施方式,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例提供的一种SE芯片的测试方法的流程图;
图2为本发明实施例提供的一种基于不同SE芯片解析脚本转换为指令执行的方法的流程图;
图3为本发明实施例提供的一种SE芯片的测试装置的结构示意图;
图4为本发明实施例提供的一种电子设备的结构示意图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合附图对本发明的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
目前,现有的方式是通过手动解析脚本、调整指令、通信方式等,来完成芯片的兼容性测试。但是,现有的方式操作相对繁琐,难度偏高,需要操作人员对于SE芯片具有较高的了解,且手动解析脚本、调整指令耗时较长,同时容易出错,导致最终结果不准确。
基于此,本发明实施例提供的一种SE芯片的测试方法、装置、电子设备及介质,不仅可以提高测试效率,还可以降低测试难度,提高测试的准确性。
为便于对本实施例进行理解,首先对本发明实施例所公开的一种SE芯片的测试方法进行详细介绍,该方法可以由电子设备执行,诸如智能手机、电脑、平板电脑等。参见图1所示的一种SE芯片的测试方法的流程图,示意出该方法主要包括以下步骤S101至步骤S104:
步骤S101:获取待测试芯片的厂商信息和型号以及SE芯片执行脚本。
在一种实施方式中,用户可以在测试前上传SE芯片执行脚本,并选择待测试芯片的厂商信息、型号和规格等信息。
步骤S102:基于预先确定的通信方式自动匹配待测试芯片的通信方式。
在一种实施方式中,可以预先录入多种通信方式。在上传SE芯片执行脚本后,可以根据芯片的型号和规格自动适配其通信方式,包括确定通信协议、端口号等其他相关参数。
步骤S103:如果待测试芯片的通信方式匹配成功,则基于待测试芯片的厂商信息和预先确定的解析方式自动匹配待测试芯片的解析方式。
在一种实施方式中,考虑到SE芯片的存储空间有限,在上传SE芯片执行脚本时会对其进行压缩,而且不同厂商的芯片其脚本的压缩格式也会有所不同,因此需要采用对应的解析方式对SE芯片执行脚本进行解析和解压。基于此,本发明实施例中可以预先录入多种脚本的解析方式,在待测试芯片适配到合适的通信方式后,可以根据待测试芯片的厂商信息自动匹配待测试芯片对应的解析方式。
步骤S104:基于待测试芯片的解析方式解析SE芯片执行脚本,并执行解析后的SE芯片执行脚本得到测试结果。
在一种实施方式中,在匹配到对应的解析方式后,可以自动对SE芯片执行脚本进行解析和解压,以还原出原始的测试指令和测试数据,使测试人员能够轻松地执行测试操作,而不必关心脚本的具体格式和压缩方式。进一步,可以根据SE芯片执行脚本中的指令自动执行测试操作,得到测试结果。
本发明实施例提供的上述SE芯片的测试方法,在上传SE芯片执行脚本之后,可以根据待测试芯片的型号等自动适配对应的通信方式,以确保测试过程中芯片的稳定性和高效通信;同时,上述方法能够待测试芯片的厂商信息自动匹配脚本的解析方式,并自动对SE芯片执行脚本进行解析,从而降低了测试难度,提高了测试效率;最后,上述方法能够自动执行SE芯片执行脚本得到测试结果,从而提高了测试效率和准确性。
在一种实施方式中,对于前述步骤S102,即在基于预先确定的通信方式自动匹配待测试芯片的通信方式时,可以采用包括但不限于以下方式:基于待测试芯片的型号,依次采用预先确定的通信方式建立通信;如果待测试芯片建立通信成功,则确定待测试芯片的通信协议和端口号。
在具体实施时,在上传SE芯片执行脚本后,可以将根据待测试芯片的型号和规格自动适配其通信方式。具体的,可以依次尝试匹配预选录入的通信方式,如果建立通信成功,则可以确定待测试芯片的通信协议和端口号;如果建立通信失败,则进行报错,继续尝试匹配预先录入的其他的通信方式,直至成功建立通信。诸如:假设提前录入了7816端口通信方式和串口通信方式,那么在自动匹配通信方式时,可以先使用7816端口通信方式建立通信,如果通信成功,则确定待测试芯片的通信方式为7816端口通信方式并执行下一步;否则,使用串口通信方式建立通信,如果通信成功,则确定待测试芯片的通信方式为串口通信方式,否则通信失败,进行报错。
在一种实施方式中,对于前述步骤S104,即在基于待测试芯片的解析方式解析SE芯片执行脚本时,可以采用包括但不限于以下方式:基于待测试芯片的解析方式对SE芯片执行脚本进行解压和解析,得到测试指令和测试数据。在具体实施时,在上传SE芯片执行脚本后,可以自动对SE芯片执行脚本进行解压和解析,以还原出原始的测试指令和数据。
在一种实施方式中,对于前述步骤S104,即在执行解析后的SE芯片执行脚本得到测试结果时,可以采用包括但不限于以下方式:首先,基于待测试芯片的型号确定指令执行方式;然后,基于指令执行方式自动执行测试指令,得到测试结果。
在具体实施时,考虑到不同的芯片其指令执行方式也不同,为了确保测试过程的准确性和一致性,本发明实施例中,可以预先录入多种指令执行方式,在解析完SE芯片执行脚本之后,可以根据待测试芯片的型号和规格自动调整指令执行方式,包括指令的发送、接收和处理方式等。本实施例通过自动执行指令,可以确保测试过程的准确性和一致性。
在一种实施方式中,本发明实施例提供的上述方法在解析SE芯片执行脚本之后,还包括:基于SE芯片执行脚本解析得到的测试指令和测试数据自动匹配对应的测试方案;其中,测试方案至少包括:测试用例、预期结果和测试参数;执行测试方案得到测试结果。
在具体实施时,在上传测试脚本后,可以根据脚本中的测试指令和测试数据自动匹配相应的测试方案,包括确定测试用例、预期结果和相关的测试参数等,进而执行测试方案得到测试结果。本实施例中通过自动匹配测试方案,可以大大减少测试人员的工作量,提高测试效率和准确性。
本发明实施例提供的上述方法,能够在芯片的测试过程中,解决不同SE芯片之间的通信方式、压测脚本的格式和指令执行方式等差异问题,从而提高兼容性测试的效率和准确性。在具体实施方案时,使用一种通用的适配算法,以确保所有SE芯片都能被适配,同时确保压缩脚本能够被正确地解压和执行。此外,在出现的异常情况,例如通信失败、脚本解析错误等,可以给出相应的处理机制,以确保测试的稳定性。用户在选择厂商后,可以通过自动匹配通信方式和解压脚本,实现快速、准确的兼容性测试,不仅可以提高测试效率,还可以降低测试难度,提高测试的准确性。
为了便于理解,本发明实施例还提供了一种基于不同SE芯片解析脚本转换为指令执行的方法,参见图2所示,示意出该方法主要包括以下步骤1至步骤:
步骤1:选择待测试芯片的厂商。
步骤2:输入SE芯片执行脚本。
具体的,用户可以通过交互界面上传SE芯片执行脚本、选择芯片型号、厂商等。
步骤3:自动匹配通信方式。
具体的,提前录入不同的通信方式,在上传测试脚本后,可以根据芯片的型号和规格自动适配其通信方式,包括确定通信协议、端口号等其他相关参数。本实施例中,根据不同芯片的特性和要求,自动选择最适合的通信方式,以确保测试过程中与芯片的稳定、高效通信。
步骤4:使用7816方式建立通信。
具体的,在自动匹配通信方式的过程中,可以首先尝试使用7816方式建立通信,如果通信失败,则执行步骤5,如果通信成功,则执行步骤7。
步骤5:使用串口通信。
具体的,如果7816方式建立通信失败,则可以尝试使用串口通信,如果串口通信失败,则执行步骤6;如果串口通信成功,则执行步骤7。
步骤6:报错。
步骤7:根据厂商匹配解析规则。
具体的,可以预先录入多种脚本的解析规则(也即解析方式),在待测试芯片适配到合适的通信方式后,可以根据待测试芯片的厂商信息自动匹配待测试芯片对应的解析规则,如果解析规则匹配成功,则执行步骤8;如果解析规则匹配失败,则进行报错。
步骤8:解析SE芯片执行脚本。
具体的,在确定解析规则后,可以自动对SE芯片执行脚本进行解压和解析,以还原出原始的测试指令和数据。如果脚本解析成功,则执行步骤9;如果脚本解析失败,则进行报错。
步骤9:初始化芯片。
具体的,可以根据芯片的厂商提前录入芯片的初始信息。
步骤10:执行解析后的SE芯片执行脚本。
具体的,可以根据SE芯片执行脚本中的测试指令和测试数据自动执行测试操作。对于不同的指令执行方式,可以根据芯片的特性和规格自动调整匹配指令执行方式。
步骤11:判断是否有录入测试方案。
具体的,在执行解析后的SE芯片执行脚本后,可以根据脚本中的测试指令和测试数据自动匹配相应的测试方案,包括确定测试用例、预期结果和相关的测试参数。如果匹配到对应的测试方案,则执行步骤12;如果没有匹配到对应的测试方案,则执行步骤13。
步骤12:执行测试方案。
步骤13:输出执行结果,测试报告。
需要说明的是,本实施例中执行解析后的SE芯片执行脚本和测试方案均为芯片测试,测试方案相当于SE芯片执行脚本之外的另一种测试方式。本实施例中提供的7816方式和串口通信仅为示例性的,在此不做限制。
本发明实施例提供的上述方法,可以通过自动匹配通信方式和解压脚本并执行指令,从而大大提高了兼容性测试的效率和准确性。为了方便用户使用,可以提供交互式用户界面,用户可以通过界面上传测试脚本、选择芯片型号、查看测试结果和生成测试报告等。此外,界面还可以提供错误处理和异常情况报告等功能,以便用户能够及时发现并解决问题。最后,本实施例中可以自动生成详细的数据分析和测试报告:在完成测试后,系统将自动生成详细的数据分析和测试报告。报告应包括测试用例的执行情况、错误和异常情况、性能指标和兼容性评估等内容。通过测试报告,用户可以清楚地了解测试结果和芯片的性能表现,以便做出相应的决策和改进措施,从而使得测试过程更加简单易行,同时也能提高测试的效率和准确性。
对于前述实施例提供的SE芯片的测试方法,本发明实施例还提供了一种SE芯片的测试装置,参见图3所示的一种SE芯片的测试装置的结构示意图,示意出该装置主要包括以下部分:
信息获取模块301,用于获取待测试芯片的厂商信息和型号以及SE芯片执行脚本。
通信方式确定模块302,用于基于预先确定的通信方式自动匹配待测试芯片的通信方式。
解析方式确定模块303,用于如果待测试芯片的通信方式匹配成功,则基于待测试芯片的厂商信息和预先确定的解析方式自动匹配待测试芯片的解析方式。
脚本解析模块304,用于基于待测试芯片的解析方式解析SE芯片执行脚本,并执行解析后的SE芯片执行脚本得到测试结果。
本发明实施例提供的上述SE芯片的测试装置,在上传SE芯片执行脚本之后,可以根据待测试芯片的型号等自动适配对应的通信方式,以确保测试过程中芯片的稳定性和高效通信;同时,上述装置能够待测试芯片的厂商信息自动匹配脚本的解析方式,并自动对SE芯片执行脚本进行解析,从而降低了测试难度,提高了测试效率;最后,上述装置能够自动执行SE芯片执行脚本得到测试结果,从而提高了测试效率和准确性。
在一种实施方式中,上述通信方式确定模块302还用于:基于待测试芯片的型号,依次采用预先确定的通信方式建立通信;如果待测试芯片建立通信成功,则确定待测试芯片的通信协议和端口号。
在一种实施方式中,上述脚本解析模块304还用于:基于待测试芯片的解析方式对SE芯片执行脚本进行解压和解析,得到测试指令和测试数据。
在一种实施方式中,上述脚本解析模块304还用于:基于待测试芯片的型号确定指令执行方式;基于指令执行方式自动执行测试指令,得到测试结果。
在一种实施方式中,上述脚本解析模块304还用于:基于SE芯片执行脚本解析得到的测试指令和测试数据自动匹配对应的测试方案;其中,测试方案至少包括:测试用例、预期结果和测试参数;执行测试方案得到测试结果。
需要说明的是,本发明实施例所提供的装置,其实现原理及产生的技术效果和前述方法实施例相同,为简要描述,装置实施例部分未提及之处,可参考前述方法实施例中相应内容。
本发明实施例还提供了一种电子设备,具体的,该电子设备包括处理器和存储装置;存储装置上存储有计算机程序,计算机程序在被处理器运行时执行如上实施方式的任一项所述的方法。
图4为本发明实施例提供的一种电子设备的结构示意图,该电子设备100包括:处理器40,存储器41,总线42和通信接口43,所述处理器40、通信接口43和存储器41通过总线42连接;处理器40用于执行存储器41中存储的可执行模块,例如计算机程序。
其中,存储器41可能包含高速随机存取存储器(RAM,Random Acc ess Memory),也可能还包括非不稳定的存储器(non-volatile memory),例如至少一个磁盘存储器。通过至少一个通信接口43(可以是有线或者无线)实现该系统网元与至少一个其他网元之间的通信连接,可以使用互联网,广域网,本地网,城域网等。
总线42可以是ISA总线、PCI总线或EISA总线等。所述总线可以分为地址总线、数据总线、控制总线等。为便于表示,图4中仅用一个双向箭头表示,但并不表示仅有一根总线或一种类型的总线。
其中,存储器41用于存储程序,所述处理器40在接收到执行指令后,执行所述程序,前述本发明实施例任一实施例揭示的流过程定义的装置所执行的方法可以应用于处理器40中,或者由处理器40实现。
处理器40可能是一种集成电路芯片,具有信号的处理能力。在实现过程中,上述方法的各步骤可以通过处理器40中的硬件的集成逻辑电路或者软件形式的指令完成。上述的处理器40可以是通用处理器,包括中央处理器(Central Processing Unit,简称CPU)、网络处理器(Network Processor,简称NP)等;还可以是数字信号处理器(Digital SignalProcessing,简称DSP)、专用集成电路(Application Specific Integrated Circuit,简称ASIC)、现成可编程门阵列(Field-Programmable Gate Array,简称FPGA)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件。可以实现或者执行本发明实施例中的公开的各方法、步骤及逻辑框图。通用处理器可以是微处理器或者该处理器也可以是任何常规的处理器等。结合本发明实施例所公开的方法的步骤可以直接体现为硬件译码处理器执行完成,或者用译码处理器中的硬件及软件模块组合执行完成。软件模块可以位于随机存储器,闪存、只读存储器,可编程只读存储器或者电可擦写可编程存储器、寄存器等本领域成熟的存储介质中。该存储介质位于存储器41,处理器40读取存储器41中的信息,结合其硬件完成上述方法的步骤。
本发明实施例所提供的可读存储介质的计算机程序产品,包括存储了程序代码的计算机可读存储介质,所述程序代码包括的指令可用于执行前面方法实施例中所述的方法,具体实现可参见前述方法实施例,在此不再赘述。
所述功能如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本发明各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、磁碟或者光盘等各种可以存储程序代码的介质。
最后应说明的是:以上所述实施例,仅为本发明的具体实施方式,用以说明本发明的技术方案,而非对其限制,本发明的保护范围并不局限于此,尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,其依然可以对前述实施例所记载的技术方案进行修改或可轻易想到变化,或者对其中部分技术特征进行等同替换;而这些修改、变化或者替换,并不使相应技术方案的本质脱离本发明实施例技术方案的精神和范围,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应所述以权利要求的保护范围为准。
Claims (10)
1.一种SE芯片的测试方法,其特征在于,包括:
获取待测试芯片的厂商信息和型号以及SE芯片执行脚本;
基于预先确定的通信方式自动匹配所述待测试芯片的通信方式;
如果所述待测试芯片的通信方式匹配成功,则基于所述待测试芯片的厂商信息和预先确定的解析方式自动匹配所述待测试芯片的解析方式;
基于所述待测试芯片的解析方式解析所述SE芯片执行脚本,并执行解析后的SE芯片执行脚本得到测试结果。
2.根据权利要求1所述的方法,其特征在于,基于预先确定的通信方式自动匹配所述待测试芯片的通信方式,包括:
基于所述待测试芯片的型号,依次采用预先确定的通信方式建立通信;
如果所述待测试芯片建立通信成功,则确定所述待测试芯片的通信协议和端口号。
3.根据权利要求1所述的方法,其特征在于,基于所述待测试芯片的解析方式解析所述SE芯片执行脚本,包括:
基于所述待测试芯片的解析方式对所述SE芯片执行脚本进行解压和解析,得到测试指令和测试数据。
4.根据权利要求3所述的方法,其特征在于,执行解析后的SE芯片执行脚本得到测试结果,包括:
基于所述待测试芯片的型号确定指令执行方式;
基于所述指令执行方式自动执行所述测试指令,得到测试结果。
5.根据权利要求3所述的方法,其特征在于,执行解析后的SE芯片执行脚本得到测试结果,还包括:
基于所述SE芯片执行脚本解析得到的测试指令和测试数据自动匹配对应的测试方案;其中,所述测试方案至少包括:测试用例、预期结果和测试参数;
执行所述测试方案得到测试结果。
6.一种SE芯片的测试装置,其特征在于,包括:
信息获取模块,用于获取待测试芯片的厂商信息和型号以及SE芯片执行脚本;
通信方式确定模块,用于基于预先确定的通信方式自动匹配所述待测试芯片的通信方式;
解析方式确定模块,用于如果所述待测试芯片的通信方式匹配成功,则基于所述待测试芯片的厂商信息和预先确定的解析方式自动匹配所述待测试芯片的解析方式;
脚本解析模块,用于基于所述待测试芯片的解析方式解析所述SE芯片执行脚本,并执行解析后的SE芯片执行脚本得到测试结果。
7.根据权利要求6所述的装置,其特征在于,所述通信方式确定模块还用于:
基于所述待测试芯片的型号,依次采用预先确定的通信方式建立通信;
如果所述待测试芯片建立通信成功,则确定所述待测试芯片的通信协议和端口号。
8.根据权利要求6所述的装置,其特征在于,所述脚本解析模块还用于:基于所述待测试芯片的解析方式对所述SE芯片执行脚本进行解压和解析,得到测试指令和测试数据。
9.一种电子设备,其特征在于,包括处理器和存储器,所述存储器存储有能够被所述处理器执行的计算机可执行指令,所述处理器执行所述计算机可执行指令以实现权利要求1至5任一项所述的方法的步骤。
10.一种计算机可读存储介质,所述计算机可读存储介质上存储有计算机程序,其特征在于,所述计算机程序被处理器运行时执行上述权利要求1至5任一项所述的方法的步骤。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202311734483.3A CN117667549A (zh) | 2023-12-15 | 2023-12-15 | Se芯片的测试方法、装置、电子设备及介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202311734483.3A CN117667549A (zh) | 2023-12-15 | 2023-12-15 | Se芯片的测试方法、装置、电子设备及介质 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN117667549A true CN117667549A (zh) | 2024-03-08 |
Family
ID=90069629
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202311734483.3A Pending CN117667549A (zh) | 2023-12-15 | 2023-12-15 | Se芯片的测试方法、装置、电子设备及介质 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN117667549A (zh) |
-
2023
- 2023-12-15 CN CN202311734483.3A patent/CN117667549A/zh active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108829593B (zh) | 代码覆盖率计算分析方法、装置、设备及存储介质 | |
CN111459794A (zh) | 通信网络测试方法、装置、计算机设备和存储介质 | |
CN110704304B (zh) | 一种应用程序测试方法、装置、存储介质和服务器 | |
CN111400116A (zh) | 芯片测试验证方法、计算机装置及计算机可读存储介质 | |
CN107451058B (zh) | 一种软件开发方法和装置 | |
CN105743707A (zh) | 一种基于Redhat系统测试BMC日志解析功能的方法 | |
CN105120259A (zh) | 数字电视机检测方法及装置 | |
CN111338616A (zh) | 协议解析代码的生成方法、装置及电子设备 | |
CN110569194A (zh) | 接口测试方法、装置、电子设备及存储介质 | |
CN111309602A (zh) | 一种软件测试方法、装置及系统 | |
CN110580220B (zh) | 测量代码段执行时间的方法及终端设备 | |
CN109885432B (zh) | NVMe前端测试方法、装置、计算机设备及存储介质 | |
CN112947964A (zh) | 一种芯片的固件更新方法、装置、设备及存储介质 | |
CN117667549A (zh) | Se芯片的测试方法、装置、电子设备及介质 | |
CN116049011A (zh) | 一种测试环境的部署方法、装置、电子设备及存储介质 | |
CN115495082A (zh) | Tlv格式数据自动转换方法及相关设备 | |
CN115684882A (zh) | 片上系统芯片的测试方法、系统、介质和计算设备 | |
CN112328287B (zh) | 嵌入式设备系统更新方法、装置、设备及存储介质 | |
CN114661615A (zh) | 一种fpga软件测试方法和设备 | |
CN111414299B (zh) | 基于hdparm的SSD扩展信息获取方法和装置 | |
CN116546551B (zh) | 无线网络设备检测方法、装置和系统 | |
CN117234949B (zh) | 测试数据降噪方法、装置、存储介质、计算机设备 | |
CN114398288A (zh) | 测试方法、测试装置、计算机设备及可读存储介质 | |
CN111597063A (zh) | 一种电能表软件升级文件可靠性测试方法 | |
CN109426506B (zh) | 选用只读存储器的加载方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |