CN117649828A - 显示面板 - Google Patents

显示面板 Download PDF

Info

Publication number
CN117649828A
CN117649828A CN202311810622.6A CN202311810622A CN117649828A CN 117649828 A CN117649828 A CN 117649828A CN 202311810622 A CN202311810622 A CN 202311810622A CN 117649828 A CN117649828 A CN 117649828A
Authority
CN
China
Prior art keywords
control signal
line
scanning
signal line
display panel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202311810622.6A
Other languages
English (en)
Inventor
朱彦昭
邹恭华
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan China Star Optoelectronics Technology Co Ltd
Original Assignee
Wuhan China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan China Star Optoelectronics Technology Co Ltd filed Critical Wuhan China Star Optoelectronics Technology Co Ltd
Priority to CN202311810622.6A priority Critical patent/CN117649828A/zh
Publication of CN117649828A publication Critical patent/CN117649828A/zh
Pending legal-status Critical Current

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本申请提供一种显示面板,显示面板包括像素阵列、多条数据线、多条扫描线和解复用电路,解复用电路包括至少一个数据信号输入端、至少一个解复用单元、至少一条第一控制信号线和一条第二控制信号线,解复用单元的两个控制端分别与第一控制信号线、第二控制信号线电连接,一个解复用单元与一个数据信号输入端电连接,解复用单元的两个输出端分别与两条数据线电连接第一控制信号线的一个控制信号所占的时间段位于第N条扫描线的扫描信号所占的时间段内,第N条扫描线的扫描信号的下降沿的起始时刻和第N+1条扫描线的扫描信号的下降沿的起始时刻均位于第二控制信号线的一个控制信号所占的时间段内,N为非零正整数。本申请可以减少显示面板的功耗。

Description

显示面板
技术领域
本申请涉及显示技术领域,具体涉及一种显示面板。
背景技术
液晶显示面板的原理是通过调节液晶两端的电极极性以控制液晶反转,从而实现不同亮度的显示画面,用于显示画面的数据信号先从系统芯片或时序控制芯片传输到数据驱动电路,然后再从数据驱动电路传输到像素阵列,数据驱动电路和像素阵列之间一般设置有解复用电路,以减少显示面板的扇形区域的走线。
解复用电路通过按照预设顺序打开像素与数据线的数据传输通道,以实现一条数据线向多列像素传输数据信号。现有的解复用电路采用多个控制信号交替打开控制开关的方式,使每一条控制信号线在一个扫描信号的驱动周期内均需要经过两次高电平和低电平的切换,导致显示面板的功耗较高。
故,有必要提出一种新的技术方案,以解决上述技术问题。
发明内容
本申请的目的在于提供一种显示面板,以降低显示面板在显示画面时的功耗。
为解决上述问题,本申请的技术方案如下:
本申请提出了一种显示面板,所述显示面板包括:
像素阵列,包括呈阵列排布的多个像素;
多条数据线,多条所述数据线沿第一方向排布,一条所述数据线与一列所述像素电连接;
多条扫描线,多条所述扫描线沿与所述第一方向交叉的第二方向排布,一条所述扫描线与一行所述像素的控制端电连接,所述扫描线配置为向所述像素的控制端输出扫描信号;
解复用电路,所述解复用电路包括至少一个数据信号输入端、至少一个解复用单元、至少一条第一控制信号线和一条第二控制信号线,所述解复用单元的两个控制端分别与所述第一控制信号线、所述第二控制信号线电连接,一个所述解复用单元与一个所述数据信号输入端电连接,所述解复用单元的两个输出端分别与两条所述数据线电连接;
所述第一控制信号线的一个控制信号所占的时间段位于第N条所述扫描线的扫描信号所占的时间段内,第N条所述扫描线的扫描信号的下降沿的起始时刻和第N+1条所述扫描线的扫描信号的下降沿的起始时刻均位于所述第二控制信号线的一个控制信号所占的时间段内,其中,N为非零正整数。
可选的,在本申请一些实施例中,所述第一控制信号线的控制信号的上升沿的起始时刻早于或等于所述第二控制信号线的控制信号的上升沿的起始时刻。
可选的,在本申请一些实施例中,在第N条所述扫描线的扫描信号所占的时间段内,所述第二控制信号线的控制信号所占的时间段大于或等于所述第一控制信号线的控制信号所占的时间段。
可选的,在本申请一些实施例中,在第N条所述扫描线的扫描信号所占的时间段内,所述第一控制信号线的控制信号的下降沿的起始时刻等于或晚于所述第二控制信号线的控制信号的上升沿的起始时刻。
可选的,在本申请一些实施例中,所述第一控制信号线的控制信号的上升沿的起始时刻等于第N条所述扫描线的扫描信号的上升沿的起始时刻。
可选的,在本申请一些实施例中,所述解复用单元包括第一晶体管和第二晶体管,所述第一晶体管的栅极与所述第一控制信号线电连接,所述第二晶体管的栅极与所述第二控制信号线电连接,所述第一晶体管的漏极或源极中的一者与一条所述数据线电连接,所述第一晶体管的源极或漏极中与所述数据信号输入端电连接,所述第二晶体管的漏极或源极中的一者与一条所述数据线电连接,所述第二晶体管的漏极或源极中的另一者与所述数据信号输入端电连接,在相邻两个所述扫描信号所占的时间段内,所述第一晶体管配置为根据所述第一控制信号线的控制信号周期性打开和关闭,所述第二晶体管配置为根据所述第二控制信号线的控制信号持续打开。
可选的,在本申请一些实施例中,所述显示面板包括控制信号切换模块,所述控制信号切换模块与所述第一控制信号线、所述第二控制信号线电连接;
所述控制信号切换模块配置为当显示面板处于第一模式时控制第一控制信号线传输第一控制信号,以及控制第二控制信号线传输第二控制信号,其中,所述第一控制信号所占的时间段位于一个所述扫描信号所占的时间段内,所述第二控制信号所占的时间段位于一个所述扫描信号所占的时间段内,且所述第一控制信号所占的时间段与所述第二控制信号所占的时间段的总时长小于或等于一个所述扫描信号所占的时间段的时长;
所述控制信号切换模块配置为当显示面板处于第二模式时控制第一控制信号线传输所述第一控制信号,以及控制第二控制信号线传输第三控制信号,其中,第N条所述扫描线的扫描信号的下降沿的起始时刻和第N+1条所述扫描线的扫描信号的下降沿的起始时刻均位于所述第三控制信号所占的时间段内。
可选的,在本申请一些实施例中,所述第三控制信号的下降沿的起始时刻等于所述显示面板处于第二模式时的最后一个所述扫描信号的下降沿的起始时刻。
可选的,在本申请一些实施例中,多条所述第一控制信号线与所述解复用单元的控制端电连接,所述第二控制信号线的控制信号的上升沿的起始时刻等于或晚于多条所述第一控制信号线的控制信号的上升沿的起始时刻中最早的一者。
可选的,在本申请一些实施例中,所述第二控制信号线的控制信号的上升沿的起始时刻早于或等于多条所述第一控制信号线的控制信号的下降沿的起始时刻中最晚的一者。
在本申请中,通过设置第一控制信号线在第N条扫描线的扫描信号所占的时间段内正常完成两次高点平和低电平的切换,第N条扫描线的扫描信号的下降沿的起始时刻和第N+1条扫描线的扫描信号的下降沿的起始时刻均位于第二控制信号线的一个控制信号所占的时间段内,使第二控制信号线的高电平信号从第N条扫描线的扫描信号期间持续到了第N+1条扫描线的扫描信号期间,即在两条相邻的扫描线的扫描信号的期间内,第二控制信号线均处于打开状态,降低了第二控制信号线的控制信号的高电平和低电平的切换次数,从而减少了因高电平和低电平的切换而产生的压降,进而减低显示面板在工作时的功耗。
附图说明
图1是现有技术的显示面板的部分时序示意图;
图2是本申请提供的实施例一的显示面板的电路图;
图3是图2所示的显示面板的时序示意图;
图4是本申请提供的实施例二的显示面板的电路图;
图5是图4所示的显示面板的时序示意图;
图6是本申请提供的实施例三的显示面板的电路图;
图7是图6所示的显示面板的时序示意图;
图8是本申请提供的显示装置的示意图。
具体实施方式
本说明书和权利要求书中使用到的术语的含义与本申请所属领域的普通技术人员通常理解的含义相对应。本说明书和权利要求书中使用的术语仅为便于叙述和理解本申请的目的,并非意图把本申请限制于说明书和权利要求书中使用到的特定术语的狭义解释。
参阅图2至图7,本申请实施例提供一种显示面板,所述显示面板包括像素阵列、多条数据线、多条扫面线以及解复用电路110。
其中,像素阵列包括呈阵列排布的多个像素,多条数据线沿第一方向X排布,一条所述数据线与一列所述像素电连接,数据线配置为向像素输出数据信号,多条扫描线Gate沿与第一方向X交叉的第二方向Y排布,一条扫描线Gate与一行像素的控制端电连接,扫描线Gate配置为向像素的控制端输出扫描信号。
解复用电路110包括至少一个数据信号输入端S1、至少一个解复用单元111、至少一条第一控制信号线MUX1和一条第二控制信号线MUX2,解复用单元111的两个控制端分别与第一控制信号线MUX1、第二控制信号线MUX2电连接,一个解复用单元111与一个数据信号输入端S1电连接,解复用单元111的两个输出端分别与两条数据线D1、D2电连接。
第一控制信号线MUX1配置为输出控制信号以控制数据信号输入端S1与一条数据线D1的通断,第二控制信号线MUX2配置为输出控制信号以控制数据信号输入端S1与另一条数据线D2的通断。
控制信号从低电平切换为高电平的起始时刻为控制信号的上升沿的起始时刻,控制信号从高电平切换为低电平的起始时刻为控制信号的下降沿的起始时刻。
当第一控制信号线MUX1的控制信号为高电平时,与解复用单元111中由第一控制信号线MUX1控制的输出端电连接的一条数据线D1与数据信号输入端S1导通,解复用电路110将数据信号输入端S1的数据信号输出到一列像素中,像素进行充电,当第一控制信号线MUX1的控制信号为低电平时,与解复用单元111中由第一控制信号线MUX1控制的输出端电连接的一条数据线D1与数据信号输入端S1断开,与该数据线D1电连接的像素不充电。当第二控制信号线MUX2的控制信号为高电平时,与解复用单元111中由第一控制信号线MUX1控制的输出端电连接的一条数据线D1与数据信号输入端S1导通,数据信号输入端S1通过数据线D2向像素输出数据信号,像素进行充电,当第二控制信号线MUX2的控制信号为低电平时,与解复用单元111中由第二控制信号线MUX2控制的输出端电连接的一条数据线D2与数据信号输入端S1断开,与数据线D2电连接的像素不充电。
如图3所示,第一控制信号线MUX1的一个控制信号所占的时间段位于第N条扫描线GateN的扫描信号所占的时间段内,第N条扫描线GateN的扫描信号的下降沿的起始时刻和第N+1条扫描线GateN+1的扫描信号的下降沿的起始时刻均位于第二控制信号线MUX2的一个控制信号所占的时间段内,其中,N为非零正整数。
即在一个扫描信号所占的时间段H内,第一控制信号线MUX1的控制信号完成了从低电平到高电平的切换,以及从高电平到低电平的切换,以完成一条数据线D1的周期性打开和关闭,第一控制信号线MUX1的控制信号所占的时间段为T1,其中,T1小于H。第二控制信号线MUX2的控制信号只进行了一次从低电平到高电平的切换,即由第二控制信号线MUX2控制的数据线D2至少在一条的扫描线GateN的一个扫描信号所占的时间段和下一条的扫描线GateN+1的一个扫描信号所占的时间段的期间2H内,使一条数据线D2只打开一次,且数据线D2处于持续打开的状态,从而减少第二控制信号线MUX2的控制信号高电平与低电平的切换频率,从而降低功耗。
在本申请中,通过设置第一控制信号线MUX1在第N条扫描线GateN的扫描信号所占的时间段内正常完成两次高点平和低电平的切换,第N条扫描线GateN的扫描信号的下降沿的起始时刻和第N+1条扫描线GateN+1的扫描信号的下降沿的起始时刻均位于第二控制信号线MUX2的一个控制信号所占的时间段内,使第二控制信号线MUX2的高电平信号从第N条扫描线GateN的扫描信号期间持续到了第N+1条扫描线GateN+1的扫描信号期间,即在两条相邻的扫描线Gate的扫描信号的期间内,第二控制信号线MUX2均处于打开状态,降低了第二控制信号线MUX2的控制信号在一帧时间内的高电平和低电平的切换次数,从而减少了显示面板因高电平和低电平的高频次切换而产生的压降,进而减低显示面板在工作时的功耗。
具体的,如图1所示,现有技术中,在一条扫描线GateN的扫描信号所占的时间段内,第一控制信号线MUX1和第二控制信号线MUX2分别进行两次高电平和低电平的切换。如图3所示,本申请中的第二控制信号线MUX2在一条扫描线GateN的扫描信号所占的时间段内只进行了一次高电平和低电平的切换,且在下一条扫描线GateN+1的扫描信号所占的时间段内,第二控制信号线MUX2持续处于高电平状态,减少了从高电平切换到低电平的所产生压降,从而减少显示面板的功耗。
本实施例中,第N条扫描线GateN的扫描信号所占的时间段,即第N条扫描线GateN的扫描信号期间。第N+1条扫描线GateN+1的扫描信号所占的时间段,即第N+1条扫描线GateN+1的扫描信号期间。其中,第N条扫描线GateN的扫描信号所占的时间段与第N+1条扫描线GateN+1的扫描信号所占的时间段相等。
如图2和图3所示,本申请的实施例一中,第一控制信号线MUX1的控制信号的上升沿的起始时刻早于或等于第二控制信号线MUX2的控制信号的上升沿的起始时刻。
本实施例中,第一控制信号线MUX1配置为控制第一数据线D1与数据信号输入端S1的通断,第二控制信号线MUX2配置为控制第二数据线D2与数据信号输入端S1的通断。
具体的,第一数据线D1与数据信号输入端S1的导通时刻先于或等于第二数据线D2与数据信号输入端S1的导通时刻,在第一数据线D1与数据信号输入端S1导通后,解复用电路110根据数据信号输入端S1输入的数据信号向第一数据线D1输出对应列像素数据信号,在第二数据线与第二数据信号输入端S1导通后,解复用电路110根据数据信号输入端S1输入的数据信号向第二数据线D2输出数据信号。当第一控制信号线MUX1的控制信号和第二控制信号线MUX2的控制信号均处于高电平时,与解复用电路110电连接的两列像素均接收第一数据线D1所连接的第一列像素的数据信号;当第一控制信号线MUX1的控制信号为低电平信号,且第二控制信号线MUX2的控制信号处于高电平时,第一数据线D1不传输数据信号,第二数据线D2向第二列像素传输的第二列像素的数据信号,在第二数据线D2传输第二列像素的数据信号时,第二列像素的数据信号覆盖T1时间内所传输的第一列像素的数据信号,从而保证第二列像素能够正确充电。
本实施例通过设置周期性开关的一条数据线的打开时刻早于持续打开的一条数据线的打开时刻,保证与周期性开关的一条数据线电连接的像素在充电过程中不会发生错充,确保显示面板的正常显示。
本实施例中,在第N条所述扫描线GateN的扫描信号所占的时间段H内,第二控制信号线MUX2的控制信号所占的时间段大于或等于第一控制信号线MUX1的控制信号所占的时间段。
当第一控制信号线MUX1的控制信号为低电平信号,且第二控制信号线MUX2的控制信号处于高电平时,第一数据线D1不传输数据信号,第二数据线D2向第二列像素传输的第二列像素的数据信号,在第二数据线D2传输第二列像素的数据信号后,第二列像素的数据信号覆盖上第一列像素的数据信号,从而保证第二列像素能够正确充电。在第N条所述扫描线Gate的扫描信号所占的时间段内,第二控制信号线MUX2的控制信号所占的时间段大于或等于第一控制信号线MUX1的控制信号所占的时间段,保证第二列像素的数据信号有足够的时间覆盖第一列像素的数据信号,保证第二列像素不会出现错充。
本实施例中,在第N条扫描线Gate的扫描信号所占的时间段H内,第一控制信号线MUX1的控制信号的下降沿的起始时刻等于或晚于第二控制信号线MUX2的控制信号的上升沿的起始时刻。由第二控制信号线MUX2的开打时刻早于或等于第一控制信号线MUX1的关闭时刻,能够减少完成第一列像素和第二列像素的充电所需要的时间,有利于实现显示面板的高刷新频率。
本实施例中,第一控制信号线MUX1的控制信号的上升沿的起始时刻等于第N条扫描线GateN的扫描信号的上升沿的起始时刻。在每一条扫描线Gate的打开时刻,第一控制信号线MUX1的控制信号同时从低电平切换成高电平,以打开第一数据线D1,以缩短每一条扫描线Gate的扫描信号所占的时间段H的时长,进一步提高显示面板的刷新频率。本申请中,数据线D的打开指数据线D在解复用单元111的控制下与数据信号输入端S1连通,从而打开像素的数据传输通道,数据线D的关闭指数据线D在解复用单元111的控制下与数据信号输入端S1断开,从而关闭像素的数据传输通道。
本实施例中,解复用单元111包括第一晶体管M1和第二晶体管M2,第一晶体管M1的栅极与第一控制信号线MUX1电连接,第二晶体管M2的栅极与第二控制信号线MUX2电连接,第一晶体管M1的漏极或源极中的一者与一条数据线电连接,第一晶体管M1的源极或漏极中与数据信号输入端S1电连接,第二晶体管M2的漏极或源极中的一者与一条数据线电连接,第二晶体管M2的漏极或源极中的另一者与数据信号输入端S1电连接,在相邻两个扫描信号所占的时间段内,第一晶体管M1配置为根据第一控制信号线MUX1的控制信号周期性打开和关闭,第二晶体管M2配置为根据第二控制信号线MUX2的控制信号持续打开。
本实施例中,第一晶体管M1的源极和漏极中的一者与第一数据线D1电连接,第一晶体管M1的源极和漏极中的另一者与数据信号输入端S1电连接。第二晶体管M2的源极和漏极中的一者与第二数据线D2电连接,第二晶体管M2的源极和漏极中的另一者与数据信号输入端S1电连接。
第一控制信号线MUX1的控制信号为高电平时,第一晶体管M1为打开状态,第一控制信号线MUX1的控制信号为低电平时,第一晶体管M1为关闭状态。第二控制信号线MUX2的控制信号为高电平时,第二晶体管M2为打开状态,第二控制信号线MUX2的控制信号为低电平时,第二晶体管M2为关闭状态。
本实施例中,与同一个解复用单元111电连接的任意两条数据线D1、D2的极性相同。
本实施例中,相邻两列数据线D1、D3的极性相反,且相邻两个数据信号输入端S1、S2的极性相反。
本实施例中,显示面板包括控制信号切换模块120,控制信号切换模块120与第一控制信号线MUX1、所述第二控制信号线MUX2电连接。
控制信号切换模块120配置为当显示面板处于第一模式时控制第一控制信号线MUX1输出第一控制信号,以及控制第二控制信号线MUX2输出第二控制信号,其中,第一控制信号所占的时间段位于一个扫描信号所占的时间段内,第二控制信号所占的时间段位于一个扫描信号所占的时间段H内,且第一控制信号所占的时间段与第二控制信号所占的时间段的总时长小于或等于一个所述扫描信号所占的时间段的时长。当显示面板处于第一模式时,第一控制信号和第二控制信号均在一个扫描信号期间进行两次高电平和低电平的切换,保证每一列像素均能够接收相应的数据信号,以实现准确充电,有利于满足显示面板在显示动态画面时的高刷新频率的需要,提高像素充电的准确度。
所述控制信号切换模块120配置为当显示面板处于第二模式时控制第一控制信号线MUX1输出所述第一控制信号,以及控制第二控制信号线MUX2输出第三控制信号,其中,第N条所述扫描线GateN的扫描信号的下降沿的起始时刻和第N+1个扫描线GateN的扫描信号下降沿的起始时刻均位于所述第三控制信号所占的时间段内。当显示面板处于第二模式时,第一控制信号保持不变,将第二控制信号切换为第三控制信号,由于第N条所述扫描线GateN的扫描信号的下降沿的起始时刻和第N+1个扫描线GateN+1的扫描信号的下降沿的起始时刻均位于所述第三控制信号所占的时间段内,故在一帧显示画面期间,第三控制信号相比第二控制信号的高电平和低电平的切换频率更低,有利于显示面板的低功耗运行,更适合显示面板在显示静态画面时或显示纯色(红/绿/蓝画面)时,使显示面板在低功耗的模式下运行。
本实施例通过第一模式和第二模式的相互搭配,使显示面板在显示不同画面时能够保证画面正常显示的同时,有效降低显示面板的逻辑功耗,有利于显示面板的节能省电,还可以更好地保证显示面板的使用周期,延长显示面板的使用寿命。
本实施例中,第三控制信号的下降沿的起始时刻等于显示面板处于第二模式时的最后一个扫描信号的下降沿的起始时刻。
具体的,当显示面板处于第二模式时,第三控制信号从低电平切换到高电平,并持续保持高电平,直至显示面板从第二模式切换为第一模式,第三控制信号从高电平切换为低电平。即当显示面板处于第二模式时,有第二控制信号线MUX2控制的第二晶体管M2持续处于打开状态。
如图4和图5所示,本申请的实施例二中,实施例二与实施例一相似,且实施例二可以与实施例一相结合,实施例二与实施例一的区别在于:
两条第一控制信号线MUX1与解复用单元111的控制端电连接,第二控制信号线MUX2的控制信号的上升沿的起始时刻等于或晚于两条第一控制信号线MUX1的控制信号的上升沿的起始时刻中最早的一者。由第一控制信号线MUX1控制的数据线D1的数据传输的开始时刻早于由第二控制信号线MUX2控制的数据线的数据传输的开始时刻。由于第二控制信号线MUX2的控制信号处于持续高电平状态,第一控制信号线MUX1的控制信号从低电平到高电平的切换起始时刻要早于或至少等于第二控制信号线MUX2的控制信号从低电平到高电平的切换起始时刻,有利于第一控制信号线MUX1控制的数据线D1先传输相应的数据信号。
具体的,在一个扫描信号期间,第一条第一控制信号线MUX1_1的控制信号的下降沿早于第二条第一控制信号线MUX1_2的控制信号的上升沿,即多条第一控制信号线MUX1的控制信号所占的时间段不重叠,以保证每条由第一控制信号线MUX1控制的数据线D1均能传输相应的数据信号,避免像素列发生充电错误。
本实施例中,解复用单元111还包括第三晶体管M3,其中,第一晶体管M1和第三晶体管M3的栅极分别与两条第一控制信号线MUX1电连接,第一晶体管M1和第二晶体管M2的输出端分别与两条数据线D1、D2电连接,第三晶体管M3的输入端与数据信号输入端S1电连接。
本实施例中,第二控制信号线MUX2的控制信号的上升沿的起始时刻早于或等于两条第一控制信号线MUX1的控制信号的下降沿的起始时刻中最晚的一者。
具体的,第二控制信号线MUX2的控制信号的上升沿的起始时刻早于或等于第二条第一控制信号线MUX1_2的控制信号的下降沿的起始时刻,以取消从第二条控制信号线的控制信号的下降沿的起始时刻到第二控制信号线MUX2的控制信号的上升沿的起始时刻之间所需要的时间,有利于缩短一个扫面信号所需要的时长,有利于显示面板的高刷新频率。
如图6和图7所示,本申请的实施例三中,实施例三与实施例二相似,且实施例三可以与实施例一、实施例二中的至少一者相结合,实施例三与实施例二的区别在于:
三条第一控制信号线MUX1与解复用单元111的控制端电连接,第二控制信号线MUX2的上升沿的起始时刻等于或晚于三条第一控制信号线MUX1的控制信号的上升沿的起始时刻中最早的一者。
在一个扫描信号期间,第一条第一控制信号线MUX1_1的控制信号的下降沿早于第二条第一控制信号线MUX1_2的控制信号的上升沿,第二条第一控制信号线MUX1_2的控制信号的下降沿在于第三条第一控制信号线MUX1_3的控制信号的上升沿,即三条第一控制信号的控制信号所占的时间段不重爹,以保证三条第一控制信号线MUX1控制的数据线D1所传输的数据信号不会相互干扰,避免像素错充。
本实施例中,解复用单元111还包括第三晶体管M3和第四晶体管M4,其中,第一晶体管M1的栅极、第三晶体管M3的栅极和第四晶体管M4的栅极分别与三条第一控制信号线MUX1电连接,第一晶体管M1的输出端、第二晶体管M2的输出端和第三晶体管M3的输出端分别与三条数据线D1、D2、D3电连接,第三晶体管M3的输入端与数据信号输入端S1电连接,第四晶体管M4的输入端与数据信号输入端S1电连接。
本实施例中,第二控制信号线MUX2的控制信号的上升沿的起始时刻早于或等于第三条第一控制信号线MUX1_3的控制信号的下降沿的起始时刻。
如图8所示,基于上述任一实施例提供的显示面板100,本申请还提供一种显示装置,其包括显示面板100以及驱动芯片200,显示面板100为上述任一实施例所述的显示面板100。驱动芯片200用于将数据信号传输至数据线。
显示装置可以是智能手机、平板电脑、电子书阅读器、智能手表、摄像机、游戏机等。
所述显示面板100包括多个像素组成的像素阵列、栅极驱动电路(GOA)、扫描线以及解复用电路110,所述栅极驱动电路包括多条沿第一方向X排布的数据线,多条扫描线沿第二方向Y排布,第一方向X与第二方向Y交叉。
其中,一条数据向与一列像素电连接,在第一方向X上,多条沿数据线通过解复用电路110与驱动芯片200电连接,解复用电路110配置为控制多条数据线与驱动芯片200的通断,解复用电路110可以成倍减少地驱动芯片200的输出通道,进而减少驱动芯片200的数量,降低成本。
在第二方向Y上,驱动芯片200设置在显示面板100的上方,或者设置在显示面板100的下方。驱动芯片200的数量为至少一个。驱动芯片200通过数据线将数据信号传输至像素列。在一些实施例中,驱动芯片200可以通过COF(Chip OnFilm,覆晶薄膜)绑定在显示面板100上。
在第二方向Y上,一条扫描线与一行像素的控制端电连接,扫描线配置为向像素的控制端输出扫描信号。
解复用电路110包括至少一个数据信号输入端、至少一个解复用单元、至少一条第一控制信号线和一条第二控制信号线,解复用单元的两个控制端分别与第一控制信号线、第一控制信号线电连接,一个所述解复用单元与一个所述数据信号输入端电连接,所述解复用单元的两个输出端分别与两条所述数据线电连接;
第一控制信号线的一个控制信号所占的时间段位于第N条扫描线GateN的扫描信号所占的时间段内,第N条所述扫描线GateN的扫描信号的下降沿的起始时刻和第N+1条所述扫描线GateN+1的扫描信号的下降沿的起始时刻均位于所述第二控制信号线的一个控制信号所占的时间段内,其中,N为非零正整数。
在本申请中,通过设置第一控制信号线MUX1在第N条扫描线GateN的扫描信号所占的时间段内正常完成两次高点平和低电平的切换,第N条扫描线GateN的扫描信号的下降沿的起始时刻和第N+1条扫描线GateN+1的扫描信号的下降沿的起始时刻均位于第二控制信号线MUX2的一个控制信号所占的时间段内,使第二控制信号线MUX2的高电平信号从第N条扫描线GateN的扫描信号期间持续到了第N+1条扫描线GateN+1的扫描信号期间,即在两条相邻的扫描线Gate的扫描信号的期间内,第二控制信号线MUX2均处于打开状态,降低了第二控制信号线MUX2的控制信号在一帧时间内的高电平和低电平的切换次数,从而减少了显示装置因高电平和低电平的高频次切换而产生的压降,进而减低显示装置在工作时的功耗。
以上对本申请的具体实施方式作了详细说明。本申请所揭示的上述实施方式,仅是本申请的优选实施方式,对于本领域的普通技术人员来说,在不脱离本申请构思的前提下,还可以做出许多变形和改进。这些变形和改进均落入本申请的权利要求书所限定的保护范围内。

Claims (10)

1.一种显示面板,其特征在于,所述显示面板包括:
像素阵列,包括呈阵列排布的多个像素;
多条数据线,多条所述数据线沿第一方向排布,一条所述数据线与一列所述像素电连接;
多条扫描线,多条所述扫描线沿与所述第一方向交叉的第二方向排布,一条所述扫描线与一行所述像素的控制端电连接,所述扫描线配置为向所述像素的控制端输出扫描信号;
解复用电路,所述解复用电路包括至少一个数据信号输入端、至少一个解复用单元、至少一条第一控制信号线和一条第二控制信号线,所述解复用单元的两个控制端分别与所述第一控制信号线、所述第二控制信号线电连接,一个所述解复用单元与一个所述数据信号输入端电连接,所述解复用单元的两个输出端分别与两条所述数据线电连接;
所述第一控制信号线的一个控制信号所占的时间段位于第N条所述扫描线的扫描信号所占的时间段内,第N条所述扫描线的扫描信号的下降沿的起始时刻和第N+1条所述扫描线的扫描信号的下降沿的起始时刻均位于所述第二控制信号线的一个控制信号所占的时间段内,其中,N为非零正整数。
2.如权利要求1所述的显示面板,其特征在于,所述第一控制信号线的控制信号的上升沿的起始时刻早于或等于所述第二控制信号线的控制信号的上升沿的起始时刻。
3.如权利要求2所述的显示面板,其特征在于,在第N条所述扫描线的扫描信号所占的时间段内,所述第二控制信号线的控制信号所占的时间段大于或等于所述第一控制信号线的控制信号所占的时间段。
4.如权利要求3所述的显示面板,其特征在于,在第N条所述扫描线的扫描信号所占的时间段内,所述第一控制信号线的控制信号的下降沿的起始时刻等于或晚于所述第二控制信号线的控制信号的上升沿的起始时刻。
5.如权利要求3所述的显示面板,其特征在于,所述第一控制信号线的控制信号的上升沿的起始时刻等于第N条所述扫描线的扫描信号的上升沿的起始时刻。
6.如权利要求1至5任意一项所述的显示面板,其特征在于,所述解复用单元包括第一晶体管和第二晶体管,所述第一晶体管的栅极与所述第一控制信号线电连接,所述第二晶体管的栅极与所述第二控制信号线电连接,所述第一晶体管的漏极或源极中的一者与一条所述数据线电连接,所述第一晶体管的源极或漏极中与所述数据信号输入端电连接,所述第二晶体管的漏极或源极中的一者与一条所述数据线电连接,所述第二晶体管的漏极或源极中的另一者与所述数据信号输入端电连接,在相邻两个所述扫描信号所占的时间段内,所述第一晶体管配置为根据所述第一控制信号线的控制信号周期性打开和关闭,所述第二晶体管配置为根据所述第二控制信号线的控制信号持续打开。
7.如权利要求1至5任意一项所述的显示面板,其特征在于,所述显示面板包括控制信号切换模块,所述控制信号切换模块与所述第一控制信号线、所述第二控制信号线电连接;
所述控制信号切换模块配置为当显示面板处于第一模式时控制第一控制信号线传输第一控制信号,以及控制第二控制信号线传输第二控制信号,其中,所述第一控制信号所占的时间段位于一个所述扫描信号所占的时间段内,所述第二控制信号所占的时间段位于一个所述扫描信号所占的时间段内,且所述第一控制信号所占的时间段与所述第二控制信号所占的时间段的总时长小于或等于一个所述扫描信号所占的时间段的时长;
所述控制信号切换模块配置为当显示面板处于第二模式时控制第一控制信号线传输所述第一控制信号,以及控制第二控制信号线传输第三控制信号,其中,第N条所述扫描线的扫描信号的下降沿的起始时刻和第N+1条所述扫描线的扫描信号的下降沿的起始时刻均位于所述第三控制信号所占的时间段内。
8.如权利要求7所述的显示面板,其特征在于,所述第三控制信号的下降沿的起始时刻等于所述显示面板处于第二模式时的最后一个所述扫描信号的下降沿的起始时刻。
9.如权利要求1至5任意一项所述的显示面板,其特征在于,多条所述第一控制信号线与所述解复用单元的控制端电连接,所述第二控制信号线的控制信号的上升沿的起始时刻等于或晚于多条所述第一控制信号线的控制信号的上升沿的起始时刻中最早的一者。
10.如权利要求9所述的显示面板,其特征在于,所述第二控制信号线的控制信号的上升沿的起始时刻早于或等于多条所述第一控制信号线的控制信号的下降沿的起始时刻中最晚的一者。
CN202311810622.6A 2023-12-25 2023-12-25 显示面板 Pending CN117649828A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202311810622.6A CN117649828A (zh) 2023-12-25 2023-12-25 显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202311810622.6A CN117649828A (zh) 2023-12-25 2023-12-25 显示面板

Publications (1)

Publication Number Publication Date
CN117649828A true CN117649828A (zh) 2024-03-05

Family

ID=90043395

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202311810622.6A Pending CN117649828A (zh) 2023-12-25 2023-12-25 显示面板

Country Status (1)

Country Link
CN (1) CN117649828A (zh)

Similar Documents

Publication Publication Date Title
US10891886B2 (en) Shift register, gate line driving method, array substrate and display device for high and low resolution areas
US10713989B2 (en) Display panel, driving method of the same and display device
CN100437304C (zh) 液晶显示装置和驱动液晶显示装置的方法
CN100437305C (zh) 液晶显示装置和驱动液晶显示装置的方法
US7777737B2 (en) Active matrix type liquid crystal display device
KR100613325B1 (ko) 구동 장치 및 표시 모듈
US8248340B2 (en) Liquid crystal display capable of split-screen displaying and computer system using same
US10535321B2 (en) Display panel, display device and driving method of display panel
JP2011107679A (ja) 液晶表示装置、液晶表示パネルの駆動装置および液晶表示パネル
CN106652967B (zh) 显示面板、显示装置和应用于显示面板的驱动方法
US11282425B2 (en) Source driving circuit and display panel
KR100886061B1 (ko) 픽셀 구동 회로와 방법 및 이의 애플리케이션
KR20180117666A (ko) 디스플레이 패널 및 구동 회로
US8773413B2 (en) Liquid crystal display panel, liquid crystal display device, and gate driving method of liquid crystal display panel
CN1909034B (zh) 显示装置
US11315461B2 (en) Multiplex shift register unit and driving circuit thereof, display panel and display device
US7773084B2 (en) Image display device, image display panel, panel drive device, and method of driving image display panel
US6417847B1 (en) Flat-panel display device, array substrate, and method for driving flat-panel display device
CN101334978A (zh) 显示设备、其驱动方法和合并了显示设备的电子装置
CN114677986A (zh) 显示器
CN101996593B (zh) 薄膜晶体管液晶显示器驱动装置及方法
CN102495503A (zh) 阵列基板及其驱动方法
CN117649828A (zh) 显示面板
JP2004258485A (ja) 電気光学装置、電気光学装置の極性反転駆動方法および電子機器
CN101042480B (zh) 扫描信号线驱动装置、液晶显示装置和液晶显示方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination