CN117439701A - 信道编码的方法和装置 - Google Patents

信道编码的方法和装置 Download PDF

Info

Publication number
CN117439701A
CN117439701A CN202210822018.4A CN202210822018A CN117439701A CN 117439701 A CN117439701 A CN 117439701A CN 202210822018 A CN202210822018 A CN 202210822018A CN 117439701 A CN117439701 A CN 117439701A
Authority
CN
China
Prior art keywords
bit sequence
bits
bit
terminal device
convolutional
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210822018.4A
Other languages
English (en)
Inventor
曲韦霖
吴毅凌
唐瑜键
金哲
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Priority to CN202210822018.4A priority Critical patent/CN117439701A/zh
Priority to PCT/CN2023/104446 priority patent/WO2024012246A1/zh
Publication of CN117439701A publication Critical patent/CN117439701A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0057Block codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0061Error detection codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0071Use of interleaving

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Error Detection And Correction (AREA)

Abstract

本申请提供了一种卷积编码的方法和装置,包括:终端设备生成第一比特序列,根据第一比特序列确定第二比特序列。第二比特序列包括M个比特,第二比特序列的最后N个比特中的任意一个比特与第一比特序列的前N个比特中和任意一个比特一一对应的比特的取值相同,其中,M、N为正整数,且M大于N。根据卷积编码器对第二比特序列进行卷积编码得到第三比特序列,卷积编码器的移位寄存器初始值等于第二比特序列的最后N个比特的取值,卷积编码器包括N个移位寄存器,发送第三比特序列。本申请所揭示的技术方案,有助于在降低卷积编码的复杂度的同时,保证卷积编码的性能。

Description

信道编码的方法和装置
技术领域
本申请涉及通信领域,并且更具体地,涉及信道编码的方法和装置。
背景技术
随着第五代新无线接入技术(5th Generation new radio,5G NR)通信机器型通信(machine-type communication,MTC)和物联(internet of things,IoT)通信的应用越来越广泛,IoT设备的连接数在逐日增长,业界对IoT设备的成本和功耗降低的诉求越来越强烈。因此无源物联(Passive IoT)或者反向散射通信Backscatter)的研究方向。但是由于无源物联终端设备/反向通信终端设备的功耗和复杂度的限制,该类终端的功耗可能限制在小于1微瓦(μW)或者小于100μW的目标功耗。在此目标下,无源物联的终端设备很难实现较为复杂的信道编码,比如运算复杂的或者需要存储器存储较大信息对无源物联的终端设备都是很难实现的,因此需要考虑实现简单的信道编码提升无源物联的终端设备的覆盖。
当前长期演进(long term evolution,LTE)系统中卷积编码方法中,为了保证信道编码的性能,通常有以下两种方法:(1)等到信息比特加完循环冗余校验码(cyclicredundancy check,CRC)加完才能开始信道编码;(2)在编码后进行速率匹配操作,速率匹配包括块交织,比特收集,比特选择等过程。但是,对于无源物联的终端设备,无论是在CRC加完之后开始信道编码,还是在编码后进行速率匹配操作,由于其能耗的有限性,通常都是难以实现的。而在编码后不进行速率匹配操作,又会导致信道编码性能不佳。
因此,亟需一种卷积编码的方法,既能降低卷积编码功耗和复杂度,又能保证一定的卷积编码性能。
发明内容
本申请提供一种卷积编码的方法和装置,有助于在降低卷积编码的复杂度的同时,保证卷积编码的性能。
第一方面,提供了一种卷积编码的方法,包括:终端设备生成第一比特序列,第一比特序列为原始比特序列。终端设备根据第一比特序列确定第二比特序列,第二比特序列为待编码比特序列,第二比特序列包括M个比特,第二比特序列的最后N个比特与第一比特序列的前N个比特一一对应,第二比特序列的最后N个比特中的任意一个比特与第一比特序列的前N个比特中和任意一个比特一一对应的比特的取值相同,其中,M、N为正整数,且M大于N。终端设备根据卷积编码器对第二比特序列进行卷积编码得到第三比特序列,第三比特序列为编码后的比特序列,卷积编码器的移位寄存器初始值等于第二比特序列的最后N个比特的取值,卷积编码器包括N个移位寄存器。终端设备发送第三比特序列。
其中,第一比特序列为原始比特序列。可选的,第一比特序列也可以是其他芯片或设备生成的,上文所述的终端设备只对第一比特序列进行处理,最终得到第三比特序列。
根据本申请的技术方案,无需等候原始信息比特添加CRC比特之后完整得到第一比特序列才开启卷积编码器进行编码,有效降低低功耗终端设备使用卷积编码的缓存/存储开销,有助于进一步降低低功耗终端设备使用卷积编码的功耗,且卷积编码具有寄存器结束状态和初始状态的保持一致的特性,保证了一定低功耗终端设备进行卷积编码的性能,有效提升低功耗终端设备和网络设备通信的覆盖性能。
结合第一方面,在第一方面的某些实现方式中,第二比特序列的前M-N个比特为第一比特序列的第N+1到第M个比特。这样做,不打乱原有比特序列中除了前N个比特其他比特顺序,不额外增加低功耗终端设备进行卷积编码的复杂度。
结合第一方面,在第一方面的某些实现方式中,卷积编码器的移位寄存器的初始值包括N个移位寄存器的取值,第i个移位寄存器的取值为si,i为小于N的自然数,第二比特序列的最后N个比特的取值为xM-N+i。第一比特序列的前N个比特的取值为ci,其中,si等于ci且xM-N+i等于cN-1-i;或者,si等于cN-1-i且xM-N+i等于ci。这样做,将第一比特序列的起始N个比特移动到第二比特序列的尾部最后进行发送,并按照序号递增或者递减的顺序排列,卷积编码具有寄存器结束状态和初始状态的保持一致的特性,保证了一定低功耗终端设备进行卷积编码的性能,并有效提升低功耗终端设备和网络设备通信的覆盖性能。
结合第一方面,在第一方面的某些实现方式中,N等于6。
结合第一方面,在第一方面的某些实现方式中,终端设备发送第三比特序列,包括:终端设备对第三比特序列不进行第一处理,发送第三比特序列,第一处理包括块交织和/或速率匹配,速率匹配包括比特收集、比特选择、比特裁剪中的至少一个。这样做,不做任何处理,发送第三比特序列,有效降低低功耗终端设备使用卷积编码的缓存/存储开销,不额外增加低功耗终端设备使用卷积编码的功耗。
结合第一方面,在第一方面的另一些实现方式中,终端设备发送第三比特序列,包括:终端设备对第三比特序列进行第二处理,得到处理后的第三比特序列,第二处理包括进行矩阵的行数乘以列数小于所述第三比特序列长度的块交织,所述块交织的矩阵的列数小于32,其中,所述块交织的矩阵的列数取值为4、8或16。终端设备发送处理后的第三比特序列。其中,块交织也可以称为子块交织。这样做,在发送第三比特序列之前对第三比特进行一定程度的处理,在小幅度增加低功耗终端设备使用卷积编码的缓存/存储开销,有助于提升一定卷积编码的性能,有效提升低功耗终端设备和网络设备通信的覆盖性能。
结合第一方面,在第一方面的某些实现方式中,终端设备发送第一信息,第一信息用于指示终端设备为第一能力的终端设备,第一能力包括以下至少一种:对第三比特序列不进行块交织,或者对第三比特序列进行块交织;对第三比特序列不进行速率匹配。对第一比特序列按照卷积编码器进行卷积编码。这样做,网络设备可以获取终端设备的类型所关联的信道编码能力,并针对不同终端设备的类型的不同信道编码方式对终端设备发送的信息比特进行对应解码,使能不同能力终端设备和网络设备都能完成有效的信道编码发送和接收,有效提升不同终端设备和网络设备通信的覆盖性能。
第二方面,提供了一种卷积编码的方法。包括:网络设备接收第三比特序列,第三比特序列为待解码的比特序列。网络设备根据第三比特序列确定第二比特序列的最后N个比特,网络设备根据第二比特序列的最后N个比特对第三比特序列进行解码,得到第二比特序列,第二比特序列为解码后的比特序列。第二比特序列包括M个比特,N个比特为第二比特序列的最后N个比特。网络设备根据第二比特序列确定第一比特序列,第一比特序列为原始比特序列。第一比特序列的前N个比特与第二比特序列的最后N个比特一一对应,第一比特序列的前N个比特中的任一一个比特与第二比特序列的最后N个比特中和任意一个比特一一对应的比特的取值相同,其中,M、N为正整数,且M大于N。
根据本申请的技术方案,无需等候原始信息比特添加CRC比特之后完整得到第一比特序列才开启卷积编码器进行编码,有效降低低功耗终端设备使用卷积编码的缓存/存储开销,有助于进一步降低低功耗终端设备使用卷积编码的功耗,且卷积编码具有寄存器结束状态和初始状态的保持一致的特性,保证了一定低功耗终端设备进行卷积编码的性能,有效提升低功耗终端设备和网络设备通信的覆盖性能。
结合第二方面,在第二方面的某些实现方式中,第一比特序列的第N+1到第M个比特为第二比特序列的前M-N个比特。
结合第二方面,在第二方面的某些实现方式中,N等于6。
结合第二方面,在第二方面的某些实现方式中,网络设备根据第三比特序列确定第二比特序列的最后N个比特,包括:网络设备对第三比特序列不进行第一处理,根据第三比特序列得到第二比特序列的最后N个比特,第一处理包括解块交织和/或解速率匹配,速率匹配包括比特收集、比特选择、比特裁剪中的至少一个。
结合第二方面,在第二方面的另一些实现方式中,网络设备根据第三比特序列确定第二比特序列的最后N个比特,包括:网络设备对第三比特序列进行第二处理,得到处理后的第三比特序列,第二处理包括解矩阵的行数乘以列数小于所述第三比特序列长度的块交织,所述块交织的矩阵的列数小于32,其中,所述块交织的矩阵的列数取值为4、8或16。网络设备根据处理后的第三比特序列确定第二比特序列的最后N个比特。
结合第二方面,在第二方面的某些实现方式中,上述方法还包括:网络设备接收第一信息,第一信息用于指示终端设备为第一能力的终端设备,第一能力包括以下至少一种:对第三比特序列不进行块交织,或者对第三比特序列进行块交织;对第三比特序列不进行速率匹配;对第一比特序列按照卷积编码器进行卷积编码。
第三方面,提供了一种卷积编码的方法。包括:终端设备生成第一比特序列,第一比特序列为原始比特序列,第一比特序列包括M个比特。终端设备根据第一比特序列确定第二比特序列,第二比特序列为待编码的比特序列。第二比特序列包括M+N个比特,其中,N个比特为预定义的比特,N个比特的取值不全等于0,第二比特序列的最后N个比特为预定义的比特,M、N为正整数。终端设备根据卷积编码器对第二比特序列进行卷积编码得到第三比特序列,第三比特序列为编码后的比特序列。卷积编码器的移位寄存器初始值等于第二比特序列的最后N个比特的取值,卷积编码器包括N个移位寄存器。终端设备发送第三比特序列。
根据本申请的技术方案,无需等候原始信息比特添加CRC比特之后完整得到第一比特序列才开启卷积编码器进行编码,有效降低低功耗终端设备使用卷积编码的缓存/存储开销,有助于进一步降低低功耗终端设备使用卷积编码的功耗,且卷积编码具有寄存器结束状态和初始状态的保持一致的特性,保证了一定低功耗终端设备进行卷积编码的性能,有效提升低功耗终端设备和网络设备通信的覆盖性能。
结合第三方面,在第三方面的某些实现方式中,第二比特序列的前M个比特为第一比特序列的M个比特。这样做,不打乱原有比特序列中的比特顺序,有助于降低终端设备编码的复杂度,同时保证信息传递的准确度。
结合第三方面,在第三方面的某些实现方式中,预定义的N个比特承载第二信息,第二信息包括负载类型的信息、业务类型的信息或者信道类型的信息。这样做,可以在预定义的比特上承载信息,避免实际信息传输时额外增加N个比特带来的卷积编码的码率损失。
结合第三方面,在第三方面的某些实现方式中,N等于6。
结合第三方面,在第三方面的某些实现方式中,终端设备发送第三比特序列,包括:终端设备对第三比特序列不进行第一处理,发送第三比特序列,第一处理包括块交织和/或速率匹配,速率匹配包括比特收集、比特选择、比特裁剪中的至少一个。这样做,不做任何处理,发送第三比特序列,有效降低低功耗终端设备使用卷积编码的缓存/存储开销,不额外增加低功耗终端设备使用卷积编码的功耗。
结合第三方面,在第三方面的另一些实现方式中,终端设备发送第三比特序列,包括:终端设备对第三比特序列进行第二处理,得到处理后的第三比特序列,第二处理包括进行矩阵的行数乘以列数小于所述第三比特序列长度的块交织,所述块交织的矩阵的列数小于32,其中,所述块交织的矩阵的列数取值为4、8或16。终端设备发送处理后的第三比特序列。这样做,在发送第三比特序列之前对第三比特进行一定程度的处理,在小幅度增加低功耗终端设备使用卷积编码的缓存/存储开销,有助于提升一定卷积编码的性能,有效提升低功耗终端设备和网络设备通信的覆盖性能。
结合第三方面,在第三方面的某些实现方式中,上述方法还包括:终端设备发送第一信息,第一信息用于指示终端设备为第一能力的终端设备,第一能力包括以下至少一种:对第三比特序列不进行块交织,或者对第三比特序列进行块交织;对第三比特序列不进行速率匹配;对第一比特序列按照卷积编码器进行卷积编码。这样做,网络设备可以获取终端设备的类型所关联的信道编码能力,并针对不同终端设备的类型的不同信道编码方式对终端设备发送的信息比特进行对应解码,使能不同能力终端设备和网络设备都能完成有效的信道编码发送和接收,有效提升不同终端设备和网络设备通信的覆盖性能。
第四方面,提供了一种卷积编码的方法。包括:网络设备接收第三比特序列,第三比特序列为待解码的比特序列。网络设备根据第三比特序列确定第二比特序列的最后N个比特,根据第二比特序列的最后N个比特对第三比特序列进行解码,得到第二比特序列,第二比特序列为解码后的比特序列。第二比特序列包括M+N个比特,其中,N个比特为预定义的比特,N个比特的取值不全等于0,第二比特序列的最后N个比特为预定义的比特,M、N为正整数。网络设备根据第二比特序列确定第一比特序列,第一比特序列为原始比特序列,第一比特序列包括M个比特。
根据本申请的技术方案,无需等候原始信息比特添加CRC比特之后完整得到第一比特序列才开启卷积编码器进行编码,有效降低低功耗终端设备使用卷积编码的缓存/存储开销,有助于进一步降低低功耗终端设备使用卷积编码的功耗,且卷积编码具有寄存器结束状态和初始状态的保持一致的特性,保证了一定低功耗终端设备进行卷积编码的性能,有效提升低功耗终端设备和网络设备通信的覆盖性能。
结合第四方面,在第四方面的某些实现方式中,第二比特序列的前M个比特为所述第一比特序列的M个比特。
结合第四方面,在第四方面的某些实现方式中,预定义的N个比特承载第二信息,所述第二信息包括负载类型的信息、业务类型的信息或者信道类型的信息。
结合第四方面,在第四方面的某些实现方式中,N等于6。
结合第四方面,在第四方面的某些实现方式中,网络设备根据第三比特序列确定第二比特序列的最后N个比特,包括:网络设备对第三比特序列不进行第一处理,根据第三比特序列得到N个比特,第一处理包括解块交织和/或解速率匹配,速率匹配包括比特收集、比特选择、比特裁剪中的至少一个。
结合第四方面,在第四方面的另一些实现方式中,网络设备根据第三比特序列确定第二比特序列的最后N个比特,包括:网络设备对第三比特序列进行第二处理,得到处理后的第三比特序列,第二处理包括解矩阵的行数乘以列数小于所述第三比特序列长度的块交织,所述块交织的矩阵的列数小于32,其中,所述块交织的矩阵的列数取值为4、8或16。网络设备根据处理后的第三比特序列确定第二比特序列的最后N个比特。
结合第四方面,在第四方面的某些实现方式中,上述方法还包括:网络设备接收第一信息,第一信息用于指示终端设备为第一能力的终端设备,第一能力包括以下至少一种:对第三比特序列不进行块交织,或者对第三比特序列进行块交织;对第三比特序列不进行速率匹配;对第一比特序列按照卷积编码器进行卷积编码。
第五方面,提供了一种卷积编码的装置。包括:处理单元,用于生成第一比特序列,第一比特序列为原始比特序列。根据第一比特序列确定第二比特序列,第二比特序列为待编码的比特序列,第二比特序列包括M个比特,第二比特序列的最后N个比特与第一比特序列的前N个比特一一对应,第二比特序列的最后N个比特中的任意一个比特与第一比特序列的前N个比特中和任意一个比特一一对应的比特的取值相同,其中,M、N为正整数,且M大于N。根据卷积编码器对第二比特序列进行卷积编码得到第三比特序列,第三比特序列为编码后的比特序列,卷积编码器的移位寄存器初始值等于第二比特序列的最后N个比特的取值,卷积编码器包括N个移位寄存器;收发单元,用于发送第三比特序列。
结合第五方面,在第五方面的某些实现方式中,第二比特序列的前M-N个比特为第一比特序列的第N+1到第M个比特。
结合第五方面,在第五方面的某些实现方式中,卷积编码器的移位寄存器的初始值包括N个移位寄存器的取值,第i个移位寄存器的取值为si,i为小于N的自然数。第二比特序列的最后N个比特的取值为xM-N+i,第一比特序列的前N个比特的取值为ci,其中,si等于ci且xM-N+i等于GN-1-i;或者,si等于cN-1-i且xM-N+i等于ci
结合第五方面,在第五方面的某些实现方式中,N等于6。
结合第五方面,在第五方面的某些实现方式中,处理单元,还用于对第三比特序列不进行第一处理,第一处理包括块交织和/或速率匹配,速率匹配包括比特收集、比特选择、比特裁剪中的至少一个。收发单元,用于发送第三比特序列。
结合第五方面,在第五方面的另一些实现方式中,处理单元,还用于对第三比特序列进行第二处理,得到处理后的第三比特序列,第二处理包括进行矩阵的行数乘以列数小于所述第三比特序列长度的块交织,所述块交织的矩阵的列数小于32,其中,所述块交织的矩阵的列数取值为4、8或16。收发单元,还用于发送处理后的第三比特序列。
结合第五方面,在第五方面的某些实现方式中,收发单元,还用于发送第一信息,第一信息用于指示终端设备为第一能力的终端设备,第一能力包括以下至少一种:对第三比特序列不进行块交织,或者对第三比特序列进行块交织;对第三比特序列不进行速率匹配;对第一比特序列按照卷积编码器进行卷积编码。
第六方面,提供了一种卷积编码的装置。包括:收发单元,用于接收第三比特序列,第三比特序列为待解码的比特序列。处理单元,用于根据第二比特序列的最后N个比特对第三比特序列进行解码,得到第二比特序列,第二比特序列为解码后的比特序列。第二比特序列包括M个比特,N个比特为第二比特序列的最后N个比特;网络设备根据第二比特序列确定第一比特序列,第一比特序列为原始比特序列。第一比特序列的前N个比特与第二比特序列的最后N个比特一一对应,第一比特序列的前N个比特中的任一一个比特与第二比特序列的最后N个比特中和任意一个比特一一对应的比特的取值相同,其中,M、N为正整数,且M大于N。
结合第六方面,在第六方面的某些实现方式中,第一比特序列的第N+1到第M个比特为第二比特序列的前M-N个比特。
结合第六方面,在第六方面的某些实现方式中,N等于6。
结合第六方面,在第六方面的某些实现方式中,处理单元,用于对第三比特序列不进行第一处理,根据第三比特序列得到第二比特序列的最后N个比特,第一处理包括解块交织和/或解速率匹配,速率匹配包括比特收集、比特选择、比特裁剪中的至少一个。
结合第六方面,在第六方面的另一些实现方式中,对第三比特序列进行第二处理,得到处理后的第三比特序列,第二处理包括解矩阵的行数乘以列数小于所述第三比特序列长度的块交织,所述块交织的矩阵的列数小于32,其中,所述块交织的矩阵的列数取值为4、8或16。根据处理后的第三比特序列确定第二比特序列的最后N个比特。
结合第六方面,在第六方面的某些实现方式中,收发单元,还用于接收第一信息,第一信息用于指示终端设备为第一能力的终端设备,第一能力包括以下至少一种:对第三比特序列不进行块交织,或者对第三比特序列进行块交织。对第三比特序列不进行速率匹配;对第一比特序列按照卷积编码器进行卷积编码。
第七方面,提供了一种卷积编码的装置。包括:处理单元,用于生成第一比特序列,第一比特序列为原始比特序列,第一比特序列包括M个比特。根据第一比特序列确定第二比特序列,第二比特序列为待编码比特序列。第二比特序列包括M+N个比特,其中,N个比特为预定义的比特,N个比特的取值不全等于0,第二比特序列的最后N个比特为预定义的比特,M、N为正整数;根据卷积编码器对第二比特序列进行卷积编码得到第三比特序列,第三比特序列为编码后的比特序列,卷积编码器的移位寄存器初始值等于第二比特序列的最后N个比特的取值,卷积编码器包括N个移位寄存器;收发单元,用于发送第三比特序列。
结合第七方面,在第七方面的某些实现方式中,第二比特序列的前M个比特为第一比特序列的M个比特。
结合第七方面,在第七方面的某些实现方式中,预定义的N个比特承载第二信息,第二信息包括负载类型的信息、业务类型的信息或者信道类型的信息。
结合第七方面,在第七方面的某些实现方式中,N等于6。
结合第七方面,在第七方面的某些实现方式中,处理单元,还用于对第三比特序列不进行第一处理,第一处理包括块交织和/或速率匹配,速率匹配包括比特收集、比特选择、比特裁剪中的至少一个;收发单元,用于发送第三比特序列。
结合第七方面,在第七方面的另一些实现方式中,处理单元,还用于对第三比特序列进行第二处理,得到处理后的第三比特序列,第二处理包括进行矩阵的行数乘以列数小于所述第三比特序列长度的块交织,所述块交织的矩阵的列数小于32,其中,所述块交织的矩阵的列数取值为4、8或16。收发单元,用于发送处理后的第三比特序列。
结合第七方面,在第七方面的某些实现方式中,收发单元,还用于发送第一信息,第一信息用于指示终端设备为第一能力的终端设备,第一能力包括以下至少一种:对第三比特序列不进行块交织,或者对第三比特序列进行块交织;对第三比特序列不进行速率匹配;对第一比特序列按照卷积编码器进行卷积编码。
第八方面,提供了一种卷积编码的装置。包括:收发单元,用于接收第三比特序列,第三比特序列为待解码的比特序列。处理单元,用于根据第三比特序列确定第二比特序列的最后N个比特;根据第二比特序列的最后N个比特对第三比特序列进行解码,得到第二比特序列,第二比特序列为解码后的比特序列。第二比特序列包括M+N个比特,其中,N个比特为预定义的比特,N个比特的取值不全等于0,第二比特序列的最后N个比特为预定义的比特,M、N为正整数;根据第二比特序列确定第一比特序列,第一比特序列为原始比特序列,第一比特序列包括M个比特。
结合第八方面,在第八方面的某些实现方式中,第二比特序列的前M个比特为所述第一比特序列的M个比特。
结合第八方面,在第八方面的某些实现方式中,预定义的N个比特承载第二信息,所述第二信息包括负载类型的信息、业务类型的信息或者信道类型的信息。
结合第八方面,在第八方面的某些实现方式中,N等于6。
结合第八方面,在第八方面的某些实现方式中,处理单元,用于对第三比特序列不进行第一处理,根据第三比特序列得到N个比特,第一处理包括解块交织和/或解速率匹配,速率匹配包括比特收集、比特选择、比特裁剪中的至少一个。
结合第八方面,在第八方面的某些实现方式中,处理单元,用于对第三比特序列进行第二处理,得到处理后的第三比特序列,第二处理包括解矩阵的行数乘以列数小于所述第三比特序列长度的块交织,所述块交织的矩阵的列数小于32,其中,所述块交织的矩阵的列数取值为4、8或16。根据处理后的第三比特序列确定第二比特序列的最后N个比特。
结合第八方面,在第八方面的某些实现方式中,收发单元,还用于接收第一信息,第一信息用于指示终端设备为第一能力的终端设备,第一能力包括以下至少一种:对第三比特序列不进行块交织,或者对第三比特序列进行块交织。对第三比特序列不进行速率匹配;对第一比特序列按照卷积编码器进行卷积编码。
第九方面,提供了一种通信装置,包括处理器和接口电路,接口电路用于接收来自该通信装置之外的其它通信装置的信号并传输至该处理器或将来自该处理器的信号发送给该通信装置之外的其它通信装置,该处理器通过逻辑电路或执行代码指令用于实现前述第一方面至第四方面中的任意可能的实现方式中的方法。
第十方面,提供了一种计算机可读存储介质,该计算机可读存储介质中存储有计算机程序或指令,当该计算机程序或指令被执行时,实现前述第一方面至第四方面中的任意可能的实现方式中的方法。
第十一方面,提供了一种包含指令的计算机程序产品,当该指令被运行时,实现前述第一方面至第四方面中的任意可能的实现方式中的方法。
第十二方面,提供了一种计算机程序,该计算机程序包括代码或指令,当该代码或指令被运行时,实现前述第一方面至第四方面中的任意可能的实现方式中的方法。
第十三方面,提供一种芯片系统,该芯片系统包括处理器,还包括存储器,用于实现前述第一方面至第四方面中的任意可能的实现方式中的方法。该芯片系统由芯片构成,也包含芯片和其他分立器件。
第十四方面,提供了一种通信系统,包括上文所述的终端设备和网络设备。
其中,终端设备用于实现上述第一方面以及第三方面中的各实现方式的方法,网络设备用于实现上述第二方面以及第四方面中各实现方式中的方法。
在一种可能的设计中,该通信系统还包括本申请实施例提供的方案中与终端设备或网络设备进行交互的其他设备。
附图说明
图1是本申请适用的通信系统100的示意图。
图2是LTE系统中卷积码编码器电路的示意图。
图3是编码之后进行块交织和速率匹配的过程的示意图。
图4是本申请卷积编码方法的一例示意性流程图。
图5是本申请实施例提供的卷积编码器的移位寄存器的初始值的第一个示意图。
图6是本申请实施例提供的卷积编码器的移位寄存器的初始值的第二个示意图。
图7是本申请实施例提供的卷积编码器的移位寄存器的初始值的第三个示意图。
图8是本申请实施例提供的卷积编码器的移位寄存器的初始值的第四个示意图。
图9是本申请卷积编码方法的另一例示意性流程图。
图10是本申请实施例提供的卷积编码器的移位寄存器的初始值的第五个示意图。
图11是本申请提供的卷积编码设备的一例示意图。
图12是本申请提供的卷积编码装置的一例示意图。
具体实施方式
下面将结合附图,对本申请中的技术方案进行描述。
图1是适用于本申请实施例的通信系统100的示意图。
如图1所示,该通信系统100可以包括一个或多个网络设备,例如,图1所示的网络设备101。该通信系统100还可以包括一个或多个终端设备(也可以称为用户设备(userequipment,UE)),例如,图1所示的终端设备102、终端设备103以及终端设备104等。其中,通信系统100可以支持侧行链路(sidelink)通信技术,例如,终端设备102和终端设备103之间的侧行通信,终端设备102和终端设备104之间的侧行通信等。
应理解,图1只是示意图,该通信系统中还可以包括其它网络设备,如还可以包括核心网设备105以及在图1中未画出的无线中继设备和无线回传设备。本申请的实施例对该移动通信系统中包括的网络设备和终端设备的数量不做限定。
本申请实施例中的终端设备可以是无源标签、半无源标签、有源标签、无源IoT终端设备,半无源终端设备,半无源IoT终端设备、有源IoT终端设备,具有反向散射能力的终端设备,NR终端设备,NR基站/杆站/微站/小站,读写器终端设备等。其中,终端设备还可以指用户设备、接入终端、用户单元、用户站、移动站、移动台、远方站、远程终端、移动设备、用户终端、无线通信设备、用户代理或用户装置。本申请的实施例中的终端可以是手机(mobile phone)、平板电脑(pad)、带无线收发功能的电脑、虚拟现实(virtual reality,VR)终端、增强现实(augmented reality,AR)终端、工业控制(industrial control)中的无线终端、无人驾驶(self driving)中的无线终端、远程医疗(remote medical)中的无线终端、智能电网(smart grid)中的无线终端、运输安全(transportation safety)中的无线终端、智慧城市(smart city)中的无线终端、智慧家庭(smart home)中的无线终端、蜂窝电话、无绳电话、会话启动协议(session initiation protocol,SIP)电话、无线本地环路(wireless local loop,WLL)站、个人数字助理(personal digital assistant,PDA)、具有无线通信功能的手持设备、计算设备或连接到无线调制解调器的其它处理设备、车载设备、可穿戴设备,5G网络中的终端或者未来演进网络中的终端等。
其中,可穿戴设备也可以称为穿戴式智能设备,是应用穿戴式技术对日常穿戴进行智能化设计、开发出可以穿戴的设备的总称,如眼镜、手套、手表、服饰及鞋等。可穿戴设备即直接穿在身上,或是整合到用户的衣服或配件的一种便携式设备。可穿戴设备不仅仅是一种硬件设备,更是通过软件支持以及数据交互、云端交互来实现强大的功能。广义穿戴式智能设备包括功能全、尺寸大、可不依赖智能手机实现完整或者部分的功能,例如:智能手表或智能眼镜等,以及只专注于某一类应用功能,需要和其它设备如智能手机配合使用,如各类进行体征监测的智能手环、智能首饰等。
此外,终端设备还可以是物联网(internet of things,IoT)系统中的终端设备。IoT的技术特点是将物品通过通信技术与网络连接,从而实现人机互连,物物互连的智能化网络。本申请对于终端设备的具体形式不作限定。
应理解,本申请实施例中,终端设备可以是用于实现终端设备功能的装置,也可以是能够支持终端设备实现该功能的装置,例如芯片系统,该装置可以被安装在终端中。本申请实施例中,芯片系统可以由芯片构成,也可以包括芯片和其他分立器件。
本申请实施例中的网络设备可以是任意一种具有无线收发功能的设备。该设备包括但不限于:演进型节点B(evolved Node B,eNB)、家庭基站(例如,home evolved nodeB,或home node B,HNB)、基带单元(base band unit,BBU),无线保真(wireless fidelity,WIFI)系统中的接入点(access point,AP)、无线中继节点、无线回传节点、传输点(transmission point,TP)或者发送接收点(transmission and reception point,TRP)等,还可以为第五代(5th generation,5G),如,新一代无线通信系统(new radio,NR)中的下一代基站(next generation node B,gNB),或,传输点(TRP或TP),5G系统中的基站的一个或一组(包括多个天线面板)天线面板,或者,还可以为构成gNB或传输点的网络节点,如基带单元(BBU),或,分布式单元(distributed unit,DU)等。
在一些部署中,gNB可以包括集中式单元(centralized unit,CU)和DU。CU实现gNB的部分功能,DU实现gNB的部分功能。比如,CU负责处理非实时协议和服务,实现无线资源控制(radio resource control,RRC),分组数据汇聚层协议(packet data convergenceprotocol,PDCP)层的功能。DU负责处理物理层协议和实时服务,实现无线链路控制(radiolink control,RLC)层、媒体接入控制(media access control,MAC)层和物理(physical,PHY)层的功能。gNB还可以包括有源天线单元(active antenna unit,简称AAU)。AAU实现部分物理层处理功能、射频处理及有源天线的相关功能。由于RRC层的信息最终会变成PHY层的信息,或者,由PHY层的信息转变而来,因而,在这种架构下,高层信令,如RRC层信令,也可以认为是由DU发送的,或者,由DU+AAU发送的。可以理解的是,网络设备可以为包括CU节点、DU节点、AAU节点中一项或多项的设备。此外,可以将CU划分为接入网(radio accessnetwork,RAN)中的网络设备,也可以将CU划分为核心网(core network,CN)中的网络设备,本申请对此不做限定。
应理解,本申请实施例中,网络设备可以是用于实现网络设备功能的装置,也可以是能够支持网络设备实现该功能的装置,例如芯片系统,该装置可以被安装在网络设备中。
本申请实施例的技术方案可以应用于NR通信系统中的反向散射通信、无源物联通信等业务场景以及各种通信系统,例如:LTE频分双工(frequency division duplex,FDD)系统、LTE时分双工(time division duplex,TDD)、5G系统、车到其它设备(vehicle-to-X,V2X),其中V2X可以包括车到互联网(vehicle to network,V2N)、车到车(vehicle tovehicle,V2V)、车到基础设施(vehicle to infrastructure,V2I)、车到行人(vehicle topedestrian,V2P)等、车间通信长期演进技术(long term evolution-vehicle,LTE-V)、车联网、机器类通信(machine type communication,MTC)、物联网(Internet of things,IoT)、机器间通信长期演进技术(long term evolution-machine,LTE-M),机器到机器(machine to machine,M2M),设备到设备(device to device,D2D)等或未来演进的通信系统,例如第六代(6th generation,6G)系统。
其中,下行链路由NR基站/杆站/微站/小站或者NR终端设备或者读写器向无源终端设备/无源IoT终端设备/半无源终端设备/半无源IoT终端设备/具有反向散射能力的终端设备发送信息,上行链路由无源终端设备/无源IoT终端设备/半无源终端设备/半无源IoT终端设备/具有反向散射能力的终端设备向NR基站/杆站/微站/小站或者NR终端设备或者读写器发送信息。
随着5G NR MTC和IoT通信的应用越来越广泛,IoT设备的连接数在逐日增长。因此业界对IoT设备的成本和功耗降低的诉求越来越强烈。在4G时期,3GPP引入了NB-IoT系统,但NB-IoT终端还需要整体的外界(例如,电池)供能,并且具有本地高频本振载波的产生能力,因此该类终端仅可以到毫瓦级的功耗,对于5G IoT万物物联的宗旨,能否使能无需外界一直供能,被动接受外界射频信号作为本地能量供应,或者配合其他能量收割的方式的无源/半无源终端供电方式的终端设备接入5G网络并在5G网络中进行有效通信,是当前5G研究的重点方向,也可以定义为无源物联或者反向散射通信的研究方向。在无源物联系统中,存在可以进行反向(Backscatter)通信的终端,可按照传统定义为标签,以及进一步分类为无源标签和半无源标签。其中无源标签或者无源反向通信的终端设备无供能设备/电路,终端设备仅依靠接收网络设备下行发送的射频信号,通过滤波电路等一系列电路得到直流电压获得能量供应,使能进一步后续下行信号的解调,以及后续上行(调制)信号的反射,其中提供下行信号的网络设备可以为基站设备(包括宏站/小站/微站/杆站等一系列基站设备),也可以为读写器设备(Reader),协助设备(Helper)或者一系列可激励无源/半无源终端设备的网络设备。
由于无源物联终端设备/反向通信终端设备的功耗和复杂度的限制,该类终端的功耗可能限制在小于1μW或者小于100μW的目标功耗。在此目标下,无源物联的终端设备很难实现较为复杂的信道编码,比如运算复杂的或者需要存储器存储较大信息对无源物联的终端设备都是很难实现的,因此需要考虑实现简单的信道编码提升无源物联的终端设备的覆盖。
图2示出了LTE系统中一例卷积码编码器电路。
通信原理经典的信道编码-卷积码(convolutional coding,CC),在LTE系统中,对于下行控制信道(physical downlink shared channel,PDCCH)和NB-IoT下行数据信道(physical downlink control channel,PDSCH)都使用了卷积码,LTE系统使用的卷积码限制长度为7,寄存器的数目等于6,码率为1/3,即1bit编码成3bit,编码电路如图1所示,其中每一路对应一个生成多项式,即6个寄存器中若干的比特值和输入比特值之间进行异或运算得到编码后的1个比特值。此外,LTE系统使用的均为咬尾卷积码(tailed bitingconvolutional coding,TBCC),TBCC的寄存器初始状态设置为待发送比特的最后的6比特;这样编码到最后寄存器的状态又回到待发送比特的最后的6比特,仿佛一条蛇咬住了自己的尾巴一样,所以称为咬尾卷积码。定义输入比特数目为K,输入比特序列为c0,c1,c2,…,cK-1。定义寄存器初始状态为寄存器si,i=0,1,…,5,则对于咬尾卷积码,初始状态si取值为si=cK-1-i。在卷积编码的过程中,当有新的比特输入时,寄存器取值向右移位(其中最后一个寄存器的取值被丢弃),前一个输入的比特值向右移位到第一个寄存器作为第一个寄存器取值。如前定义寄存器初始状态为cK-1,cK-2,cK-3,…,cK-6,输入比特序列第一个比特c0进入编码器,输出编码比特为d0 (0),d0 (1)和d0 (2)。当输入比特序列第二个比特c1进入编码器,寄存器的状态更新为c0,cK-1,cK-2,…,cK-5,输出编码比特为d1 (0),d1 (1)和d1 (2)
图3示出了编码之后进行块交织和速率匹配的过程的示意图。
现有LTE系统中卷积编码中,在3路生成多项式编码之后生成3路输出比特序列之后,需要对输出的比特进行块交织和速率匹配。其中,速率匹配包括比特收集(BitCollection),比特选择(Bit Selection),比特裁剪(Bit Pruning)等过程。首先,每一路输出的比特序列要进入块交织器的矩阵进行交织,每一路的块交织器的矩阵设置为R行C列,其中C默认等于32。定义输出的比特序列的比特数目为D,如果D小于R×C,则在输出的比特序列前填充Padding(R×C-D)比特,取值为空值<NULL>(可以简单理解为NULL为取值为0)这样就满足了比特序列进入R×C交织器进行交织的需求。将比特序列按行输入到R×C的交织器之后,在LTE系统中,块交织器的矩阵需要将32列的比特进行列置换,列置换满足如第三代合作伙伴计划(3rd generation partnership project,3GPP)协议36.212表格5.1.4-2中给出列置换的样式(Pattern),该表格如下表1所示:
表1列置换的样式(Pattern)
列置换之后按照列对R×C比特进行输出。每一路输出的比特序列都进行一次如上的块交织的操作,每一路块交织之后得到的输出比特序列为vk (0),vk (1),vk (2),如图3所示。其中,输出交织之后的比特序列需要将3路输出的比特收集到存储器中,定义比特收集之后的输出比特序列中的比特为Wk。其中,Wk=vk (0),WD+k=vk (1),W2D+k=vk (2),k=0,1,……,(R×C-1)。即将三路块交织之后的输出的比特序列全部串在一起。之后将收集到的比特序列输出到比特选择和裁剪模块,当遇到在进行交织前Padding的<NULL>,就将该<NULL>比特裁剪掉(也可称为打孔操作)。具体地,定义比特选择后的输出比特序列中的比特为ek。定义比特选择后输出比特数目为E,则比特选择过程数学过程表示如下:
在图3所示的编码方式中,LTE使用的卷积编码需要进行块交织和速率匹配操作,其中块交织中的交织需要3个交织器,每个交织器需存储R×C比特,并且交织器中还需要额外的矩阵列置换操作。比特收集中需要存储交织器输出的全部3×R×C比特,并进行有效比特的比特选择和<NULL>比特的比特裁剪操作;针对无源终端设备,LTE技术中的速率匹配需要很大的存储器开销,低功耗、低复杂度的无源终端设备(<1μW)无法实现如此大的存储开销和运算实现复杂度。即使编码之后不进行速率匹配操作,沿用图2所述的咬尾卷积码编码技术,因为对于咬尾卷积码,编码必须要等到原始信息比特添加完循环冗余码校验(cyclicredundancy check,CRC)比特后得到完整的比特序列,才能得到比特序列最后的6比特作为卷积编码器中移位寄存器的初始状态,此时才能开启编码,这样无法较快的开启信道编码,针对低功耗的无源终端设备的缓存/存储的开销上是巨大的,使得低功耗下无源终端设备实现LTE的咬尾卷积码,块交织和速率匹配上是有较大难度的。
为了解决上述问题,学界还存在一种传统的卷积编码方案,即卷积编码之后无需进行速率匹配操作,其中寄存器初始状态设置为6个特定状态值,输入比特序列中的1比特进入到编码器3路生成多项式之后就同时输出3比特,不需要把一路编码之后所有的比特收集起来进行交织操作,编码之后的3比特就可以发送出去,接着下一个输入比特序列中的1比特进入到编码器重复上述过程。定义输出比特序列中的比特为wk,输出比特序列中的比特可以表示为:w3k=dk (0),w3k+1=dk (1),w3k+2=dk (2),其中,k=0,1,……,(k-1)。这种“边编码边发送”的方式有效简化了终端设备的缓存/存储的开销。但是,这种编码方式因为寄存器结束的状态和寄存器的初始状态不一致,是一种“不收敛”的编码方式,最终编码出来的码字之间的码距小于寄存器最终状态和寄存器初始状态一致的编码码字之间的码距,因此卷积编码的性能会大幅下降。
因此,本申请提出了一种卷积编码的方法,以期望能够降低终端设备使用卷积编码功耗和复杂度的同时,又能保证一定的卷积编码性能。
下面以终端设备和网络设备的之间的交互为例,对本申请的技术方案进行详细描述。其中,终端设备可以是图1中的终端设备(例如终端设备102、终端设备103或终端设备104),网络设备可以是图1中的网络设备101。
图4示出了本申请卷积编码方法的一例示意性流程图。
S410,终端设备生成第一比特序列。
其中,第一比特序列包括M个比特。作为示例而非限定,第一比特序列可以为c0,c1,c2,…,cM-1。其中,第一比特序列M个比特的最后L个比特为CRC比特,L=8,16或者24中的一个。即c0,c1,c2,…,cM-L为未添加CRC比特之前的比特序列,L个CRC比特为cM-L+1,cM-L+2,cM-L+3,…,cM-1
在本申请实施例中,比特序列也可以称为比特流,为了便于表述,本申请统一称为比特序列。
S420,终端设备根据第一比特序列确定第二比特序列,第二比特序列包括M个比特,第二比特序列的最后N个比特与第一比特序列的前N个比特一一对应,第二比特序列的最后N个比特中的任意一个比特与第一比特序列的前N个比特中和任意一个比特一一对应的比特的取值相同,其中,M、N为正整数,且M大于N。
作为一种可能的实现方式,第二比特序列的最后N个比特与第一比特序列中前(M-L-N)个比特中预定义的位置开始的连续N个比特一一对应,第二比特序列的最后N个比特中的任意一个比特与第一比特序列中前(M-L-N)个比特中预定义的位置开始的连续N个比特的取值相同,其中M、N为正整数,且M大于(L+N)。
可选的,N等于6,或者其他值,本申请对其不作限定。
可选的,第二比特序列的前M-N个比特为第一比特序列的第N+1到第M个比特。
作为示例,当N等于6时,第二比特序列可以为c6,c7,c8,…,cM-1,c0,c1,c2,c3,c4,c5;或者,第二比特序列可以为c6,c7,c8,…,cM-1,c5,c4,c3,c2,c1,c0;又或者,第二比特序列可以为c6,c7,c8,…,cM-1,c5,c3,c1,c2,c4,c0
这样做,不打乱原有比特序列中除了前N个比特其他比特顺序,不额外增加低功耗终端设备进行卷积编码的复杂度。
作为一种可能的实现方式,第二比特序列的最后N个比特与第一比特序列中前(M-L-N)个比特中预定义的位置开始的连续N个比特一一对应,预定义的位置为j,j为大于等于0小于等于(M-L-N)的整数,第二比特序列可以为c6,c7,c8,…,cj-1,cj+6,…,cM-1,cj+5,cj+4,cj+3,cj+2,cj+1,cj
S430,终端设备根据卷积编码器对第二比特序列进行卷积编码得到第三比特序列,卷积编码器的移位寄存器初始值等于第二比特序列的最后N个比特的取值,卷积编码器包括N个移位寄存器。
具体的,卷积编码器的移位寄存器的初始值包括N个移位寄存器的取值,第i个移位寄存器的取值为si,i为小于N的自然数,第二比特序列的最后N个比特的取值为xM-N+i;第一比特序列的前N个比特的取值为ci,其中,si等于ci且xM-N+i等于cN-1-i;或者,si等于cN-1-i且xM-N+i等于ci
可选的,卷积编码器的移位寄存器的初始值包括N个移位寄存器的取值,第i个移位寄存器的取值为si,i为小于N的自然数,第二比特序列的最后N比特的取值为xM+N-i;第一比特序列中前M-L-N个比特中预定义的位置开始的连续N个比特取值为cj+i,其中,si等于cj+i且xM+N-i等于cj+N-1-i;或者,si等于CN-1-i且xM+N-i等于cj+i
其中,卷积编码器的移位寄存器的初始值也可以称为卷积编码器的移位寄存器的初始状态。
作为示例,如图5所示,当N等于6时,卷积编码器的移位寄存器的初始值可以设置为c0,c1,c2,c3,c4,c5,则,第二比特序列可以是c6,c7,c8,…,cM-1,c0,c1,c2,c3,c4,c5,即为第一比特序列的起始位置的6个比特移动到尾部,并按照序号递增的顺序排列,得到第二比特序列。
作为示例,如图6所示,当N等于6时,卷积编码器的移位寄存器的初始值可以设置为c5,c4,c3,c2,c1,c0,则,第二比特序列可以是c6,c7,c8,…,cM-1,c5,c4,c3,c2,c1,c0,即为第一比特序列的起始位置的6个比特移动到尾部,并按照序号递减的顺序排列,得到第二比特序列。
作为示例,如图7所示,当N等于6,j等于2时,卷积编码器的移位寄存器的初始值可以设置为c7,c6,c5,c4,c3,c2,则,第二比特序列可以是c0,c1,…,c8,c9,c10,…,cM-1,c2,c3,c4,c5,c6,c7,即为第一比特序列中第3个比特c2开始的起始位置的6个比特移动到尾部,并按照序号递增的顺序排列,得到第二比特序列。
作为示例,如图8所示,当N等于6,j等于2时,卷积编码器的移位寄存器的初始值可以设置为c2,c3,c4,c5,c6,c7,则,第二比特序列可以是c0,c1,…,c8,c9,c10,…,cM-1,c7,c6,c5,c4,c3,c2,即为第一比特序列中第3个比特c2开始的起始位置的6个比特移动到尾部,并按照序号递减的顺序排列,得到第二比特序列。
应理解,图5至图8中所示的示例并不能代表本申请实施例的全部可能的情况,在本申请所公开的技术方案的基础上,本领域技术人员可以将卷积编码器的移位寄存器的初始值设置为第一比特序列的起始位置的N(例如6)个比特,这N(例如6)个比特的顺序可以任意排列,只需要保证第一比特序列的起始位置的N(例如6)个比特移动到尾部,按照同样的排列顺序,从而得到第二比特序列即可。
可选的,在本申请所公开的技术方案的基础上,本领域技术人员可以将卷积编码器的移位寄存器的初始值设置为中前(M-L-N)个比特中预定义的位置开始的连续N(例如6)个比特,这N(例如6)个比特的顺序可以任意排列,只需要保证第一比特序列的预定义位置开始的N(例如6)个比特移动到尾部,且移位寄存器的初始值和N个比特取值对应相等即可。
这样做,将第一比特序列的起始N个比特移动到第二比特序列的尾部最后进行发送,并按照序号递增或者递减的顺序排列,卷积编码具有寄存器结束状态和初始状态的保持一致的特性,保证了一定低功耗终端设备进行卷积编码的性能,并有效提升低功耗终端设备和网络设备通信的覆盖性能。
S440,终端设备发送第三比特序列。
作为一种可能的实现方式,在发送第三比特序列之前,终端设备对第三比特序列不进行第一处理,发送第三比特序列,第一处理包括块交织和速率匹配,速率匹配包括比特收集、比特选择、比特裁剪中的至少一个。这样做,不做任何处理,发送第三比特序列,有效降低低功耗终端设备使用卷积编码的缓存/存储开销,不额外增加低功耗终端设备使用卷积编码的功耗。
作为另一种可能的实现方式,在发送第三比特之前,终端设备对第三比特序列进行第二处理,得到处理后的第三比特序列,第二处理包括进行矩阵的行数乘以列数小于第三比特序列长度的块交织,块交织的矩阵的列数小于32,其中,块交织的矩阵的列数取值为4、8或16;这里的块交织也可以称为子块交织;块交织的行数乘以列数等于子比特序列的长度,第三比特包括P个子比特序列,其中P大于等于1;例如,第三比特序列的长度为128,可将第三比特序列分成P=4个子比特序列,每个子比特序列的长度为32,此时块交织的矩阵可设置为行数乘以列数等于子比特序列的长度,例如行数可设置为4,列数可设置为8,终端对每个子比特序列按照这种块交织的方式进行交织后再比特收集,得到处理后的第三比特序列。终端设备发送处理后的第三比特序列。这样做,在发送第三比特序列之前对第三比特进行一定程度的处理,在小幅度增加低功耗终端设备使用卷积编码的缓存/存储开销,有助于提升一定卷积编码的性能,有效提升低功耗终端设备和网络设备通信的覆盖性能。
可选的,终端设备还可以向网络设备发送第一信息,第一信息用于指示终端设备为第一能力的终端设备,第一能力包括以下至少一种:对第三比特序列不进行块交织,或者对第三比特序列进行块交织;对第三比特序列不进行速率匹配;对第一比特序列按照卷积编码器进行卷积编码。具体的,在本申请实施例中,可以根据终端设备的能力对终端设备进行分类,例如上述的第一能力的终端设备,或者,第二能力的终端设备。其中,第一能力的终端设备的能力较低,功耗和存储的水平较低,具备使用本申请所述的卷积编码方法进行编码的能力,不具备使用M个比特的块交织和速率匹配或者卷积编码器进行编码的能力;第二能力的终端设备的能力较强,功耗和存储的水平更高,不仅具备使用本申请所述的卷积编码方法进行编码的能力,还具备使用M个比特的块交织和速率匹配或者卷积编码器进行编码的能力。可选地,第二能力的终端设备还具备使用里德-穆勒(Reed Muller,RM)码编码、循环冗余校验CRC码编码、重复编码、极化码编码等方法进行编码的能力。
这样做,网络设备可以获取终端设备的类型所关联的信道编码能力,并针对不同终端设备的类型的不同信道编码方式对终端设备发送的信息比特进行对应解码,使能不同能力终端设备和网络设备都能完成有效的信道编码发送和接收,有效提升不同终端设备和网络设备通信的覆盖性能。
根据本申请的技术方案,无需等候原始信息比特添加CRC比特之后完整得到第一比特序列才开启卷积编码器进行编码,有效降低低功耗终端设备使用卷积编码的缓存/存储开销,有助于进一步降低低功耗终端设备使用卷积编码的功耗,且卷积编码具有寄存器结束状态和初始状态的保持一致的特性,保证了一定低功耗终端设备进行卷积编码的性能,有效提升低功耗终端设备和网络设备通信的覆盖性能。
图9示出了本申请卷积编码方法的另一例示意性流程图。
S910,终端设备生成第一比特序列,第一比特序列包括M个比特。
作为示例,第一比特序列可以为c0,c1,c2,…,cM-1。其中,第一比特序列M个比特的最后L个比特为CRC比特,L=8,16或者24中的一个。即c0,c1,c2,…,cM-L为未添加CRC比特之前的比特序列,L个CRC比特为cM-L+1,cM-L+2,cM-L+3,…,cM-1
S920,终端设备根据第一比特序列确定第二比特序列,第二比特序列包括M+N个比特,其中,N个比特为预定义的比特,N个比特的取值不全等于0,第二比特序列的最后N个比特为预定义的比特,M、N为正整数。
其中,预定义的N个比特承载第二信息,第二信息包括负载类型的信息、业务类型的信息或者信道类型的信息。这样做,可以在预定义的比特上承载信息,避免实际信息传输时额外增加N个比特带来的卷积编码的码率损失。
可选的,第二比特序列的前M个比特为第一比特序列的M个比特。这样做,不打乱原有比特序列中的比特顺序,有助于降低终端设备编码的复杂度,同时保证信息传递的准确度。
可选的,N等于6。
作为示例,第二比特序列可以为c0,c1,c2,…,cM-1,cM,cM+1,…,cM+N-1。当N等于6时,第二比特序列可以为c0,c1,c2,…,cM-1,cM,cM+1,…,cM+5
S930,终端设备根据卷积编码器对第二比特序列进行卷积编码得到第三比特序列,卷积编码器的移位寄存器初始值等于第二比特序列的最后N个比特的取值,卷积编码器包括N个移位寄存器。
具体的,如图8所示,卷积编码器的移位寄存器的初始值包括N个移位寄存器的取值,第i个移位寄存器的取值为si,i为小于N的自然数,卷积编码器的移位寄存器的初始值可以为si=cM+N-i,第二比特序列的最后N个比特的取值为xM+N-i,其中,si等于cN-1-i且xM+N-i等于ci
作为示例,当N等于6时,卷积编码器的移位寄存器的初始值可以为cM,cM+1,…,cM+5,第二比特序列可以为c0,c1,c2,…,cM-1,cM,cM+1,…,cM+5
S940,终端设备发送第三比特序列。
作为一种可能的实现方式,在发送第三比特序列之前,终端设备对第三比特序列不进行第一处理,发送第三比特序列,第一处理包括块交织和速率匹配,速率匹配包括比特收集、比特选择、比特裁剪中的至少一个。这样做,不做任何处理,发送第三比特序列,有效降低低功耗终端设备使用卷积编码的缓存/存储开销,不额外增加低功耗终端设备使用卷积编码的功耗。
作为另一种可能的实现方式,在发送第三比特之前,终端设备对第三比特序列进行第二处理,得到处理后的第三比特序列,第二处理包括进行矩阵的行数乘以列数小于第三比特序列长度的块交织,块交织的矩阵的列数小于32,其中,块交织的矩阵的列数取值为4、8或16;这里的块交织也可以称为子块交织;块交织的行数乘以列数等于子比特序列的长度,第三比特包括P个子比特序列,其中P大于等于1;例如,第三比特序列的长度为128,可将第三比特序列分成P=4个子比特序列,每个子比特序列的长度为32,此时块交织的矩阵可设置为行数乘以列数等于子比特序列的长度,例如行数可设置为4,列数可设置为8,终端对每个子比特序列按照这种块交织的方式进行交织后再比特收集,得到处理后的第三比特序列。终端设备发送处理后的第三比特序列。这样做,在发送第三比特序列之前对第三比特进行一定程度的处理,在小幅度增加低功耗终端设备使用卷积编码的缓存/存储开销,有助于提升一定卷积编码的性能,有效提升低功耗终端设备和网络设备通信的覆盖性能。
可选的,终端设备还可以向网络设备发送第一信息,第一信息用于指示终端设备为第一能力的终端设备,第一能力包括以下至少一种:对第三比特序列不进行块交织,或者对第三比特序列进行块交织;对第三比特序列不进行速率匹配;对第一比特序列按照卷积编码器进行卷积编码。具体的,在本申请实施例中,可以根据终端设备的能力对终端设备进行分类,例如上述的第一能力的终端设备,或者,第二能力的终端设备。其中,第一能力的终端设备的能力较低,功耗和存储的水平较低,具备使用本申请所述的卷积编码方法进行编码的能力,不具备使用M个比特的块交织和速率匹配或者卷积编码器进行编码的能力;第二能力的终端设备的能力较强,功耗和存储的水平更高,不仅具备使用本申请所述的卷积编码方法进行编码的能力,还具备使用M个比特的块交织和速率匹配或者卷积编码器进行编码的能力。可选地,第二能力的终端设备还具备使用里德-穆勒RM码编码、重复编码、极化码编码等方法进行编码的能力。这样做,网络设备可以获取终端设备的类型,并根据终端设备的类型对终端设备发送的信息比特进行解码,降低网络设备解码的复杂度。
根据本申请的技术方案,无需等候原始信息比特添加CRC比特之后完整得到第一比特序列才开启卷积编码器进行编码,有效降低低功耗终端设备使用卷积编码的缓存/存储开销,有助于进一步降低低功耗终端设备使用卷积编码的功耗,且卷积编码具有寄存器结束状态和初始状态的保持一致的特性,保证了一定低功耗终端设备进行卷积编码的性能,有效提升低功耗终端设备和网络设备通信的覆盖性能。
应理解,上述各过程的序号的大小并不意味着执行顺序的先后,各过程的执行顺序应以其功能和内在逻辑确定,而不应对本申请实施例的实施过程构成任何限定。
还应理解,在本申请的各个实施例中,如果没有特殊说明以及逻辑冲突,不同的实施例之间的术语和/或描述具有一致性、且可以相互引用,不同的实施例中的技术特征根据其内在的逻辑关系可以组合形成新的实施例。
可以理解的是,本申请上述实施例中,由通信设备实现的方法,也可以由可配置于通信设备内部的部件(例如芯片或者电路)实现。
以下,结合图11和图12详细说明本申请实施例提供的卷积编码装置。应理解,装置实施例的描述与方法实施例的描述相互对应,因此,未详细描述的内容可以参见上文方法实施例,为了简洁,部分内容不再赘述。
本申请实施例可以根据上述方法示例对发射端设备或者接收端设备进行功能模块的划分,例如,可以对应各个功能划分各个功能模块,也可以将两个或两个以上的功能集成在一个处理模块中。上述集成的模块既可以采用硬件的形式实现,也可以采用软件功能模块的形式实现。需要说明的是,本申请实施例中对模块的划分是示意性的,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式。下面以采用对应各个功能划分各个功能模块为例进行说明。
以下,结合图11和图12详细说明本申请实施例提供的卷积编码装置。应理解,装置实施例的描述与方法实施例的描述相互对应,因此,未详细描述的内容可以参见上文方法实施例,为了简洁,部分内容不再赘述。
本申请实施例可以根据上述方法示例对发射端设备或者接收端设备进行功能模块的划分,例如,可以对应各个功能划分各个功能模块,也可以将两个或两个以上的功能集成在一个处理模块中。上述集成的模块既可以采用硬件的形式实现,也可以采用软件功能模块的形式实现。需要说明的是,本申请实施例中对模块的划分是示意性的,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式。下面以采用对应各个功能划分各个功能模块为例进行说明。
图11是本申请提供的卷积编码设备1100的一例示意性框图。上述方法400和方法900中任一方法所涉及的任一设备,如终端设备和网络设备等都可以由图11所示的卷积编码设备来实现。
应理解,卷积编码设备1100可以是实体设备,也可以是实体设备的部件(例如,集成电路,芯片等等),还可以是实体设备中的功能模块。
如图11所示,该卷积编码设备1100包括:一个或多个处理器1110。可选地,处理器1110中可以调用接口实现接收和发送功能。所述接口可以是逻辑接口或物理接口,对此不作限定。例如,接口可以是收发电路,输入输出接口,或是接口电路。用于实现接收和发送功能的收发电路、输入输出接口或接口电路可以是分开的,也可以集成在一起。上述收发电路或接口电路可以用于代码/数据的读写,或者,上述收发电路或接口电路可以用于信号的传输或传递。
可选地,接口可以通过收发器实现。可选地,该卷积编码设备1100还可以包括收发器1130。所述收发器1130还可以称为收发单元、收发机、收发电路等,用于实现收发功能。
可选地,该卷积编码设备1100还可以包括存储器1120。本申请实施例对存储器1120的具体部署位置不作具体限定,该存储器可以集成于处理器中,也可以是独立于处理器之外。对于该卷积编码设备1100不包括存储器的情形,该卷积编码设备1100具备处理功能即可,存储器可以部署在其他位置(如,云系统)。
处理器1110、存储器1120和收发器1130之间通过内部连接通路互相通信,传递控制和/或数据信号。
可以理解的是,尽管并未示出,卷积编码设备1100还可以包括其他装置,例如输入装置、输出装置、电池等。
可选地,在一些实施例中,存储器1120可以存储用于执行本申请实施例的方法的执行指令。处理器1110可以执行存储器1120中存储的指令结合其他硬件(例如收发器1130)完成下文所示方法执行的步骤,具体工作过程和有益效果可以参见上文方法实施例中的描述。
本申请实施例揭示的方法可以应用于处理器1110中,或者由处理器1110实现。处理器1110可能是一种集成电路芯片,具有信号的处理能力。在实现过程中,方法的各步骤可以通过处理器中的硬件的集成逻辑电路或者软件形式的指令完成。上述的处理器可以是通用处理器、数字信号处理器(digital signal processor,DSP)、专用集成电路(application specific integrated circuit,ASIC)、现成可编程门阵列(fieldprogrammable gate array,FPGA)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件。可以实现或者执行本申请实施例中的公开的各方法、步骤及逻辑框图。通用处理器可以是微处理器或者该处理器也可以是任何常规的处理器等。结合本申请实施例所公开的方法的步骤可以体现为硬件译码处理器执行完成,或者用译码处理器中的硬件及软件模块组合执行完成。软件模块可以位于随机存取存储器(random access memory,RAM)、闪存、只读存储器(read-only memory,ROM)、可编程只读存储器或者电可擦写可编程存储器、寄存器等本领域成熟的存储介质中。该存储介质位于存储器,处理器读取存储器中的指令,结合其硬件完成上述方法的步骤。
可以理解,存储器1120可以是易失性存储器或非易失性存储器,或可包括易失性和非易失性存储器两者。其中,非易失性存储器可以是只读存储器ROM、可编程只读存储器(programmable ROM,PROM)、可擦除可编程只读存储器(erasable PROM,EPROM)、电可擦除可编程只读存储器(electrically EPROM,EEPROM)或闪存。易失性存储器可以是随机存取存储器RAM,其用作外部高速缓存。通过示例性但不是限制性说明,许多形式的RAM可用,例如静态随机存取存储器(static RAM,SRAM)、动态随机存取存储器(dynamic RAM,DRAM)、同步动态随机存取存储器(synchronous DRAM,SDRAM)、双倍数据速率同步动态随机存取存储器(double data rate SDRAM,DDR SDRAM)、增强型同步动态随机存取存储器(enhancedSDRAM,ESDRAM)、同步连接动态随机存取存储器(synchlink DRAM,SLDRAM)和内存总线随机存取存储器(direct rambus RAM,DR RAM)。应注意,本文描述的系统和方法的存储器旨在包括但不限于这些和任意其它适合类型的存储器。
图12是本申请提供的卷积编码装置1200的示意性框图。
可选地,所述卷积编码装置1200的具体形态可以是通用计算机设备或通用计算机设备中的芯片,本申请实施例对此不作限定。如图12所示,该卷积编码装置包括处理单元1210和收发单元1220。
具体而言,卷积编码装置1200可以是本申请涉及的任一设备,并且可以实现该设备所能实现的功能。应理解,卷积编码装置1200可以是实体设备,也可以是实体设备的部件(例如,集成电路,芯片等等),还可以是实体设备中的功能模块。
在一种可能的设计中,该卷积编码装置1200可以是上文方法实施例中的终端设备置,也可以是用于实现上文方法实施例中终端设备的功能的芯片。
作为一种示例,该通信装置用于执行上文图4或图7中终端设备所执行的动作。
当执行图4中终端设备所执行的动作时,处理单元1210用于执行S410、S420和S430,收发单元1220用于执行S440。
例如,处理单元1210,用于生成第一比特序列;根据第一比特序列确定第二比特序列,第二比特序列包括M个比特,第二比特序列的最后N个比特与第一比特序列的前N个比特一一对应,第二比特序列的最后N个比特中的任意一个比特与第一比特序列的前N个比特中和任意一个比特一一对应的比特的取值相同,其中,M、N为正整数,且M大于N;根据卷积编码器对第二比特序列进行卷积编码得到第三比特序列,卷积编码器的移位寄存器初始值等于第二比特序列的最后N个比特的取值,卷积编码器包括N个移位寄存器;收发单元1220,用于第三比特序列。
可选的,第二比特序列的前M-N个比特为第一比特序列的第N+1到第M个比特。可选的,卷积编码器的移位寄存器的初始值包括N个移位寄存器的取值,第i个移位寄存器的取值为si,i为小于N的自然数,第二比特序列的最后N个比特的取值为xM-N+i;第一比特序列的前N个比特的取值为ci,其中,si等于ci且xM-N+i等于cN-1-i;或者,si等于cN-1-i且xM-N+i等于ci
可选的,N等于6。
可选的,处理单元1210,还用于对第三比特序列不进行第一处理;收发单元1220,还用于发送第三比特序列。第一处理包括块交织和/或速率匹配,速率匹配包括比特收集、比特选择、比特裁剪中的至少一个。
可选的,处理单元1210,还用于对第三比特序列进行第二处理,得到处理后的第三比特序列,第二处理包括进行矩阵的行数乘以列数小于第三比特序列长度的块交织,块交织的矩阵的列数小于32,其中,块交织的矩阵的列数取值为4、8或16;收发单元1220,还用于发送处理后的第三比特序列。
可选的,收发单元1220,还用于发送第一信息,第一信息用于指示终端设备为第一能力的终端设备,第一能力包括以下至少一种:对第三比特序列不进行块交织,或者对第三比特序列进行块交织;对第三比特序列不进行速率匹配;对第一比特序列按照卷积编码器进行卷积编码。
当执行图9中终端设备所执行的动作时,处理单元1210用于执行S910、S920和S930,收发单元1220用于执行S940。
例如,处理单元1210,用于生成第一比特序列,第一比特序列包括M个比特;根据第一比特序列确定第二比特序列,第二比特序列包括M+N个比特,其中,N个比特为预定义的比特,N个比特的取值不全等于0,第二比特序列的最后N个比特为预定义的比特,M、N为正整数;根据卷积编码器对第二比特序列进行卷积编码得到第三比特序列,卷积编码器的移位寄存器初始值等于第二比特序列的最后N个比特的取值,卷积编码器包括N个移位寄存器;收发单元1220,用于发送第三比特序列。
可选的,第二比特序列的前M个比特为第一比特序列的M个比特。
可选的,预定义的N个比特承载第二信息,第二信息包括负载类型的信息、业务类型的信息或者信道类型的信息。
可选的,N等于6。
可选的,处理单元1210,还用于对第三比特序列不进行第一处理,第一处理包括块交织和/或速率匹配,速率匹配包括比特收集、比特选择、比特裁剪中的至少一个;收发单元1220,用于发送第三比特序列。
可选的,处理单元1210,还用于对第三比特序列进行第二处理,得到处理后的第三比特序列,第二处理包括小于第三比特序列长度的块交织,块交织的列数小于32,其中,块交织的列数取值为4、8或16;收发单元,用于发送处理后的第三比特序列。
可选的,收发单元1220,还用于发送第一信息,第一信息用于指示终端设备为第一能力的终端设备,第一能力包括以下至少一种:对第三比特序列不进行块交织,或者对第三比特序列进行块交织;对第三比特序列不进行速率匹配;对第一比特序列按照卷积编码器进行卷积编码。
还应理解,该卷积编码装置1200为终端设备时,该卷积编码装置1200中的收发单元1220可通过通信接口(如收发器或输入/输出接口)实现,该卷积编码装置1200中的处理单元1210可通过至少一个处理器实现,例如可对应于图11中示出的处理器1110。
可选地,卷积编码装置1200还可以包括存储单元,该存储单元可以用于存储指令或者数据,处理单元可以调用该存储单元中存储的指令或者数据,以实现相应的操作。
应理解,各单元执行上述相应步骤的具体过程在上述方法实施例中已经详细说明,为了简洁,在此不再赘述。
在另一种可能的设计中,该卷积编码装置1200可以是上文方法实施例中的网络设备,也可以是用于实现上文方法实施例中网络设备功能的芯片。
作为一种示例,该通信装置用于执行上文图4或图9中网络设备所执行的动作,例如,当该通信装置用于执行图4中网络设备所执行的动作时,收发单元1220,用于接收第三比特序列;处理单元1210,用于根据第二比特序列的最后N个比特对第三比特序列进行解码,得到第二比特序列,第二比特序列包括M个比特,N个比特为第二比特序列的最后N个比特;网络设备根据第二比特序列确定第一比特序列,第一比特序列的前N个比特与第二比特序列的最后N个比特一一对应,第一比特序列的前N个比特中的任一一个比特与第二比特序列的最后N个比特中和任意一个比特一一对应的比特的取值相同,其中,M、N为正整数,且M大于N。
可选的,第一比特序列的第N+1到第M个比特为第二比特序列的前M-N个比特。
可选的,N等于6。
可选的,处理单元1210,用于对第三比特序列不进行第一处理,根据第三比特序列得到第二比特序列的最后N个比特,第一处理包括解块交织和/或解速率匹配,速率匹配包括比特收集、比特选择、比特裁剪中的至少一个。
可选的,对第三比特序列进行第二处理,得到处理后的第三比特序列,第二处理包括解小于第三比特序列长度(或者写所述M)的块交织,块交织的列数小于32,其中,块交织的列数取值为4、8或16;根据处理后的第三比特序列确定第二比特序列的最后N个比特。
可选的,收发单元1220,还用于接收第一信息,第一信息用于指示终端设备为第一能力的终端设备,第一能力包括以下至少一种:对第三比特序列不进行块交织,或者对第三比特序列进行块交织;对第三比特序列不进行速率匹配;对第一比特序列按照卷积编码器进行卷积编码。
又例如,当该通信装置用于执行图9中网络设备所执行的动作时,收发单元1220,用于接收第三比特序列;处理单元1210,用于根据第三比特序列确定第二比特序列的最后N个比特;根据第二比特序列的最后N个比特对第三比特序列进行解码,得到第二比特序列,第二比特序列包括M+N个比特,其中,N个比特为预定义的比特,N个比特的取值不全等于0,第二比特序列的最后N个比特为预定义的比特,M、N为正整数;根据第二比特序列确定第一比特序列,第一比特序列包括M个比特。
可选的,第二比特序列的前M个比特为所述第一比特序列的M个比特。
可选的,预定义的N个比特承载第二信息,所述第二信息包括负载类型的信息、业务类型的信息或者信道类型的信息。
可选的,N等于6。
可选的,处理单元1210,用于对第三比特序列不进行第一处理,根据第三比特序列得到N个比特,第一处理包括解块交织和/或解速率匹配,速率匹配包括比特收集、比特选择、比特裁剪中的至少一个。
可选的,处理单元1210,用于对第三比特序列进行第二处理,得到处理后的第三比特序列,第二处理包括解小于第三比特序列长度(或者写所述M)的块交织,块交织的列数小于32,其中,块交织的列数取值为4、8或16;根据处理后的第三比特序列确定第二比特序列的最后N个比特。
可选的,收发单元1220,还用于接收第一信息,第一信息用于指示终端设备为第一能力的终端设备,第一能力包括以下至少一种:对第三比特序列不进行块交织,或者对第三比特序列进行块交织;对第三比特序列不进行速率匹配;对第一比特序列按照卷积编码器进行卷积编码。
还应理解,该卷积编码装置1200为网络设备时,该卷积编码装置1200中的收发单元1220可通过通信接口(如收发器或输入/输出接口)实现,该卷积编码装置1200中的处理单元1210可通过至少一个处理器实现,例如可对应于图11中示出的处理器1110。
可选地,卷积编码装置1200还可以包括存储单元,该存储单元可以用于存储指令或者数据,处理单元可以调用该存储单元中存储的指令或者数据,以实现相应的操作。
应理解,各单元执行上述相应步骤的具体过程在上述方法实施例中已经详细说明,为了简洁,在此不再赘述。
还应理解,该卷积编码装置1200为网络设备时,该卷积编码装置1200中的收发单元1220可通过通信接口(如收发器或输入/输出接口)实现,该卷积编码装置1200中的处理单元1210可通过至少一个处理器实现,例如可对应于图11中示出的处理器1110。
可选地,卷积编码装置1200还可以包括存储单元,该存储单元可以用于存储指令或者数据,处理单元可以调用该存储单元中存储的指令或者数据,以实现相应的操作。
应理解,各单元执行上述相应步骤的具体过程在上述方法实施例中已经详细说明,为了简洁,在此不再赘述。
另外,在本申请中,卷积编码装置1200是以功能模块的形式来呈现。这里的“模块”可以指特定应用集成电路ASIC、电路、执行一个或多个软件或固件程序的处理器和存储器、集成逻辑电路,和/或其他可以提供上述功能的器件。在一个简单的实施例中,本领域的技术人员可以想到装置1200可以采用图10所示的形式。处理单元1210可以通过图11所示的处理器1110来实现。可选地,如果图11所示的计算机设备包括存储器1120,处理单元1210可以通过处理器1110和存储器1120来实现。收发单元1220可以通过图11所示的收发器1130来实现。所述收发器1130包括接收功能和发送功能。具体的,处理器通过执行存储器中存储的计算机程序来实现。可选地,当所述装置1200是芯片时,那么收发单元1220的功能和/或实现过程还可以通过管脚或电路等来实现。可选地,所述存储器可以为所述芯片内的存储单元,比如寄存器、缓存等,所述存储单元还可以是卷积编码装置内的位于所述芯片外部的存储单元,如图11所的存储器1120,或者,也可以是部署在其他系统或设备中的存储单元,不在所述计算机设备内。
本申请的各个方面或特征可以实现成方法、装置或使用标准编程和/或工程技术的制品。例如,计算机可读介质可以包括,但不限于:磁存储器件(例如,硬盘、软盘或磁带等),光盘(例如,压缩盘(compact disc,CD)、数字通用盘(digital versatile disc,DVD)等),智能卡和闪存器件(例如,可擦写可编程只读存储器(erasable programmable read-only memory,EPROM)、卡、棒或钥匙驱动器等)。另外,本文描述的各种存储介质可代表用于存储信息的一个或多个设备和/或其它机器可读介质。术语“机器可读介质”可包括但不限于,能够存储、包含和/或承载指令和/或数据的各种其它介质。
根据本申请实施例提供的方法,本申请还提供一种计算机程序产品,该计算机程序产品包括:计算机程序或一组指令,当该计算机程序或一组指令在计算机上运行时,使得该计算机执行图4和图9所示实施例中任意一个实施例的方法。
根据本申请实施例提供的方法,本申请还提供一种计算机可读存储介质,该计算机可读介质存储有程序或一组指令,当该程序或一组指令在计算机上运行时,使得该计算机执行图4和图9所示实施例中任意一个实施例的方法。
根据本申请实施例提供的方法,本申请还提供一种通信系统,其包括前述的装置或设备。
在本说明书中使用的术语“部件”、“模块”、“系统”等用于表示计算机相关的实体、硬件、固件、硬件和软件的组合、软件、或执行中的软件。例如,部件可以是但不限于,在处理器上运行的进程、处理器、对象、可执行文件、执行线程、程序和/或计算机。通过图示,在计算设备上运行的应用和计算设备都可以是部件。一个或多个部件可驻留在进程和/或执行线程中,部件可位于一个计算机上和/或分布在两个或更多个计算机之间。此外,这些部件可从在上面存储有各种数据结构的各种计算机可读介质执行。部件可根据具有一个或多个数据分组(例如来自与本地系统、分布式系统和/或网络间的另一部件交互的二个部件的数据,例如通过信号与其它系统交互的互联网)的信号通过本地和/或远程进程来通信。
还应理解,本文中术语“和/或”,仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。另外,本文中字符“/”,一般表示前后关联对象是一种“或”的关系。
还应理解,本申请实施例中引入编号“第一”、“第二”等只是为了区分不同的对象,比如,区分不同的“信息”,或,“设备”,或,“单元”,对具体对象以及不同对象间的对应关系的理解应以其功能和内在逻辑确定,而不应对本申请实施例的实施过程构成任何限定。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的系统、装置和单元的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
以上所述,仅为本申请的具体实施方式,但本申请的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本申请揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本申请的保护范围之内。因此,本申请的保护范围应以所述权利要求的保护范围为准。

Claims (20)

1.一种卷积编码的方法,其特征在于,包括:
终端设备生成第一比特序列;
所述终端设备根据所述第一比特序列确定第二比特序列,所述第二比特序列包括M个比特,所述第二比特序列的最后N个比特与第一比特序列的前N个比特一一对应,所述第二比特序列的最后N个比特中的任意一个比特与所述第一比特序列的前N个比特中和所述任意一个比特一一对应的比特的取值相同,其中,M、N为正整数,且M大于N;
所述终端设备根据卷积编码器对所述第二比特序列进行卷积编码得到第三比特序列,所述卷积编码器的移位寄存器初始值等于所述第二比特序列的最后N个比特的取值,所述卷积编码器包括N个移位寄存器;
所述终端设备发送所述第三比特序列。
2.根据权利要求1所述的方法,其特征在于,所述第二比特序列的前M-N个比特为所述第一比特序列的第N+1到第M个比特。
3.根据权利要求1或2所述的方法,其特征在于,所述卷积编码器的移位寄存器的初始值包括所述N个移位寄存器的取值,第i个移位寄存器的取值为si,所述i为小于所述N的自然数,所述第二比特序列的最后N个比特的取值为xM-N+i;所述第一比特序列的前N个比特的取值为ci,其中,
所述si等于ci且所述xM-N+i等于cN-1-i;或者,
所述si等于cN-1-i且所述xM-N+i等于ci
4.根据权利要求1至3中任一项所述的方法,其特征在于,所述N等于6。
5.根据权利要求1至4中任一项所述的方法,其特征在于,所述终端设备发送所述第三比特序列,包括:
所述终端设备对所述第三比特序列不进行第一处理,发送所述第三比特序列,所述第一处理包括块交织和/或速率匹配,所述速率匹配包括比特收集、比特选择、比特裁剪中的至少一个。
6.根据权利要求1至4中任一项所述的方法,其特征在于,所述终端设备发送所述第三比特序列,包括:
所述终端设备对所述第三比特序列进行第二处理,得到处理后的所述第三比特序列,所述第二处理包括进行矩阵的行数乘以列数小于所述第三比特序列长度的块交织,所述块交织的矩阵的列数小于32,其中,所述块交织的矩阵的列数取值为4、8或16;
所述终端设备发送处理后的所述第三比特序列。
7.根据权利要求1至6中任一项所述的方法,其特征在于,所述方法还包括:
所述终端设备发送第一信息,所述第一信息用于指示所述终端设备为第一能力的终端设备,所述第一能力包括以下至少一种:
对所述第三比特序列不进行块交织,或者对所述第三比特序列进行所述块交织;
对所述第三比特序列不进行所述速率匹配;
对所述第一比特序列按照所述卷积编码器进行卷积编码。
8.一种卷积编码的方法,其特征在于,包括:
网络设备接收第三比特序列;
所述网络设备对所述第三比特序列进行解码,得到第二比特序列,所述第二比特序列包括M个比特;
所述网络设备根据所述第二比特序列确定第一比特序列,所述第一比特序列的前N个比特与所述第二比特序列的最后N个比特一一对应,所述第一比特序列的前N个比特中的任一一个比特与所述第二比特序列的最后N个比特中和所述任意一个比特一一对应的比特的取值相同,其中,M、N为正整数,且M大于N。
9.根据权利要求8所述的方法,其特征在于,所述第一比特序列的第N+1到第M个比特为所述第二比特序列的前M-N个比特。
10.根据权利要求8或9所述的方法,其特征在于,所述N等于6。
11.根据权利要求8至10中任一项所述的方法,其特征在于,所述网络设备对所述第三比特序列进行解码,得到所述第二比特序列,包括:
所述网络设备对所述第三比特序列不进行第一处理,根据所述第三比特序列得到所述第二比特序列,所述第一处理包括解块交织和/或解速率匹配,所述速率匹配包括比特收集、比特选择、比特裁剪中的至少一个。
12.根据权利要求8至10中任一项所述的方法,其特征在于,所述网络设备对所述第三比特序列进行解码,得到所述第二比特序列,包括:
所述网络设备对所述第三比特序列进行第二处理,得到处理后的所述第三比特序列,所述第二处理包括进行解矩阵的行数乘以列数小于所述第三比特序列长度的块交织,所述块交织的矩阵的列数小于32,其中,所述块交织的矩阵的列数取值为4、8或16;
所述网络设备根据处理后的所述第三比特序列确定所述第二比特序列。
13.根据权利要求8至12中任一项所述的方法,其特征在于,所述方法还包括:
所述网络设备接收第一信息,所述第一信息用于指示所述终端设备为第一能力的终端设备,所述第一能力包括以下至少一种:
对所述第三比特序列不进行块交织,或者对所述第三比特序列进行所述块交织;
对所述第三比特序列不进行所述速率匹配;
对所述第一比特序列按照所述卷积编码器进行卷积编码;
所述网络设备根据所述第一信息和所述第三比特序列进行解码得到所述第一比特序列。
14.一种通信装置,其特征在于,包括:
存储器,用于存储计算机指令;
处理器,用于执行所述存储器中存储的计算机指令,使得所述通信装置执行如权利要求1至7中任一项所述的方法,或者,
使得所述通信装置执行如权利要求8至13中任一项所述的方法。
15.一种计算机可读存储介质,其特征在于,其上存储有计算机程序,所述计算机程序被通信装置执行时,使得如权利要求1至13中任一项所述方法被执行。
16.一种包含指令的计算机程序产品,其特征在于,当其在计算机上运行时,使得如权利要求1至13中任一项所述方法被执行。
17.一种芯片系统,其特征在于,包括:处理器,用于从存储器中调用并运行计算机程序或指令,使得安装有所述芯片系统的通信装置实现如权利要求1至13中任一项所述的方法。
18.一种通信方法,其特征在于,包括:
终端设备生成第一比特序列,根据所述第一比特序列确定第二比特序列,所述第二比特序列包括M个比特,所述第二比特序列的最后N个比特与第一比特序列的前N个比特一一对应,所述第二比特序列的最后N个比特中的任意一个比特与所述第一比特序列的前N个比特中和所述任意一个比特一一对应的比特的取值相同,其中,M、N为正整数,且M大于N,根据卷积编码器对所述第二比特序列进行卷积编码得到第三比特序列,所述卷积编码器的移位寄存器初始值等于所述第二比特序列的最后N个比特的取值,所述卷积编码器包括N个移位寄存器;
所述终端设备发送所述第三比特序列;
网络设备接收所述第三比特序列,对所述第三比特序列进行解码,得到所述第二比特序列;
所述网络设备根据所述第二比特序列确定所述第一比特序列。
19.根据权利要求18所述的通信方法,其特征在于,所述卷积编码器的移位寄存器的初始值包括所述N个移位寄存器的取值,第i个移位寄存器的取值为si,所述i为小于所述N的自然数,所述第二比特序列的最后N个比特的取值为xM-N+i;所述第一比特序列的前N个比特的取值为ci,其中,
所述si等于ci且所述xM-N+i等于cN-1-i;或者,
所述si等于cN-1-i且所述xM-N+i等于ci
20.一种卷积编码的系统,其特征在于,包括终端设备和网络设备,其中,所述终端设备用于执行如权利要求1至7中任一项所述的方法,所述网元设备用于执行如权利要求8至13中任一项所述的方法。
CN202210822018.4A 2022-07-13 2022-07-13 信道编码的方法和装置 Pending CN117439701A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202210822018.4A CN117439701A (zh) 2022-07-13 2022-07-13 信道编码的方法和装置
PCT/CN2023/104446 WO2024012246A1 (zh) 2022-07-13 2023-06-30 信道编码的方法和装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210822018.4A CN117439701A (zh) 2022-07-13 2022-07-13 信道编码的方法和装置

Publications (1)

Publication Number Publication Date
CN117439701A true CN117439701A (zh) 2024-01-23

Family

ID=89535570

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210822018.4A Pending CN117439701A (zh) 2022-07-13 2022-07-13 信道编码的方法和装置

Country Status (2)

Country Link
CN (1) CN117439701A (zh)
WO (1) WO2024012246A1 (zh)

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107733441B (zh) * 2016-08-12 2023-05-30 中兴通讯股份有限公司 编码方法及装置、译码方法及装置
CN108737020B (zh) * 2017-04-25 2021-02-12 华为技术有限公司 一种信息承载方法及装置
KR102378324B1 (ko) * 2017-06-19 2022-03-25 삼성전자 주식회사 통신 및 방송 시스템을 위한 부호율-조정 방법 및 장치
CN109495205B (zh) * 2017-09-10 2021-05-28 上海朗帛通信技术有限公司 一种被用于无线通信的用户、基站中的方法和设备
CN111200442A (zh) * 2018-11-20 2020-05-26 华为技术有限公司 编译码方法、编码译码装置以及系统

Also Published As

Publication number Publication date
WO2024012246A1 (zh) 2024-01-18

Similar Documents

Publication Publication Date Title
EP3556030B1 (en) Polar codes for downlink control channels for wireless networks
US10567004B2 (en) Method and apparatus for constructing interleaving sequence in a wireless communication system
US20190349128A1 (en) Data transmission method and apparatus
US20180351693A1 (en) Decoding method and apparatus in wireless communication system
CN108242972B (zh) 非正交传输数据的方法和设备
JP7017630B2 (ja) 媒体アクセス制御プロトコルデータユニット処理方法および装置
CN113472497B (zh) 通信的方法和通信装置
CN113543328A (zh) 一种通信方法和通信装置
CN108574558A (zh) 传输控制信息的方法和装置
CN112311511B (zh) 数据传输方法和装置
CN110190928B (zh) 无线通信方法、设备及计算机可读存储介质
CN109391347B (zh) 编译码方法及装置
WO2019037782A1 (zh) 极化码的译码方法和译码器
CN111200476A (zh) Polar码编码方法及装置
CN114731174A (zh) 无线通信方法及通信装置
EP3576327B1 (en) Information transmission method, network device, and terminal device
CN117439701A (zh) 信道编码的方法和装置
CN109391353B (zh) 一种速率匹配的方法和装置
CN112866949B (zh) 用于确定传输块大小的方法和通信装置
US11362677B2 (en) Channel encoding method and encoding apparatus
CN113170440B (zh) 一种通信方法及装置
CN113545149A (zh) 用于确定传输块大小的方法和通信装置
CN116097825A (zh) 一种通信方法及通信装置
CN113541857A (zh) 一种编码方法及通信装置
CN110912586B (zh) 一种信息发送、接收方法、设备及装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication