CN117435026A - 控制方法和装置 - Google Patents

控制方法和装置 Download PDF

Info

Publication number
CN117435026A
CN117435026A CN202210832103.9A CN202210832103A CN117435026A CN 117435026 A CN117435026 A CN 117435026A CN 202210832103 A CN202210832103 A CN 202210832103A CN 117435026 A CN117435026 A CN 117435026A
Authority
CN
China
Prior art keywords
power consumption
reference count
ultra
low power
mipi
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210832103.9A
Other languages
English (en)
Inventor
颜建清
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Priority to CN202210832103.9A priority Critical patent/CN117435026A/zh
Priority to PCT/CN2023/099432 priority patent/WO2024012116A1/zh
Publication of CN117435026A publication Critical patent/CN117435026A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • G06F1/3215Monitoring of peripheral devices
    • G06F1/3218Monitoring of peripheral devices of display devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • G06F1/3228Monitoring task completion, e.g. by use of idle timers, stop commands or wait commands
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3287Power saving characterised by the action undertaken by switching off individual functional units in the computer system

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • Power Sources (AREA)

Abstract

本申请实施例公开了控制方法和装置,涉及控制技术领域,获取引用计数;根据所述引用计数进入超低功耗状态。可以看出,本申请实施例提供的控制方法,可以通过引用计数控制MIPI进入超低功耗状态,MIPI进入超低功耗状态可以降低MIPI功耗。并且相较于相关技术,通过引用计数控制MIPI进入超低功耗状态,软件不用识别是高刷帧率的场景还是低刷帧率的场景且在进入ULPS过程中不影响帧率。

Description

控制方法和装置
技术领域
本申请实施例涉及控制技术领域,尤其涉及控制方法和装置。
背景技术
随着科技的进步,电子产品(如运动手表、智能手表、手环和手机等)愈加普及。电子产品对功耗有极高的要求,功耗越低,待机时间就越长,电子产品就越有竞争力。
电子产品的图形显示系统占据了电子产品的较多功耗,在图形显示系统中移动产业处理器接口(Mobile Industry Processor Interface,MIPI)又占据了图形显示系统的较多功耗。因此如何降低MIPI功耗是本领域技术人员亟需解决的问题之一。
发明内容
本申请实施例提供了控制方法和装置,能够降低MIPI功耗。为达到上述目的,本申请实施例采用如下技术方案:
第一方面,本申请实施例提供了一种控制方法,该方法包括:获取引用计数;根据所述引用计数进入超低功耗状态。
可以看出,本申请实施例提供的控制方法,可以通过引用计数控制MIPI进入超低功耗状态(ultra-low power state,ULPS),MIPI进入超低功耗状态可以降低MIPI功耗。并且相较于相关技术,通过引用计数控制MIPI进入超低功耗状态,软件不用识别是高刷帧率的场景还是低刷帧率的场景且在进入ULPS过程中不影响帧率。
在一种可能的实现方式中,可以在所述引用计数小于或等于第一阈值且MIPI处于闲置状态的情况下,进入超低功耗状态。
可选地,第一阈值可以为0。
例如,可以在引用计数等于0且MIPI处于闲置状态的情况下,控制MIPI进入超低功耗状态。
可以理解的是,引用计数小于或等于第一阈值且MIPI处于闲置状态,说明MIPI处于闲置状态没有需要处理的绘制内容,因此可以在这种情况下控制MIPI进入超低功耗状态以降低功耗。
在一种可能的实现方式中,该方法还可以包括:根据所述引用计数退出超低功耗状态。
需要说明的是,相较于相关技术,本申请实施例提供的控制方法,可以通过引用计数控制MIPI退出超低功耗状态,不用识别是高刷帧率的场景还是低刷帧率的场景且在退出ULPS过程中不影响帧率。
在一种可能的实现方式中,可以在所述引用计数大于第二阈值且处于超低功耗状态的情况下,退出超低功耗状态。
可选地,第一阈值可以为0。
例如,可以在引用计数大于0且MIPI处于超低功耗状态的情况下,控制MIPI退出超低功耗状态。
可以理解的是,引用计数大于第二阈值且MIPI处于超低功耗状态,说明MIPI存在处理的绘制内容但处于超低功耗状态,因此可以在这种情况下需要控制MIPI退出超低功耗状态以处理绘制内容。
在一种可能的实现方式中,该方法还可以包括:在退出超低功耗状态的情况下,增加所述引用计数。
可以理解的是,MIPI退出超低功耗状态说明MIPI需要或正在处理绘制内容,这时需要增加引用计数以避免MIPI进入超低功耗状态而无法处理绘制内容。
在一种可能的实现方式中,该方法还可以包括:在待绘制内容送显完成或没有送显的情况下,减少所述引用计数。
可以理解的是,在待绘制内容送显完成或没有送显的说明该待绘制内容无需MIPI处理,因此可以减少引用计数使MIPI进入超低功耗状态以减少MIPI的功耗。
第二方面,本申请实施例提供了一种控制装置,该装置包括:收发单元和处理单元。所述收发单元,用于获取引用计数。所述处理单元,用于在所述引用计数小于或等于第一阈值且处于闲置状态的情况下,进入超低功耗状态。
在一种可能的实现方式中,所述处理单元具体用于:在所述引用计数小于第一阈值且处于闲置状态的情况下,进入超低功耗状态。
在一种可能的实现方式中,所述处理单元还用于:根据所述引用计数退出超低功耗状态。
在一种可能的实现方式中,所述处理单元具体用于:在所述引用计数大于第二阈值且处于超低功耗状态的情况下,退出超低功耗状态。
在一种可能的实现方式中,所述处理单元还用于:在退出超低功耗状态的情况下,增加所述引用计数。
在一种可能的实现方式中,所述处理单元还用于:在待绘制内容送显完成或没有送显的情况下,减少所述引用计数。
第三方面,本申请实施例还提供一种控制装置,该控制装置包括:至少一个处理器,当所述至少一个处理器执行程序代码或指令时,实现上述第一方面或其任意可能的实现方式中所述的方法。
可选地,该控制装置还可以包括至少一个存储器,该至少一个存储器用于存储该程序代码或指令。
第四方面,本申请实施例还提供一种芯片,包括:输入接口、输出接口、至少一个处理器。可选地,该芯片还包括存储器。该至少一个处理器用于执行该存储器中的代码,当该至少一个处理器执行该代码时,该芯片实现上述第一方面或其任意可能的实现方式中所述的方法。
可选地,上述芯片还可以为集成电路。
第五方面,本申请实施例还提供一种计算机可读存储介质,用于存储计算机程序,该计算机程序包括用于实现上述第一方面或其任意可能的实现方式中所述的方法。
第六方面,本申请实施例还提供一种包含指令的计算机程序产品,当其在计算机上运行时,使得计算机实现上述第一方面或其任意可能的实现方式中所述的方法。
本实施例提供的控制装置、计算机存储介质、计算机程序产品和芯片均用于执行上文所提供的方法,因此,其所能达到的有益效果可参考上文所提供的方法中的有益效果,此处不再赘述。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请实施例的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例提供的一种图形显示系统的结构示意图;
图2为本申请实施例提供的一种控制方法的流程示意图;
图3为本申请实施例提供的一种图形显示系统各模块帧间匹配状态的示意图;
图4为本申请实施例提供的一种图形显示系统调用时序的示意图;
图5为本申请实施例提供的一种控制装置的结构示意图;
图6为本申请实施例提供的一种芯片的结构示意图;
图7为本申请实施例提供的一种电子设备的结构示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请实施例一部分实施例,而不是全部的实施例。基于本申请实施例中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请实施例保护的范围。
本文中术语“和/或”,仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。
本申请实施例的说明书以及附图中的术语“第一”和“第二”等是用于区别不同的对象,或者用于区别对同一对象的不同处理,而不是用于描述对象的特定顺序。
此外,本申请实施例的描述中所提到的术语“包括”和“具有”以及它们的任何变形,意图在于覆盖不排他的包含。例如包含了一系列步骤或单元的过程、方法、系统、产品或设备没有限定于已列出的步骤或单元,而是可选的还包括其他没有列出的步骤或单元,或可选的还包括对于这些过程、方法、产品或设备固有的其他步骤或单元。
需要说明的是,本申请实施例的描述中,“示例性地”或者“例如”等词用于表示作例子、例证或说明。本申请实施例中被描述为“示例性地”或者“例如”的任何实施例或设计方案不应被解释为比其他实施例或设计方案更优先或更具优势。确切而言,使用“示例性地”或者“例如”等词旨在以具体方式呈现相关概念。
在本申请实施例的描述中,除非另有说明,“多个”的含义是指两个或两个以上。
电子产品的图形显示系统占据了电子产品的较多功耗,在图形显示系统中MIPI)又占据了图形显示系统的较多功耗。
为此,本申请实施例提供了一种控制方法,能够降低MIPI功耗。该方法适用于图形显示系统。
图1示出了该控制方法适用的一种图形显示系统,如图1所示,该图形显示系统包括:图形引擎101、绘制加速单元102、显示处理单元103、移动产业处理器接口(MIPI)103和显示面板(panel)104。
图形引擎101,用于向绘制加速单元102下发UI绘制任务,接收绘制加速单元102发送的UI内容,以及向显示处理单元103发送UI信息。其中,UI信息包括UI内容、显示分辨率、显示位置信息等数据。
绘制加速单元102,用于根据图形引擎101下发的UI绘制任务绘制UI内容,以及向图形引擎101发送绘制好的UI内容。
显示处理单元103,用于接收图形引擎101发送的UI信息,以及通过调用移动产业处理器接口104将UI信息中的UI内容通过显示面板105进行显示。
移动产业处理器接口104,可以通过MIPI协议将UI信息中的UI内容通过显示面板105进行显示,以及进入或退出超低功耗状态。
移动产业处理器接口104包括MIPI软件模块和MIPI硬件模块。
显示面板105,用于显示UI内容。
图2示出了本申请实施例提供的一种控制方法,如图2所示,该方法包括:
S201、获取引用计数。
其中,引用计数是计算机编程语言中的一种内存管理技术,是指将资源(可以是对象、内存或磁盘空间等等)的被引用次数保存起来,当被引用次数变为零时就将其释放的过程。
示例性地,移动产业处理器接口的MIPI硬件模块可以按照时钟节拍去检测获取引用计数。
S202、根据引用计数进入超低功耗状态。
在一种可能的实现方式中,可以在上述引用计数小于或等于第一阈值且MIPI处于闲置状态的情况下,进入超低功耗状态。
可选地,第一阈值可以为0。
示例性地,可以在引用计数等于0且MIPI处于闲置状态的情况下,通过控制MIPI的MIPI软件模块使MIPI进入超低功耗状态。
又示例性地,可以在引用计数等于0且MIPI处于闲置状态的情况下,通过控制MIPI的MIPI硬件模块使MIPI进入超低功耗状态。
可以理解的是,引用计数小于或等于第一阈值且MIPI处于闲置状态,说明MIPI处于闲置状态没有需要处理的绘制内容,因此可以在这种情况下控制MIPI进入超低功耗状态以降低功耗。
在一种可能的实现方式中,可以在上述引用计数小于或等于第一阈值、MIPI处于闲置状态且MIPI处于低刷场景的情况下,进入超低功耗状态。
在一种可能的实现方式中,可以在上述引用计数小于或等于第一阈值、MIPI处于闲置状态但MIPI处于高刷场景的情况下,不超低功耗状态。
可以看出,本申请实施例提供的控制方法,可以通过引用计数控制MIPI进入超低功耗状态(ULPS),MIPI进入超低功耗状态可以降低MIPI功耗。并且相较于相关技术,通过引用计数控制MIPI进入超低功耗状态,软件不用识别是高刷帧率的场景还是低刷帧率的场景且在进入ULPS过程中不影响帧率。
可选地,该方法还可以包括:
S203、根据上述引用计数退出超低功耗状态。
需要说明的是,相较于相关技术,本申请实施例提供的控制方法,可以通过引用计数控制MIPI退出超低功耗状态,不用识别是高刷帧率的场景还是低刷帧率的场景且在退出ULPS过程中不影响帧率。
在一种可能的实现方式中,可以在上述引用计数大于第二阈值且处于超低功耗状态的情况下,退出超低功耗状态。
可选地,第一阈值可以为0。
例如,可以在引用计数大于0且MIPI处于超低功耗状态的情况下,控制MIPI退出超低功耗状态。
S204、在退出超低功耗状态的情况下,增加上述引用计数。
示例性地,在MIPI退出超低功耗状态的情况下,MIPI的MIPI软件模块可以控制MIPI的MIPI硬件模块使MIPI的引用计数加1。
又示例性地,在MIPI退出超低功耗状态的情况下,MIPI硬件模块可以根据逻辑自启动使MIPI的引用计数加1。
可以理解的是,MIPI退出超低功耗状态说明MIPI需要或正在处理绘制内容,这时需要增加引用计数以避免MIPI进入超低功耗状态而无法处理绘制内容。
S205、在待绘制内容送显完成或没有送显的情况下,减少上述引用计数。
示例性地,在在待绘制内容送显完成的情况下,MIPI的MIPI软件模块可以控制MIPI的MIPI硬件模块使MIPI的引用计数减1。
又示例性地,在待绘制内容绘制完成但没有送显的情况下,MIPI硬件模块可以根据逻辑自启动使MIPI的引用计数减1。
可以理解的是,在待绘制内容送显完成或没有送显的说明该待绘制内容无需MIPI处理,因此可以减少引用计数使MIPI进入超低功耗状态以减少MIPI的功耗。
本申请实施例还提供了一种图形显示系统各模块帧间匹配状态,如图3所示,在周期一中,ULPS使能默认打开,即MIPI在周期一处于超低功耗状态。
在周期二中图形引擎启动绘制任务,MIPI退出超低功耗状态,MIPI的引用计数增加(引用计数由0增加为1)。经过一段时间后,待绘制内容绘制完成可以进行送显,显示处理单元将待绘制内容送显期间(即周期二的有效区)MIPI的引用计数保持不变,MIPI保持在非超低功耗状态。在显示处理单元将待绘制内容送显完成后(即周期二的消隐区),MIPI的引用计数减少(引用计数由1减少为0),MIPI进入超低功耗状态。
在周期三中,图形引擎启动绘制任务,MIPI退出超低功耗状态,MIPI的引用计数增加(引用计数由0增加为1),由于周期三中待绘制内容未绘制完成,MIPI的引用计数保持不变,MIPI保持在非超低功耗状态。
在周期四中,图形引擎启动绘制任务,MIPI的引用计数继续增加(引用计数由1增加为2),这时图形引擎启动了2个绘制任务,一段时间后图形引擎在周期三启动的绘制任务对应的待绘制内容绘制完成可以进行送显,显示处理单元将该待绘制内容送显期间(即周期四的有效区)MIPI的引用计数保持不变,在显示处理单元将待绘制内容送显完成后(即周期四的消隐区),MIPI的引用计数减少(引用计数由2减少为1),由于还存在一个绘制任务MIPI的引用计数未减少至0,MIPI保持在非超低功耗状态。
在周期五中,图形引擎在周期四启动的绘制任务对应的待绘制内容绘制完成可以进行送显,显示处理单元将该待绘制内容送显期间(即周期五的有效区)MIPI的引用计数保持不变,在显示处理单元将待绘制内容送显完成后(即周期五的消隐区),MIPI的引用计数减少(引用计数由1减少为0),MIPI进入超低功耗状态。
本申请实施例还提供了一种图形显示系统调用时序,如图4所示,TaskMsg(一种应用)向图形引擎下发绘制任务。
图形引擎在收到绘制任务后,判断是否启动该绘制任务,若启动则控制MIPI退出超低功耗状态,MIPI的引用计数增加。若不启动则MIPI保持低功耗状态,MIPI的引用计数不变。
图形引擎启动绘制任务后,图形引擎的状态标识符(flag)记为1表示待绘制内容正在进行绘制,flag)记为0则表示待绘制内容绘制完成,
图形引擎绘制完成后向显示处理单元刷新(flush)绘制完成后的绘制内容。
显示处理单元收到绘制完成后的绘制内容后,向MIPI查询MIPI是否已退出超低功耗状态,若MIPI已退出超低功耗状态,则调用MIPI将绘制完成后的绘制内容送显,送显过程中,MIPI的引用计数保持不变,MIPI保持在非超低功耗状态;若MIPI在一段时间后还未退出超低功耗状态,显示处理单元则上报错误并定位问题。
图形引擎查询绘制完成后的绘制内容已送显或无需送显,在绘制内容已送显或无需送显的情况下,减少MIPI的引用计数,指示MIPI退出SDLP进入超低功耗状态。其中,指示MIPI退出SDLP的目的是防止MIPI进入SDLP模式而无法进入超低功耗状态。
下面将结合图5介绍用于执行上述控制方法的控制装置。
可以理解的是,控制装置为了实现上述功能,其包含了执行各个功能相应的硬件和/或软件模块。结合本文中所公开的实施例描述的各示例的算法步骤,本申请实施例能够以硬件或硬件和计算机软件的结合形式来实现。某个功能究竟以硬件还是计算机软件驱动硬件的方式来执行,取决于技术方案的特定应用和设计约束条件。本领域技术人员可以结合实施例对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本申请实施例的范围。
本申请实施例可以根据上述方法示例对控制装置进行功能模块的划分,例如,可以对应各个功能划分各个功能模块,也可以将两个或两个以上的功能集成在一个处理模块中。上述集成的模块可以采用硬件的形式实现。需要说明的是,本实施例中对模块的划分是示意性的,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式。
在采用对应各个功能划分各个功能模块的情况下,图5示出了上述实施例中涉及的控制装置的一种可能的组成示意图,如图5所示,该控制装置500可以包括:收发单元501和处理单元502。
上述收发单元501,用于获取引用计数。
上述处理单元502,用于在上述引用计数小于或等于第一阈值且处于闲置状态的情况下,进入超低功耗状态。
在一种可能的实现方式中,上述处理单元502具体用于:在上述引用计数小于第一阈值且处于闲置状态的情况下,进入超低功耗状态。
在一种可能的实现方式中,上述处理单元502还用于:根据上述引用计数退出超低功耗状态。
在一种可能的实现方式中,上述处理单元502具体用于:在上述引用计数大于第二阈值且处于超低功耗状态的情况下,退出超低功耗状态。
在一种可能的实现方式中,上述处理单元502还用于:在退出超低功耗状态的情况下,增加上述引用计数。
在一种可能的实现方式中,上述处理单元502还用于:在待绘制内容送显完成或没有送显的情况下,减少上述引用计数。
图6示出了一种芯片600的结构示意图。芯片600包括一个或多个处理器601以及接口电路602。可选的,上述芯片600还可以包含总线603。
处理器601可能是一种集成电路芯片,具有信号的处理能力。在实现过程中,上述控制方法的各步骤可以通过处理器601中的硬件的集成逻辑电路或者软件形式的指令完成。
可选地,上述的处理器601可以是通用处理器、数字信号处理(digital signalproces sing,DSP)器、集成电路(application specific integrated circuit,ASIC)、现场可编程门阵列(field-programmable gate array,FPGA)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件。可以实现或者执行本申请实施例中的公开的各方法、步骤。通用处理器可以是微处理器或者该处理器也可以是任何常规的处理器等。
接口电路602可以用于数据、指令或者信息的发送或者接收,处理器601可以利用接口电路602接收的数据、指令或者其他信息,进行加工,可以将加工完成信息通过接口电路602发送出去。
可选的,芯片还包括存储器,存储器可以包括只读存储器和随机存取存储器,并向处理器提供操作指令和数据。存储器的一部分还可以包括非易失性随机存取存储器(non-vo latile random access memory,NVRAM)。
可选的,存储器存储了可执行软件模块或者数据结构,处理器可以通过调用存储器存储的操作指令(该操作指令可存储在操作系统中),执行相应的操作。
可选的,芯片可以使用在本申请实施例涉及的控制装置中。可选的,接口电路602可用于输出处理器601的执行结果。关于本申请实施例的一个或多个实施例提供的控制方法可参考前述各个实施例,这里不再赘述。
需要说明的,处理器601、接口电路602各自对应的功能既可以通过硬件设计实现,也可以通过软件设计来实现,还可以通过软硬件结合的方式来实现,这里不作限制。
图7为本申请实施例提供的一种电子设备的结构示意图,该电子设备700可以为控制装置或者控制装置中的芯片或者功能模块。如图7所示,该电子设备700包括处理器701,收发器702以及通信线路703。
其中,处理器701用于执行如图1所示的方法实施例中的任一步骤,且在执行步骤时,可选择调用收发器702以及通信线路703来完成相应操作。
进一步的,该电子设备700还可以包括存储器704。其中,处理器701,存储器704以及收发器702之间可以通过通信线路703连接。
其中,处理器701是中央处理器(central processing unit,CPU)、通用处理器、网络处理器(network processor,NP)、数字信号处理器(digital signal processing,DSP)、微处理器、微控制器、可编程逻辑器件(programmable logic device,PLD)或它们的任意组合。处理器701还可以是其他具有处理功能的装置,例如电路、器件或软件模块,不予限制。
收发器702,用于与其他设备或其他通信网络进行通信,其他通信网络可以为以太网,无线接入网(radio access network,RAN),无线局域网(wireless local areanetworks,WLAN)等。收发器702可以是模块、电路、收发器或者任何能够实现通信的装置。
收发器702主要用于数据的收发,可以包括发射器和接收器,分别进行信号的发送和接收;除信号收发之外的操作由处理器实现,如信息处理,计算等。
通信线路703,用于在电子设备700所包括的各部件之间传送信息。
在一种设计中,可以将处理器看做逻辑电路,收发器看做接口电路。
存储器704,用于存储指令。其中,指令可以是计算机程序。
其中,存储器704可以是易失性存储器或非易失性存储器,或可包括易失性和非易失性存储器两者。其中,非易失性存储器可以是只读存储器(read-only memory,ROM)、可编程只读存储器(programmable ROM,PROM)、可擦除可编程只读存储器(erasable PROM,EPROM)、电可擦除可编程只读存储器(electrically EPROM,EEPROM)或闪存。易失性存储器可以是随机存取存储器(random access memory,RAM),其用作外部高速缓存。通过示例性但不是限制性说明,许多形式的RAM可用,例如静态随机存取存储器(static RAM,SRAM)、动态随机存取存储器(dynamic RAM,DRAM)、同步动态随机存取存储器(synchronous DRAM,SDRAM)、双倍数据速率同步动态随机存取存储器(double data rate SDRAM,DDR SDRAM)、增强型同步动态随机存取存储器(e nhanced SDRAM,ESDRAM)、同步连接动态随机存取存储器(synchlink DRAM,SLD RAM)和直接内存总线随机存取存储器(direct rambus RAM,DRRAM)。存储器704还可以是只读光盘(compact disc read-only memory,CD-ROM)或其他光盘存储、光碟存储(包括压缩光碟、激光碟、光碟、数字通用光碟、蓝光光碟等)、磁盘存储介质或其他磁存储设备等。应注意,本文描述的系统和方法的存储器旨在包括但不限于这些和任意其他适合类型的存储器。
需要指出的是,存储器704可以独立于处理器701存在,也可以和处理器701集成在一起。存储器704可以用于存储指令或者程序代码或者一些数据等。存储器704可以位于电子设备700内,也可以位于电子设备700外,不予限制。处理器701,用于执行存储器704中存储的指令,以实现本申请上述实施例提供的方法。
在一种示例中,处理器701可以包括一个或多个处理器,例如图7中的CPU0和CPU1。
作为一种可选的实现方式,电子设备700包括多个处理器,例如,除图7中的处理器701之外,还可以包括处理器707。
作为一种可选的实现方式,电子设备700还包括输出设备705和输入设备706。示例性地,输入设备706是键盘、鼠标、麦克风或操作杆等设备,输出设备705是显示屏、扬声器(speaker)等设备。
需要指出的是,电子设备700可以是芯片系统或有图7中类似结构的设备。其中,芯片系统可以由芯片构成,也可以包括芯片和其他分立器件。本申请的各实施例之间涉及的动作、术语等均可以相互参考,不予限制。本申请的实施例中各个设备之间交互的消息名称或消息中的参数名称等只是一个示例,具体实现中也可以采用其他的名称,不予限制。此外,图7中示出的组成结构并不构成对该电子设备700的限定,除图7所示部件之外,该电子设备700可以包括比图7所示更多或更少的部件,或者组合某些部件,或者不同的部件布置。
本申请中描述的处理器和收发器可实现在集成电路(integrated circuit,IC)、模拟I C、射频集成电路、混合信号IC、专用集成电路(application specific integratedcircuit,A SIC)、印刷电路板(printed circuit board,PCB)、电子设备等上。该处理器和收发器也可以用各种IC工艺技术来制造,例如互补金属氧化物半导体(complementarymetal oxid e semiconductor,CMOS)、N型金属氧化物半导体(nMetal-oxide-semiconductor,NMO S)、P型金属氧化物半导体(positive channel metal oxidesemiconductor,PMOS)、双极结型晶体管(Bipolar Junction Transistor,BJT)、双极CMOS(BiCMOS)、硅锗(Si Ge)、砷化镓(GaAs)等。
本申请实施例还提供一种控制装置,该装置包括:至少一个处理器,当上述至少一个处理器执行程序代码或指令时,实现上述相关方法步骤实现上述实施例中的控制方法。
可选地,该装置还可以包括至少一个存储器,该至少一个存储器用于存储该程序代码或指令。
本申请实施例还提供一种计算机存储介质,该计算机存储介质中存储有计算机指令,当该计算机指令在控制装置上运行时,使得控制装置执行上述相关方法步骤实现上述实施例中的控制方法。
本申请实施例还提供了一种计算机程序产品,当该计算机程序产品在计算机上运行时,使得计算机执行上述相关步骤,以实现上述实施例中的控制方法。
本申请实施例还提供一种控制装置,这个装置具体可以是芯片、集成电路、组件或模块。具体的,该装置可包括相连的处理器和用于存储指令的存储器,或者该装置包括至少一个处理器,用于从外部存储器获取指令。当装置运行时,处理器可执行指令,以使芯片执行上述各方法实施例中的控制方法。
应理解,在本申请的各种实施例中,上述各过程的序号的大小并不意味着执行顺序的先后,各过程的执行顺序应以其功能和内在逻辑确定,而不应对本申请实施例的实施过程构成任何限定。
本领域普通技术人员可以意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、或者计算机软件和电子硬件的结合来实现。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本申请的范围。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的系统、装置和单元的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
在本申请所提供的几个实施例中,应该理解到,所揭露的系统、装置和方法,可以通过其他的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,上述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其他的形式。
上述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本申请各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。
上述功能如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本申请的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本申请各个实施例上述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(Read Only Memory,ROM)、随机存取存储器(Random Access Memory,RAM)、磁碟或者光盘等各种可以存储程序代码的介质。
以上所述,仅为本申请的具体实施方式,但本申请的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本申请揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本申请的保护范围之内。因此,本申请的保护范围应所述以权利要求的保护范围为准。

Claims (15)

1.一种控制方法,其特征在于,包括:
获取引用计数;
根据所述引用计数进入超低功耗状态。
2.根据权利要求1所述的方法,其特征在于,所述根据所述引用计数进入超低功耗状态,包括:
在所述引用计数小于或等于第一阈值且处于闲置状态的情况下,进入超低功耗状态。
3.根据权利要求1或2所述的方法,其特征在于,所述方法还包括:
根据所述引用计数退出超低功耗状态。
4.根据权利要求3所述的方法,其特征在于,所述根据所述引用计数退出超低功耗状态,包括:
在所述引用计数大于第二阈值且处于超低功耗状态的情况下,退出超低功耗状态。
5.根据权利要求1至4中任一项所述的方法,其特征在于,所述方法还包括:
在退出超低功耗状态的情况下,增加所述引用计数。
6.根据权利要求1至5中任一项所述的方法,其特征在于,所述方法还包括:
在待绘制内容送显完成或没有送显的情况下,减少所述引用计数。
7.一种控制装置,其特征在于,包括:收发单元和处理单元;
所述收发单元,用于获取引用计数;
所述处理单元,用于在所述引用计数小于或等于第一阈值且处于闲置状态的情况下,进入超低功耗状态。
8.根据权利要求7所述的装置,其特征在于,所述处理单元具体用于:
在所述引用计数小于第一阈值且处于闲置状态的情况下,进入超低功耗状态。
9.根据权利要求7或8所述的装置,其特征在于,所述处理单元还用于:
根据所述引用计数退出超低功耗状态。
10.根据权利要求9所述的装置,其特征在于,所述处理单元具体用于:
在所述引用计数大于第二阈值且处于超低功耗状态的情况下,退出超低功耗状态。
11.根据权利要求7至10中任一项所述的装置,其特征在于,所述处理单元还用于:
在退出超低功耗状态的情况下,增加所述引用计数。
12.根据权利要求7至11中任一项所述的装置,其特征在于,所述处理单元还用于:
在待绘制内容送显完成或没有送显的情况下,减少所述引用计数。
13.一种控制装置,包括至少一个处理器和存储器,其特征在于,所述至少一个处理器执行存储在存储器中的程序或指令,以使得所述控制装置实现上述权利要求1至6中任一项所述的方法。
14.一种计算机可读存储介质,用于存储计算机程序,其特征在于,当所述计算机程序在计算机或处理器运行时,使得所述计算机或所述处理器实现上述权利要求1至6中任一项所述的方法。
15.一种计算机程序产品,所述计算机程序产品中包含指令,其特征在于,当所述指令在计算机或处理器上运行时,使得所述计算机或所述处理器实现上述权利要求1至6中任一项所述的方法。
CN202210832103.9A 2022-07-15 2022-07-15 控制方法和装置 Pending CN117435026A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202210832103.9A CN117435026A (zh) 2022-07-15 2022-07-15 控制方法和装置
PCT/CN2023/099432 WO2024012116A1 (zh) 2022-07-15 2023-06-09 控制方法和装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210832103.9A CN117435026A (zh) 2022-07-15 2022-07-15 控制方法和装置

Publications (1)

Publication Number Publication Date
CN117435026A true CN117435026A (zh) 2024-01-23

Family

ID=89535423

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210832103.9A Pending CN117435026A (zh) 2022-07-15 2022-07-15 控制方法和装置

Country Status (2)

Country Link
CN (1) CN117435026A (zh)
WO (1) WO2024012116A1 (zh)

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7930578B2 (en) * 2007-09-27 2011-04-19 International Business Machines Corporation Method and system of peak power enforcement via autonomous token-based control and management
US9128703B1 (en) * 2008-10-30 2015-09-08 Amazon Technologies, Inc. Processor that transitions to an idle mode when no task is scheduled to execute and further enters a quiescent doze mode or a wait mode depending on the value of a reference counter
US8862917B2 (en) * 2011-09-19 2014-10-14 Qualcomm Incorporated Dynamic sleep for multicore computing devices
US10761591B2 (en) * 2017-04-01 2020-09-01 Intel Corporation Shutting down GPU components in response to unchanged scene detection
CN107168508B (zh) * 2017-04-26 2021-05-04 上海掌门科技有限公司 一种低功耗常显信息实现方法及装置
CN111540185B (zh) * 2019-11-29 2024-01-12 国网甘肃省电力公司电力科学研究院 一种遥控射频信号的低功耗监测及解码方法

Also Published As

Publication number Publication date
WO2024012116A1 (zh) 2024-01-18

Similar Documents

Publication Publication Date Title
EP2680123A2 (en) Method and Device of Task Processing of One Screen and Multi-Foreground
EP3592004A1 (en) Broadcast processing method, device, storage medium and terminal device
US11070886B2 (en) Method and apparatus for looping a video file
CN115831032B (zh) 芯片温漂处理方法及装置
CN113285866B (zh) 信息发送方法、装置和电子设备
CN112511412B (zh) 信息的发送方法及装置、电子设备和可读存储介质
CN110837317A (zh) 一种显示界面上用户防误触的方法、装置和设备
WO2018161969A1 (zh) 广播队列调整方法、装置和终端设备
CN109753262B (zh) 帧显示处理方法、装置、终端设备及存储介质
CN113794575A (zh) 消息发送方法、装置及电子设备
CN117435026A (zh) 控制方法和装置
CN113721876A (zh) 投屏处理方法及相关设备
US20230221828A1 (en) Content display method and apparatus, electronic device, andcomputer-readable storage medium
US20150009095A1 (en) Image display system and associated method
US20190108814A1 (en) Method for improving system performance, device for improving system performance, and display apparatus
US11303595B2 (en) Method and device for displaying text and video in two threads
CN114285956A (zh) 视频分享电路、方法、装置及电子设备
CN113641431A (zh) 二维码的增强显示的方法和终端设备
CN114339410A (zh) 插帧方法、装置及电子设备
CN112532971A (zh) 影像处理方法、装置、显示终端以及计算机可读存储介质
CN107368357B (zh) 资源管理窗口的多标签显示方法及模块
CN111176813B (zh) 一种运行模式动态切换方法及装置
US11955101B2 (en) Display control device and display control method
US11134189B2 (en) Image device and operating method thereof
CN113014971B (zh) 电视控制方法、电视机、电视系统及存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication