CN117272918B - 在gui界面中进行时钟树规则配置的方法及相关设备 - Google Patents

在gui界面中进行时钟树规则配置的方法及相关设备 Download PDF

Info

Publication number
CN117272918B
CN117272918B CN202311549666.8A CN202311549666A CN117272918B CN 117272918 B CN117272918 B CN 117272918B CN 202311549666 A CN202311549666 A CN 202311549666A CN 117272918 B CN117272918 B CN 117272918B
Authority
CN
China
Prior art keywords
clock tree
instruction
leaf node
clock
parameter setting
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202311549666.8A
Other languages
English (en)
Other versions
CN117272918A (zh
Inventor
张天桥
朱昊
李燕华
张爱平
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Xinxingji Technology Co ltd
Original Assignee
Xinxingji Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Xinxingji Technology Co ltd filed Critical Xinxingji Technology Co ltd
Priority to CN202311549666.8A priority Critical patent/CN117272918B/zh
Publication of CN117272918A publication Critical patent/CN117272918A/zh
Application granted granted Critical
Publication of CN117272918B publication Critical patent/CN117272918B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/39Circuit design at the physical level
    • G06F30/396Clock trees
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/048Interaction techniques based on graphical user interfaces [GUI]
    • G06F3/0481Interaction techniques based on graphical user interfaces [GUI] based on specific properties of the displayed interaction object or a metaphor-based environment, e.g. interaction with desktop elements like windows or icons, or assisted by a cursor's changing behaviour or appearance

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Evolutionary Computation (AREA)
  • Geometry (AREA)
  • Human Computer Interaction (AREA)
  • User Interface Of Digital Computer (AREA)

Abstract

本申请提供一种在GUI界面中进行时钟树规则配置的方法及相关设备,通过接收显示时钟树规则配置窗口的第一指令,根据第一指令,在GUI界面中显示时钟树规则配置窗口。这样,用户可以通过时钟树规则配置窗口对时钟树的规则配置进行调整,无需手动编写代码进行调整,从而有效的提升后端设计工程师的设计效率,并且通过GUI界面进行显示可以让工程师更加直观地了解时钟树的规则配置调整过程中的变化。

Description

在GUI界面中进行时钟树规则配置的方法及相关设备
技术领域
本申请涉及计算机技术领域,尤其涉及一种在GUI界面中进行时钟树规则配置的方法及相关设备。
背景技术
在时钟树综合的配置阶段,用户需要对时钟树的时钟延迟、时钟偏差等指标进行优化。在相关技术中,用户需要通过手动编写代码来对时钟树的指标进行优化,这不利于提高工程师的工作效率。
发明内容
有鉴于此,本申请的目的在于提出一种在GUI界面中进行时钟树规则配置的方法及相关设备,以解决或部分解决上述问题。
基于上述目的,本申请第一方面,提供了一种在GUI界面中进行时钟树规则配置的方法,包括:接收显示时钟树规则配置窗口的第一指令;根据所述第一指令,在所述GUI界面中显示所述时钟树规则配置窗口;其中,所述时钟树规则配置窗口包括至少三个参数设定标签以及与所述参数设定标签对应的参数设定选项。
本申请第二方面,提供了一种计算机设备,包括:一个或者多个处理器、存储器;以及一个或多个程序;其中,所述一个或多个程序被存储在所述存储器中,并且被所述一个或多个处理器执行,所述程序包括用于执行根据第一方面所述的方法的指令。
本申请第三方面,提供了一种包含计算机程序的非易失性计算机可读存储介质,当所述计算机程序被一个或多个处理器执行时,使得所述处理器执行如第一方面所述的方法。
从上面所述可以看出,本申请提供的一种在GUI界面中进行时钟树规则配置的方法及相关设备,通过接收显示时钟树规则配置窗口的第一指令,根据第一指令,在GUI界面中显示时钟树规则配置窗口。这样,用户可以通过时钟树规则配置窗口对时钟树的规则配置进行调整,无需手动编写代码进行调整,从而有效的提升后端设计工程师的设计效率,并且通过GUI界面进行显示可以让工程师更加直观地了解时钟树的规则配置调整过程中的变化。
附图说明
为了更清楚地说明本申请或相关技术中的技术方案,下面将对实施例或相关技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1A示出了根据本申请实施例的示例性计算机设备的结构示意图。
图1B示出了根据本申请实施例的示例性时钟树的示意图。
图1C示出了根据本申请实施例的示例性时钟树综合的流程示意图。
图2A示出了根据本申请实施例的示例性GUI界面的示意图。
图2B示出了根据本申请实施例的另一示例性GUI界面的示意图。
图2C示出了根据本申请实施例的又一示例性GUI界面的示意图。
图2D示出了根据本申请实施例的再一示例性GUI界面的示意图。
图3示出了根据本申请实施例的示例性在GUI界面中进行时钟树规则配置的方法的流程示意图。
具体实施方式
为使本申请的目的、技术方案和优点更加清楚明白,以下结合具体实施例,并参照附图,对本申请进一步详细说明。
需要说明的是,除非另外定义,本申请实施例使用的技术术语或者科学术语应当为本申请所属领域内具有一般技能的人士所理解的通常意义。本申请实施例中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。“上”、“下”、“左”、“右”等仅用于表示相对位置关系,当被描述对象的绝对位置改变后,则该相对位置关系也可能相应地改变。
图1A示出了根据本申请实施例的示例性计算机设备100的结构示意图。该计算机设备100可以包括:处理器102、存储器104、网络接口106、外围接口108和总线110。其中处理器102、存储器104、网络接口106和外围接口108通过总线110实现彼此之间在设备内部的通信连接。
处理器102可以是中央处理器(Central Processing Unit,CPU)、图像处理器、神经网络处理器(NPU)、微控制器(MCU)、可编程逻辑器件、数字信号处理器(DSP)、应用专用集成电路(Application Specific Integrated Circuit,ASIC)或者一个或多个集成电路。处理器102可以用于执行与本申请描述的技术相关的功能。在一些实施例中,处理器102还可以包括集成为单一逻辑组件的多个处理器。如图1A所示,处理器102可以包括多个处理器102a、102b和102c。
存储器104可以配置为存储数据(例如,指令集、计算机代码、中间数据等)。例如,如图1A所示,存储的数据可以包括程序指令(例如,用于实现本申请的技术方案的程序指令)以及待处理的数据。处理器102也可以访问存储的程序指令和数据,并且执行程序指令以对要处理的数据进行操作。存储器104可以包括易失性存储装置或非易失性存储装置。在一些实施例中,存储器104可以包括随机访问存储器(RAM)、只读存储器(ROM)、光盘、磁盘、硬盘、固态硬盘(SSD)、闪存、存储棒等。
网络接口106可以配置为经由网络向计算机设备100提供与其他外部设备的通信。该网络可以是能够传输和接收数据的任何有线或无线的网络。例如,该网络可以是有线网络、本地无线网络(例如,蓝牙、WiFi、近场通信(NFC)等)、蜂窝网络、因特网、或上述的组合。可以理解的是,网络的类型不限于上述具体示例。在一些实施例中,网络接口106可以包括任意数量的网络接口控制器(NIC)、射频模块、接收发器、调制解调器、路由器、网关、适配器、蜂窝网络芯片等的任意组合。
外围接口108可以配置为将计算机设备100与一个或多个外围装置连接,以实现信息输入及输出。例如,外围装置可以包括键盘、鼠标、触摸板、触摸屏、麦克风、各类传感器等输入设备以及显示器、扬声器、振动器、指示灯等输出设备。
总线110可以被配置为在计算机设备100的各个组件(例如,处理器102、存储器104、网络接口106和外围接口108)之间传输信息,诸如内部总线(例如,处理器-存储器总线)、外部总线(USB端口、PCI-E总线)等。
需要说明的是,尽管上述设备仅示出了处理器102、存储器104、网络接口106、外围接口108和总线110,但是在具体实施过程中,该设备还可以包括实现正常运行所必需的其他组件。此外,本领域的技术人员可以理解的是,上述设备中也可以仅包含实现本申请实施例方案所必需的组件,而不必包含图中所示的全部组件。
图1B示出了根据本申请实施例的示例性时钟树150的示意图。
时钟树综合(Clock Tree Synthesis,CTS)在数字芯片设计的整个流程中处于一个至关重要的位置。如图1B所示,时钟树150是由许多缓冲单元(Buffer Cell)平衡搭建的网状结构。时钟树150包括时钟树根节点152(Clock Root),一般是时钟输入端(ClockInput Port)或者是芯片设计中某一单元输出引脚(Cell Output Pin)。以时钟树根节点152为起点,由一级一级的缓冲单元搭建而成,直至寄存器点(Sink)154。其中,寄存器点154可以是时钟树的叶节点。
一个芯片设计中通常存在大量的寄存器(DFF),寄存器是时钟沿触发的时序单元,由时钟信号(Clock)驱动,时钟信号要驱动与之相关的所有寄存器。
时钟信号到达寄存器的时间称为时钟延迟(Clock Latency),一个理想的时钟树平衡是时钟信号到达每个寄存器的时钟延迟一样大。因此,时钟树综合的目的是让同一个时钟源(例如,时钟树根节点152)的时钟信号到达各个寄存器时,时钟延迟差异最小。
对于时钟树综合,有下面至少三个优化指标:
1)每个时钟信号达到其所驱动的寄存器的延迟尽量短;
2)每个时钟信号之内,以及有时序关系的时钟信号之间的时钟偏差(Skew)尽量小;
3)每个时钟信号的公共路径(Common Path)尽量长。
图1C示出了根据本申请实施例的示例性时钟树综合的流程示意图。
对于大部分的数字后端设计工具而言,如图1C所示,时钟树综合的流程可以包括以下过程。
步骤S162,分析时钟树结构,制定时钟树综合策略。时钟树综合策略需要尽可能地满足上述三个优化指标。
步骤S164,定义时钟树。根据制定的时钟树综合策略,调整时序约束文件(SDC)以及时钟树指导文件(SPEC)中时钟树的定义。
步骤S166,时钟树综合的配置。在时钟树综合的配置阶段,数字后端设计工具(例如,计算机设备100)首先对时钟树路径上的单元进行设计规则违反(Design RuleViolation,DRV)的优化,主要包括最大过渡时间(Max Transition)、最大电容(MaxCapacitance)、引脚的最大扇出(Max Fanout)和最大连线长度(Max Net Length)等约束。接着对每个时钟的延迟和时钟偏差进行优化,即尽量缩短每个时钟的延迟并减小寄存器点之间的偏差。最后,如果有时钟之间的延迟需要平衡,则使这些时钟的延迟尽量平衡(做平)。
步骤S168,利用第一调用工具命令,对时钟树综合进行调整。
步骤S170,利用第二调用工具命令,展示优化后的时钟。
在上述时钟树综合的流程160中,步骤S162分析时钟结构,步骤S164定义时钟树以及步骤S166时钟树综合的配置是较为关键的三个方面。其中,步骤S166时钟树综合的配置则是包含了时钟树偏差(Skew)、时钟树转换时间(Transition)、时钟树长度(InsertionDelay)、时钟树终点(Stop Pin)和时钟树平衡策略(Balance Strategy)等优化指标。
在相关技术中,步骤S164定义时钟树是工具自动完成的。如果想要修改,则需要用户手动输入代码来做修改。然而,这需要花费一定的学习成本来了解时钟树指导文件的内容以及对应的修改规则。对于用户而言,不够直观,也不是特别的方便。
另一方面,时钟树的界面操作,更多的是可视化的操作。而对于设计本身的目标约束的配置的可扩展操作是没有的。这个就使得实际的时钟树的界面在后端工程师中的使用的普及率并不是很高。只有一些对时钟树有特殊需求的,才会花费一定的学习成本去了解,学习时钟树的界面操作。
有鉴于此,本申请提出了一种在GUI(Graphical User Interface,图形用户界面)界面中进行时钟树规则配置的方法及相关设备,通过接收显示时钟树规则配置窗口的第一指令,根据第一指令,在GUI界面中显示时钟树规则配置窗口。这样,用户可以通过时钟树规则配置窗口对时钟树的规则配置进行调整,无需手动编写代码进行调整,从而有效的提升后端设计工程师的设计效率,并且通过GUI界面进行显示可以让工程师更加直观地了解时钟树的规则配置调整过程中的变化。
图2A示出了根据本申请实施例的示例性GUI界面200的示意图。该界面200可以显示在计算机设备100的显示器上,并且该界面200可以用于显示时钟树150。
计算机设备100在一开始可以接收的是对时钟树150进行显示的指令。该指令,例如,可以是用户通过在计算机设备100显示的界面中电极展示时钟树150的按钮而发出,或者,可以通过在计算机设备100显示的界面的命令栏中输入显示时钟树150的命令行来发出该指令。
在接收对时钟树150进行显示的指令之后,计算机设备100可以显示如图2A所示的界面200。为了使用户能够方便地修改时钟树150的规则配置,用户可以发出显示时钟树规则配置窗口的第一指令。例如,通过点击界面200中的时钟树规则配置图标202来发出第一指令。
图2B示出了根据本申请实施例的另一示例性GUI界面200的示意图。
如图2B所示,在一些实施中,计算机设备100在接收显示时钟树规则配置窗口的第一指令后,可以在界面200中进一步显示时钟树规则配置窗口220来为用户提供调整时钟树规则配置的选项。
计算机设备100在接收第一指令后,在界面200中生成了时钟树规则配置窗口220。在一些实施例中,时钟树规则配置窗口220可以包括至少三个参数设定标签,该参数设定标签用于提供参数设定选项。参数设定选项可供用户对时钟树的规则配置进行调整。这样通过GUI界面向用户提供时钟树规则配置的调整选项,无需用户手动输入代码来对时钟树的规则配置进行修改,更加方便、直观。
图2C示出了根据本申请实施例的又一示例性GUI界面200的示意图。
用户还可以通过点击时钟树150上任一需要调整时钟树规则配置的寄存器点(叶节点)发出显示时钟树规则配置窗口220的第一指令。如图2C所示,作为一个可选实施例,计算机设备100在接收到用户通过点击时钟树150上任一需要调整时钟树规则配置的叶节点发出的指令时,可以提供给用户用于发出第一指令的窗口204。窗口204可以包括可供用户选择的多个选项。其中,选项2042可供用户发出显示时钟树规则配置窗口220的第一指令。计算机设备100接收到用户通过点击选项2042发出的第一指令,如图2B所示,可以在界面200生成时钟树规则配置窗口220。这样,通过界面上的时钟树通过直接选中目标叶节点打开时钟树规则配置窗口的方式更加方便。
如图2B所示,在一些实施例中,参数设定标签可以包括第一标签222、第二标签224和第三标签226。其中,第一标签222可以提供给用户用于修改时钟树叶节点类型的参数设定选项,第二标签224可以提供给用户用于调整时钟树150中有时序关系的时钟信号之间的时钟偏差的参数设定选项。第三标签226可以将调整前的时钟树指导文件和调整后的时钟树指导文件展示给用户。
用户可以通过点击第一标签222,发出在界面200显示与第一标签222对应的第一参数设定选项的第二指令。如图2B所示,在一些实施例中,计算机设备100在接收显示第一参数设定选项的第二指令后,可以在界面200中显示用于修改时钟树150的叶节点的类型的第一参数设定选项。
如图2B所示,在一些实施例中,第一参数设定选项可以包括叶节点选项228和叶节点类型选项230。其中,叶节点选项228可供用户选取时钟树150中需要修改类型的叶节点,叶节点类型选项230可供用户修改选取的叶节点的类型。计算机设备100在接收到用户通过叶节点选项228选取目标叶节点的第三指令后,从时钟树150中确定目标叶节点以及该目标叶节点当前的类型。计算机设备100在接收到用户通过叶节点类型选项230修改目标叶节点当前的类型的第四指令后,更新目标叶节点的类型。
用户可以通过点击时钟树规则配置窗口220中的应用(Apply)按钮,发出更新目标叶节点的类型的指令。其中,时钟树规则配置窗口220还可以包括取消(Cancel)按钮、保存(Save)按钮、关闭(Close)按钮等。如图2B所示,在一些实施例中,计算机设备100在接收到用户通过应用按钮发出的更新目标叶节点的类型的指令后,根据第四指令确定的目标叶节点的类型,在时钟树150中更新目标叶节点的类型。这样无需用户通过手动编写代码来修改时钟树的规则配置,提高了用户的工作效率。
在一些实施例中,叶节点的类型可以包括第一类型、第二类型和第三类型。其中,第一类型可以是平衡(Balance),第二类型可以是移除(Exculde),第三类型可以是忽略(Ignore)。当用户修改目标叶节点的类型为第一类型时,计算机设备100可以将调整目标叶节点所在的时钟树路径的时钟延迟。例如,计算机设备100可以缩短该时钟延迟,以使得时钟信号到达目标叶节点的时钟延迟尽量短。
当用户修改目标叶节点的类型为第二类型时,计算机设备100可以在界面200中移除时钟树150上的目标叶节点。即目标叶节点不显示在界面200中。这样可以使用户根据需求调整显示在界面中的叶节点。
当用户修改目标叶节点的类型为第三类型时,计算机设备100不对目标叶节点进行时钟延迟以及时钟偏差的优化。用户需要进行设计规则违反的优化。
如图2B所示,在一些实施例中,用户可以通过点击第二标签224,发出在界面200显示与第二标签224对应的第二参数设定选项的第五指令。计算机设备100在接收显示第二参数设定选项的第五指令后,可以在界面200中显示用于调整叶节点所在的时钟树路径之间的时钟树偏差的第二参数设定选项。用户可以通过第二参数设定选项选取需要调整时钟偏差的目标叶节点,并通过第二参数设定选项输入目标时钟偏差值,以调整目标叶节点所在的时钟路径之间的时钟偏差。
图2D示出了根据本申请实施例的再一示例性GUI界面200的示意图。
如图2D所示,在一些实施例中,用户可以通过点击第三标签226,发出在界面200显示与第三标签226对应的显示内容的第六指令。计算机设备100在接收到第六指令后,可以在界面200中显示时钟树150调整前的时钟树指导文件234和时钟树150调整后的时钟树指导文件232。这样可以方便用户直观地对时钟树指导文件的调整的内容进行比对。例如,如图2D所示,调整前的时钟树指导文件234可以包括set_cts_attribute MUX1/A和set_cts_attribute MUX2/A。在时钟树综合过程中,用户删除了set_cts_attribute MUX2/A,则在调整后的时钟树指导文件232中将set_cts_attribute MUX2/A划线。
图3示出了根据本申请实施例的示例性在GUI界面中进行时钟树规则配置的方法300的流程示意图。方法300可以由计算机设备100执行,并可以包括如下步骤。
在步骤302,计算机设备100可以接收显示时钟树规则配置窗口的第一指令。其中,时钟树规则配置窗口包括至少三个参数设定标签以及与参数设定标签对应的参数设定选项。
在一些实施例中,计算机设备100还可以响应于触发时钟树规则配置图标或界面中时钟树的目标叶节点,生成第一指令。
在步骤304,计算机设备100根据第一指令,在GUI界面中显示时钟树规则配置窗口。
在一些实施例中,计算机设备100还可以接收显示与第一标签对应的第一参数设定选项的第二指令,根据第二指令,在GUI界面中显示第一参数设定选项。其中,第一参数设定选项用于修改叶节点的类型。
在一些实施例中,计算机设备100还可以接收经由叶节点选项选取目标叶节点的第三指令,根据第三指令,确定目标叶节点和目标叶节点当前的类型,接收经由叶节点类型选项修改目标叶节点当前的类型的第四指令,根据第四指令,更新目标叶节点的类型。
在一些实施例中,计算机设备100还可以响应于目标叶节点修改后的类型为第一类型,缩短目标叶节点所在的时钟树路径的时钟延迟。
在一些实施例中,计算机设备100还可以响应于目标叶节点修改后的类型为第二类型,在时钟树上移除目标叶节点。
在一些实施例中,计算机设备100还可以接收显示第二标签对应的第二参数设定选项的第五指令,根据第五指令,在GUI界面中显示第二参数设定选项。其中,第二参数设定选项用于调整叶节点所在的时钟树路径之间的时钟树偏差。
在一些实施例中,计算机设备100还可以接收显示与第三标签对应的显示内容的第六指令,根据第六指令,在GUI界面中显示时钟树调整前的时钟树指导文件和时钟树调整后的时钟树指导文件。
本申请提供的一种在GUI界面中进行时钟树规则配置的方法及相关设备,通过接收显示时钟树规则配置窗口的第一指令,根据第一指令,在GUI界面中显示时钟树规则配置窗口。这样,用户可以通过时钟树规则配置窗口对时钟树的规则配置进行调整,无需手动编写代码进行调整,从而有效的提升后端设计工程师的设计效率,并且通过GUI界面进行显示可以让工程师更加直观地了解时钟树的规则配置调整过程中的变化。
需要说明的是,本申请实施例的方法可以由单个设备执行,例如一台计算机或服务器等。本实施例的方法也可以应用于分布式场景下,由多台设备相互配合来完成。在这种分布式场景的情况下,这多台设备中的一台设备可以只执行本申请实施例的方法中的某一个或多个步骤,这多台设备相互之间会进行交互以完成所述的方法。
需要说明的是,上述对本申请的一些实施例进行了描述。其它实施例在所附权利要求书的范围内。在一些情况下,在权利要求书中记载的动作或步骤可以按照不同于上述实施例中的顺序来执行并且仍然可以实现期望的结果。另外,在附图中描绘的过程不一定要求示出的特定顺序或者连续顺序才能实现期望的结果。在某些实施方式中,多任务处理和并行处理也是可以的或者可能是有利的。
基于同一技术构思,与上述任意实施例方法相对应的,本申请还提供了一种非暂态计算机可读存储介质,所述非暂态计算机可读存储介质存储计算机指令,所述计算机指令用于使所述计算机执行如上任一实施例所述的在GUI界面中进行时钟树规则配置的方法。
本实施例的计算机可读介质包括永久性和非永久性、可移动和非可移动媒体,可以由任何方法或技术来实现信息存储。信息可以是计算机可读指令、数据结构、程序的模块或其他数据。计算机的存储介质的例子包括,但不限于相变内存(PRAM)、静态随机存取存储器(SRAM)、动态随机存取存储器(DRAM)、其他类型的随机存取存储器(RAM)、只读存储器(ROM)、电可擦除可编程只读存储器(EEPROM)、快闪记忆体或其他内存技术、只读光盘只读存储器(CD-ROM)、数字多功能光盘(DVD)或其他光学存储、磁盒式磁带,磁带磁盘存储或其他磁性存储设备或任何其他非传输介质,可用于存储可以被计算设备访问的信息。
上述实施例的存储介质存储的计算机指令用于使所述计算机执行如上任一实施例所述的在GUI界面中进行时钟树规则配置的方法,并且具有相应的方法实施例的有益效果,在此不再赘述。
可以理解的是,在使用本公开中各个实施例的技术方案之前,均会通过恰当的方式对所涉及的个人信息的类型、使用范围、使用场景等告知用户,并获得用户的授权。
例如,在响应于接收到用户的主动请求时,向用户发送提示信息,以明确的提示用户,其请求执行的操作将需要获取和使用到用户的个人信息。从而,使得用户可以根据提示信息来自主的选择是否向执行本公开技术方案的操作的电子设备、应用程序、服务器或存储介质等软件或硬件提供个人信息。
作为一种可选的但非限定的实现方式,响应于接受到用户的主动请求,向用户发送提示信息的方式例如可以是弹窗的方式,弹窗中可以以文字的方式呈现提示信息。此外,弹窗中还可以承载供用户选择“同意”或者“不同意”向电子设备提供个人信息的选择控件。
可以理解的是,上述通知和获取用户授权过程仅是示意性的,不对本公开的实现方式构成限定,其他满足相关法律法规的方式也可应用于本公开的实现方式中。
所属领域的普通技术人员应当理解:以上任何实施例的讨论仅为示例性的,并非旨在暗示本申请的范围(包括权利要求)被限于这些例子;在本申请的思路下,以上实施例或者不同实施例中的技术特征之间也可以进行组合,步骤可以以任意顺序实现,并存在如上所述的本申请实施例的不同方面的许多其它变化,为了简明它们没有在细节中提供。
另外,为简化说明和讨论,并且为了不会使本申请实施例难以理解,在所提供的附图中可以示出或可以不示出与集成电路(IC)芯片和其它部件的公知的电源/接地连接。此外,可以以框图的形式示出装置,以便避免使本申请实施例难以理解,并且这也考虑了以下事实,即关于这些框图装置的实施方式的细节是高度取决于将要实施本申请实施例的平台的(即,这些细节应当完全处于本领域技术人员的理解范围内)。在阐述了具体细节(例如,电路)以描述本申请的示例性实施例的情况下,对本领域技术人员来说显而易见的是,可以在没有这些具体细节的情况下或者这些具体细节有变化的情况下实施本申请实施例。因此,这些描述应被认为是说明性的而不是限制性的。
尽管已经结合了本申请的具体实施例对本申请进行了描述,但是根据前面的描述,这些实施例的很多替换、修改和变型对本领域普通技术人员来说将是显而易见的。例如,其它存储器架构(例如,动态RAM(DRAM))可以使用所讨论的实施例。
本申请实施例旨在涵盖落入所附权利要求的宽泛范围之内的所有这样的替换、修改和变型。因此,凡在本申请实施例的精神和原则之内,所做的任何省略、修改、等同替换、改进等,均应包含在本申请的保护范围之内。

Claims (10)

1.一种在GUI界面中进行时钟树规则配置的方法,包括:
接收显示时钟树规则配置窗口的第一指令;
根据所述第一指令,在所述GUI界面中显示所述时钟树规则配置窗口;其中,所述时钟树规则配置为时钟树综合的配置,所述时钟树规则配置窗口包括至少三个参数设定标签以及与所述参数设定标签对应的参数设定选项;
其中,所述至少三个参数设定标签包括第一标签、第二标签和第三标签;所述第一标签用于提供修改时钟树叶节点类型的参数设定选项,所述第二标签用于提供调整时钟树中有时序关系的时钟信号之间的时钟偏差的参数设定选项,所述第三标签用于展示调整前的时钟树指导文件和调整后的时钟树指导文件。
2.如权利要求1所述的方法,其中,所述时钟树包括多个叶节点;所述方法进一步包括:
接收显示与所述第一标签对应的第一参数设定选项的第二指令;
根据所述第二指令,在所述GUI界面中显示所述第一参数设定选项;其中,所述第一参数设定选项用于修改所述叶节点的类型。
3.如权利要求2所述的方法,其中,所述第一参数设定选项包括叶节点选项和叶节点类型选项;所述方法还包括:
接收经由所述叶节点选项选取目标叶节点的第三指令;
根据所述第三指令,确定所述目标叶节点和所述目标叶节点当前的类型;
接收经由所述叶节点类型选项修改所述目标叶节点当前的类型的第四指令;
根据所述第四指令,更新所述目标叶节点的类型。
4.如权利要求3所述的方法,其中,所述方法还包括:
响应于所述目标叶节点修改后的类型为第一类型,缩短所述目标叶节点所在的时钟树路径的时钟延迟。
5.如权利要求3所述的方法,其中,所述方法还包括:
响应于所述目标叶节点修改后的类型为第二类型,在所述时钟树上移除所述目标叶节点。
6.如权利要求1所述的方法,其中,所述时钟树包括多个叶节点;所述方法进一步包括:
接收显示所述第二标签对应的第二参数设定选项的第五指令;
根据所述第五指令,在所述GUI界面中显示所述第二参数设定选项;其中,所述第二参数设定选项用于调整所述叶节点所在的时钟树路径之间的时钟树偏差。
7.如权利要求1所述的方法,其中,所述时钟树包括多个叶节点;所述方法还包括:
接收显示与所述第三标签对应的显示内容的第六指令;
根据所述第六指令,在所述GUI界面中显示所述时钟树调整前的时钟树指导文件和所述时钟树调整后的时钟树指导文件。
8.如权利要求1所述的方法,其中,所述GUI界面包括时钟树规则配置图标和用于显示所述时钟树的界面,所述时钟树包括多个叶节点;所述方法还包括:
响应于触发所述时钟树规则配置图标或所述界面中所述时钟树的目标叶节点,生成所述第一指令。
9.一种计算机设备,包括:
一个或者多个处理器、存储器;以及
一个或多个程序;
其中,所述一个或多个程序被存储在所述存储器中,并且被所述一个或多个处理器执行,所述程序包括用于执行根据权利要求1-8中任一项所述的方法的指令。
10.一种包含计算机程序的非易失性计算机可读存储介质,当所述计算机程序被一个或多个处理器执行时,使得所述处理器执行权利要求1-8中任一项所述的方法。
CN202311549666.8A 2023-11-21 2023-11-21 在gui界面中进行时钟树规则配置的方法及相关设备 Active CN117272918B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202311549666.8A CN117272918B (zh) 2023-11-21 2023-11-21 在gui界面中进行时钟树规则配置的方法及相关设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202311549666.8A CN117272918B (zh) 2023-11-21 2023-11-21 在gui界面中进行时钟树规则配置的方法及相关设备

Publications (2)

Publication Number Publication Date
CN117272918A CN117272918A (zh) 2023-12-22
CN117272918B true CN117272918B (zh) 2024-02-23

Family

ID=89218067

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202311549666.8A Active CN117272918B (zh) 2023-11-21 2023-11-21 在gui界面中进行时钟树规则配置的方法及相关设备

Country Status (1)

Country Link
CN (1) CN117272918B (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101216722A (zh) * 2008-01-08 2008-07-09 北京中星微电子有限公司 一种时钟管理方法及装置
CN111752571A (zh) * 2020-06-29 2020-10-09 广州华多网络科技有限公司 程序升级方法、装置、设备及存储介质
CN113835469A (zh) * 2021-09-29 2021-12-24 深圳大普微电子科技有限公司 一种芯片时钟树的验证方法、装置及芯片
CN115730560A (zh) * 2022-11-30 2023-03-03 芯动微电子科技(武汉)有限公司 基于SOC芯片信号生成verilog代码的方法及装置
CN116167329A (zh) * 2022-11-28 2023-05-26 龙芯中科技术股份有限公司 一种构建芯片中时钟树的方法、装置及电子设备
CN116542215A (zh) * 2023-04-25 2023-08-04 海光信息技术股份有限公司 时钟树设计方法、装置、设计设备、存储介质及集成电路

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101216722A (zh) * 2008-01-08 2008-07-09 北京中星微电子有限公司 一种时钟管理方法及装置
CN111752571A (zh) * 2020-06-29 2020-10-09 广州华多网络科技有限公司 程序升级方法、装置、设备及存储介质
CN113835469A (zh) * 2021-09-29 2021-12-24 深圳大普微电子科技有限公司 一种芯片时钟树的验证方法、装置及芯片
CN116167329A (zh) * 2022-11-28 2023-05-26 龙芯中科技术股份有限公司 一种构建芯片中时钟树的方法、装置及电子设备
CN115730560A (zh) * 2022-11-30 2023-03-03 芯动微电子科技(武汉)有限公司 基于SOC芯片信号生成verilog代码的方法及装置
CN116542215A (zh) * 2023-04-25 2023-08-04 海光信息技术股份有限公司 时钟树设计方法、装置、设计设备、存储介质及集成电路

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
时钟树分析器(CTA):Encounter中一种新的时钟树分析工具;于亭亭 等;《电子设计应用》;第63-65页 *

Also Published As

Publication number Publication date
CN117272918A (zh) 2023-12-22

Similar Documents

Publication Publication Date Title
US11675942B2 (en) Optimization of parameters for synthesis of a topology using a discriminant function module
US9177096B2 (en) Timing closure using transistor sizing in standard cells
KR102647629B1 (ko) 블록 체인에서의 업무 청구 처리 방법, 장치, 기기, 매체 및 프로그램
JP2022027529A (ja) ボーディングアプリケーションのコンパイル最適化方法、装置、電子機器及び読み取り可能な記憶媒体
JP2022019524A (ja) モデリングパラメータの設定方法、装置、デバイス、コンピュータ記憶媒体、及びコンピュータプログラム
US11409934B2 (en) Generation of hardware design using a constraint solver module for topology synthesis
CN116822452B (zh) 芯片布局优化方法及相关设备
CN117272918B (zh) 在gui界面中进行时钟树规则配置的方法及相关设备
US9996656B2 (en) Detecting dispensable inverter chains in a circuit design
CN114328062B (zh) 校验缓存一致性的方法、装置和存储介质
CN115291963A (zh) 配置硬件资源的方法、电子设备及存储介质
US8595684B1 (en) Assistance tool
US20170090882A1 (en) Program development support system and program development support software
US20210271482A1 (en) Instruction Executing Method and Apparatus, Electronic Device, and Computer-Readable Storage Medium
US9519746B1 (en) Addressing early mode slack fails by book decomposition
EP3958183A1 (en) Deep learning model adaptation method and apparatus and electronic device
TW202042055A (zh) 記憶體控制系統及操作記憶體控制系統的方法
KR102466551B1 (ko) 데이터 기록 방법, 장치 및 전자 기기
US20230325566A1 (en) Automatic configuration of pipeline modules in an electronics system
US20230100758A1 (en) Unique identifier creation and management for elaborated platform
CN113342413B (zh) 用于处理组件的方法、装置、设备、介质和产品
US20240104292A1 (en) Mathematical calculations with numerical indicators
US8631370B2 (en) Swapping ports to change the timing window overlap of adjacent nets
US9594868B1 (en) Scaling voltages in relation to die location
US9881117B1 (en) Predictive circuit design for integrated circuits

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant