CN116996418A - 报文的处理方法及装置 - Google Patents

报文的处理方法及装置 Download PDF

Info

Publication number
CN116996418A
CN116996418A CN202210447215.2A CN202210447215A CN116996418A CN 116996418 A CN116996418 A CN 116996418A CN 202210447215 A CN202210447215 A CN 202210447215A CN 116996418 A CN116996418 A CN 116996418A
Authority
CN
China
Prior art keywords
multiframe
time stamp
channel
message
determining
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210447215.2A
Other languages
English (en)
Inventor
周勇波
史永杰
刘永志
徐丽
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Priority to CN202210447215.2A priority Critical patent/CN116996418A/zh
Priority to PCT/CN2023/089285 priority patent/WO2023207720A1/zh
Publication of CN116996418A publication Critical patent/CN116996418A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0638Clock or time synchronisation among nodes; Internode synchronisation
    • H04J3/0658Clock or time synchronisation among packet nodes
    • H04J3/0661Clock or time synchronisation among packet nodes using timestamps
    • H04J3/0667Bidirectional timestamps, e.g. NTP or PTP for compensation of clock drift and for compensation of propagation delays
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0638Clock or time synchronisation among nodes; Internode synchronisation
    • H04J3/0658Clock or time synchronisation among packet nodes
    • H04J3/0661Clock or time synchronisation among packet nodes using timestamps
    • H04J3/067Details of the timestamp structure
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/08Monitoring or testing based on specific metrics, e.g. QoS, energy consumption or environmental parameters
    • H04L43/0852Delays
    • H04L43/0864Round trip delays

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Environmental & Geological Engineering (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

本申请提供一种报文的处理方法及装置,所述方法包括:当报文中第一位置的数据到达通道转发层时,确定用于承载所述第一位置的数据的第一复帧;根据所述第一复帧所处通道中第二复帧的时间戳确定所述第一复帧的真实时间戳,所述第二复帧为所述通道中所述第一复帧之前的第X个复帧,X≥0,所述第二复帧的时间戳为所述第二复帧的第二位置到达物理层的时间戳。本申请能够在实现以太硬专线技术中报文的打戳的同时提高打戳精度。

Description

报文的处理方法及装置
技术领域
本申请实施例涉及通信领域,尤其涉及一种报文的处理方法及装置。
背景技术
随着通信技术的发展,用于承载小粒度业务的以太硬专线技术的应用越来越广泛。以太硬专线技术通过时隙化以太端口提供小颗粒通道,在通过时隙化以太端口传输报文时,需要将报文切分为多个片段并映射到多个小颗粒通道中。
在通信系统中,为了实现例如各个节点之间的时间同步以及确定报文在各个节点之间的往返时延等,在传输报文的过程中需要对报文进行打戳,即确定报文的时间戳。相关技术中,节点在识别到报文的一个目标域段到达物理层(Physical Layer,PHY)时,将当前时间确定为报文的时间戳。
但是对于以太硬专线通信系统,报文在传输到物理层之前已经被编码并切分和映射到小颗粒时隙中,相关技术的打戳方式无法在物理层识别到报文的目标域段,进而无法确定时间戳。因此亟需一种报文处理方法,以实现以太硬专线技术中报文的打戳。
发明内容
本申请提供一种报文的处理方法及装置,能够在实现以太硬专线技术中报文的打戳的同时提高打戳精度。
第一方面,本申请提供一种报文的处理方法,所述方法包括:当报文中第一位置的数据到达通道转发层时,确定用于承载所述第一位置的数据的第一复帧;根据所述第一复帧所处通道中第二复帧的时间戳确定所述第一复帧的真实时间戳,所述第二复帧为所述通道中所述第一复帧之前的第X个复帧,X≥0,所述第二复帧的时间戳为所述第二复帧的第二位置到达物理层的时间戳。
X为大于或等于0的整数,第一位置可以称为报文的打戳参考位置,第二位置可以称为报文第二复帧的打戳参考位置,第一复帧的真实时间戳即为报文的真实时间戳。
大颗粒通道层按照复帧的复用周期向物理层发送该通道对应的复帧。物理层以前导码块为复帧的单位,每接收到该通道中的复帧,将复帧的第二位置到达物理层的时间确定为复帧的时间戳,并向通道转发层发送复帧的时间戳。
该方法中,实现了以太硬专线技术中报文的打戳。其中,第二复帧为通道中第一复帧之前的第X个复帧,第二复帧的时间戳为第二复帧的第二位置到达物理层的时间戳,即第二复帧的时间戳是在物理层确定的,数据在物理层传输的抖动较低,传输稳定性较高,因此在物理层确定第二复帧的时间戳可以提高第二复帧的时间戳的精确度,进而保证了第一复帧的真实时间戳的精度。当第一复帧的真实时间戳用于各个节点之间的时间同步以及确定报文在各个节点之间的往返时延时,可以实现精确的时间同步以及确定精确的往返时延。
在一种可能的实现方式中,所述第一位置包括以下至少一种:所述报文的帧起始分隔符(Start Of Frame Delimiter,SFD)的下一个比特位、所述报文的SFD的第一个比特位、所述报文的前导码块的第一个比特位。
在一种可能的实现方式中,所述复帧包括多个按照时隙排列的基帧,所述第二位置包括以下至少一种:所述复帧的第一个基帧的SFD的下一个比特位、所述复帧的第一个基帧的SFD的第一个比特位、所述复帧的第一个基帧的前导码块的第一个比特位。
在一种可能的实现方式中,X>0,所述根据所述第一复帧所处通道中第二复帧的时间戳确定所述第一复帧的真实时间戳,包括:根据所述第二复帧的时间戳以及所述第二复帧与所述第一复帧之间的间隔周期,确定所述第一复帧的真实时间戳。
可选地,可以将第二复帧的时间戳与间隔周期之和确定为第一复帧的真实时间戳。第二复帧的时间戳与间隔周期之和可以视为第一复帧到达物理层的时间,即将第一复帧到达物理层的时间确定为第一复帧的真实时间戳。
在一种可能的实现方式中,所述根据所述第一复帧所处通道中第二复帧的时间戳确定所述第一复帧的真实时间戳,包括:将所述第二复帧的时间戳确定为所述第一复帧的真实时间戳。
在一种可能的实现方式中,所述方法还包括:将所述通道中的复帧的所述第二位置到达所述物理层的时间确定为所述复帧的时间戳;在存储空间中存储所述复帧的时间戳;所述根据所述第一复帧所处通道中第二复帧的时间戳确定所述第一复帧的真实时间戳,包括:从所述存储空间中获取所述第二复帧的时间戳;根据获取的所述第二复帧的时间戳确定所述第一复帧的真实时间戳。
存储空间可以包括深度为M的缓冲区(Buffer),通道转发层在每次进行新的复帧的封装后将缓冲区左移,在接收到物理层发送的复帧的时间戳后,将该时间戳存储在最右边的Buffer。
第二方面,本申请提供一种报文的处理装置,所述装置包括:第一确定模块,用于当报文中第一位置的数据到达通道转发层时,确定用于承载所述第一位置的数据的第一复帧;第二确定模块,用于根据所述第一复帧所处通道中第二复帧的时间戳确定所述第一复帧的真实时间戳,所述第二复帧为所述通道中所述第一复帧之前的第X个复帧,X≥0,所述第二复帧的时间戳为所述第二复帧的第二位置到达物理层的时间戳。
在一种可能的实现方式中,所述第一位置包括以下至少一种:所述报文的帧起始分隔符SFD的下一个比特位、所述报文的SFD的第一个比特位、所述报文的前导码块的第一个比特位。
在一种可能的实现方式中,所述复帧包括多个按照时隙排列的基帧,所述第二位置包括以下至少一种:所述复帧的第一个基帧的帧起始分隔符SFD的下一个比特位、所述复帧的第一个基帧的SFD的第一个比特位、所述复帧的第一个基帧的前导码块的第一个比特位。
在一种可能的实现方式中,X>0,所述第二确定模块,具体用于:根据所述第二复帧的时间戳以及所述第二复帧与所述第一复帧之间的间隔周期,确定所述第一复帧的真实时间戳。
在一种可能的实现方式中,所述第二确定模块,具体用于:将所述第二复帧的时间戳确定为所述第一复帧的真实时间戳。
在一种可能的实现方式中,所述装置还包括:第三确定模块,用于将所述通道中的复帧的所述第二位置到达所述物理层的时间确定为所述复帧的时间戳;存储模块,用于在存储空间中存储所述复帧的时间戳;所述第二确定模块,具体用于:从所述存储空间中获取所述第二复帧的时间戳;根据获取的所述第二复帧的时间戳确定所述第一复帧的真实时间戳。
第三方面,本申请提供一种报文的处理装置,所述装置包括:一个或多个处理器;存储器,用于存储一个或多个计算机程序或指令;当所述一个或多个计算机程序或指令被所述一个或多个处理器执行,使得所述一个或多个处理器实现如第一方面中任一项所述的方法。
第四方面,本申请提供一种报文的处理装置,包括,处理器,用于执行如第一方面中任一项所述的方法。
第五方面,本申请提供一种计算机可读存储介质,包括计算机程序或指令,所述计算机程序或指令在计算机上被执行时,使得所述计算机执行第一方面中任一项所述的方法。
附图说明
图1为本申请实施例提供的一种以太硬专线技术的应用示意图;
图2为本申请实施例提供的一种SPN技术中复帧的结构示意图;
图3为本申请实施例提供的一种ASN技术中复帧的结构示意图;
图4为本申请实施例提供的一种fgBU基帧的格式示意图;
图5为本申请实施例提供的一种fgBU OH字段的结构示意图;
图6为本申请实施例提供的一种节点的网络架构示意图;
图7为本申请实施例提供的一种报文的处理方法的流程示意图;
图8为本申请实施例提供的另一种报文的处理方法的流程示意图;
图9为本申请实施例提供的一种确定第一复帧的真实时间戳的过程示意图;
图10为本申请实施例提供的另一种确定第一复帧的真实时间戳的过程示意图;
图11为本申请实施例提供的再一种确定第一复帧的真实时间戳的过程示意图;
图12为本申请实施例提供的一种报文的处理装置的框图;
图13为本申请实施例提供的另一种报文的处理装置的框图;
图14为本申请实施例提供的一种电子设备的结构示意图;
图15为本申请实施例提供的一种报文的处理装置的结构示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
本文中术语“和/或”,仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。
本申请实施例的说明书和权利要求书中的术语“第一”和“第二”等是用于区别不同的对象,而不是用于描述对象的特定顺序。例如,第一范围和第二范围等是用于区别不同的范围,而不是用于描述范围的特定顺序。
在本申请实施例中,“在一种示例中”、“示例地”或者“例如”等词用于表示作例子、例证或说明。本申请实施例中被描述为“在一种示例中”、“示例地”或者“例如”的任何实施例或设计方案不应被解释为比其它实施例或设计方案更优选或更具优势。确切而言,使用“在一种示例中”、“示例地”或者“例如”等词旨在以具体方式呈现相关概念。
在本申请实施例的描述中,除非另有说明,“至少一个”的含义是指一个或多个,“多个”的含义是指两个或两个以上。例如,多个处理单元是指两个或两个以上的处理单元;多个系统是指两个或两个以上的系统。
灵活以太网(Flexible Ethernet,FlexE)技术是一种轻量级增强以太网技术,支持端口绑定和通道化技术,能够构建端到端的物理链路。通过端口绑定可以实现大带宽,例如可以绑定8个100千兆以太网(Gigabit Ethernet,GE)端口以实现800吉比特每秒(Gigabits Per Second,Gbps)带宽。通过通道化技术可以实现物理层和介质访问控制(Media Access Control,MAC)层速率的解耦,从而实现了带宽的灵活分配和多样化的业务速率接入。FlexE技术中基于至少一个以太网物理端口构成的物理链路组进行报文的传输,以太网物理端口的带宽可以为:50Gbps、100Gbps、200Gbps或者400Gbps。
每个以太网物理端口可以分为至少一个FlexE实例,每个FlexE实例具有固定的周期帧结构(也称复帧结构),在一个FlexE实例中,相同结构的复帧按照周期循环传输,复帧中可以携带有业务,也可以未携带业务。可以基于时分复用(Time DivisionMultiplexing,TDM)将FlexE实例划分为多个大颗粒时隙,并将多个大颗粒时隙按照复帧的结构进行封装,每个时隙包括1023*8=8184个66比特(Binary digit,Bit)的码块。一个业务被映射到对应的至少一个大颗粒时隙中进行传输,业务例如可以是以太网业务流或者FlexE客户端(Client)信号。示例地,一个200Gbps的端口可以分为2个100Gbps的FlexE实例,100Gbps的FlexE实例的复帧包括20个以5Gbps为粒度的大颗粒时隙,每个66B的数据块相当于0.61兆比特每秒(megabits per second,Mbps)的带宽资源。通过这种时隙分配方式FlexE实例可以支持N*5Gbps的以太网业务流或者FlexE Client信号。
城域传输网络(Metro Transport Network,MTN)在FlexE技术的基础上增加了通道转发和操作维护管理(Operation Administration and Maintenance,OAM)等功能。MTN在进行时隙划分时的粒度与FlexE相同,均为5Gbps。
FlexE和MTN的时隙均为大颗粒时隙,承载的业务的最小粒度为5Gbps,这样导致FlexE和MTN对非5Gbps颗粒(例如带宽需求小于5Gbps的小粒度业务)的业务承载效率较低。为了满足小粒度业务的带宽需求,用于承载小粒度业务的以太硬专线技术的发展越来越迅速。以太硬专线技术通过时隙化以太端口提供小颗粒通道,例如10Mbps粒度的通道,小颗粒通道承载在大颗粒通道(也称大颗粒承载管道)或者大颗粒物理以太端口中。
大颗粒通道或者大颗粒以太端口的带宽相当于FlexE或MTN技术中的一个大颗粒时隙的带宽。大颗粒通道或者大颗粒物理以太端口具有固定的复帧结构,在一个大颗粒通道或者大颗粒物理以太端口中,相同结构的复帧按照周期循环传输,复帧中可以携带有业务,也可以未携带业务。可以基于TDM将大颗粒通道或者大颗粒物理以太端口划分为多个小颗粒时隙,并将多个小颗粒时隙按照复帧的结构进行封装。该复帧可以包括多个基帧,基帧可以为小粒度基本单元(Fine Granularity Basic Unit,fgBU)基帧。
在通过时隙化以太端口传输业务时,将业务切分为多个片段并分别映射到对应的小颗粒通道中进行传输,小颗粒通道可以包括小颗粒时隙通道和小颗粒开销(Overhead,OH)通道,小颗粒时隙通道指的是至少一个小颗粒时隙组成的一个通道,小颗粒OH通道指的是复帧中的OH字段组成的一个通道。以太硬专线技术通过将大颗粒的带宽进行进一步划分,实现了带宽的更为灵活的分配以及精细化的带宽利用率,保证了对小粒度业务的承载效率。
请参考图1,图1为本申请实施例提供的一种以太硬专线技术的应用示意图,图1示出了一个10Gbps的大颗粒通道以及该通道下循环传输的复帧1至复帧m。10Gbps的大颗粒通道被划分为960个10Mbps的小颗粒时隙(时隙1至时隙960),一个复帧包括960个时隙,即在一个周期内,每个时隙复用一次,承载的业务的最小粒度为10Mbps。如图1所示,复帧2的时隙1和时隙3等承载业务1;时隙2和时隙4等承载业务2;时隙478、时隙480和时隙959等承载业务3;时隙958和时隙960等承载业务4。需要说明的是,图1中未示出全部的时隙和各个时隙承载的业务。
以太硬专线技术可以包括切片分组网(Slicing Packet Network,SPN)技术和车载切片网络(Automotive Slicing Network,ASN)技术。SPN技术能够满足高品质以太硬专线业务场景中确定性低时延和硬隔离等需求。在SPN技术中,小颗粒通道承载在一个10Gbps的物理以太端口中或者一个5Gbps的大颗粒通道中,承载的业务的最小粒度为10Mbps,最大带宽为4.8Gbps。ASN技术能够满足车载确定性网络场景中确定性低时延、低抖动以及硬隔离等需求。在ASN技术中,小颗粒通道承载在一个1GE、2.5GE、5GE、10GE或者25GE端口中,承载的业务的最小粒度为10Mbps,最大带宽为大颗粒带宽*0.96。
以下以fgBU复帧为例分别对SPN技术和ASN技术中的复帧结构进行说明。请参考图2,图2为本申请实施例提供的一种SPN技术中复帧的结构示意图,图2以10Gbps的大颗粒通道以及该通道下循环传输的一个fgBU复帧为例进行说明。如图2所示,10Gbps的大颗粒通道被划分为960个时隙,即每0.5Gbps的通道承载有48个时隙。fgBU复帧包括40个连续的具有相同结构的fgBU基帧(fgBU 0至fgBU 39),fgBU 0至fgBU 39按照周期循环传输,每0.5Gbps的通道承载有两个fgBU基帧。每个fgBU基帧包括24个时隙,由此可得一个fgBU复帧中每个时隙复用一次。
请参考图3,图3为本申请实施例提供的一种ASN技术中复帧的结构示意图,图3以10Gbps的大颗粒通道以及该通道下循环传输的一个fgBU复帧为例进行说明。如图3所示,10Gbps的大颗粒通道被划分为960个时隙,即每0.5Gbps的通道承载有48个时隙。fgBU复帧包括40个连续的具有相同结构的fgBU基帧(fgBU 0至fgBU 39),fgBU 0至fgBU 39按照周期循环传输,每0.5Gbps的通道承载有两个fgBU基帧。每个fgBU基帧包括96个时隙,由此可得一个fgBU复帧中每个时隙复用四次。
请参考图4,图4为本申请实施例提供的一种fgBU基帧的格式示意图,fgBU基帧包括多个小颗粒时隙,其结构包括fgBU封装头、fgBU开销(Overhead,OH)字段、fgBU净荷(Payload)字段和fgBU结束字段。fgBU基帧包括197个64B/66B码块(码块1至码块197),长度为1567个字节(Byte)。其中,fgBU封装头位于前导码块(即图4中的码块1),总共占用8个字节。fgBU OH字段位于码块2,总共占用7个字节。fgBU Payload字段位于码块2至码块197,总共占用1560个字节。fgBU结束字段位于结束码块197,总共占用1个字节。fgBU基帧的结束码块之后可以增加1个或多个空闲(idle)码块,也可以不增加空闲码块。
fgBU封装头用于fgBU基帧的边界定位,标记一个fgBU基帧的开始,其兼容以太网标准的前导,兼容大颗粒通道以及以太网速率适配。其中,fgBU封装头可以包括前导部分和SFD,前导部分占用码块1的前7个字节,SFD占用码块1的第8个字节。fgBU Payload字段用于封装小颗粒时隙,小颗粒时隙用于承载业务,图4中以fgBU Payload字段按照64B/66B承载业务为例进行说明。fgBU Payload字段还可以按照以下至少一种模式承载业务:64B/65B、256B/257B、恒定比特率(Constant Bit Rate,CBR)等。fgBU结束字段可以包括帧结束定界符(End-of-Frame-Delimiter,EFD),EFD用于标记一个fgBU基帧的结束,fgBU结束字段可以兼容以太网标准的T7/T3码块。
fgBU OH字段也可以用于承载业务,请参考图5,图5为本申请实施例提供的一种fgBU OH字段的结构示意图,fgBU OH字段占用码块2的前7个字节(图5中的fgBU OH Byte 0至fgBU OH Byte 6),即占用码块2的Bit 0至Bit 55。如图5所示,fgBU OH字段包括三个保留比特(Reserve bit,Resv)位、复帧指示(Multiframe indication,MFI)位、类型(Flag)位、下游完成(Downstream Done,DD)位、Commit(CMT)位、请求(Request,REQ)位、确认(Acknowledge character,ACK)位、自定义位以及循环冗余校验(Cyclic RedundancyCheck,CRC)7位。
三个Resv位中的一个Resv位占用Bit 0和Bit 1,剩下两个Resv位分别占用Bit 10和Bit 11,MFI位占用Bit 2至Bit 7,Flag位占用Bit 8和Bit 9,DD位占用Bit 12,CMT位占用Bit 13,REQ位占用Bit 14,ACK位占用Bit 15,自定义位占用Bit 16至Bit 48,CRC7位占用Bit 49至Bit 55。
其中,三个Resv位均保留,之后扩展使用。MFI位用于携带所在的fgBU基帧在fgBU复帧中的序号,该序号用于标识fgBU基帧,一个fgBU复帧中不同的fgBU基帧的序号不同。fgBU复帧中的第一个fgBU基帧的MFI位的值为0b000000,之后的fgBU基帧MFI位的值按照排列顺序依次增加1。例如当fgBU复帧包括20个fgBU基帧时,MFI位的值的有效范围为0b000000~0b010011(0~19);当fgBU复帧包括4个fgBU基帧时,MFI位的值的有效范围为0b000000~0b000011(0~3);当fgBU复帧包括40个fgBU基帧时,MFI位的值的有效范围为0b000000~0b100111(0~39),0b00101000~0b111111为保留值。
Flag位用于指示Bit 10至Bit 55携带的消息类型。当Flag位的值为0b00时,指示Bit 10至Bit 55携带的是时隙配置消息(Calendar configuration)。当Flag位的值为0b11时,指示Bit 10至Bit 55携带的是管理通道(General Communication Channel,GCC)消息。0b10和0b01为Flag的两个保留值。
DD位、CMT位、REQ位或ACK位用于携带两个节点之间进行协商交互所需的信息,具体含义可以自定义。示例地,DD位可以用于通知上游节点带宽增加调整已完成,上游节点可以启动增加带宽的程序,向本节点发送调整请求。CMT位可以用于指示本节点时隙配置调整生效。REQ位和ACK位均携带有时隙配置信息,REQ位携带的时隙配置信息用于向下游节点发送调整时隙请求,时隙配置信息中携带需要调整的细粒度时隙号与对应的客户信号身份标识。ACK位携带的时隙调配置信息用于在收到上游节点的时隙调整请求之后进行时隙调整应答,时隙调配置信息中携带需要调整的子时隙号与对应子客户信号身份标识。自定义位由用户自定义,可以用于承载业务。CRC7位用于携带CRC7码,CRC7码用于校验Bit 8至Bit48携带的内容,多项式为x7+x5+x4+x2+x+1,初始值为0,结果为[x6:x0]高位先发。
各个节点在进行通信时,为了实现例如各个节点之间的时间同步以及确定报文在各个节点之间的往返时延等,在传输报文的过程中需要对报文进行打戳,即确定报文的时间戳。相关技术中,节点在识别到报文的一个目标域段到达物理层时,将当前时间确定为报文的时间戳。示例地,在通过时间同步报文进行时间同步时,节点在物理层对时间同步报文的报文头进行处理识别,在识别到目标域段时,将当前时间确定为时间同步报文的时间戳。
但是对于以太硬专线通信系统,报文在传输到物理层之前已经被编码、切分并映射到小颗粒通道中,相关技术的打戳方式无法在物理层对报文进行处理识别,因此无法识别到报文的目标域段,进而无法确定时间戳。即相关技术只能应用于普通以太端口,无法应用于以太硬专线技术中的时隙化以太端口。因此目前亟需一种报文处理方法,以实现以太硬专线技术中报文的打戳。
本申请实施例提供了一种报文的处理方法,用于实现以太硬专线技术中报文的打戳。该方法可以应用于节点中,节点包括用于发送报文的发送节点和用于接收报文的接收节点。请参考图6,图6为本申请实施例提供的一种节点的网络架构示意图,该网络架构包括业务层、分组层、通道转发层和物理层。业务层用于承载Ethernet、网际互连协议(InternetProtocol,IP)、E1、同步传输模块n级(Synchronous Transport Module level N,STM-N)以及通用公共无线接口(Common Public Radio Interfac,CPRI)等类型的业务。分组层可以采用IP、多协议标签交换(Multi-Protocol Label Switching,MPLS)或者段路由(SegmentRouting,SR)等技术进行分组,分组层还包括Ethernet MAC层。通道转发层包括小颗粒通道层和大颗粒通道层。物理层包括段层(Section Layer)和以太网物理层。
业务层和分组层对应业务,此时业务以报文的形式存在。通道转发层用于完成通道的复用,包括小颗粒通道和大颗粒通道的复用。小颗粒通道层用于将大颗粒通道包括的多个小颗粒时隙按照基帧格式进行封装,多个基帧形成一个复帧,复帧为小颗粒通道层的最小复用周期。小颗粒通道层在接收到报文时对报文进行编码、切分以及映射到复帧中对应的小颗粒通道。大颗粒通道层用于将小颗粒通道层封装得到的基帧复用到一个大颗粒通道或大颗粒以太端口,并向物理层发送各个基帧。物理层与通道转发层的界面为介质无关接口(Media Independent Interface,MII)或66B码块接口。物理层用于进行速率适配和物理层编解码,物理层编解码例如可以包括前向纠错(forward error correction,FEC)编解码。
以下以通道转发层向物理层发送fgBU基帧为例对报文在节点中的传输过程进行说明。当需要进行时间同步或者确定报文在各个节点之间的往返时延时,业务层的网际互连协议(Internet Protocol,IP)层向下层发送报文。分组层通过携带通道标签的方式将分组报文发送到通道转发层的指定通道。通道转发层的小颗粒通道层将大颗粒通道包括的多个小颗粒时隙按照fgBU基帧格式进行封装,多个fgBU基帧形成一个fgBU复帧。小颗粒通道层在收到报文后将报文进行编码并按固定粒度切分为多个片段,将每个片段映射到对应的小颗粒通道。固定粒度可以包括小颗粒时隙粒度和小颗粒OH粒度,当固定粒度为小颗粒时隙粒度时,将每个片段映射到fgBU复帧中对应的一个时隙中;当固定粒度为小颗粒OH粒度时,将每个片段映射到fgBU复帧中对应的至少一个fgBU OH字段中。大颗粒通道层将多个小颗粒通道封装的fgBU基帧按照TDM的方式以64B码块为复用粒度复用到一个大颗粒通道,之后向物理层发送64B码块。
请参考图7,图7为本申请实施例提供的一种报文的处理方法的流程示意图,该方法可以应用于节点,例如应用于图6所示的节点的网络结构中。图7以一个大颗粒通道下循环传输的复帧为例进行说明,其他大颗粒通道下传输的报文的处理方法可以参考下述过程,本申请实施例对此不做赘述。如图7所示,该方法可以包括以下过程:
101、当报文中第一位置的数据到达通道转发层时,确定用于承载第一位置的数据的第一复帧。
第一位置可以称为报文的打戳参考位置。
102、根据第一复帧所处通道中第二复帧的时间戳确定第一复帧的真实时间戳,第二复帧为通道中第一复帧之前的第X个复帧,X≥0,第二复帧的时间戳为第二复帧的第二位置到达物理层的时间戳。
X为大于或等于0的整数。第二位置可以称为第二复帧的打戳参考位置,第一复帧的真实时间戳即为报文的真实时间戳。
综上所述,本申请实施例提供的报文的处理方法,当报文中第一位置的数据到达通道转发层时,确定用于承载第一位置的数据的第一复帧,之后根据第一复帧所处通道中第二复帧的时间戳确定第一复帧的真实时间戳,实现了以太硬专线技术中报文的打戳。其中,第二复帧为通道中第一复帧之前的第X个复帧,第二复帧的时间戳为第二复帧的第二位置到达物理层的时间戳,即第二复帧的时间戳是在物理层确定的,数据在物理层传输的抖动较低,传输稳定性较高,因此在物理层确定第二复帧的时间戳可以提高第二复帧的时间戳的精确度,进而保证了第一复帧的真实时间戳的精度。当第一复帧的真实时间戳用于各个节点之间的时间同步以及确定报文在各个节点之间的往返时延时,可以实现精确的时间同步以及确定精确的往返时延。
请参考图8,图8为本申请实施例提供的另一种报文的处理方法的流程示意图,该方法可以应用于节点,例如应用于图6所示的节点的网络结构中。图8以一个大颗粒通道下循环传输的复帧为例进行说明,其他大颗粒通道下传输的报文的处理方法可以参考下述过程,本申请实施例对此不做赘述。如图8所示,该方法可以包括以下过程:
201、当报文中第一位置的数据到达通道转发层时,确定用于承载第一位置的数据的第一复帧。
可选地,第一位置可以包括以下至少一种:报文的SFD的下一个比特位、报文的SFD的第一个比特位、报文的前导码块的第一个比特位。
报文中第一位置的数据到达通道转发层时还未被编码、切分和映射到小颗粒通道,小颗粒通道层在识别到报文的第一位置的数据时,通过时隙配置信息可以确定后续用于承载第一位置的数据的小颗粒通道,进而将该小颗粒通道对应的复帧确定为第一复帧。如前所述,第一位置的数据后续可以承载在第一复帧的小颗粒时隙通道或者小颗粒OH通道中。
在本申请实施例中,报文可以包括时间同步报文,例如可以是基于网络测量和控制系统的精密时钟同步协议标准(IEEE 1588)定义的高精度时间同步协议(PrecisionTime Protocol,PTP)的1588报文。第一复帧可以包括第一fgBU复帧,第一位置的数据后续可以承载在第一fgBU复帧的fgBU Payload字段或者fgBU OH字段中。
202、从存储空间中获取第一复帧所处通道中第二复帧的时间戳,第二复帧为通道中第一复帧之前的第X个复帧,X≥0,第二复帧的时间戳为第二复帧的第二位置到达物理层的时间戳。
由前述描述可知,复帧包括多个基帧,第二位置可以包括以下至少一种:复帧的第一个基帧的SFD的下一个比特位、复帧的第一个基帧的SFD的第一个比特位、复帧的第一个基帧的前导码块的第一个比特位。
对于第一复帧所处的通道(即大颗粒通道),节点将通道中的每个复帧的第二位置到达物理层的时间确定为复帧的时间戳,并在存储空间中存储复帧的时间戳。第二复帧为通道中位于第一复帧之前的复帧或者为第二复帧,在识别到报文的第一位置的数据时,第二复帧的第二位置通常已经到达物理层,即存储空间中已经存储有复帧的时间戳,因此节点可以从存储空间中获取第二复帧的时间戳。
示例地,如前述图6所示,大颗粒通道层按照复帧的复用周期向物理层发送该通道对应的复帧。物理层以前导码块为复帧的单位,每接收到该通道中的复帧,将复帧的第二位置到达物理层的时间确定为复帧的时间戳,并向通道转发层发送复帧的时间戳。通道转发层维护有一个存储空间,通道转发层将接收到的复帧的时间戳存储在存储空间中。
可选地,通道转发层可以存储接收到的最近的M个时间戳,M为正整数。示例地,当X>0时,M=X+1;当X=0时,M=2。存储空间可以包括深度为M的Buffer,通道转发层在每次进行新的复帧的封装后将缓冲区左移,在接收到物理层发送的复帧的时间戳后,将该时间戳存储在最右边的Buffer。例如存储空间可以包括时间戳(Time Stamp,TS)(K)至TS(K-M+1)这M个Buffer,通道转发层在接收到物理层发送的复帧的时间戳后,将该时间戳存储在TS(K)。
203、根据获取的第二复帧的时间戳确定第一复帧的真实时间戳。
参考前述过程202,TS(K-M+1)存储的时间戳即为第二复帧的时间戳。在第一种实现方式中,可以直接将第二复帧的时间戳确定为第一复帧的真实时间戳。
在第二种实现方式中,针对X>0的情况,可以根据第二复帧的时间戳以及第二复帧与第一复帧之间的间隔周期,确定第一复帧的真实时间戳。可选地,可以将第二复帧的时间戳与间隔周期之和确定为第一复帧的真实时间戳。示例地,假设第一复帧为所处通道中的复帧K,第二复帧即为该通道中的复帧K-X,间隔周期为X个复帧周期,可以将第二复帧的时间戳与X个复帧周期的和确定为第一复帧的真实时间戳。第二复帧的时间戳与间隔周期之和可以视为第一复帧到达物理层的时间,即将第一复帧到达物理层的时间确定为第一复帧的真实时间戳。
在本申请实施例中,执行前述过程的节点可以包括用于发送报文的发送节点和用于接收报文的接收节点。对于发送节点,报文是从业务层向物理层传输的,第一复帧的真实时间戳可以视为报文的发送时间戳。对于接收节点,报文是从物理层向业务层传输的,第一复帧的真实时间戳可以视为报文的接收时间戳。
当发送节点需要将真实时间戳传输给对端时,可以通过单步法或者两步法传输真实时间戳。单步法指的是直接将真实时间戳添加在报文中传输,双步法指的是在发送报文后单独发送真实时间戳。以报文为时间同步过程中的同步(Synchronization,Sync)报文为例,单步法指的是将真实时间戳添加在Sync报文中传输。两步法指的是先发送Sync报文,之后再生成跟随(follow_up)报文并将Sync报文的真实时间戳添加在follow_up报文传输。
对于前述发送节点传输报文的真实时间戳的情况,当发送节点需要将第一复帧的第二位置到达物理层的时间确定为第一复帧的真实时间戳时,由于第一复帧中用于承载报文的第一位置的数据的部分与第二位置的间隔较近,因此可能会存在识别到报文的第一位置的数据到达通道转发层时,通道转发层还未收到第一复帧的时间戳的情况。
此时对于单步法,由于需要在确定第一复帧的真实时间戳后才可以发送报文,因此在一种示例中,可以采用前述第二种实现方式确定第一复帧的真实时间戳,即根据已接收到的第二复帧的时间戳以及第二复帧与第一复帧之间的间隔周期,确定第一复帧的真实时间戳,该过程可以参考前述说明,本申请实施例在此不做赘述。这样可以在未接收到第一复帧的时间戳时通过第二复帧的时间戳进行推断得到第一复帧的真实时间戳,在不影响报文传输的同时实现了报文的打戳。在另一种示例中,可以延迟报文的发送,在接收到第一复帧的时间戳后采用前述第一种实现方式确定第一复帧的真实时间戳,并开始报文的编码、切分以及映射到小颗粒通道。对于双步法,由于无需在确定第一复帧的真实时间戳后传输报文,因此可以在接收到第一复帧的时间戳后再传输真实时间戳。
当接收节点需要将第一复帧的第二位置到达物理层的时间确定为第一复帧的真实时间戳时,由于接收节点先在物理层接收到第一复帧,之后报文才到达通道转发层,因此不会存在识别到报文的第一位置的数据到达通道转发层时,通道转发层还未收到第一复帧的时间戳的情况。
以图9为例对确定第一复帧的真实时间戳的过程进行说明。请参考图9,图9为本申请实施例提供的一种确定第一复帧的真实时间戳的过程示意图,图9示出了一个大颗粒通道中按照复用周期传输的复帧K-X至复帧K,每个复帧包括基帧1至基帧N,基帧包括前导码块、OH字段、Payload字段、结束码块以及idle码块。图9还示出了TS(K)至TS(K-X)共K+1个Buffer。
通道转发层在每次开始新的复帧封装后将K+1个Buffer左移,并将每次接收到的物理层发送的复帧的时间戳存储在TS(K)。假设报文的第一位置的数据后续会承载在复帧K的基帧1的Payload字段(即承载在小颗粒时隙通道),则第一复帧为复帧K,第二复帧为复帧K-X。节点将复帧K-X的时间戳确定为复帧K的真实时间戳,即将从TS(K-X)中读取的时间戳确定为复帧K的真实时间戳。
以下以报文的第一位置为报文的SFD的第一个比特位,复帧的第二位置为复帧的第一个基帧的SFD的第一个比特位,且X=1为例,通过图10和图11对确定第一复帧的真实时间戳的过程进行进一步说明。
报文后续可以承载于复帧的小颗粒时隙通道或者小颗粒OH通道中。请参考图10,图10为本申请实施例提供的另一种确定第一复帧的真实时间戳的过程示意图,图10以报文的第一位置的数据后续承载于复帧的小颗粒OH通道为例进行说明,即复帧的小颗粒OH通道包括第一位置的数据的字段。图10示出了大颗粒通道中按照周期传输的复帧K-2至复帧K以及第一位置和第二位置,复帧的结构可以参考图9,本申请实施例在此不做赘述,报文后续可以承载于OH字段中。图10还示出了TS(K)至TS(K-1)共2个Buffer。
如图10所示,第一位置的数据后续会承载在复帧K的基帧1的OH字段,则第一复帧为复帧K,第二复帧为复帧K-1,第二位置位于复帧K-1的基帧1的前导码块中。节点将复帧K-1的时间戳确定为复帧K的真实时间戳,即将从TS(K-1)中读取的时间戳确定为复帧K的真实时间戳。
请参考图11,图11为本申请实施例提供的再一种确定第一复帧的真实时间戳的过程示意图,图11以报文的第一位置的数据后续承载于复帧的小颗粒时隙通道为例进行说明,即复帧的小颗粒时隙通道包括第一位置的数据的字段。图11示出了大颗粒通道中按照周期传输的复帧K-X至复帧K以及第一位置和第二位置,复帧的结构可以参考图9,本申请实施例在此不做赘述,报文后续可以承载于Payload字段中。图11中未示出缓冲区,图11对应的缓冲区可以参考图10。
如图11所示,第一位置的数据后续会承载在复帧K的基帧1的Payload字段,则第一复帧为复帧K,第二复帧为复帧K-1,第二位置位于复帧K-1的基帧1的前导码块中。节点将复帧K-1的时间戳确定为复帧K的真实时间戳,即将从TS(K-1)中读取的时间戳确定为复帧K的真实时间戳。
综上所述,本申请实施例提供的报文的处理方法,当报文中第一位置的数据到达通道转发层时,确定用于承载第一位置的数据的第一复帧,之后从存储空间中获取第一复帧所处通道中第二复帧的时间戳,根据获取的第二复帧的时间戳确定第一复帧的真实时间戳,实现了以太硬专线技术中报文的打戳。其中,第二复帧为通道中第一复帧之前的第X个复帧,第二复帧的时间戳为第二复帧的第二位置到达物理层的时间戳,即第二复帧的时间戳是在物理层确定的,数据在物理层传输的抖动较低,传输稳定性较高,因此在物理层确定第二复帧的时间戳可以提高第二复帧的时间戳的精确度,进而保证了第一复帧的真实时间戳的精度。当第一复帧的真实时间戳用于各个节点之间的时间同步以及确定报文在各个节点之间的往返时延时,可以实现精确的时间同步以及确定精确的往返时延。
并且物理层在识别到复帧的第二位置时确定复帧的时间戳,通道转发层在识别到报文的第一位置时读取第二复帧的时间戳,物理层和通道转发层的操作过程均对应各自层的帧结构,实现了通道转发层和物理层之间的解耦,从而在不改变各个层原有数据结构的同时实现了报文的打戳,实现过程简单且易维护。
此外,第一位置和第二位置的定义可以兼容电气与电子工程师协会(Instituteof Electrical and Electronics Engineers,IEEE)和光互联网络论坛(OpticalInternetworking Forum,OIF)标准定义的报文打戳参考位置,提高了该方法的适用性。
本申请实施例提供的方法的先后顺序可以进行适当调整,过程也可以根据情况进行相应增减。任何熟悉本技术领域的技术人员在本申请揭露的技术范围内,可轻易想到变化的方法,都应涵盖在本申请的保护范围之内,本申请实施例对此不做限定。
上述主要从设备的角度对本申请实施例提供的报文的处理方法进行了介绍。可以理解的是,设备为了实现上述功能,其包含了执行各个功能相应的硬件结构和/或软件模块。本领域技术人员应该很容易意识到,结合本文中所公开的实施例描述的各示例的算法步骤,本申请能够以硬件或硬件和计算机软件的结合形式来实现。某个功能究竟以硬件还是计算机软件驱动硬件的方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本申请的范围。
本申请实施例可以根据上述方法示例对设备进行功能模块的划分,例如,可以对应各个功能划分各个功能模块,也可以将两个或两个以上的功能集成在一个处理模块中。上述集成的模块既可以采用硬件的形式实现,也可以采用软件功能模块的形式实现。需要说明的是,本申请实施例中对模块的划分是示意性的,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式。
图12为本申请实施例提供的一种报文的处理装置的框图,该报文的处理装置300可以是节点(包括发送节点和接收节点),也可以是其中的芯片或者其他具有上述报文的处理装置功能的组合器件、部件等。在采用对应各个功能划分各个功能模块的情况下,报文的处理装置300可以包括:
第一确定模块301,用于当报文中第一位置的数据到达通道转发层时,确定用于承载所述第一位置的数据的第一复帧;
第二确定模块302,用于根据所述第一复帧所处通道中第二复帧的时间戳确定所述第一复帧的真实时间戳,所述第二复帧为所述通道中所述第一复帧之前的第X个复帧,X≥0,所述第二复帧的时间戳为所述第二复帧的第二位置到达物理层的时间戳。
结合上述方案,所述第一位置包括以下至少一种:所述报文的SFD的下一个比特位、所述报文的SFD的第一个比特位、所述报文的前导码块的第一个比特位。
结合上述方案,所述复帧包括多个按照时隙排列的基帧,所述第二位置包括以下至少一种:所述复帧的第一个基帧的SFD的下一个比特位、所述复帧的第一个基帧的SFD的第一个比特位、所述复帧的第一个基帧的前导码块的第一个比特位。
结合上述方案,X>0,所述第二确定模块302,具体用于根据所述第二复帧的时间戳以及所述第二复帧与所述第一复帧之间的间隔周期,确定所述第一复帧的真实时间戳。
结合上述方案,所述第二确定模块302,具体用于将所述第二复帧的时间戳确定为所述第一复帧的真实时间戳。
结合上述方案,请参考图13,图13为本申请实施例提供的另一种报文的处理装置的框图,在图12的基础上,所述装置还包括:
第三确定模块303,用于将所述通道中的复帧的所述第二位置到达所述物理层的时间确定为所述复帧的时间戳;
存储模块304,用于在存储空间中存储所述复帧的时间戳;
所述第二确定模块302,具体用于:
从所述存储空间中获取所述第二复帧的时间戳;
根据获取的所述第二复帧的时间戳确定所述第一复帧的真实时间戳。
图14为本申请实施例提供的一种电子设备的结构示意图,该电子设备400可以为节点或者节点中的芯片或者功能模块。如图14所示,该电子设备400包括处理器401,收发器402以及通信线路403。
其中,处理器401用于执行如图7或图8所示的方法实施例中的任一步骤,且在执行诸如发送真实时间戳等传输过程时,可选择调用收发器402以及通信线路403来完成相应操作。
进一步的,该电子设备400还可以包括存储器404。其中,处理器401,存储器404以及收发器402之间可以通过通信线路403连接。
其中,处理器401是中央处理器(central processing unit,CPU)、通用处理器、网络处理器(network processor,NP)、数字信号处理器(digital signal processing,DSP)、微处理器、微控制器、可编程逻辑器件(programmable logic device,PLD)或它们的任意组合。处理器401还可以是其它具有处理功能的装置,例如电路、器件或软件模块,不予限制。
收发器402,用于与其他设备或其它通信网络进行通信,其它通信网络可以为以太网,无线接入网(radio access network,RAN),无线局域网(wireless local areanetworks,WLAN)等。收发器402可以是模块、电路、收发器或者任何能够实现通信的装置。
收发器402主要用于数据的收发,可以包括发射器和接收器,分别进行信号的发送和接收;除信号收发之外的操作由处理器实现,如信息处理,计算等。
通信线路403,用于在电子设备400所包括的各部件之间传送信息。
在一种设计中,可以将处理器看做逻辑电路,收发器看做接口电路。
存储器404,用于存储指令。其中,指令可以是计算机程序。
其中,存储器404可以是易失性存储器或非易失性存储器,或可包括易失性和非易失性存储器两者。其中,非易失性存储器可以是只读存储器(read-only memory,ROM)、可编程只读存储器(programmable ROM,PROM)、可擦除可编程只读存储器(erasable PROM,EPROM)、电可擦除可编程只读存储器(electrically EPROM,EEPROM)或闪存。易失性存储器可以是随机存取存储器(random access memory,RAM),其用作外部高速缓存。通过示例性但不是限制性说明,许多形式的RAM可用,例如静态随机存取存储器(static RAM,SRAM)、动态随机存取存储器(dynamic RAM,DRAM)、同步动态随机存取存储器(synchronous DRAM,SDRAM)、双倍数据速率同步动态随机存取存储器(double data rate SDRAM,DDR SDRAM)、增强型同步动态随机存取存储器(enhanced SDRAM,ESDRAM)、同步连接动态随机存取存储器(synchlink DRAM,SLDRAM)和直接内存总线随机存取存储器(direct rambus RAM,DRRAM)。存储器404还可以是只读光盘(compact disc read-only memory,CD-ROM)或其他光盘存储、光碟存储(包括压缩光碟、激光碟、光碟、数字通用光碟、蓝光光碟等)、磁盘存储介质或其他磁存储设备等。应注意,本文描述的系统和方法的存储器旨在包括但不限于这些和任意其它适合类型的存储器。
需要指出的是,存储器404可以独立于处理器401存在,也可以和处理器401集成在一起。存储器404可以用于存储指令或者程序代码或者一些数据等。存储器404可以位于电子设备400内,也可以位于电子设备400外,不予限制。处理器401,用于执行存储器404中存储的指令,以实现本申请上述实施例提供的方法。
在一种示例中,处理器401可以包括一个或多个处理器,例如图14中的CPU0和CPU1。
作为一种可选的实现方式,电子设备400包括多个处理器,例如,除图14中的处理器401之外,还可以包括处理器407。
作为一种可选的实现方式,电子设备400还包括输出设备405和输入设备406。示例性地,输入设备406是键盘、鼠标、麦克风或操作杆等设备,输出设备405是显示屏、扬声器(speaker)等设备。
需要指出的是,电子设备400可以是芯片系统或有图14中类似结构的设备。其中,芯片系统可以由芯片构成,也可以包括芯片和其他分立器件。本申请的各实施例之间涉及的动作、术语等均可以相互参考,不予限制。本申请的实施例中各个设备之间交互的消息名称或消息中的参数名称等只是一个示例,具体实现中也可以采用其他的名称,不予限制。此外,图14中示出的组成结构并不构成对该电子设备400的限定,除图14所示部件之外,该电子设备400可以包括比图14所示更多或更少的部件,或者组合某些部件,或者不同的部件布置。
本申请中描述的处理器和收发器可实现在集成电路(integrated circuit,IC)、模拟IC、射频集成电路、混合信号IC、专用集成电路(application specific integratedcircuit,ASIC)、印刷电路板(printed circuit board,PCB)、电子设备等上。该处理器和收发器也可以用各种IC工艺技术来制造,例如互补金属氧化物半导体(complementary metaloxide semiconductor,CMOS)、N型金属氧化物半导体(nMetal-oxide-semiconductor,NMOS)、P型金属氧化物半导体(positive channel metal oxide semiconductor,PMOS)、双极结型晶体管(Bipolar Junction Transistor,BJT)、双极CMOS(BiCMOS)、硅锗(SiGe)、砷化镓(GaAs)等。
图15为本申请实施例提供的一种报文的处理装置的结构示意图。该报文的处理装置可适用于上述方法实施例所示出的场景中。为了便于说明,图15仅示出了报文的处理装置的主要部件,包括处理器、存储器、控制电路、以及输入输出装置。处理器主要用于对通信协议以及通信数据进行处理,执行软件程序,处理软件程序的数据。存储器主要用于存储软件程序和数据。控制电路主要用于供电及各种电信号的传递。输入输出装置主要用于接收用户输入的数据以及对用户输出数据。
当该报文的处理装置为节点时,该控制电路可以为主板,存储器包括硬盘,RAM,ROM等具有存储功能的介质,处理器可以包括基带处理器和中央处理器,基带处理器主要用于对通信协议以及通信数据进行处理,中央处理器主要用于对整个分布式锁的实现装置进行控制,执行软件程序,处理软件程序的数据,输入输出装置包括显示屏、键盘和鼠标等;控制电路可以进一步包括或连接收发电路或收发器,例如:网线接口等,用于发送或接收数据或信号,例如与其他设备进行数据传输及通信。进一步的,还可以包括天线,用于无线信号的收发,用于与其他设备进行数据/信号传输。
根据本申请实施例提供的方法,本申请还提供一种计算机程序产品,该计算机程序产品包括计算机程序代码,当计算机程序代码在计算机上运行时,使得计算机执行本申请实施例任一所述的方法。
本申请实施例还提供了一种计算机可读存储介质。上述方法实施例中的全部或者部分流程可以由计算机或者具有信息处理能力的装置执行计算机程序或指令,以控制相关的硬件完成,该计算机程序或该组指令可存储于上述计算机可读存储介质中,该计算机程序或该组指令在执行时,可包括如上述各方法实施例的流程。计算机可读存储介质可以是前述任一实施例的节点的内部存储单元,例如节点的硬盘或内存。上述计算机可读存储介质也可以是上述节点的外部存储设备,例如上述节点上配备的插接式硬盘,智能存储卡(smart media card,SMC),安全数字(secure digital,SD)卡,闪存卡(flash card)等。进一步地,上述计算机可读存储介质还可以既包括上述节点的内部存储单元也包括外部存储设备。上述计算机可读存储介质用于存储上述计算机程序或指令以及上述节点所需的其他程序和数据。上述计算机可读存储介质还可以用于暂时地存储已经输出或者将要输出的数据。
本领域普通技术人员可以意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、或者计算机软件和电子硬件的结合来实现。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本申请的范围。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的系统、装置和单元的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
在本申请所提供的几个实施例中,应该理解到,所揭露的系统、装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本申请各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。
所述功能如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本申请的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(个人计算机,服务器,或者网络设备等)执行本申请各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、ROM、RAM、磁碟或者光盘等各种可以存储程序代码的介质。
以上所述,仅为本申请的具体实施方式,但本申请的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本申请揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本申请的保护范围之内。因此,本申请的保护范围应以所述权利要求的保护范围为准。

Claims (14)

1.一种报文的处理方法,其特征在于,所述方法包括:
当报文中第一位置的数据到达通道转发层时,确定用于承载所述第一位置的数据的第一复帧;
根据所述第一复帧所处通道中第二复帧的时间戳确定所述第一复帧的真实时间戳,所述第二复帧为所述通道中所述第一复帧之前的第X个复帧,X≥0,所述第二复帧的时间戳为所述第二复帧的第二位置到达物理层的时间戳。
2.根据权利要求1所述的方法,其特征在于,所述第一位置包括以下至少一种:所述报文的帧起始分隔符SFD的下一个比特位、所述报文的SFD的第一个比特位、所述报文的前导码块的第一个比特位。
3.根据权利要求1或2所述的方法,其特征在于,所述复帧包括多个按照时隙排列的基帧,所述第二位置包括以下至少一种:所述复帧的第一个基帧的帧起始分隔符SFD的下一个比特位、所述复帧的第一个基帧的SFD的第一个比特位、所述复帧的第一个基帧的前导码块的第一个比特位。
4.根据权利要求1至3任一项所述的方法,其特征在于,X>0,所述根据所述第一复帧所处通道中第二复帧的时间戳确定所述第一复帧的真实时间戳,包括:
根据所述第二复帧的时间戳以及所述第二复帧与所述第一复帧之间的间隔周期,确定所述第一复帧的真实时间戳。
5.根据权利要求1至3任一项所述的方法,其特征在于,所述根据所述第一复帧所处通道中第二复帧的时间戳确定所述第一复帧的真实时间戳,包括:
将所述第二复帧的时间戳确定为所述第一复帧的真实时间戳。
6.根据权利要求1至5任一项所述的方法,其特征在于,所述方法还包括:
将所述通道中的复帧的所述第二位置到达所述物理层的时间确定为所述复帧的时间戳;
在存储空间中存储所述复帧的时间戳;
所述根据所述第一复帧所处通道中第二复帧的时间戳确定所述第一复帧的真实时间戳,包括:
从所述存储空间中获取所述第二复帧的时间戳;
根据获取的所述第二复帧的时间戳确定所述第一复帧的真实时间戳。
7.一种报文的处理装置,其特征在于,所述装置包括:
第一确定模块,用于当报文中第一位置的数据到达通道转发层时,确定用于承载所述第一位置的数据的第一复帧;
第二确定模块,用于根据所述第一复帧所处通道中第二复帧的时间戳确定所述第一复帧的真实时间戳,所述第二复帧为所述通道中所述第一复帧之前的第X个复帧,X≥0,所述第二复帧的时间戳为所述第二复帧的第二位置到达物理层的时间戳。
8.根据权利要求7所述的装置,其特征在于,所述第一位置包括以下至少一种:所述报文的帧起始分隔符SFD的下一个比特位、所述报文的SFD的第一个比特位、所述报文的前导码块的第一个比特位。
9.根据权利要求7或8所述的装置,其特征在于,所述复帧包括多个按照时隙排列的基帧,所述第二位置包括以下至少一种:所述复帧的第一个基帧的帧起始分隔符SFD的下一个比特位、所述复帧的第一个基帧的SFD的第一个比特位、所述复帧的第一个基帧的前导码块的第一个比特位。
10.根据权利要求7至9任一项所述的装置,其特征在于,X>0,所述第二确定模块,具体用于:
根据所述第二复帧的时间戳以及所述第二复帧与所述第一复帧之间的间隔周期,确定所述第一复帧的真实时间戳。
11.根据权利要求7至9任一项所述的装置,其特征在于,所述第二确定模块,具体用于:
将所述第二复帧的时间戳确定为所述第一复帧的真实时间戳。
12.根据权利要求7至11任一项所述的装置,其特征在于,所述装置还包括:
第三确定模块,用于将所述通道中的复帧的所述第二位置到达所述物理层的时间确定为所述复帧的时间戳;
存储模块,用于在存储空间中存储所述复帧的时间戳;
所述第二确定模块,具体用于:
从所述存储空间中获取所述第二复帧的时间戳;
根据获取的所述第二复帧的时间戳确定所述第一复帧的真实时间戳。
13.一种报文的处理装置,其特征在于,所述装置包括:
一个或多个处理器;
存储器,用于存储一个或多个计算机程序或指令;
当所述一个或多个计算机程序或指令被所述一个或多个处理器执行,使得所述一个或多个处理器实现如权利要求1至6中任一项所述的方法。
14.一种计算机可读存储介质,其特征在于,包括计算机程序或指令,所述计算机程序或指令在计算机上被执行时,使得所述计算机执行权利要求1至6中任一项所述的方法。
CN202210447215.2A 2022-04-26 2022-04-26 报文的处理方法及装置 Pending CN116996418A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202210447215.2A CN116996418A (zh) 2022-04-26 2022-04-26 报文的处理方法及装置
PCT/CN2023/089285 WO2023207720A1 (zh) 2022-04-26 2023-04-19 报文的处理方法及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210447215.2A CN116996418A (zh) 2022-04-26 2022-04-26 报文的处理方法及装置

Publications (1)

Publication Number Publication Date
CN116996418A true CN116996418A (zh) 2023-11-03

Family

ID=88517716

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210447215.2A Pending CN116996418A (zh) 2022-04-26 2022-04-26 报文的处理方法及装置

Country Status (2)

Country Link
CN (1) CN116996418A (zh)
WO (1) WO2023207720A1 (zh)

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106856422B (zh) * 2015-12-09 2020-06-16 深圳市中兴微电子技术有限公司 光传输网络中时间报文的时戳处理方法及装置
CN112511260A (zh) * 2020-02-28 2021-03-16 中兴通讯股份有限公司 光传送网中业务处理方法、处理装置和电子设备
CN111917506B (zh) * 2020-07-21 2021-07-20 烽火通信科技股份有限公司 一种FlexE低速业务处理方法和装置
CN113972997A (zh) * 2020-07-25 2022-01-25 华为技术有限公司 一种传输数据的方法和设备
CN112994843A (zh) * 2021-02-08 2021-06-18 中兴通讯股份有限公司 以太网帧定帧方法和装置

Also Published As

Publication number Publication date
WO2023207720A1 (zh) 2023-11-02

Similar Documents

Publication Publication Date Title
US11356188B2 (en) Method and apparatus for sending and receiving clock synchronization packet
US7586941B2 (en) Method and apparatus for translating SDH/SONET frames to ethernet frames
US8416770B2 (en) Universal service transport transitional encoding
CN109391461B (zh) 透传业务频率的方法和设备
WO2019071369A1 (zh) 光网络中数据传输方法及光网络设备
CN103404226A (zh) 一种传输数据的方法及设备
CN113574826B (zh) 交互时钟同步报文的方法及装置
CN106921641B (zh) 传输报文的方法和装置
US20220021472A1 (en) CPRI Data Block Transmission Method and Apparatus
US20230412446A1 (en) Method for Determining Transmission Slot and Related Apparatus
CN103516454B (zh) 时钟同步方法、装置及通信设备
EP4014368A1 (en) Transmitting and receiving synchronization data
US9210674B2 (en) Base station timing control using synchronous transport signals
US20100284425A1 (en) System and method of using tdm variable frame lengths in a telecommunications network
WO2023207720A1 (zh) 报文的处理方法及装置
CN116264587A (zh) 一种数据传输的方法以及相关装置
CN115811388A (zh) 一种通信方法、相关装置以及存储介质
CN106911545B (zh) 一种通过以太网传输st_bus数据的方法及装置
EP3813281A1 (en) Method for receiving code block stream, method for sending code block stream and communication apparatus
US20040174891A1 (en) Byte-timeslot-synchronous, dynamically switched multi-source-node data transport bus system
CN116055269A (zh) 一种数据传输的相位调整方法及相关设备
CN115603879A (zh) 一种数据传输方法及装置
CN118055076A (zh) 一种报文处理方法、信息处理方法及装置
WO2020107298A1 (zh) 传输通用服务传输转变编码的设备和方法
EP3823189A1 (en) Method for receiving code block stream, method for sending code block stream and communication device

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication