CN116719403A - 一种vr电源异常状态的修复方法、装置、设备及介质 - Google Patents

一种vr电源异常状态的修复方法、装置、设备及介质 Download PDF

Info

Publication number
CN116719403A
CN116719403A CN202310991495.8A CN202310991495A CN116719403A CN 116719403 A CN116719403 A CN 116719403A CN 202310991495 A CN202310991495 A CN 202310991495A CN 116719403 A CN116719403 A CN 116719403A
Authority
CN
China
Prior art keywords
information
protocol
svid
data
abnormal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202310991495.8A
Other languages
English (en)
Other versions
CN116719403B (zh
Inventor
王鲁泮
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Inspur Intelligent Technology Co Ltd
Original Assignee
Suzhou Inspur Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Inspur Intelligent Technology Co Ltd filed Critical Suzhou Inspur Intelligent Technology Co Ltd
Priority to CN202310991495.8A priority Critical patent/CN116719403B/zh
Publication of CN116719403A publication Critical patent/CN116719403A/zh
Application granted granted Critical
Publication of CN116719403B publication Critical patent/CN116719403B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/30Means for acting in the event of power-supply failure or interruption, e.g. power-supply fluctuations
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4204Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
    • G06F13/4234Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a memory bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0016Inter-integrated circuit (I2C)
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/38Universal adapter
    • G06F2213/3852Converter between protocols
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Communication Control (AREA)

Abstract

本发明涉及一种VR电源异常状态的修复方法、装置、设备及介质,VR电源基于SVID协议对存储系统的CPU单元进行供电;修复方法包括多协议转换方法,其包括:根据SVID协议时钟信号、I2C协议时钟信号获取数据转换率;根据数据转换率对SVID协议待转换数据包按位进行有效信息提取、生成协议转换关键信息;根据I2C协议数据帧格式将协议转换关键信息进行重组、生成I2C协议转换数据信息。通过上述技术方案,可解决目前存储系统VR电源SVID链路无法进行异常修复的问题。

Description

一种VR电源异常状态的修复方法、装置、设备及介质
技术领域
本发明涉及存储阵列技术领域,尤其是指一种VR电源异常状态的修复方法、装置、设备及介质。
背景技术
在大数据时代,对存储阵列可靠性提出更高要求,尤其是存储系统的供电稳定性。存储系统的核心部分是CPU单元,其采用带SVID协议的VR电源进行供电,供电过程中根据SVID协议进行CPU供电相位、幅值的相关调整;当供电出现异常时SVID协议也会向CPU控制单元报告异常信息、同时中止当前供电,因此SVID协议是CPU供电设计的核心。
然而当前,无论是英特尔的SVID3.0协议、还是AMD的SVI2协议在功能方面都存在一定缺陷;当SVID链路在运行过程中为一主多从模式(即一条SVID链路上包含了多路VR电源控制器),其中一路SVID出现挂死、时序紊乱、误码等异常时,可能会导致整个SVID链路系统瘫痪,从而出现存储设备运行宕机;而SVID协议本身对链路自身异常的修复能力有限,一旦上述问题产生、则导致的宕机不可恢复,从而导致存储系统数据丢失。
此外,SVID协议中当VR电源的MOS管端出现过温、过压等异常时可以向CPU进行异常功能汇报,但不能对已知问题、可调节时序重启等简单操作就可解决的问题进行自我修复,从而影响到系统长时间应用的稳定可靠性。
发明内容
为了解决上述技术问题,本发明提供了一种VR电源异常状态的修复方法、装置、设备及介质,修复方法用于解决目前存储系统VR电源SVID链路无法进行异常修复的问题。
为实现上述目的,本发明提供一种VR电源异常状态的修复方法,所述VR电源基于SVID协议对存储系统的CPU单元进行供电;所述修复方法包括多协议转换方法,其包括:
根据SVID协议时钟信号、I2C协议时钟信号获取数据转换率;
根据所述数据转换率对SVID协议待转换数据包按位进行有效信息提取、生成协议转换关键信息;
根据I2C协议数据帧格式将所述协议转换关键信息进行重组、生成I2C协议转换数据信息。
进一步的,所述修复方法还包括链路异常修复方法,其包括:
当所述VR电源出现SVID链路异常时,基于所述多协议转换方法、将SVID协议格式的第一SVID链路异常信息转换成I2C协议格式的第二SVID链路异常信息;
当所述存储系统的BMC单元获取到所述第二SVID链路异常信息时,所述BMC单元根据历史日志记录获取I2C协议格式的最优调节方案信息;
基于所述多协议转换方法、将所述最优调节方案信息转换成SVID协议格式的SVID链路异常解决方案信息,用于对所述VR电源的SVID链路进行异常状态修复。
进一步的,所述修复方法还包括MOS端异常修复方法,其包括:
当所述VR电源出现MOS端异常时,所述BMC单元根据所述历史日志记录获取最优MOS异常解决方案信息,所述存储系统的CPLD单元根据所述最优MOS异常解决方案信息实现电源MOS异常问题自修复。
进一步的,所述多协议转换方法具体包括:
对所述SVID协议待转换数据包进行解析、生成有效提取信息,并对所述有效提取信息中的写入寄存器信息进行二次提取;
根据所述数据转换率对所述写入寄存器信息进行数据裁剪、生成寄存器裁剪信息;
将所述寄存器裁剪信息按照所述I2C协议数据帧格式进行重组、生成所述I2C协议转换数据信息。
进一步的,所述多协议转换方法还包括:
通过I2C链路读取所述I2C协议转换数据信息,将所述I2C协议转换数据信息与所述写入寄存器信息进行信息比对、生成信息差异值;
当所述信息差异值小于预设差异值时,生成数据协议转换校验成功信息。
进一步的,所述修复方法还包括协议内容修改转换方法,所述协议内容修改转换方法包括以下至少之一:
对所述I2C协议转换数据信息中的器件地址与标志位内容进行修改、对所述I2C协议转换数据信息中的器件控制信息进行修改、对所述I2C协议转换数据信息中的数据信息进行修改、对所述I2C协议转换数据信息中的应答信息进行修改。
进一步的,对所述I2C协议转换数据信息中的器件地址与标志位内容进行修改,具体包括:
当所述SVID协议待转换数据包、所述I2C协议转换数据信息均采用七位地址时,将所述I2C协议转换数据信息中的地址替换为器件I2C地址;
当所述SVID协议待转换数据包采用八位地址、而所述I2C协议转换数据信息采用七位地址时,将所述I2C协议转换数据信息中的前七位替换为器件I2C地址,将最后一位作为标志位。
进一步的,所述I2C协议转换数据信息中的器件控制信息进行修改,具体包括:
从所述SVID协议待转换数据包的GetReg命令中提取寄存器地址、作为所述器件控制信息中的寄存器信息;
将所述器件控制信息中的读写位默认为写状态,并在所述SVID协议待转换数据包中出现应答信息时将所述读写位改为读状态。
进一步的,对所述I2C协议转换数据信息中的数据信息进行修改,具体包括:
将所述SVID协议待转换数据包中的命令字节与空闲字节去掉之后,从所述SVID协议待转换数据包提取有效信息字节、加入所述I2C协议转换数据信息中。
进一步的,对所述I2C协议转换数据信息中的应答信息进行修改,具体包括:
当准备好应答时,将所述应答信息中的反应应答情况位设置为1,否则设置为0。
进一步的,获取I2C协议格式的最优调节方案信息,具体包括:
所述BMC单元对所述第二SVID链路异常信息中的异常记录信号进行时序分析、生成当前异常情况信息;其中,所述异常记录信号包括时序信号、数据信号、告警信号;
所述BMC单元根据所述当前异常情况信息生成对应的当前最优调节方案信息。
进一步的,生成对应的当前最优调节方案信息,具体包括:
当所述当前异常情况信息为时序信号异常信息时,所述当前最优调节方案信息包括:将晶振单元产生的SVID时钟信号发送给所有VR控制器。
进一步的,生成对应的当前最优调节方案信息,具体包括:
当所述告警信号出现时所述数据信号变化时,所述当前异常情况信息包括:SVID链路出现异常挂死异常信息;所述当前最优调节方案信息包括:按照预设记录时间间隔对所有VR控制器进行时钟脉冲与数据信号的记录,并获取无法正常应答的VR控制器对应的SVID链路、作为当前SVID异常链路。
进一步的,生成对应的当前最优调节方案信息,具体包括:
当所述时序信号上升沿处对应的所述数据信号变化时,所述当前异常情况信息包括:多路VR控制器SVID从机与通信出现冲突异常信息;所述当前最优调节方案信息包括:依次向从机发送上升沿以及对应的初始化数据信号。
进一步的,所述链路异常修复方法还包括:
按照所述预设记录时间间隔、将SVID协议格式的SVID链路记录数据实时转换成I2C协议格式的I2C协议转化数据;
当所述VR电源出现SVID链路异常时,将预设处理时间范围内的所有I2C协议转化数据发送给所述BMC单元。
进一步的,所述链路异常修复方法还包括:
当所述VR电源未出现SVID链路异常时,按照所述预设记录时间间隔实时记录并更新所述预设处理时间范围内的SVID链路实时信息;其中,所述SVID链路实时信息包括时序信息、数据信息以及告警信息。
本发明还提供一种VR电源异常状态的修复装置,用于实现前述所述的VR电源异常状态的修复方法,所述修复装置包括多协议转换单元,其用于:
根据SVID协议时钟信号、I2C协议时钟信号获取数据转换率;
根据所述数据转换率对SVID协议待转换数据包按位进行有效信息提取、生成协议转换关键信息;
根据I2C协议数据帧格式将所述协议转换关键信息进行重组、生成I2C协议转换数据信息。
本发明又提供一种计算机设备,包括存储器、处理器及计算机程序,所述计算机程序存储在所述存储器上并可在所述处理器上运行,所述处理器执行所述计算机程序时实现前述所述的VR电源异常状态的修复方法的步骤。
本发明再提供一种计算机可读存储介质,其存储有计算机程序,所述计算机程序被处理器执行时实现前述所述的VR电源异常状态的修复方法的步骤。
本发明另提供一种存储系统,包括VR电源,所述VR电源通过前述所述的VR电源异常状态的修复方法来实现异常修复。
本发明的上述技术方案,相比现有技术具有以下技术效果:
本发明中,为了保证VR电源基于SVID协议对存储系统的CPU单元进行正常供电,可将SVID协议格式的数据转换成I2C协议格式的数据;
其中,可通过多协议转换方法进行数据转换,基于数据转换率对SVID协议待转换数据包进行有效信息提取,并将生成的协议转换关键信息按照I2C协议数据帧格式进行重组、生成I2C协议转换数据信息;从而,可通过存储系统的BMC单元识别VR控制器中SVID链路的异常信息,并实现SVID链路上VR控制器的控制;
即,VR电源的SVID链路挂死的修复过程中,BMC单元在主动识别SVID链路异常信息后,根据识别情况提供挂死解决方案,并在SVID链路上执行该方案,有效地解决了SVID协议自身挂死修复功能不全的弊端,避免了SVID协议挂死后VR电源输出信号紊乱的异常情况;
此外,VR电源MOS端异常后的修复过程中,BMC可在主动识别SVID链路提供的MOS端异常情况后,根据以往经验数据提供最优解决方案;通过BMC单元的协助,电源系统在MOS管异常情况下提供最优的解决/报警方案,提高了存储系统可靠性。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图。
图1是本发明实施例一中VR电源异常状态的修复方法的流程示意图;
图2是本发明实际实施例中多协议转换方法的流程示意图;
图3是本发明实际实施例中协议内容修改转换方法的流程示意图;
图4是本发明实际实施例中SVID链路异常修复方法的流程示意图;
图5是本发明实施例二中VR电源异常状态的修复装置的结构框图;
图6是本发明实际实施例中硬件系统的示意图;
图7是本发明实际实施例中I2C链路交互单元的拓扑示意图;
图8为本发明实施例二中计算机设备的内部结构图。
具体实施方式
现有技术中,CPU,即Central Processing Unit,代表中央处理器;
VR电源,即voltage regulator,代表CPU专用供电电压;
SVID,即Serial Voltage Identification,代表电源管理协议;
FLASH,代表存储芯片;
BMC,即baseboard management controller,代表底板管理控制器;
CPLD,即Complex Programmable Logic Device,代表逻辑控制单元;
I2C,代表总线协议;
MOS,代表VR控制器控制的MOS管。
为使本发明的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其它实施例,都属于本发明保护的范围。
实施例一:
如图1所示,本发明实施例提供一种VR电源异常状态的修复方法,VR电源基于SVID协议对存储系统的CPU单元进行供电;修复方法包括多协议转换方法,其包括:
根据SVID协议时钟信号、I2C协议时钟信号获取数据转换率;
根据数据转换率对SVID协议待转换数据包按位进行有效信息提取、生成协议转换关键信息;
根据I2C协议数据帧格式将协议转换关键信息进行重组、生成I2C协议转换数据信息。
在具体实施例中,为了保证VR电源基于SVID协议对存储系统的CPU单元进行正常供电,可将SVID协议格式的数据转换成I2C协议格式的数据;
其中,可通过多协议转换方法进行数据转换,基于数据转换率对SVID协议待转换数据包进行有效信息提取,并将生成的协议转换关键信息按照I2C协议数据帧格式进行重组、生成I2C协议转换数据信息;从而,可通过存储系统的BMC单元识别VR控制器中SVID链路的异常信息,并实现SVID链路上VR控制器的控制;
即,VR电源的SVID链路挂死的修复过程中,BMC单元在主动识别SVID链路异常信息后,根据识别情况提供挂死解决方案,并在SVID链路上执行该方案,有效地解决了SVID协议自身挂死修复功能不全的弊端,避免了SVID协议挂死后VR电源输出信号紊乱的异常情况;
此外,VR电源MOS端异常后的修复过程中,BMC可在主动识别SVID链路提供的MOS端异常情况后,根据以往经验数据提供最优解决方案;通过BMC单元的协助,电源系统在MOS管异常情况下提供最优的解决/报警方案,提高了存储系统可靠性。
在实际实施例中,多协议转换方案可实现I2C协议与SVID协议帧格式上的转换,通过时钟信号确定转换前后的数据量,将有效信息按位提取、从而得到协议转换所需关键信息,根据帧格式重新构建转换协议,实现了两种协议帧格式上的转换,并进行校验、保证转换精度。
在一个优选的实施方式中,修复方法还包括链路异常修复方法,其包括:
当VR电源出现SVID链路异常时,基于多协议转换方法、将SVID协议格式的第一SVID链路异常信息转换成I2C协议格式的第二SVID链路异常信息;
当存储系统的BMC单元获取到第二SVID链路异常信息时,BMC单元根据历史日志记录获取I2C协议格式的最优调节方案信息;
基于多协议转换方法、将最优调节方案信息转换成SVID协议格式的SVID链路异常解决方案信息,用于对VR电源的SVID链路进行异常状态修复。
在实际实施例中,可软硬件协调配合,将I2C链路的修复挂死功能、CPLD单元的逻辑控制功能、以及BMC单元的监控管理功能应用到VR电源的SVID协议异常状态修复以及电源异常问题处理中,通过多协议转换方案保证上述功能的应用过程可以根据具体场景实现无缝切换。
链路异常修复时,可根据SVID链路出现异常的信息,对比历史日志记录后、得到最优的调节方法,通过I2C链路经过协议转换后、对电源控制器的SVID链路进行状态修复。
由此,链路异常修复算法可将转换完成的信息用于修复链路异常;修复算法采用各处理单元并行工作方式,实现异常出现时BMC单元根据转换后协议的分析情况进行快速修复。
在一个优选的实施方式中,修复方法还包括MOS端异常修复方法,其包括:
当VR电源出现MOS端异常时,BMC单元根据历史日志记录获取最优MOS异常解决方案信息,存储系统的CPLD单元根据最优MOS异常解决方案信息实现电源MOS异常问题自修复。
此外,在实际实施例中,当SVID上报电源状态异常时,I2C链路会同时通知BMC单元进行状态监控记录,并在历史日志中寻找状态最优解,CPLD单元通过逻辑配合实现电源问题自修复。
在一个优选的实施方式中,多协议转换方法具体包括:
对SVID协议待转换数据包进行解析、生成有效提取信息,并对有效提取信息中的写入寄存器信息进行二次提取;
根据数据转换率对写入寄存器信息进行数据裁剪、生成寄存器裁剪信息;
将寄存器裁剪信息按照I2C协议数据帧格式进行重组、生成I2C协议转换数据信息。
在一个优选的实施方式中,多协议转换方法还包括:
通过I2C链路读取I2C协议转换数据信息,将I2C协议转换数据信息与写入寄存器信息进行信息比对、生成信息差异值;
当信息差异值小于预设差异值时,生成数据协议转换校验成功信息。
如图2所示,在实际实施例中,多协议转换方案可以实现多种协议之间数据格式的转换,此处为实现BMC通信的I2C链路协议到VR电源控制器SVID协议之间的转换。
转换第一步用于有效信息提取:
将SVID协议数据包进行解析,去掉数据包中的起始位与中止位后、得到的数据段为有效信息,对有效信息中包含的写入寄存器信息进行二次提取;其中,寄存器信息主要包含了PSI1_L(电流值)、VID Code(电压值)、Acknowledge Bit(应答位)这三个寄存器的写入信息,将这三个寄存器的信息进行提取。
转换的第二步用于确定转换的数据量:
SVID的常用时钟频率为3.3MHZ、5.6MHZ、20MHZ,而I2C的常用时钟频率为100KHZ、400KHZ、最短3.4MHZ,因此转化过程中数据量控制在十分之一左右;即:将第一步的提取信息进行优化裁剪,裁剪为之前的十分之一并保证各寄存器数据均匀。
转换的第三步用于I2C数据格式的构建:
这一步包含了数据提取信息的组合,将第二步中提取的寄存器信息按I2C数据格式重组;具体包括:
将一个寄存器的数据按照一个字节的单位量进行拆分转移;每转移一个字节数据,之前寄存器的地址都要放到开头;
将一个SVID协议包最终按寄存器转换为多个I2C的传输字节;进行I2C上特有格式的添加,例如每个字节上添加相应的读写标志位。
转换的第四步用于转换后数据校验:
数据校验时,在CPU端通过I2C链路读取转换后的信息,并与SVID链路读取转换前的信息做寄存器信息比对;若信息差异小于5%,认为校验通过;若大于5%,会将差异信息重复上述过程、进行二次转换再比对。
上述四步完成后,SVID协议数据被转换为I2C链路可以传输的I2C协议数据,该数据段可被BMC单元读取、用于设备监控管理。
此外,相反的,该方法同样可实现I2C协议到SVID协议的数据转换,步骤与上述转换过程类似,主要区别为:
第一步中信息提取时,仅提取出一个字节中寄存器的地址与数据位;
第二步中I2C的数据全部被提取、不用缩减;
第三步中将多个字节组合成一个SVID数据包;
第四步无变化;
转换后的I2C信息,可以通过I2C链路发送给VR电源控制器,从而解决VR电源SVID链路挂死的问题。
由于上一步转换过程仅完成了格式上的转换,仅能够保证BMC端能够识别SVID协议数据转换后的内容、以及保证VR电源端识别I2C数据转换后的内容,协议中传递的具体内容还需要经过修改完善后、才能保证转换后的协议内容与原内容保持不变。
因此,上述协议转换完成后,还需要进行协议内容层面的修改校验、以保证整体转换。
在一个优选的实施方式中,修复方法还包括协议内容修改转换方法,协议内容修改转换方法包括以下至少之一:
对I2C协议转换数据信息中的器件地址与标志位内容进行修改、对I2C协议转换数据信息中的器件控制信息进行修改、对I2C协议转换数据信息中的数据信息进行修改、对I2C协议转换数据信息中的应答信息进行修改。
在一个优选的实施方式中,对I2C协议转换数据信息中的器件地址与标志位内容进行修改,具体包括:
当SVID协议待转换数据包、I2C协议转换数据信息均采用七位地址时,将I2C协议转换数据信息中的地址替换为器件I2C地址;
当SVID协议待转换数据包采用八位地址、而I2C协议转换数据信息采用七位地址时,将I2C协议转换数据信息中的前七位替换为器件I2C地址,将最后一位作为标志位。
在一个优选的实施方式中,I2C协议转换数据信息中的器件控制信息进行修改,具体包括:
从SVID协议待转换数据包的GetReg命令中提取寄存器地址、作为器件控制信息中的寄存器信息;
将器件控制信息中的读写位默认为写状态,并在SVID协议待转换数据包中出现应答信息时将读写位改为读状态。
在一个优选的实施方式中,对I2C协议转换数据信息中的数据信息进行修改,具体包括:
将SVID协议待转换数据包中的命令字节与空闲字节去掉之后,从SVID协议待转换数据包提取有效信息字节、加入I2C协议转换数据信息中。
在一个优选的实施方式中,对I2C协议转换数据信息中的应答信息进行修改,具体包括:
当准备好应答时,将应答信息中的反应应答情况位设置为1,否则设置为0。
在实际实施例中,协议内容修改转换流程可实现帧格式转换前后协议中内容的一致,其包括:器件地址与标志位内容修改、器件控制信息修改、数据信息的修改、应答信息的修改转换;这四部分内容修改完成后,可实现转换前后两种格式下信息传达内容的一致性。
如图3所示,协议内容修改转换流程具体如下:
第一步进行器件地址与标志位内容的修改:
VR电源的I2C(PMBUS)与SVID分别有着不同的地址,因此将SVID链路信息转换为I2C信息供BMC单元接收时,将VR电源的SVID地址内容改为I2C地址;
其中,若SVID与I2C均采用七位地址,则将转换后协议中的地址替换为器件的I2C地址即可;
若SVID采用八位地址、而I2C采用七位地址,则将转换后协议中的前七位替换为I2C地址,最后一位作为标志位。
第二步进行器件控制信息内容的修改:
控制信息包括了读写位以及寄存器信息;
转换后的协议中寄存器信息需要根据转换前的SVID协议确定,找到转换前SVID协议中的ADD-GetReg所包含的数据位;SVID协议中的GetReg命令包含了寄存器地址内容,因此转换后的协议可从器件控制信息内容提取在寄存器地址的内容;
读写位根据SVID默认为写状态;当SVID信息中出现应答时,将读写位改为读状态。
第三步是进行数据信息的修改:
主要对SVID协议中数据内容相关信息进行提取;
相比于I2C协议,SVID协议内容中对数据位信息做了链路翻转,帧格式上表现位在有效负载信息前加了命令字节、在有效信息后加了空闲字节;
因此,在修改转换过程中去掉命令字节与空闲字节,提取有效信息字节、加入转换后的数据位中;若存在字节的溢出,则将溢出字节在下一个周期中进行传递,下一个周期地址、控制信息不变。
第四步是进行应答信息的修改转换:
SVID协议内容中的应答位包含两位,用于反应应答情况以及当前状态;将当前状态忽略不计;
反应应答情况中,准备好应答时即发送1,未准备好时发送0,用于对转换后协议的应答位进行修改。
上述四步完成后,SVID与I2C协议从帧格式到数据内容的所有转换均完成。
在一个优选的实施方式中,链路异常修复方法还包括:
按照预设记录时间间隔、将SVID协议格式的SVID链路记录数据实时转换成I2C协议格式的I2C协议转化数据;
当VR电源出现SVID链路异常时,将预设处理时间范围内的所有I2C协议转化数据发送给BMC单元。
在一个优选的实施方式中,链路异常修复方法还包括:
当VR电源未出现SVID链路异常时,按照预设记录时间间隔实时记录并更新预设处理时间范围内的SVID链路实时信息;其中,SVID链路实时信息包括时序信息、数据信息以及告警信息。
在一个优选的实施方式中,获取I2C协议格式的最优调节方案信息,具体包括:
BMC单元对第二SVID链路异常信息中的异常记录信号进行时序分析、生成当前异常情况信息;其中,异常记录信号包括时序信号、数据信号、告警信号;
BMC单元根据当前异常情况信息生成对应的当前最优调节方案信息。
在一个优选的实施方式中,生成对应的当前最优调节方案信息,具体包括:
当当前异常情况信息为时序信号异常信息时,当前最优调节方案信息包括:将晶振单元产生的SVID时钟信号发送给所有VR控制器。
在一个优选的实施方式中,生成对应的当前最优调节方案信息,具体包括:
当告警信号出现时数据信号变化时,当前异常情况信息包括:SVID链路出现异常挂死异常信息;当前最优调节方案信息包括:按照预设记录时间间隔对所有VR控制器进行时钟脉冲与数据信号的记录,并获取无法正常应答的VR控制器对应的SVID链路、作为当前SVID异常链路。
在一个优选的实施方式中,生成对应的当前最优调节方案信息,具体包括:
当时序信号上升沿处对应的数据信号变化时,当前异常情况信息包括:多路VR控制器SVID从机与通信出现冲突异常信息;当前最优调节方案信息包括:依次向从机发送上升沿以及对应的初始化数据信号。
如图4所示,在实际实施例中,SVID链路异常修复方案的具体流程如下:
在整个处理流程中,各部分并行执行,正常时刻记录5秒内数据、并由CPU单元实时协议转换,出现异常后、立即将前五秒转换后的结果提供给BMC单元,BMC单元分析完成后提供解决方案,从而节省了时间、保证在异常出现瞬间快速被相应。
在SVID协议正常、未出现挂死情况时,CPU与VR控制器通过SVID协议正常进行通信,并以5S为单位记录前5秒钟通信过程中SVID链路的时序、数据、以及告警信息;将这5秒钟记录的SVID链路信息实时地进行更新,直到SVID链路出现异常时结束记录。
当VR控制器的SVID链路出现挂死异常时,VR控制器会主动发送FAULT信号给I2C电平转换芯片;此时电平转换芯片开始工作,CPU端开始执行上述多种协议之间数据格式转换方案,将收到的SVID协议格式信息转换为I2C格式信息后、通知给BMC;
此时BMC单元对转换后I2C协议信息进行分析,提供解决SVID挂死的修复方案;具体包括:对时序、数据、告警三路信号的时序进行分析比对,在五秒钟的记录单位里进行如下操作:
1、先分析时序信号是否正常;
2、再分析告警信号出现时数据信号的变化情况;
3、分析时序信号上升沿对应的数据信号变化异常情况;
分析完成后,根据不同情况给出对应的解决方案、并提供给BMC;即,解决SVID挂死问题的具体修复方案对应如下:
1、对于时序信号异常情况,利用自带晶振单元产生SVID时钟信号,并将产生的时钟信号同时发送9个脉冲给所有VR控制器,一段时间后挂死会恢复。
2、对于告警信号出现的数据信号变化情况,诊断为SVID链路出现异常挂死,依次向各控制器前5S记录时钟脉冲与数据信号;当某个电源控制器无法正常应答时,即定位该链路异常,CPU暂时隔离该链路。
3、对于时序上升沿处数据信号变化异常情况,优先诊断为多路VR控制器SVID从机与通信出现冲突,此时依次向从机发送上升沿以及对应的初始化数据信号、来解决异常。
这三类解决方案中,发送I2C时钟、数据信号的操作,在SVID链路上无法直接实现;此时BMC端可执行多种协议数据转换方案,将要发送的上述I2C格式解决方案进行协议转换,转换为SVID格式的协议后,通过I2C与SVID交互链路发送到VR电源控制器端。
综上,本发明实施例提供的VR电源异常状态的修复方法,包括VR电源的SVID链路挂死的修复方案、以及VR电源MOS端异常后的修复方案,同时提供了一种多协议转换方案;
多协议转换方案中,在I2C与SVID链路交互拓扑的基础上,实现了不同协议之间的信息转换,从而帮助BMC单元识别VR控制器中SVID链路的异常信息,并实现SVID链路上VR控制器的控制;
在此基础上,VR电源的SVID链路挂死的修复方案中,BMC单元在主动识别SVID链路异常信息后,根据识别情况提供挂死解决方案,并在SVID链路上执行该方案,有效地解决了SVID协议自身挂死修复功能不全的弊端,避免了SVID协议挂死后VR电源输出信号紊乱的异常情况;
在此基础上,VR电源MOS端异常后的修复方案中,BMC在主动识别SVID链路提供的MOS端异常情况后,根据以往经验数据提供最优解决方案;通过BMC单元的协助,电源系统在MOS管异常情况下提供最优的解决/报警方案,提高了存储系统可靠性。
由此,上述VR电源异常状态的修复方法,通过I2C链路对SVID链路的交互配合,摒弃了原有设计中VR电源仅依靠SVID自身调节来进行异常修复的单一设计模式,有效解决了VR电源SVID协议自身异常恢复诊断的局限性,避免了VR电源由于SVID链路异常、挂死导致的CPU供电紊乱问题,又在一定程度上解决了VR电源出现异常后的无法自我修复问题,提高了存储系统核心供电单元的供电质量,从而提高了存储设备的稳定性与可靠性。
即:
SVID链路异常修复方案中,配合物理I2C链路以及BMC单元可以实现:
当VR电源的SVID链路出现挂死异常时,短时间内通过I2C链路发送适配SVID协议的修复信息,有效修复SVID链路挂死异常,保证CPU向VR控制器发送的SVID协议信息不会出现中断,使得CPU可以正常供电。
VR电源故障诊断修复方案可以实现:
当VR电源MOS管异常问题出现时,做出最合理的判断,通过与BMC单元、FLASH单元以及CPLD逻辑控制单元三者间的协调配合,保证已知异常可以快速被解决,解决不了的异常也能够合理避免,提高了存储系统的供电稳定与可靠性。
需要说明的是,上述VR电源异常状态的修复方法,不但能用于统一存储阵列的VR电源异常修复,还可用于服务器、交换机等需要对CPU供电的场合。
需要注意的是,虽然流程图中的各个步骤按照箭头的指示依次显示,但是这些步骤并不是必然按照箭头指示的顺序依次执行。除非本文中有明确的说明,这些步骤的执行并没有严格的顺序限制,这些步骤可以以其它的顺序执行。而且,流程图中的至少一部分步骤可以包括多个子步骤或者多个阶段,这些子步骤或者阶段并不必然是在同一时刻执行完成,而是可以在不同的时刻执行,这些子步骤或者阶段的执行顺序也不必然是依次进行,而是可以与其它步骤或者其它步骤的子步骤或者阶段的至少一部分轮流或者交替地执行。
实施例二:
如图5所示,本发明实施例还提供一种VR电源异常状态的修复装置,用于实现前述的VR电源异常状态的修复方法,修复装置包括多协议转换单元,其用于:
根据SVID协议时钟信号、I2C协议时钟信号获取数据转换率;
根据数据转换率对SVID协议待转换数据包按位进行有效信息提取、生成协议转换关键信息;
根据I2C协议数据帧格式将协议转换关键信息进行重组、生成I2C协议转换数据信息。
在一个优选的实施方式中,修复装置还包括链路异常修复单元,其用于:
当VR电源出现SVID链路异常时,基于多协议转换方法、将SVID协议格式的第一SVID链路异常信息转换成I2C协议格式的第二SVID链路异常信息;
当存储系统的BMC单元获取到第二SVID链路异常信息时,BMC单元根据历史日志记录获取I2C协议格式的最优调节方案信息;
基于多协议转换方法、将最优调节方案信息转换成SVID协议格式的SVID链路异常解决方案信息,用于对VR电源的SVID链路进行异常状态修复。
在一个优选的实施方式中,修复装置还包括MOS端异常修复单元,其用于:
当VR电源出现MOS端异常时,BMC单元根据历史日志记录获取最优MOS异常解决方案信息,存储系统的CPLD单元根据最优MOS异常解决方案信息实现电源MOS异常问题自修复。
在一个优选的实施方式中,多协议转换单元还用于:
对SVID协议待转换数据包进行解析、生成有效提取信息,并对有效提取信息中的写入寄存器信息进行二次提取;
根据数据转换率对写入寄存器信息进行数据裁剪、生成寄存器裁剪信息;
将寄存器裁剪信息按照I2C协议数据帧格式进行重组、生成I2C协议转换数据信息。
在一个优选的实施方式中,多协议转换单元还用于:
通过I2C链路读取I2C协议转换数据信息,将I2C协议转换数据信息与写入寄存器信息进行信息比对、生成信息差异值;
当信息差异值小于预设差异值时,生成数据协议转换校验成功信息。
在一个优选的实施方式中,修复装置还包括协议内容修改转换单元,其用于以下至少之一:
对I2C协议转换数据信息中的器件地址与标志位内容进行修改、对I2C协议转换数据信息中的器件控制信息进行修改、对I2C协议转换数据信息中的数据信息进行修改、对I2C协议转换数据信息中的应答信息进行修改。
在一个优选的实施方式中,协议内容修改转换单元还用于:
当SVID协议待转换数据包、I2C协议转换数据信息均采用七位地址时,将I2C协议转换数据信息中的地址替换为器件I2C地址;
当SVID协议待转换数据包采用八位地址、而I2C协议转换数据信息采用七位地址时,将I2C协议转换数据信息中的前七位替换为器件I2C地址,将最后一位作为标志位。
在一个优选的实施方式中,协议内容修改转换单元还用于:
从SVID协议待转换数据包的GetReg命令中提取寄存器地址、作为器件控制信息中的寄存器信息;
将器件控制信息中的读写位默认为写状态,并在SVID协议待转换数据包中出现应答信息时将读写位改为读状态。
在一个优选的实施方式中,协议内容修改转换单元还用于:
将SVID协议待转换数据包中的命令字节与空闲字节去掉之后,从SVID协议待转换数据包提取有效信息字节、加入I2C协议转换数据信息中。
在一个优选的实施方式中,协议内容修改转换单元还用于:
当准备好应答时,将应答信息中的反应应答情况位设置为1,否则设置为0。
在一个优选的实施方式中,链路异常修复单元还用于:
BMC单元对第二SVID链路异常信息中的异常记录信号进行时序分析、生成当前异常情况信息;其中,异常记录信号包括时序信号、数据信号、告警信号;
BMC单元根据当前异常情况信息生成对应的当前最优调节方案信息。
在一个优选的实施方式中,链路异常修复单元还用于:
当当前异常情况信息为时序信号异常信息时,当前最优调节方案信息包括:将晶振单元产生的SVID时钟信号发送给所有VR控制器。
在一个优选的实施方式中,链路异常修复单元还用于:
当告警信号出现时数据信号变化时,当前异常情况信息包括:SVID链路出现异常挂死异常信息;当前最优调节方案信息包括:按照预设记录时间间隔对所有VR控制器进行时钟脉冲与数据信号的记录,并获取无法正常应答的VR控制器对应的SVID链路、作为当前SVID异常链路。
在一个优选的实施方式中,链路异常修复单元还用于:
当时序信号上升沿处对应的数据信号变化时,当前异常情况信息包括:多路VR控制器SVID从机与通信出现冲突异常信息;当前最优调节方案信息包括:依次向从机发送上升沿以及对应的初始化数据信号。
在一个优选的实施方式中,链路异常修复单元还用于:
按照预设记录时间间隔、将SVID协议格式的SVID链路记录数据实时转换成I2C协议格式的I2C协议转化数据;
当VR电源出现SVID链路异常时,将预设处理时间范围内的所有I2C协议转化数据发送给BMC单元。
在一个优选的实施方式中,链路异常修复单元还用于:
当VR电源未出现SVID链路异常时,按照预设记录时间间隔实时记录并更新预设处理时间范围内的SVID链路实时信息;其中,SVID链路实时信息包括时序信息、数据信息以及告警信息。
关于上述装置的具体限定,可以参见上文中对于方法的限定,在此不再赘述。
在实际实施例中,上述VR电源异常状态的修复方法,可通过具体硬件系统来实现。
如图6所示,硬件上可包含VR电源控制单元、I2C链路交互单元、CPLD逻辑控制单元、FLASH控制记录单元、BMC监控管理单元五部分;
VR单元控制器为CPU处理器供电的核心,控制器上包含SVID链路,通过该链路实现与CPU之间的通信,根据CPU单元的信息指令进行输出电压调整;VR控制器还可以对控制的MOS管进行温度、电压、电流等信息检测以及设置;当监测到MOS管参数异常时,可以随时关闭输出、以免对负载造成严重的二次伤害。
I2C链路交互单元连接至BMC端;BMC控制单元通过读取I2C链路信息实现对负载端异常状态的监测,还可通过I2C链路向后端发送信息;
BMC单元此处采用AST2500模块,该模块支持13路I2C链路,可以有效接受13路I2C传递的负载单元状态信息,并可以通过I2C扩展信息将每一路I2C进一步进行扩展,实现一路I2C监测多路负载单元。
CPLD单元提供对负载单元以及供电单元的逻辑控制,可以根据BMC单元的监测信息以及CPU处理器的运算结果,执行对负载单元的控制;CPLD采用LCMXO3LF-9400C-5BG484CCPLD单元,其包含了上百路GPIO管脚、提供了丰富的控制资源。
系统中还包含了FLASH存储单元,FLASH存储资源中包含了以往的异常日志记录,通过I2C链路向BMC单元提供以往的异常信息。
如图7所示,I2C链路交互单元可通过具体拓扑图来实现,从而实现VR控制器SVID链路与BMC上的I2C链路在物理电路层之间的互联。
其中,采用CA9617MMR I2C电平转换芯片,实现I2C链路与SVID链路之间连接的通断与电平的控制:
当芯片的使能引脚为高电平时,芯片工作、并将I2C链路与SVID链路之间相级联,芯片使能引脚由VR控制器的FAULT引脚控制;
当SVID引脚协议出现异常时,控制器FAULT引脚会自动拉低;此时芯片使能引脚前MOS管的栅极被拉低,MOS管会关断,从而将使能信号提供给上述VR芯片;
而VR控制器恢复正常状态时,MOS管栅极被拉高,此时MOS管导通,使能引脚被接到地、电平为低。
此外,该芯片可以实现链路上的电平转换,此处是3.3V到1.8V的电平转换,即I2C链路的电平为3.3V、而控制器SVID链路的电平为1.8V。
由此,上述VR电源异常状态的修复方法与修复装置,硬件上包含了VR电源控制单元、I2C链路交互单元、CPLD逻辑控制单元、FLASH控制记录单元、BMC监控管理单元五部分;软件上提供了一种多协议交互方案、一种SVID链路异常修复方案以及一种VR电源异常状态处理方案;
软硬件协调配合,将I2C链路的修复挂死功能、CPLD单元的逻辑控制功能、以及BMC单元的监控管理功能应用到VR电源的SVID协议异常状态修复以及电源异常问题处理中,通过多协议转换方案保证上述功能的应用过程可以根据具体场景实现无缝切换。
上述装置中的各个模块,可全部或部分通过软件、硬件及其组合来实现。上述各模块可以以硬件形式内嵌于、或独立于计算机设备中的处理器中,也可以以软件形式存储于计算机设备中的存储器中,以便于处理器调用执行以上各个模块对应的操作。
其中,如图8所示,上述计算机设备可以是终端,其包括通过系统总线连接的处理器、存储器、网络接口、显示屏和输入装置。其中,该计算机设备的处理器用于提供计算和控制能力。该计算机设备的存储器包括非易失性存储介质、内存储器。该非易失性存储介质存储有操作系统和计算机程序。该内存储器为非易失性存储介质中的操作系统和计算机程序的运行提供环境。该计算机设备的网络接口用于与外部的终端通过网络连接通信。该计算机设备的显示屏可以是液晶显示屏或者电子墨水显示屏,该计算机设备的输入装置可以是显示屏上覆盖的触摸层,也可以是计算机设备外壳上设置的按键、轨迹球或触控板,还可以是外接的键盘、触控板或鼠标等。
可以理解的是,上述图中示出的结构,仅仅是与本发明方案相关的部分结构的框图,并不构成对本发明方案所应用于其上的计算机设备的限定,具体的计算机设备可以包括比图中所示更多或更少的部件,或者组合某些部件,或者具有不同的部件布置。
上述实施例方法中的全部或部分流程的实现,可以通过计算机程序来指令相关的硬件来完成,计算机程序可存储于一非易失性计算机可读取存储介质中,该计算机程序在执行时,可包括如上述各方法的实施例的流程。
其中,本发明所提供的各实施例中所使用的对存储器、存储、数据库或其它介质的任何引用,均可包括非易失性和/或易失性存储器。非易失性存储器可包括只读存储器(ROM)、可编程ROM(PROM)、电可编程ROM(EPROM)、电可擦除可编程ROM(EEPROM)或闪存。易失性存储器可包括随机存取存储器(RAM)或者外部高速缓冲存储器。作为说明而非局限,RAM以多种形式可得,诸如静态RAM(SRAM)、动态RAM(DRAM)、同步DRAM(SDRAM)、双数据率SDRAM(DDRSDRAM)、增强型SDRAM(ESDRAM)、同步链路(Synchlink)DRAM(SLDRAM)、存储器总线(Rambus)直接RAM(RDRAM)、直接存储器总线动态RAM(DRDRAM)、以及存储器总线动态RAM(RDRAM)等。
需要注意的是,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其它等效实施例,而本发明的范围由所附的权利要求范围决定。

Claims (20)

1.一种VR电源异常状态的修复方法,其特征在于,所述VR电源基于SVID协议对存储系统的CPU单元进行供电;所述修复方法包括多协议转换方法,其包括:
根据SVID协议时钟信号、I2C协议时钟信号获取数据转换率;
根据所述数据转换率对SVID协议待转换数据包按位进行有效信息提取、生成协议转换关键信息;
根据I2C协议数据帧格式将所述协议转换关键信息进行重组、生成I2C协议转换数据信息。
2.根据权利要求1所述的VR电源异常状态的修复方法,其特征在于,所述修复方法还包括链路异常修复方法,其包括:
当所述VR电源出现SVID链路异常时,基于所述多协议转换方法、将SVID协议格式的第一SVID链路异常信息转换成I2C协议格式的第二SVID链路异常信息;
当所述存储系统的BMC单元获取到所述第二SVID链路异常信息时,所述BMC单元根据历史日志记录获取I2C协议格式的最优调节方案信息;
基于所述多协议转换方法、将所述最优调节方案信息转换成SVID协议格式的SVID链路异常解决方案信息,用于对所述VR电源的SVID链路进行异常状态修复。
3.根据权利要求2所述的VR电源异常状态的修复方法,其特征在于,所述修复方法还包括MOS端异常修复方法,其包括:
当所述VR电源出现MOS端异常时,所述BMC单元根据所述历史日志记录获取最优MOS异常解决方案信息,所述存储系统的CPLD单元根据所述最优MOS异常解决方案信息实现电源MOS异常问题自修复。
4.根据权利要求1所述的VR电源异常状态的修复方法,其特征在于,所述多协议转换方法具体包括:
对所述SVID协议待转换数据包进行解析、生成有效提取信息,并对所述有效提取信息中的写入寄存器信息进行二次提取;
根据所述数据转换率对所述写入寄存器信息进行数据裁剪、生成寄存器裁剪信息;
将所述寄存器裁剪信息按照所述I2C协议数据帧格式进行重组、生成所述I2C协议转换数据信息。
5.根据权利要求1所述的VR电源异常状态的修复方法,其特征在于,所述多协议转换方法还包括:
通过I2C链路读取所述I2C协议转换数据信息,将所述I2C协议转换数据信息与所述写入寄存器信息进行信息比对、生成信息差异值;
当所述信息差异值小于预设差异值时,生成数据协议转换校验成功信息。
6.根据权利要求5所述的VR电源异常状态的修复方法,其特征在于,所述修复方法还包括协议内容修改转换方法,所述协议内容修改转换方法包括以下至少之一:
对所述I2C协议转换数据信息中的器件地址与标志位内容进行修改、对所述I2C协议转换数据信息中的器件控制信息进行修改、对所述I2C协议转换数据信息中的数据信息进行修改、对所述I2C协议转换数据信息中的应答信息进行修改。
7.根据权利要求6所述的VR电源异常状态的修复方法,其特征在于,对所述I2C协议转换数据信息中的器件地址与标志位内容进行修改,具体包括:
当所述SVID协议待转换数据包、所述I2C协议转换数据信息均采用七位地址时,将所述I2C协议转换数据信息中的地址替换为器件I2C地址;
当所述SVID协议待转换数据包采用八位地址、而所述I2C协议转换数据信息采用七位地址时,将所述I2C协议转换数据信息中的前七位替换为器件I2C地址,将最后一位作为标志位。
8.根据权利要求6所述的VR电源异常状态的修复方法,其特征在于,所述I2C协议转换数据信息中的器件控制信息进行修改,具体包括:
从所述SVID协议待转换数据包的GetReg命令中提取寄存器地址、作为所述器件控制信息中的寄存器信息;
将所述器件控制信息中的读写位默认为写状态,并在所述SVID协议待转换数据包中出现应答信息时将所述读写位改为读状态。
9.根据权利要求6所述的VR电源异常状态的修复方法,其特征在于,对所述I2C协议转换数据信息中的数据信息进行修改,具体包括:
将所述SVID协议待转换数据包中的命令字节与空闲字节去掉之后,从所述SVID协议待转换数据包提取有效信息字节、加入所述I2C协议转换数据信息中。
10.根据权利要求6所述的VR电源异常状态的修复方法,其特征在于,对所述I2C协议转换数据信息中的应答信息进行修改,具体包括:
当准备好应答时,将所述应答信息中的反应应答情况位设置为1,否则设置为0。
11.根据权利要求2所述的VR电源异常状态的修复方法,其特征在于,获取I2C协议格式的最优调节方案信息,具体包括:
所述BMC单元对所述第二SVID链路异常信息中的异常记录信号进行时序分析、生成当前异常情况信息;其中,所述异常记录信号包括时序信号、数据信号、告警信号;
所述BMC单元根据所述当前异常情况信息生成对应的当前最优调节方案信息。
12.根据权利要求11所述的VR电源异常状态的修复方法,其特征在于,生成对应的当前最优调节方案信息,具体包括:
当所述当前异常情况信息为时序信号异常信息时,所述当前最优调节方案信息包括:将晶振单元产生的SVID时钟信号发送给所有VR控制器。
13.根据权利要求12所述的VR电源异常状态的修复方法,其特征在于,生成对应的当前最优调节方案信息,具体包括:
当所述告警信号出现时所述数据信号变化时,所述当前异常情况信息包括:SVID链路出现异常挂死异常信息;所述当前最优调节方案信息包括:按照预设记录时间间隔对所有VR控制器进行时钟脉冲与数据信号的记录,并获取无法正常应答的VR控制器对应的SVID链路、作为当前SVID异常链路。
14.根据权利要求13所述的VR电源异常状态的修复方法,其特征在于,生成对应的当前最优调节方案信息,具体包括:
当所述时序信号上升沿处对应的所述数据信号变化时,所述当前异常情况信息包括:多路VR控制器SVID从机与通信出现冲突异常信息;所述当前最优调节方案信息包括:依次向从机发送上升沿以及对应的初始化数据信号。
15.根据权利要求14所述的VR电源异常状态的修复方法,其特征在于,所述链路异常修复方法还包括:
按照所述预设记录时间间隔、将SVID协议格式的SVID链路记录数据实时转换成I2C协议格式的I2C协议转化数据;
当所述VR电源出现SVID链路异常时,将预设处理时间范围内的所有I2C协议转化数据发送给所述BMC单元。
16.根据权利要求15所述的VR电源异常状态的修复方法,其特征在于,所述链路异常修复方法还包括:
当所述VR电源未出现SVID链路异常时,按照所述预设记录时间间隔实时记录并更新所述预设处理时间范围内的SVID链路实时信息;其中,所述SVID链路实时信息包括时序信息、数据信息以及告警信息。
17.一种VR电源异常状态的修复装置,其特征在于,用于实现如权利要求1-16任一项所述的VR电源异常状态的修复方法,所述修复装置包括多协议转换单元,其用于:
根据SVID协议时钟信号、I2C协议时钟信号获取数据转换率;
根据所述数据转换率对SVID协议待转换数据包按位进行有效信息提取、生成协议转换关键信息;
根据I2C协议数据帧格式将所述协议转换关键信息进行重组、生成I2C协议转换数据信息。
18.一种计算机设备,包括存储器、处理器及计算机程序,所述计算机程序存储在所述存储器上并可在所述处理器上运行,其特征在于,所述处理器执行所述计算机程序时实现如权利要求1-16中任一项所述的VR电源异常状态的修复方法的步骤。
19.一种计算机可读存储介质,其存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现如权利要求1-16中任一项所述的VR电源异常状态的修复方法的步骤。
20.一种存储系统,其特征在于,包括VR电源,所述VR电源通过如权利要求1-16任一项所述的VR电源异常状态的修复方法来实现异常修复。
CN202310991495.8A 2023-08-08 2023-08-08 一种vr电源异常状态的修复方法、装置、设备及介质 Active CN116719403B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202310991495.8A CN116719403B (zh) 2023-08-08 2023-08-08 一种vr电源异常状态的修复方法、装置、设备及介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202310991495.8A CN116719403B (zh) 2023-08-08 2023-08-08 一种vr电源异常状态的修复方法、装置、设备及介质

Publications (2)

Publication Number Publication Date
CN116719403A true CN116719403A (zh) 2023-09-08
CN116719403B CN116719403B (zh) 2024-02-09

Family

ID=87871949

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310991495.8A Active CN116719403B (zh) 2023-08-08 2023-08-08 一种vr电源异常状态的修复方法、装置、设备及介质

Country Status (1)

Country Link
CN (1) CN116719403B (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107948188A (zh) * 2017-12-19 2018-04-20 中国航空工业集团公司洛阳电光设备研究所 一种arinc818‑dvi协议转换方法
CN112965929A (zh) * 2021-04-07 2021-06-15 中国科学院苏州生物医学工程技术研究所 一种i2c通信总线监测调试设备及方法
CN115102937A (zh) * 2022-06-24 2022-09-23 苏州浪潮智能科技有限公司 一种服务器电源自适应通讯方法、设备及介质

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107948188A (zh) * 2017-12-19 2018-04-20 中国航空工业集团公司洛阳电光设备研究所 一种arinc818‑dvi协议转换方法
CN112965929A (zh) * 2021-04-07 2021-06-15 中国科学院苏州生物医学工程技术研究所 一种i2c通信总线监测调试设备及方法
CN115102937A (zh) * 2022-06-24 2022-09-23 苏州浪潮智能科技有限公司 一种服务器电源自适应通讯方法、设备及介质

Also Published As

Publication number Publication date
CN116719403B (zh) 2024-02-09

Similar Documents

Publication Publication Date Title
KR102493449B1 (ko) 엣지 컴퓨팅 테스트 방법, 장치, 전자 장치 및 컴퓨터 판독 가능 매체
CN102394774B (zh) 一种云计算操作系统的控制器服务状态监控和故障恢复方法
CN104077199B (zh) 基于共享磁盘的高可用集群的隔离方法和系统
CN103532753A (zh) 一种基于内存换页同步的双机热备方法
US20170090793A1 (en) Devices and methods for a data storage device
CN104424048A (zh) 用于数据存储的方法和装置
CN114116378A (zh) 获取PCIe设备温度的方法、系统、终端及存储介质
CN114116280A (zh) 交互式bmc自恢复方法、系统、终端及存储介质
CN102891762B (zh) 连续处理网络数据的系统及方法
CN101751265B (zh) 服务器的基本输入/输出系统的更新系统及其方法
CN116719403B (zh) 一种vr电源异常状态的修复方法、装置、设备及介质
CN116820827B (zh) 一种节点服务器的基板管理控制器的控制方法及其系统
CN111198832B (zh) 一种处理方法和电子设备
CN115766405B (zh) 一种故障处理方法、装置、设备和存储介质
CN117289963A (zh) 在线更新服务器平台服务固件的目标区域的方法及设备
CN115599617B (zh) 总线检测方法、装置、服务器及电子设备
CN115168141A (zh) 光口管理系统、方法、装置、可编程逻辑器件及存储介质
CN108491297A (zh) 一种服务器监控信息获取方法、装置、设备及存储介质
CN114201439A (zh) 服务器信号识别优化方法、系统及存储介质
CN110879757B (zh) 客户端异常运行时的重启方法、装置和计算机设备
CN112685803A (zh) 热备状态切换方法、装置、设备和存储介质
CN106250255B (zh) 一种系统异常的管理方法及装置
CN115981880B (zh) 避免主机访问从机出现死锁的方法、装置、系统、存储介质及芯片
CN117827544B (zh) 热备份系统、方法、电子设备及存储介质
TW202026882A (zh) 運用於資料中心的機櫃異常狀態的遠端排除方法(一)

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant