CN116631355B - 显示面板的驱动电路及其驱动方法、显示面板 - Google Patents

显示面板的驱动电路及其驱动方法、显示面板 Download PDF

Info

Publication number
CN116631355B
CN116631355B CN202310695902.0A CN202310695902A CN116631355B CN 116631355 B CN116631355 B CN 116631355B CN 202310695902 A CN202310695902 A CN 202310695902A CN 116631355 B CN116631355 B CN 116631355B
Authority
CN
China
Prior art keywords
mos tube
driving
input end
gray scale
output end
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202310695902.0A
Other languages
English (en)
Other versions
CN116631355A (zh
Inventor
李建雷
袁海江
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
HKC Co Ltd
Original Assignee
HKC Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by HKC Co Ltd filed Critical HKC Co Ltd
Priority to CN202310695902.0A priority Critical patent/CN116631355B/zh
Publication of CN116631355A publication Critical patent/CN116631355A/zh
Application granted granted Critical
Publication of CN116631355B publication Critical patent/CN116631355B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请涉及一种显示面板的驱动电路及其驱动方法、显示面板,其中,该方法包括:对显示面板的所有灰阶进行分界,得到高位灰阶和低位灰阶;在当前待显示数据的灰阶属于所述高位灰阶的情况下,开启所述驱动电路中的第一MOS管和第三MOS管,且关断所述驱动电路中的第二MOS管和第四MOS管;在当前待显示数据的灰阶属于所述低位灰阶的情况下,关断所述驱动电路中的第一MOS管和第三MOS管,且开启所述驱动电路中的第二MOS管和第四MOS管。通过本申请,无需提供整个灰阶电压作为OP的驱动电压,实现了半压驱动,达到了节能与降低散热的效果。

Description

显示面板的驱动电路及其驱动方法、显示面板
技术领域
本申请涉及显示面板领域,尤其涉及一种显示面板的驱动电路及其驱动方法、显示面板。
背景技术
如图1所示的现有OLED(Organic Light-Emitting Diode,有机发光二极管)像素架构电路示意图,OLED驱动Source Line(源极线)充电是不存在正负灰阶的,它是同一极性驱动的。因此,如图2所示,现有OLED Driver(驱动电路)是使用全压驱动,即Sn-1与Sn无区别,这种方式会使得OLED的温度较高从而影响使用体验。
针对相关技术中的上述问题,目前尚未存在有效的解决方案。
发明内容
本申请提供了一种显示面板的驱动电路及其驱动方法、显示面板,以解决现有技术中OLED的驱动电路使用全压驱动导致OLED的温度较高的问题。
第一方面,本申请提供了一种显示面板的驱动电路,驱动电路包括:第一驱动模块、第二驱动定模块、第一MOS管、第二MOS管、第三MOS管和第四MOS管;所述第一驱动模块的数据输入端与所述第二驱动模块的输入端连接,所述第二驱动模块的输出端分别与所述第一MOS管和第二MOS管并联之后的输入端,以及所述第三MOS管和所述第四MOS管并联之后的输入端连接,所述第一MOS管和第二MOS管并联之后的输出端和所述第三MOS管和所述第四MOS管并联之后的输出端用于输出驱动所述第一驱动模块中的运算放大器;所述第一驱动模块的数据输出端与显示面板的源极线连接;所述第一MOS管和所述第三MOS管是同一类型MOS管,所述第二MOS管和所述第四MOS管是同一类型MOS管;所述第二驱动模块用于根据待显示数据的灰阶所落入的灰阶范围开启或关闭所述驱动电路中的MOS管以实现半压驱动;所述灰阶范围是指将所述显示面板的所有灰阶分界为高位灰阶和低位灰阶的范围。
第二方面,本申请提供了一种基于第一方面所述的驱动电路的驱动方法,所述方法包括:对显示面板的所有灰阶进行分界,得到高位灰阶和低位灰阶;在当前待显示数据的灰阶属于所述高位灰阶的情况下,开启所述驱动电路中的第一MOS管和第三MOS管,且关断所述驱动电路中的第二MOS管和第四MOS管;在当前待显示数据的灰阶属于所述低位灰阶的情况下,关断所述驱动电路中的第一MOS管和第三MOS管,且开启所述驱动电路中的第二MOS管和第四MOS管。
第三方面,本申请提供了一种显示面板,包括第一方面中所述的驱动电路。
本申请实施例提供的上述技术方案与现有技术相比具有如下优点:
本申请实施例提供的该方法,在当前显示数据的灰阶属于高位灰阶或低位灰阶时,则可以只需要对应高位灰阶或低位灰阶的灰阶电压作为OP驱动电压以驱动源级线。也就是说,在是高位灰阶时则用高位灰阶对应的电压进行驱动,如果是低位灰阶时则用低位灰阶对应的电压进行驱动,而无需提供整个灰阶电压作为OP的驱动电压,实现了半压驱动,达到了节能与降低散热的效果。
附图说明
此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本发明的实施例,并与说明书一起用于解释本发明的原理。
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,对于本领域普通技术人员而言,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为现有OLED像素架构电路示意图;
图2为现有OLED的驱动电路全压驱动的示意图;
图3为本申请实施例提供的LCD驱动系统架构示意图;
图4为本申请实施例提供的LCD的驱动电路功能示意图;
图5为本申请实施例提供的灰阶驱动示意图;
图6为本申请实施例提供的显示面板的驱动电路的示意图;
图7为本申请实施例提供的显示面板的可选驱动电路的示意图之一;
图8为本申请实施例提供的显示面板的可选驱动电路的示意图之二;
图9为本申请实施例提供的显示面板的可选驱动电路的示意图之三;
图10为本申请实施例提供的基于显示面板的驱动电路的驱动方法流程示意图。
本申请中的附图标号如下:ELVDD-电源电压、ELVSS-接地端电压、Sn-数据线、Gn-扫描线、11-数据、12-输入寄存器、13-数据锁存器、14-电压转换模块、15-数字模拟转换器、16-输出缓存器、17-运算放大器、T1-第一MOS管、T2-第二MOS管、T3-第三MOS管、T4-第四MOS管、21-显示屏、22-输入信号源、31-第一驱动模块、32-第二驱动模块、33-第一电压转换模块、34-第二电压转换模块、35-第一数据锁存器、36-第二数据锁存器、37-比较器、38-第三电压转换模块。
具体实施方式
为使本申请实施例的目的、技术方案和优点更加清楚,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本申请的一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本申请保护的范围。
首先对LCD(Liquid Crystal Display,液晶显示屏)的驱动进行介绍,如图3所示的LCD驱动系统架构,输入信号源22将显示数据传到TCON(Timing Controller,时序控制器),TCON进行数据处理与控制时序的产生,处理后以数字信号形式传给Driver(驱动电路),Driver进行数模转换为灰阶电压,再送到显示屏21的面内,TCON产生控制时序信号,此时序信号H(高)/L(低)电压准位为如1.8V/0V,或3.3V/0V这种逻辑电压,不足以开关面内TFT(Thin Film Transistor,薄膜晶体管),所以由电压转换模块L/S转换后生成Gn对应的H/L电压准位为30V/-9V的控制信号去给到显示屏的面内。
如图4所示的Driver内部功能示意图,Driver接收显示数据后根据POL(充电极性控制信号)的H/L准位选择数据处理的正负通道,比如说Sn-1需要充正灰阶,数据由输入寄存器12(Input register)暂存后,在POL为H选择下由正通道数据锁存器13(data latch)在TP信号上升沿将接收的显示数据统一锁存(Sn的数据只能选择负通道),电压转换模块14(L/S)将数据从数字逻辑电压升压至可打开数字模拟转换器15中MOS的程度,数字模拟转换器(Digital to analog converter,DAC)进行数模转换,输出缓存器16(Output Buffer)将转换好的灰阶电压增强推力后,等一行像素的灰阶电压都准备好在TP信号下降沿统一送到面内显示,在POL为H的控制下将正灰阶电压送到Sn-1,正通道OP(运算放大器17)使用VAA与HVAA作为驱动电压(Power)。相邻帧极性相反,下一帧Sn-1需要充负灰阶,数据11由输入寄存器12暂存后,在POL为L选择下来到(如虚线箭头)负通道数据锁存器13在TP信号上升沿将接收的显示数据统一锁存(Sn的数据只能选择正通道),电压转换模块14将数据从数字逻辑电压升压至可打开数字模拟转换器15中MOS的程度,数字模拟转换器进行数模转换,输出缓存器16将转换好的灰阶电压增强推力后,等一整行像素的灰阶电压都准备好在TP信号下降沿统一送到面内显示,在POL为L的控制下将负灰阶电压送到Sn-1(如虚线箭头),负通道OP使用HVAA与0V作为驱动电压(Power)。
对于LCD屏来说,它是AC(Alternating Current,交流)驱动的,它有高于VCOM电压的正灰阶,即8bit就有256个灰阶;也有低于VCOM电压的负灰阶,即8bit同样就有256个灰阶,所以Driver内部DAC有正负两种,都是8转256,但相邻两条数据线只有一组正负通道,面内同一行是同时刻充电,如图5所示,相邻两条Source Line(源极线)同时刻极性一定相反。此外在其他场景中,显示屏水平方向还可以是正负正负正负正负,也可以是正负负正正负负正,但不能正正负负正正负负。现有Driver不管正负通道的OP都使用VAA与0V做为驱动电压(Power),即全压驱动,后为降低功耗,降低Driver温度与散热成本,加入HVAA使用半压驱动。VAA电压高于最高正灰阶电压,在充负灰阶时,VAA与负灰阶存在很大压差即OP的Power与输出存在很大压差,所以OP内部需以较大等效阻值把VAA压降至负灰阶电压准位再送到面内,这样等效阻值发热多,能量利用率低,后引入高于负灰阶电压,低于正灰阶电压的HVAA作为正通道OP低压Power负通道OP高压Power,以提高能量利用率。
图6为本申请实施例提供的显示面板的驱动电路的示意图,如图6所示,本申请实施例中的驱动电路包括:第一驱动模块31、第二驱动定模块32、第一MOS管(T1)、第二MOS管(T2)、第三MOS管(T3)和第四MOS管(T4);
第一驱动模块31的数据输入端与第二驱动模块32的输入端连接,第二驱动模块32的输出端分别与第一MOS管和第二MOS管并联之后的输入端,以及第三MOS管和第四MOS管并联之后的输入端连接,第一MOS管和第二MOS管并联之后的输出端和第三MOS管和第四MOS管并联之后的输出端用于输出驱动第一驱动模块31中的运算放大器17;第一驱动模块31的数据输出端与显示面板的源极线连接;第一MOS管和第三MOS管是同一类型MOS管,第二MOS管和第四MOS管是同一类型MOS管;
第二驱动模块32用于根据待显示数据的灰阶所落入的灰阶范围开启或关闭驱动电路中的MOS管以实现半压驱动;灰阶范围是指将显示面板的所有灰阶分界为高位灰阶和低位灰阶的范围。
通过本申请实施例中的驱动电路,在当前显示数据的灰阶属于高位灰阶或低位灰阶时,则可以只需要对应高位灰阶或低位灰阶的灰阶电压作为OP驱动电压以驱动源级线,例如高位灰阶对应的灰阶电压范围30V至10V,低位灰阶的灰阶电压范围为10V至-9V;如果当前待显示数据的灰阶属于高位灰阶,由于高位灰阶的灰阶电压为30V至10V,因此当前OP的驱动电压只需要30V至10V即可满足需求,而无需提供30V至-9V的电压作为OP的驱动电压,实现了半压驱动,达到了节能与降低散热的效果。
在本申请实施例的可选实施方式中,本申请实施例中的第一MOS管和第三MOS管是NMOS管,第二MOS管和第四MOS管是PMOS管。在其他应用场景也可以根据需求将第一MOS管和第三MOS管设置为PMOS管,以及将第二MOS管和第四MOS管设置为NMOS管。
如图7所示中的虚线框,本申请实施例中的第一驱动模块31包括:输入寄存器12、第一数据锁存器35、第一电压转换模块33、数字模拟转换器15、输出缓存器16和运算放大器17;
其中,输入寄存器12的输入端用于输入数据,输入寄存器12的输出端与第一数据锁存器35的输入端连接,第一数据锁存器35的输出端与第一电压转换模块的输入端连接,第一电压转换模块33的输出端与数字模拟转换器15的输入端连接,数字模拟转换器15的输出端与输出缓存器16的输入端连接,输出缓存器16的输出端与运算放大器17的输入端连接,运算放大器17的输出端与显示面板的源极线连接。
在图7的基础上,本申请实施例中的第二驱动模块32包括比较器37、第二数据锁存器36和第二电压转换模块34,如图8所示。
其中,比较器37的输入端与输入寄存器12的输出端连接,比较器37的输出端与第二数据锁存器36的输入端连接,第二数据锁存器36的输出端与第二电压转换模块34的输入端连接,第二电压转换模块34的输出端分别与第一MOS管和第二MOS管并联之后的输入端,以及第三MOS管和第四MOS管并联之后的输入端连接;
比较器37用于将目标灰阶与当前待显示数据对应的灰阶进行比较之后,将比较结果输入第二数据锁存器之后输入第二电压转换模块;其中,目标灰阶为显示面板的所有灰阶电压中的中间电压所对应的灰阶;其中,第二电压转换模块34用于在当前待显示数据的灰阶属于高位灰阶的情况下,驱动第一MOS管和第三MOS管的开启,以及驱动第二MOS管和第四MOS管的关断;
第二电压转换模块34用于在当前待显示数据的灰阶属于低位灰阶的情况下,驱动第一MOS管和第三MOS管的关断,以及驱动第二MOS管和第四MOS管的开启。
也就是说,在本申请实施例中所有灰阶电压的一半值(中间电压)对应的灰阶作为分界,例如当前显示面板为8bit像素,则对应的灰阶数量为256个,通常情况下灰阶的中间127灰阶或128灰阶应该是对应中间电压,但在实际情况中由于存在各种不确定因素会导致中间电压并不一定是中间灰阶,因此通过中间电压所对应的灰阶进行分界是能够充分发挥半压驱动优势的。因此,本申请实施例中的比较器预存储的则是中间电压所对应的灰阶,如果当前待显示数据的灰阶大于或等于该灰阶,则比较器输出1,如果当前待显示数据所对应的灰阶小于该灰阶,则比较器输出0,再将比较结果置1或0送到下级锁存,再电压转换,切换MOS选择OP的驱动电压,即1转换成的高压开启,0转换成的低压关断,以实现显示面板的半压驱动。
在图7的基础上,本申请实施例中的第二驱动模块32包括第三电压转换模块38,如图9所示。
其中,第三电压转换模块38输入端与输入寄存器12的输出端连接,第三电压转换模块38输出端分别与第一MOS管和第二MOS管并联之后的输入端,以及第三MOS管和第四MOS管并联之后的输入端连接;
第三电压转换模块38用于在当前待显示数据的灰阶属于高位灰阶的情况下,驱动第一MOS管和第三MOS管的开启,以及驱动第二MOS管和第四MOS管的关断;
第三电压转换模块38用于在当前待显示数据的灰阶属于低位灰阶的情况下,驱动第一MOS管和第三MOS管的关断,以及驱动第二MOS管和第四MOS管的开启。
可见,在本申请实施例中可以直接显示面板的灰阶进行分界,以8bit像素为例,共256个灰阶,若以127灰阶为分界,11111111是255,01111111是127,在数据锁存器后只需要抓取最高位确认是1还是0,如果是1则灰阶大于127灰,如果是0则灰阶小于或等于127灰,即高位灰阶为255至128灰阶,低位灰阶为127至0灰阶。也就是说,在本申请实施例中先直接对显示面板的灰阶进行分界。因为通常情况下中间灰阶所对应的灰阶电压也是所有灰阶电压中的中间电压。基于此,1或0经虚线路径到L/S转换成高压或低压,具体1转换成的高压开启,0转换成的低压关断。也就是说,当最高位是1时,OP的驱动高压使用VAA,低压使用HVAA2,OP正常工作输出需要在Power高低压之间且有一定差值,因此,VAA高于255灰阶电压,HVAA2低于128灰阶电压,但在某些情况下为了满足一定差值甚至可能需低于127灰阶电压。当最高位是0时,OP的驱动高压使用HVAA1,低压使用0V,同理OP正常工作,输出需要在Power高低压之间且有一定差值,HVAA1高于127灰阶电压,为了满足一定差值甚至可能需高于128灰阶电压,0V低于0灰阶电压。
下面基于上述本申请实施例中的驱动电路对本申请中的驱动方法进行进一步说明,如图10所示,该方法包括:
步骤1001,对显示面板的所有灰阶进行分界,得到高位灰阶和低位灰阶;
步骤1002,在当前待显示数据的灰阶属于高位灰阶的情况下,开启驱动电路中的第一MOS管和第三MOS管,且关断驱动电路中的第二MOS管和第四MOS管;
其中,第一MOS管的高位电压大于或等于高位灰阶中最大灰阶所对应的灰阶电压,第三MOS管的低位电压低于或等于高位灰阶中最小灰阶所对应灰阶电压。
步骤1003,在当前待显示数据的灰阶属于低位灰阶的情况下,关断驱动电路中的第一MOS管和第三MOS管,且开启驱动电路中的第二MOS管和第四MOS管。
其中,第二MOS管的高位电压大于或等于低位灰阶中最大灰阶所对应的灰阶电压,第四MOS管的低位电压低于或等于0V。
通过上述步骤1001至步骤1003,在当前显示数据的灰阶属于高位灰阶或低位灰阶时,则可以只需要对应高位灰阶或低位灰阶的灰阶电压作为OP驱动电压以驱动源级线。也就是说,在是高位灰阶时则用高位灰阶对应的电压进行驱动,如果是低位灰阶时则用低位灰阶对应的电压进行驱动,而无需提供整个灰阶电压作为OP的驱动电压,实现了半压驱动,达到了节能与降低散热的效果。
在本申请实施例中的可选实施方式中,对于上述步骤1002中涉及到的对显示面板的所有灰阶进行分界,得到高位灰阶和低位灰阶的方式,进一步可以包括:
步骤11,对显示面板的所有灰阶按照从大到小进行排序,并将排序结果平均划分两部分,其中,排序靠前的部分为高位灰阶,排序靠后的部分为低位灰阶。
可见,在本申请实施例中可以直接显示面板的灰阶进行分界,以8bit像素为例,共256个灰阶,若以127灰阶为分界,即高位灰阶为255至128灰阶,低位灰阶为127至0灰阶。对于其他10比特像素或16比特像素的分界也是类似的方式。
在本申请实施例中的可选实施方式中,对于上述步骤1002中涉及到的对显示面板的所有灰阶进行分界,得到高位灰阶和低位灰阶的方式,进一步可以包括:
步骤21,确定显示面板的所有灰阶所对应的灰阶电压,并从确定出的灰阶电压中确定出中间电压值;
步骤22,将大于或等于中间电压值所对应的灰阶的灰阶确定为高位灰阶;
步骤23,将小于中间电压值所对应的灰阶的灰阶确定为低位灰阶。
通过上述步骤21至步骤23,在本申请实施例中所有灰阶电压的一半值(中间电压)对应的灰阶作为分界,例如当前显示面板为8bit像素,则对应的灰阶数量为256个,通常情况下灰阶的中间127灰阶或128灰阶应该是对应中间电压,但在实际情况中由于存在各种不确定因素会导致中间电压并不一定是中间灰阶,例如中间电压对应的灰阶为125,则本申请实施例中的比较器预存储的则是125灰阶,如果当前待显示数据的灰阶大于或等于125灰阶,则比较器输出1,如果当前待显示数据所对应的灰阶小于125灰阶,则比较器输出0,再将比较结果置1或0送到下级锁存,再电压转换,切换MOS选择OP的驱动电压,即1转换成的高压开启,0转换成的低压关断,以实现显示面板的半压驱动。
需要说明的是,在本文中,诸如“第一”和“第二”等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
以上所述仅是本发明的具体实施方式,使本领域技术人员能够理解或实现本发明。对这些实施例的多种修改对本领域的技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本发明的精神或范围的情况下,在其它实施例中实现。因此,本发明将不会被限制于本文所示的这些实施例,而是要符合与本文所申请的原理和新颖特点相一致的最宽的范围。

Claims (5)

1.一种显示面板的驱动电路,其特征在于,驱动电路包括:第一驱动模块、第二驱动模块、第一MOS管、第二MOS管、第三MOS管和第四MOS管;
所述第一驱动模块的数据输入端与所述第二驱动模块的输入端连接,所述第二驱动模块的输出端分别与所述第一MOS管和第二MOS管并联之后的输入端,以及所述第三MOS管和所述第四MOS管并联之后的输入端连接,所述第一MOS管和第二MOS管并联之后的输出端和所述第三MOS管和所述第四MOS管并联之后的输出端用于输出驱动所述第一驱动模块中的运算放大器;所述第一驱动模块的数据输出端与显示面板的源极线连接;所述第一MOS管和所述第三MOS管是同一类型MOS管,所述第二MOS管和所述第四MOS管是同一类型MOS管;
所述第二驱动模块用于根据待显示数据的灰阶所落入的灰阶范围开启或关闭所述驱动电路中的MOS管以实现半压驱动;所述灰阶范围是指将所述显示面板的所有灰阶分界为高位灰阶和低位灰阶的范围;
所述第一驱动模块包括:输入寄存器、第一数据锁存器、第一电压转换模块、数字模拟转换器、输出缓存器和运算放大器;
其中,所述输入寄存器的输入端用于输入数据,所述输入寄存器的输出端与所述第一数据锁存器的输入端连接,所述第一数据锁存器的输出端与所述第一电压转换模块的输入端连接,所述第一电压转换模块的输出端与所述数字模拟转换器的输入端连接,所述数字模拟转换器的输出端与所述输出缓存器的输入端连接,所述输出缓存器的输出端与所述运算放大器的输入端连接,所述运算放大器的输出端与所述显示面板的源极线连接;
所述第二驱动模块包括比较器、第二数据锁存器和第二电压转换模块;
其中,所述比较器的输入端与所述输入寄存器的输出端连接,所述比较器的输出端与所述第二数据锁存器的输入端连接,所述第二数据锁存器的输出端与所述第二电压转换模块的输入端连接,所述第二电压转换模块的输出端分别与所述第一MOS管和第二MOS管并联之后的输入端,以及所述第三MOS管和所述第四MOS管并联之后的输入端连接;
所述比较器用于将目标灰阶与当前待显示数据对应的灰阶进行比较之后,将比较结果输入所述第二数据锁存器之后输入第二电压转换模块;其中,所述目标灰阶为所述显示面板的所有灰阶电压中的中间电压所对应的灰阶;
所述第二电压转换模块用于在当前待显示数据的灰阶属于高位灰阶的情况下,驱动所述第一MOS管和所述第三MOS管的开启,以及驱动所述第二MOS管和所述第四MOS管的关断;
所述第二电压转换模块用于在当前待显示数据的灰阶属于低位灰阶的情况下,驱动所述第一MOS管和所述第三MOS管的关断,以及驱动所述第二MOS管和所述第四MOS管的开启。
2.根据权利要求1所述的驱动电路,其特征在于,所述第一MOS管和所述第三MOS管是NMOS管,所述第二MOS管和所述第四MOS管是PMOS管。
3.一种显示面板的驱动电路,其特征在于,驱动电路包括:第一驱动模块、第二驱动模块、第一MOS管、第二MOS管、第三MOS管和第四MOS管;
所述第一驱动模块的数据输入端与所述第二驱动模块的输入端连接,所述第二驱动模块的输出端分别与所述第一MOS管和第二MOS管并联之后的输入端,以及所述第三MOS管和所述第四MOS管并联之后的输入端连接,所述第一MOS管和第二MOS管并联之后的输出端和所述第三MOS管和所述第四MOS管并联之后的输出端用于输出驱动所述第一驱动模块中的运算放大器;所述第一驱动模块的数据输出端与显示面板的源极线连接;所述第一MOS管和所述第三MOS管是同一类型MOS管,所述第二MOS管和所述第四MOS管是同一类型MOS管;
所述第二驱动模块用于根据待显示数据的灰阶所落入的灰阶范围开启或关闭所述驱动电路中的MOS管以实现半压驱动;所述灰阶范围是指将所述显示面板的所有灰阶分界为高位灰阶和低位灰阶的范围;
所述第一驱动模块包括:输入寄存器、第一数据锁存器、第一电压转换模块、数字模拟转换器、输出缓存器和运算放大器;
其中,所述输入寄存器的输入端用于输入数据,所述输入寄存器的输出端与所述第一数据锁存器的输入端连接,所述第一数据锁存器的输出端与所述第一电压转换模块的输入端连接,所述第一电压转换模块的输出端与所述数字模拟转换器的输入端连接,所述数字模拟转换器的输出端与所述输出缓存器的输入端连接,所述输出缓存器的输出端与所述运算放大器的输入端连接,所述运算放大器的输出端与所述显示面板的源极线连接;
所述第二驱动模块包括第三电压转换模块;
所述第三电压转换模块输入端与所述输入寄存器的输出端连接,所述第三电压转换模块输出端分别与所述第一MOS管和第二MOS管并联之后的输入端,以及所述第三MOS管和所述第四MOS管并联之后的输入端连接;
所述第三电压转换模块用于在当前待显示数据的灰阶属于高位灰阶的情况下,驱动所述第一MOS管和所述第三MOS管的开启,以及驱动所述第二MOS管和所述第四MOS管的关断;
所述第三电压转换模块用于在当前待显示数据的灰阶属于低位灰阶的情况下,驱动所述第一MOS管和所述第三MOS管的关断,以及驱动所述第二MOS管和所述第四MOS管的开启。
4.根据权利要求3所述的驱动电路,其特征在于,所述第一MOS管和所述第三MOS管是NMOS管,所述第二MOS管和所述第四MOS管是PMOS管。
5.一种显示面板,其特征在于,包括权利要求1至4中任一项所述的驱动电路。
CN202310695902.0A 2023-06-12 2023-06-12 显示面板的驱动电路及其驱动方法、显示面板 Active CN116631355B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202310695902.0A CN116631355B (zh) 2023-06-12 2023-06-12 显示面板的驱动电路及其驱动方法、显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202310695902.0A CN116631355B (zh) 2023-06-12 2023-06-12 显示面板的驱动电路及其驱动方法、显示面板

Publications (2)

Publication Number Publication Date
CN116631355A CN116631355A (zh) 2023-08-22
CN116631355B true CN116631355B (zh) 2024-05-17

Family

ID=87592031

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310695902.0A Active CN116631355B (zh) 2023-06-12 2023-06-12 显示面板的驱动电路及其驱动方法、显示面板

Country Status (1)

Country Link
CN (1) CN116631355B (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5929847A (en) * 1993-02-09 1999-07-27 Sharp Kabushiki Kaisha Voltage generating circuit, and common electrode drive circuit, signal line drive circuit and gray-scale voltage generating circuit for display devices
US6529180B1 (en) * 1999-07-09 2003-03-04 Hitachi, Ltd. Liquid crystal display device having high speed driver
JP2006139290A (ja) * 2005-11-21 2006-06-01 Matsushita Electric Ind Co Ltd 表示装置用ドライバ
KR100629576B1 (ko) * 2005-03-31 2006-09-27 삼성에스디아이 주식회사 버퍼 및 이를 이용한 데이터 집적회로와 발광 표시장치
KR20180025393A (ko) * 2016-08-30 2018-03-09 엘지디스플레이 주식회사 디지털 아날로그 변환기와 이를 이용한 표시장치
CN111739471A (zh) * 2020-08-06 2020-10-02 上海天马有机发光显示技术有限公司 一种显示面板、驱动方法及显示装置

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4645258B2 (ja) * 2005-03-25 2011-03-09 日本電気株式会社 デジタルアナログ変換回路及び表示装置
KR100754131B1 (ko) * 2005-08-01 2007-08-30 삼성에스디아이 주식회사 데이터 구동회로와 이를 이용한 유기 발광 표시장치 및그의 구동방법
JP5138490B2 (ja) * 2008-07-17 2013-02-06 ルネサスエレクトロニクス株式会社 サンプル・ホールド回路及びデジタルアナログ変換回路
CN114758615B (zh) * 2021-01-11 2023-12-12 上海和辉光电股份有限公司 显示面板的驱动方法和驱动系统

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5929847A (en) * 1993-02-09 1999-07-27 Sharp Kabushiki Kaisha Voltage generating circuit, and common electrode drive circuit, signal line drive circuit and gray-scale voltage generating circuit for display devices
US6529180B1 (en) * 1999-07-09 2003-03-04 Hitachi, Ltd. Liquid crystal display device having high speed driver
KR100629576B1 (ko) * 2005-03-31 2006-09-27 삼성에스디아이 주식회사 버퍼 및 이를 이용한 데이터 집적회로와 발광 표시장치
JP2006139290A (ja) * 2005-11-21 2006-06-01 Matsushita Electric Ind Co Ltd 表示装置用ドライバ
KR20180025393A (ko) * 2016-08-30 2018-03-09 엘지디스플레이 주식회사 디지털 아날로그 변환기와 이를 이용한 표시장치
CN111739471A (zh) * 2020-08-06 2020-10-02 上海天马有机发光显示技术有限公司 一种显示面板、驱动方法及显示装置

Also Published As

Publication number Publication date
CN116631355A (zh) 2023-08-22

Similar Documents

Publication Publication Date Title
US7643002B2 (en) Data driver, liquid crystal display and driving method thereof
US7907108B2 (en) Source driver circuits and methods providing reduced power consumption for driving flat panel displays
JP4244228B2 (ja) 液晶表示装置とその駆動方法
KR101167407B1 (ko) 액정표시장치와 그 구동방법
US20050052890A1 (en) Display driver, display device, and driver method
KR101022581B1 (ko) 아날로그 버퍼 및 그를 이용한 액정 표시 장치 및 그 구동방법
KR20060136017A (ko) 액정 표시 장치의 데이터 구동 방법 및 장치
US20080303771A1 (en) Display and two step driving method thereof
KR20070000047A (ko) 액정 표시 장치의 데이터 구동 방법 및 장치
US8633921B2 (en) Data driving circuit and liquid crystal display device including the same
US8044911B2 (en) Source driving circuit and liquid crystal display apparatus including the same
JP2000231365A (ja) 液晶表示パネル用駆動回路及び液晶表示装置
US7436385B2 (en) Analog buffer and driving method thereof, liquid crystal display apparatus using the same and driving method thereof
US7616183B2 (en) Source driving circuit of display device and source driving method thereof
US7999778B2 (en) Apparatus and method for driving LCD
CN116631355B (zh) 显示面板的驱动电路及其驱动方法、显示面板
US20080122777A1 (en) Source driving device
CN100555392C (zh) 恒流电路和平板显示设备
KR20080111848A (ko) 액정표시장치 및 그의 구동방법
CN106558290A (zh) 预校正电路
KR101622641B1 (ko) 액정 표시장치의 구동장치와 그 구동방법
KR100831284B1 (ko) 액정표시장치의 구동방법
KR20080053051A (ko) 액정표시장치의 데이터 구동회로
KR20070063640A (ko) 액정 표시 장치 및 그 구동방법
KR101037084B1 (ko) 액정표시장치의 데이터 구동장치 및 방법

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant