CN116569123A - 可配置电压调节模块卡 - Google Patents
可配置电压调节模块卡 Download PDFInfo
- Publication number
- CN116569123A CN116569123A CN202180080933.4A CN202180080933A CN116569123A CN 116569123 A CN116569123 A CN 116569123A CN 202180080933 A CN202180080933 A CN 202180080933A CN 116569123 A CN116569123 A CN 116569123A
- Authority
- CN
- China
- Prior art keywords
- vrm
- card
- power
- feedback loop
- configuration
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/16—Constructional details or arrangements
- G06F1/18—Packaging or power distribution
- G06F1/183—Internal mounting support structures, e.g. for printed circuit boards, internal connecting means
- G06F1/188—Mounting of power supply units
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/16—Constructional details or arrangements
- G06F1/18—Packaging or power distribution
- G06F1/189—Power distribution
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/263—Arrangements for using multiple switchable power supplies, e.g. battery and AC
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Power Sources (AREA)
- Control Of Voltage And Current In General (AREA)
Abstract
分立VRM卡包括VRM控制器集合。VRM控制器集合包括具有两个反馈回路的VRM控制器。VRM卡包括功率级和功率级临界信号多路复用器。功率级临界信号多路复用器的输出确定功率级与之通信的反馈回路。VRM卡还包括配置选择器。配置选择器确定用于功率级临界信号多路复用器的反馈回路分配,并将VRM指令提供给VRM控制器。
Description
技术领域
本发明总体上涉及电压调节模块,并且更具体地涉及可插拔电压调节模块卡。
背景技术
电压调节模块(在本文中有时称为“VRM”)在许多电子系统中使用,以根据电子部件的要求将电压和电流提供给各个电子部件。VRM通常由至少一个半导体开关(例如,MOSFET开关)和至少一个电感器(有时称为“扼流圈”)组成。一些VRM还包括位于电感器附近或VRM向其递送功率的部件附近的电容器。一起提供电压和电流的VRM部件(例如,MOSFET开关和电感器对)通常统称为“功率级”。这些VRM部件通常由称为控制器(有时称为“VRM控制器”)的电路控制。
VRM控制器用于控制VRM的部件以在给定电压下提供电流的递送。例如,当VRM控制器闭合半导体开关(即,接通功率级)时,电流流过VRM。作为该电流的结果,VRM的电感器减缓VRM输出端处的电压的变化,从而防止递送到系统部件的功率中的不期望的电压尖峰或下降。一些VRM还包括电容器,其可以平滑由VRM输出的功率,从而防止由例如多个电压之间的转换或由系统中的电子噪声引起的电压的“纹波(ripple)”。
一些VRM支持能够组合成单个VRM输出的多组功率级。这些组可以由VRM控制器控制以作为提供电压输出的系统操作。在这种VRM中,每个功率级还通常需要用于其输出的电容。该电容可以由专用于该功率级的电容器提供,或由在多个功率级之间共享的电容源提供。通过交替输出功率的功率级,VRM有时可以将比使用单功率级VRM更平滑、更稳定的功率递送到系统部件。
在一些电气系统中,在非常窄的电压范围内递送功率可能是非常重要的。进一步,在一些电气系统中,即使在电压范围内递送功率的VRM的非常暂时的故障也可能导致显著的系统或业务损失。在这些系统中,通常使用具有可靠部件和多个功率级的VRM。然而,这些VRM解决方案可能非常昂贵,并且还通常包括在具有其他非常昂贵的部件(例如,背板和安装在其上的处理器封装)的系统中。在一些系统中,VRM被集成到系统中(例如,永久地安装到系统背板上)。然而,在具有集成VRM的系统中,VRM部件的故障可能需要替换系统的大部分,包括其他昂贵的部件。类似地,另一系统部件的故障也可能需要替换系统的大部分,包括集成VRM。
出于这个原因,昂贵的电气系统通常被设计成利用内插式VRM卡(有时被称为“分立VRM卡”或简称为“VRM卡”)而不是嵌入在系统内(例如,在系统背板或母板上)的VRM。内插式VRM卡可以是分立的印刷电路板,其可以通过系统板上的端口插入系统中。VRM卡被配置为通过该端口提供与系统部件的特定要求匹配的功率。
在这些系统中,如果系统板上的部件发生故障,即使整个系统板需要更换,昂贵的VRM解决方案也可能能够在更换板中重新使用。类似地,如果VRM卡中的部件发生故障,则可以替换VRM卡,并且可以重新使用系统的剩余部分。然而,在一些系统中,VRM的部件可能在显著长于系统的剩余部分的预期寿命的时间内可用。例如,在VRM部件可能发生故障之前,许多系统在系统中的其他位置遇到部件故障。即使没有部件发生故障,在VRM部件可能发生故障或变为过时之前,系统部件也可能早变得过时。然而,典型的VRM卡被配置为针对特定系统的特定需求提供功率,并且因此当替换该特定系统时通常不能被转移到新系统。出于这个原因,昂贵的VRM卡可能在必须被丢弃之前被丢弃,从而在长期运行中给系统维护增加了成本。
发明内容
根据本发明的第一方面,提供了一种包括PWM控制器的集合的分立VRM卡,其中,该集合包括具有两个反馈回路的VRM控制器。VRM卡还包括功率级和功率级临界信号多路复用器,其中,功率级临界信号多路复用器的输出确定功率级与之通信的反馈回路。最后,VRM卡包括配置选择器,其中配置选择器确定用于功率级临界信号多路复用器的反馈回路分配,并将VRM指令提供给VRM控制器。本发明的实施例可以有益地使分立VRM卡能够向具有各种功率输入要求的系统提供功率。
本发明的一些实施例可以被示为上述分立VRM卡,其中配置选择器被配置为从与分立VRM卡连接的计算机系统接收系统功率属性。反馈回路分配和VRM指令基于系统功率属性。这些实施例可以增加VRM卡适应具有各种功率输入要求的系统的能力。
本发明的一些实施例还可以被示为上述分立VRM卡之一,其中反馈回路分配是在预定电压范围内的电压信号。这些实施例可以提供传送反馈回路分配的低复杂度手段。
根据本发明的另一方面,提供了一种方法,包括:将VRM卡插入到计算机系统的系统板中;检测计算机系统的功率属性;基于功率属性识别VRM卡配置;将VRM指令发送到VRM卡上的VRM控制器集合;基于识别来将一组反馈回路分配发送到功率级临界信号多路复用器;以及根据VRM指令和反馈回路分配来操作VRM卡。此方法可有利地使分立VRM卡能够向具有各种功率输入要求的系统提供功率。
本发明的一些实施例还可以示为上述方法,其中VRM指令包括识别配置文件的信号。这些实施例可以提供传送VRM指令的低复杂度手段。
本发明的一些实施例还可以示为上述方法之一,检测功率属性包括在一组触点上执行阻抗测量,该一组触点在VRM卡上的一组功率级和计算机系统中的一组部件之间形成连接。这些实施例可提供检测系统上的功率属性的手段,这些系统不能以其他方式提供功率属性。
根据本发明的另一方面,提供了一种计算机程序产品,其包括计算机可读存储介质。计算机可读存储介质具有随其体现的程序指令。这些程序指令可由VRM卡执行,以使VRM卡检测VRM卡被插入到计算机系统中。这些程序指令还可由VRM卡执行以使VRM卡检测计算机系统的功率属性。程序指令还可由VRM卡执行以使VRM卡基于功率属性识别VRM卡配置。程序指令还可由VRM卡执行以使VRM卡将VRM指令发送到VRM卡上的VRM控制器。程序指令还可由VRM卡执行以使VRM卡发送用于VRM卡上的功率级临界信号多路复用器的反馈回路分配。这些实施例可有益地使VRM卡能够向具有各种功率输入要求的系统提供功率。
本发明的一些实施例还可以由上述计算机程序产品来说明,其中功率属性的检测包括读取到VRM卡的一组电压信号集合并且将该集合中的每个电压信号分类到电压范围中。该电压范围在一组预定的电压范围内。功率属性的检测还包括基于分类形成VRM配置号。这些实施例可以提供识别和传送VRM配置号的低复杂度的手段。
以上发明内容并不旨在描述本公开的每个所示实施例或每个实施方式。
附图说明
本申请中包括的附图被结合到说明书中并且形成说明书的一部分。它们示出了本公开的实施例,并且与说明书一起用于解释本公开的原理。附图仅说明某些实施例,并且不限制本公开。
图1A描绘了在附接到系统之前的可配置的分立VRM卡的第一视图。
图1B描绘了在附接到第一系统之后的可配置的分立VRM卡的第二视图。
图1C描绘了在附接到第二系统之后的可配置的分立VRM卡的第三视图。
图2描绘了使用可配置的分立VRM卡的方法。
图3描绘了可以由VRM卡连接器上的一组触点配置的可配置的分立VRM卡。
图4描绘了可以由配置选择器芯片配置的可配置的分立VRM卡。
图5描绘了根据实施例可使用的计算机系统的代表性主要部件。
虽然本发明可服从各种修改和替代形式,但是其细节已经通过举例在附图中示出并且将被详细描述。然而,应当理解,本发明并不局限于所描述的特定实施例。相反,本发明旨在覆盖落在本发明的范围内的所有修改、等同物以及替换物。
具体实施方式
本公开的方面涉及电压调节模块,并且更具体地,涉及可插拔电压调节模块卡。虽然本公开不必限于这样的应用,但是可以通过使用该上下文对各种示例的讨论来理解本公开的各个方面。
典型的计算机系统利用电压调节模块(在本文中有时称为“VRM”)管理在计算机系统的各种部件的规格内向这些部件的功率递送。例如,具有12V电源的计算机系统可包括用于系统处理器的负责将系统的12V电源转换为3V的第一VRM和用于系统存储器的负责将系统的12V电源转换为1.2V的第二VRM。典型的VRM包括电感器(有时称为“扼流圈”),该电感器不仅可用于将电压步降(step down)至期望的电平,而且通常还负责防止输出电压的突然变化。VRM还通常包括由电感器馈电的电容器。电容器可以用于滤除输出功率中的纹波,并且避免当消耗部件所需的电流突然增大或减小时的电压降或浪涌。在这些VRM中,单个电容器或电容器组可以由VRM的电感器共享,或者每个电感器可以具有其自己的专用电容。VRM的电感器通常由半导体开关(例如,MOSFET开关)馈电,半导体开关在开关闭合时允许电流流到电感器。切换和步降电压的VRM部件在本文中可以称为“功率级”。典型地,功率级包含一对开关、相关联的电感器、驱动器、遥测、故障保护。
VRM通常包括控制器,该控制器基于VRM输出和消耗部件的需要来调整功率级的设置。例如,VRM控制器(在本文中也称为“VRM控制器”)可以断开和闭合功率级的开关,以增加和降低由VRM输出的电压。例如,当这种VRM控制器闭合功率级的半导体开关时,功率被提供给电感器,使得电感器充电。随着电感器充电,由电感器输出的电压(以及由此由VRM输出的电压)增加。例如,如果VRM控制器以用于存储器模块的1.4V的输出电压为目标,其可以在VRM控制器检测到VRM输出1.398V时闭合开关并且允许电感器充电。然而,当VRM控制器检测到VRM输出已经增加到1.402V时,它可以打开开关,切断到电感器的功率(即,切断功率级)。通过有时以称为“占空比”的规则模式快速改变功率级的状态,VRM控制器可以增加VRM提供在计算机系统部件的规格内的电压输出的可能性。
在典型的VRM中,VRM控制器用反馈回路检测由VRM输出的电压的属性。利用反馈回路,VRM可以监视例如被提供给系统部件的电压,并且如果情况导致输出电压升高到高于部件要求或降低到低于部件要求,则VRM快速反应。例如,如果处理器工作负荷的改变引起处理器汲取的电流的突然增加,则VRM的输出电压可能下降到有危险的低电平。通过使用VRM反馈回路,VRM控制器应当能够几乎立即检测该电压下降,从而使得VRM能够快速反应(例如,增加功率级的占空比)。
作为VRM功率循环的这种通断性质的结果,VRM电感器的输出的实际电压通常类似于以目标电压为中心的振荡波。该波的大小(即,电感器所输出的与目标电压的典型高偏差和低偏差)可取决于向其提供输出的部件的要求。对于特别敏感的部件,可能只有小的偏差是可接受的,以便使系统性能最大化或避免系统不稳定性。因此,在以上示例中,代替在1.398V与1.402V之间输出,可以要求向高性能服务器中的存储器模块供电的VRM输出在1.3999V与1.4001V之间的电压。
类似地,一些系统通常可能涉及由部件汲取的电流的非常快速的改变,这可能导致VRM的输出电压的显著的突然改变。例如,图形处理单元(有时在此被称为“GPU”)可以在要求非常小量的电流至相对非常大量的电流与返回至相对非常小量的电流之间交替。如果该GPU还对高于合理阈值的电压变化敏感,则GPU可能需要VRM能够非常快速地对这些电压变化作出反应。然而,VRM可以响应的速率受限于功率级有效电感。
在这些情况下,依赖于单个功率级的VRM可能不会带来足够的性能或可靠性,并且可采用附加的并行功率级来改进响应。在这些VRM中,每个功率级可以由VRM控制器独立地控制,并且可以被称为独立的“功率级”。这些功率级有时各自包括专用电容器,以例如消除输出的电压纹波。另一方面,这些功率级有时共享共同的电容源(例如,在给定输出的所有功率级之间共享的电容器或一组电容器)。
例如,系统处理器可在2.7V到3.3V的电压范围内以可接受的稳定性运行,但可实现3.298V与3.300V之间的最大性能。为了在该最大性能范围内向处理器提供功率,具有单个功率级的VRM可能不够,从而导致由VRM提供的或由处理器请求的输出的甚至小的变化潜在地增加到高于3.3V稳定性极限,从而需要处理器关闭。然而,具有例如四个功率级的VRM可能能够提供在最大性能范围内的功率。
在具有多个功率级的典型VRM中,VRM控制器设置每个功率级的占空比以使VRM的整体输出符合VRM向其提供功率的系统部件的要求。例如,在具有两个功率级的VRM中,VRM可以相对于彼此异相地驱动功率级。换言之,VRM可以以周期性模式闭合第一功率级的半导体开关并且以偏移周期性模式闭合第二功率级的半导体开关,使得两个功率级交替。
在一些计算机系统中,每个电子部件(或部件子系统)可以具有专用VRM。例如,在一些系统中,第一VRM可以向第一处理器管芯提供功率,第二VRM可以向第二处理器管芯提供功率,并且第三VRM可以向系统存储器提供功率。在该系统中,每个VRM可具有其自己的一组功率级和其自己的VRM控制器。然而,在一些计算机系统中,多组功率级可以共享单个VRM控制器。例如,处理器管芯可以由第一组功率级供电,并且系统存储器可以由第二组功率级供电。然而,这两组功率级可以各自由单个VRM控制器控制。
在单个VRM控制器管理用于多于一个系统部件的多于一组功率级的系统中,VRM控制器通常必须能够独立地监控输出到每个部件的电压的属性并对该属性作出反应。照此,这些VRM控制器通常包括多个反馈回路。例如,第一组功率级可连接至第一反馈回路,并且第二组功率级可连接至第二反馈回路。尽管这些功率级的组将独立地给输出供电并由独立的反馈回路独立地监视,但单个VRM控制器可控制每组功率级,并且因此它们在本文中可以被称为并属于同一VRM。
在一些行业中以及在一些行业内的使用情况中,维持由VRM(或VRM集合)供电的系统的高性能可以是极其重要的。在一些情况下,VRM不能在窄范围的系统要求内一致地提供输出电压可能需要系统部件在较低性能水平下操作,从而降低整体系统性能。进一步,VRM提供具有部件的稳定范围的输出电压的临时故障可能导致部件失灵,从而需要系统重启。在任一情况下,结果都可能潜在地导致系统性能的代价高的降低。因此,在需要VRM在非常特定的范围内一致地操作的使用情况下,通常使用具有大量功率相位和非常可靠、高质量的部件(例如,半导体开关和电容器)的VRM。
然而,为VRM配备由可靠的高质量部件组成的多个功率级可以显著增加VRM的成本。不幸的是,这可能也增加VRM集成到其中的整个计算机系统的成本。当VRM被集成到系统中(例如,在系统母板或背板上)时,这种损害可能被加剧。在这些系统中,非VRM部件的故障可能需要替换系统的大量部件,包括VRM集成在其上的部件(例如,母板或GPU板)。在这些情况下,可能需要替换在系统要求内完美运行的昂贵的VRM。类似地,如果集成VRM的部件(例如,电容器)开始发生故障,则替换它还可能需要替换其他系统部件,诸如集成的、昂贵的和完好运行的中央处理单元。随着时间的推移,这些附带的和不必要的替换成本可以显著地增加在具有多个计算机系统的使用情况下的维护成本。
由于这些原因,昂贵的计算机系统通常被设计为利用分立的VRM卡(在本文中有时被称为“内插式VRM卡”或简称为“VRM卡”),其可以通过标准或专有插座(例如,被设计为接受卡边缘连接器的插座)附接至系统(和从系统移除)。如果系统没有通电,则通常可以将内插式VRM卡插入系统以及从系统移除。因此,如果系统的非VRM部件发生故障并且系统被替换为具有相同电压要求的替换系统,则分立的VRM可能可以从故障系统移除并插入到替换系统中。在这种情况下,可以重复使用昂贵的VRM,从而潜在地显著降低替换成本(和长期维护)。
遗憾的是,有时系统需求改变,并且有时用其电压需求与故障系统的电压需求相同的替换系统来替换故障系统可能是不建议或者甚至不可行的。例如,如果故障的处理器需要更换系统背板(例如,如果处理器封装焊接到背板),那么可能期望用具有较高性能和效率的更新后的部件(例如,更现代的处理器模型)来替换系统背板和处理器。然而,如果两个系统使用分立VRM来对处理器供电,则用于对故障处理器供电的分立VRM可能不满足更新后的处理器的要求。
这种情况还可以在系统部件在没有系统故障的情况下更新时发生。例如,高性能使用情况可在常规升级周期上操作以便维持跨系统的高性能。这些高性能系统通常是需要昂贵的、可靠的VRM的相同类型的系统,并且因此受益于分立的VRM而不是集成的VRM。不幸的是,对现代系统部件的要求可能频繁地导致当替换其他系统部件时需要替换分立VRM,从而限制从使用分立VRM设计得到的益处。
本公开的一些实施例通过使分立VRM设计能够基于其被添加到其中的系统的要求来重新配置来解决上述限制。例如,当插入到第一系统时,分立VRM卡可以将其自身配置为提供两个输出。第一输出可以是以3.5V操作并需要4个功率级的中央处理单元,并且第二输出可以是以1.2V操作并需要2个功率级的系统存储器。然而,当插入到第二系统中时,该相同的分立VRM卡可以将其自身配置为提供三个输出。第一输出可以是以4.0V操作并需要6个功率级的中央处理单元,第二输出可以是以1.0V操作并需要4个功率级的图形处理单元,并且第三输出可以是以1.4V操作并需要2个功率级的系统存储器。
本公开的一些实施例可包括特征在于多个控制器的VRM卡设计。例如,单个VRM卡可以包括三个控制器芯片,它们都包括两个反馈回路。如果必要,这将使单个VRM卡能够输出六个独立的电源。作为另一示例,更简单的VRM卡可以包括具有两个反馈回路的单个控制器芯片。如果必要,这将使更简单的VRM卡能够输出两个独立的电源。
本公开的一些实施例还可以包括附接至VRM卡的每个功率级的功率级临界信号多路复用器。根据期望的VRM配置,功率级临界信号多路复用器可以使每个功率级能够连接到VRM卡的任何回路。例如,VRM卡可以包括10个功率级,每个功率级附接有功率级临界信号多路复用器。这些功率级临界信号多路复用器中的每一个可包括多个输出,该多个输出可使VRM卡能够选择每个功率级连接到的反馈回路。例如,如果10功率级VRM卡还包括2个控制器和总共4个反馈回路,则10个功率级临界信号多路复用器中的每一个可以包括四个输出(每个反馈回路一个)。通过为前4个功率级临界信号多路复用器选择第一输出,前4个功率级临界信号多路复用器可以连接至第一反馈回路。换言之,前4个功率级将被组合到由第一反馈回路控制的单个输出功率源中。类似地,通过为功率级临界信号多路复用器5至8选择第三输出,功率级5至8将被组合成由第三反馈回路控制的单个输出功率源。最后,通过为功率级临界信号多路复用器9和10选择第四输出,功率级9和10将被组合成由第四反馈回路控制的单个输出源。
本公开的一些实施例在VRM卡插入计算机系统时,将指令提供给每个VRM控制器。这些指令可以向控制器通知其正在控制的功率级、那些功率级的默认电压电平和每个输出的所需电压范围。因此,当VRM卡被插入到需要第一反馈回路以输出用于一组存储器的3功率级信号的系统中时,VRM卡可以向VRM控制器提供指令,该指令向控制器通知第一反馈回路正在将功率级9、10和11控制在特定目标电压处。当VRM卡插入要求第一反馈回路输出用于CPU核的10功率级信号的第二系统时,VRM卡可以向VRM控制器提供指令,该指令向控制器通知第一反馈回路正在将功率级1至10控制在特定目标电压处。
在一些实施例中,以配置文件的形式向VRM控制器提供这些指令。例如,当插入第一系统时,VRM卡可以向VRM控制器提供指令以加载第一配置文件。第一配置文件可以向VRM控制器提供控制分配给VRM控制器的功率级所需的信息。然而,当插入第二系统时,VRM卡可以向VRM控制器提供指令以加载第二配置文件。第二配置文件可以基于第二系统的需要提供与第一配置文件不同的指令。也就是说,像第一配置文件一样,第二配置文件可以提供被分配给VRM控制器的反馈回路的功率级列表和控制那些功率级(例如,电压目标)所必需的指令。
本公开的一些实施例结合了配置选择器。在一些实施例中,配置选择器可以采用向VRM控制器发送信号的电阻器、引脚或简单电路的形式。这个信号可以向VRM控制器通知VRM控制器应该加载的配置文件。该配置文件可以识别被分配给VRM控制器的功率级。利用该信息,VRM控制器可以向功率级临界信号多路复用器通知将被引导到适当的反馈回路的正确输出。
在一些实施例中,配置选择器可以向功率级临界信号多路复用器和(一个或多个)控制器通知VRM卡插入其中的系统需要什么VRM卡配置。例如,VRM卡可以设计为仅具有两种配置,其可以根据VRM卡被插入系统A还是系统B中来选择。当VRM卡插入系统A中时,配置选择器可以识别系统的属性并且将信号发送至(一个或多个)VRM控制器和功率级临界信号多路复用器,该信号向(一个或多个)VRM控制器和功率级临界信号多路复用器通知使用“系统A配置”。然而,如果该相同的VRM卡被插入到系统B中,则配置选择器可以识别系统B的属性并且向(一个或多个)VRM控制器和功率级临界信号多路复用器发送信号,该信号向(一个或多个)VRM控制器和功率级临界信号多路复用器通知使用“系统B配置”。
配置选择器的形式可基于实现方式的要求而变化。例如,在一些实施例中,被设计成仅在少量系统中使用并且因此被设计成仅在少量不同配置之间交替的分立VRM卡、能够向VRM控制器发送“高或低”信号的一组引脚或电阻器、或基于那些引脚中的哪个引脚被设置成“高”的短二进制代码可能是足够的。
然而,随着VRM卡被设计为在其中被使用的可能配置的数量的增加,简单的配置选择器设计可能变得不够。因此,一些VRM卡结合更复杂的配置选择器,诸如多路复用器、专用集成电路(有时称为“ASIC”)或现场可编程门阵列(有时称为“FPGA”)。
例如,VRM卡可以将ASIC配置选择器合并在VRM中,VRM被设计为在比合并到一组引脚中可行的配置更多的配置之间切换。ASIC的增加的复杂性可以使VRM卡能够被设计用于显著更多的配置。类似地,VRM卡可以包含FPGA配置选择器。类似于ASIC,当VRM卡被设计成在更大数量的配置之间切换时,FPGA配置选择器可能是有益的。
图1A描述了在附接到系统之前的可配置的分立VRM卡100的第一视图。VRM卡100包括6个功率级102-112。功率级102-112中的每个功率级可包括功率级、电感器和电容器(未单独描绘)。功率级102-112中的每个功率级还连接至功率级临界信号多路复用器,诸如(连接至功率级102的)功率级临界信号多路复用器114、(连接至功率级108的)功率级临界信号多路复用器116以及(连接至功率级112的)功率级临界信号多路复用器118。
VRM卡100包括单个控制器芯片120,其具有用于控制功率级102-112的两个反馈回路122和124。这允许VRM卡100被分成两个单独的输出。换句话说,VRM卡可以同时向一个系统部件提供一个电压处的输出以及向第二系统部件提供第二电压处的输出。VRM卡还包括配置选择器126。配置选择器126可以例如采取一组引脚、简单电路、ASIC、FPGA或控制芯片的形式。
配置选择器126包括两个输出:128和130。输出128被设计成向控制器120提供指令。这些指令可以基于VRM卡100的实现采取不同形式。例如,如果VRM卡100被设计成仅使用两种配置,则由输出130携带的指令可以采取“高”信号(例如,5V信号,有时被解释为“真”或“开”)或“低”信号(例如,0V信号,有时被解释为“假”或“关”)的形式。如果VRM卡100被设计为使用多于两个配置,则由输出130携带的指令可以采取配置号(例如,配置“5”)或用于配置的二进制代码(例如,“101”)的形式,这可以通知VRM控制器120从存储器中检索哪个配置文件。该配置文件可以向VRM控制器120通知回路122和124中的每个控制哪些功率级以及电压限制是什么。在一些实施例中,VRM控制器120可以不连接到存储器,在这种情况下,由输出128携带的指令可以提供配置文件信息。
输出130被设计为向功率级临界信号多路复用器提供指令。这些指令可以采取配置号(类似于可以使用输出128提供的配置号)或每个功率级临界信号多路复用器将要使用的输出的列表的形式。
功率级102-112中的每个功率级的每个功率级临界信号多路复用器包括两个输出端,这两个输出端基于从配置选择器126接收的指令将那些功率级临界信号多路复用器连接至反馈回路122或反馈回路124。如图所示,小虚线132表示可以将每个功率级临界信号多路复用器连接到反馈回路122的导电迹线(例如,铜线)。另一方面,大虚线134表示可以将每个功率级临界信号多路复用器连接到反馈回路124的导电迹线。通过这些连接,每个功率级102-112将能够将接口信号或一组接口信号发送至分配的反馈回路122或124。注意,为了理解图1A,由小虚线132和大虚线134中的每一个示出的路径被简化和结合。在一些实施例中,每个功率级临界信号多路复用器可以具有到反馈回路122或124中的每一个的独立连接。因此,在一些实施例中,反馈回路122和124中的每个反馈回路可具有到功率级临界信号多路复用器的六个连接(即,功率级102-112中的每个功率级的一个连接)。
VRM卡100包括可插入计算机系统的(诸如在母板或系统背板中的)槽中的两个连接器插片136和138。例如,连接器插片136和138可以采取在其上构造VRM卡100的电路板的边缘上的卡边缘触点的形式。连接器插片136包括系统连接器140,并且连接器插片138包括导电触点142到152。在功率级102-112旨在独立地可分配到反馈回路122或124的实施例中,导电触点142到152中的每一者彼此电隔离可能是有益的。换言之,导电触点142可以与导电触点144-152中的每一个隔离。这在理论上将能够实现一种配置,其中功率级102通过导电触点142提供第一输出(例如,如由反馈回路122控制的),并且相位104-112都组合以通过导电触点144-152提供第二输出。进一步地,通过设计VRM 100使得导电触点144-152中的每个导电触点也彼此电隔离,每个功率级理论上可以提供单个输出,类似于以上关于功率级102的示例。
另一方面,如果VRM 100被设计成用于系统的封闭集合,该系统的封闭集合永远不需要一组特定的功率级来向不同的输出提供功率,那么这些功率级的导电触点可以电连接。例如,如果功率级102和104在VRM 100的所有配置中向同一输出提供功率,则导电触点142和144可能不会受益于被电隔离。相反,在该示例中,功率级102和104可以被连接到一个导电触点而不是两个物理上不同的导电触点。
注意,连接器插片136和138、系统连接器140、以及导电触点142到152是方法的示例抽象表示,通过该方法,VRM卡100可以被插入母板或系统背板并与母板或系统背板连接。在其他实施例中,可以使用其他连接形状因子、连接器和连接器的数量。
系统连接器140可以充当系统母板之间的连接点,通过该连接点系统属性可以从系统板传输到配置选择器126。该系统属性可以通过迹线154从系统连接器140传输到配置选择器126。该系统属性可以基于VRM卡100的实现采用不同形式。例如,如果VRM卡100被设计成在两个配置之间操作,则系统属性可以采用“高”或“低”值的形式。它还可以是通过一组引脚和迹线传输的二进制值的组合(诸如三个“高”或“低”值的集合),从而产生8种可能的配置(例如,000、010、100等)。系统属性还可以是计算机系统的配置号或模型标识符,配置选择器126可以能够交叉参考机载存储器中的VRM配置的列表。因此,系统连接器140的形状因子可基于用于识别系统属性的信号的类型而变化。例如,如果使用在连接处简单的电压存在或不存在(或者高或低电压)来识别系统功率属性,则系统连接器140可采取可传输该电压的一个或多个迹线触点的形式。另一方面,如果基于系统的序列号、或输出数量以及这些输出所需的电压范围来识别系统功率属性,则可能需要更复杂的连接,诸如信号连接器集群。
导电触点142到152可充当功率级102到152中的每一者的输出。例如,功率级102输出的电压可通过导电触点142与系统板之间的连接被传送到整个计算机系统。该输出电压用线路被发送到的部件可取决于系统配置。例如,如果功率级102和104被组合成单个输出以向存储器模块提供电压,则导电触点142和144将通过系统板上的连接向该存储器提供电压。
最后,虽然在本文中未示出,但是配置选择器126可以基于导电触点142到152之间而不是通过系统连接器140的阻抗测量来识别VRM配置。例如,如果功率级102至106被组合成(例如,至第一处理器核的)一个输出并且功率级108被组合成(例如,至第二处理器核的)第二输出,则导电触点142至146将连接至与导电触点148至152不同的板部件。由于该原因,导电触点142、144和146之间(或导电触点148、150和152之间)的阻抗测量结果将是最小的,而导电触点142、144和146中的任何导电触点与导电触点148、150和152中的任何导电触点之间的阻抗测量结果可以显著更大。由此,在被插入系统板时,配置选择器126可以在不同对导电触点142到152之间执行阻抗测量以识别哪些导电触点被组合成输出。这些导电触点组合然后可用作用于识别应当被一起分组成单个反馈回路122或124的功率级的基础。
为了便于理解,图1B描绘了在附接到第一系统之后的可配置的分立VRM 100卡的第二视图。在图1B中,连接器插片136和138已经插入到系统板158上的槽156中。在插入时,导电触点140至152可与槽156内的对应触点接触,从而通过系统板158实现与第一系统的通信。通过系统连接器140和迹线154,第一系统可以向配置选择器126传输系统属性。配置选择器126然后可将指令传输到每一个功率级临界信号多路复用器以选择将对应功率级连接到正确反馈回路的输出。这些输出选择和连接在图1B中使用叠加在短虚线132和长虚线134上的深色实线描绘。
例如,实线160示出了包括功率级临界信号多路复用器114和116的功率级102、104、106和108的功率级临界信号多路复用器的连接的输出。实线160示出了功率级102至108与反馈回路122的连接。因此,图1B示出了反馈回路122将控制VRM卡100的第一输出,该第一输出将由功率级102至108组成并且将通过导电触点142至148传输至板158。
另一方面,实线162示出功率级110和112的功率级临界信号多路复用器(包括功率级临界信号多路复用器118)的连接的输出。实线162示出了功率级110和112与反馈回路124的连接。因此,图1B示出了反馈回路124将控制VRM卡100的第一输出,该第一输出将由功率级110和112组成并且将通过导电触点150和152传输至板158。
图1C描绘了在附接到第二系统之后的可配置的分立VRM卡100的第三视图。如图1C所示,VRM卡100已经插入到第二系统的系统板166的槽164中。由于第一系统和第二系统之间的功率要求的差异,由配置选择器126接收的系统属性不同于图1B中接收的系统属性。因此,配置选择器已经将功率级102至112组织成不同的输出。具体地,与图1B中示出的配置相比,功率级临界信号多路复用器116已经切换其输出,从而使其连接至反馈回路124而不是122。因此,VRM卡100现在递送两个输出,每个输出3个功率级,而不是四个功率级的一个输出和两个功率级的一个输出。具体地,功率级102至106现在在第一输出中由反馈回路122控制,并且功率级108至112现在在第二输出中由反馈回路124控制。
例如,如果图1B的系统包括两者都由VRM卡100供电的一个处理器管芯和一个存储器,则可能已经发生图1B和图1C所示的配置之间的切换。例如,处理器管芯可能需要4个功率级,而存储器可能仅需要两个功率级。然而,图1C的系统可以包括具有两个连接的处理器管芯的处理器封装,每个处理器管芯需要其自身的输出。在该系统中,单独的管芯可以小于图1B中的单个管芯,并且因此三个功率级可以足以对每个单独的管芯供电。进一步,第二系统可以具有构建到向系统存储器提供功率的系统板166上的嵌入式VRM,并且因此VRM卡100将不需要将功率级102至112中的任何功率级专用于系统存储器。由此,功率级102至112中的所有6个功率级可专用于处理器封装。
图2描述了使用可配置的分立VRM卡的方法200。例如,可以使用图1A至图1C的VRM卡100、图3的VRM卡300或图4的VRM卡400来执行方法200。方法200开始于框202,其中将VRM卡插入到设计成从VRM卡接收功率的系统中。在框204中,当插入系统时,VRM卡检测系统的功率属性。如本文所使用的功率属性可以指系统的功率要求(例如,输出的数量、那些输出的电压范围)、系统标识符(例如,型号、序列号)或功率配置号的标识(例如,二进制代码、配置5)。取决于VRM卡和系统被设计为如何通信,这种检测可以以若干方式发生。
例如,VRM卡连接器上的导电触点(例如,VRM卡的卡边缘连接器上的触点)可以利用系统板上的触点完成电路。在一些实施例中,流经该电路的电压或电流可指示系统功率属性。在这些实施例中,VRM卡上的配置选择器可以读取流过该电路的电压或电流以确定功率属性。例如,如果VRM卡被设计成向具有三种不同功率要求的三种不同产品提供功率,那么这些产品中的每个产品可以形成具有在不同电压范围内的配置选择器的电路。这些产品中的一个可以被设计成形成包含在0与3伏特之间的电压的电路,这些产品中的第二个可以被设计成形成包含在5与8伏特之间的电压的电路,并且这些产品中的第三个可以被设计成形成包含在10与13伏特之间的电压的电路。在此示例中,系统是第一产品、第二产品还是第三产品可为系统功率属性,其可由配置选择器通过识别用产品形成的电路的电压范围来识别。
在另一示例中,VRM卡连接器上的导电触点可以接触系统板上(或在安装在系统板上的槽中)的一组引脚。配置选择器可以通过确定这些引脚中的哪个引脚连接到存在电压的电路(即,在哪些引脚中检测到电压)来识别系统电源属性。该确定可被用来制定代码,该代码然后可被用来识别该系统的功率要求。在该示例中,该代码或功率要求可以被称为功率属性。例如,VRM卡连接器可以接触系统板上的一组四个引脚。配置选择器可以确定该组中的第一和第三引脚其中具有可测量值,从而产生代码“1010”。在一些实施例中,该代码可以针对使代码与系统功率要求(或VRM配置)关联的表被交叉参考。在其他实施例中,引脚的电压可以连接至可以用于设置配置选择器的输出的一系列逻辑门。利用一组四个引脚,将有16个可能的代码组合,从而给出16个可能的输出的电势。
在另一示例中,VRM卡连接器上的导电触点可以形成卡上的配置选择器与系统板上的存储器之间的连接。如果配置选择器采取微处理器的形式,则配置选择器然后可以请求并处理来自该存储器的可以用作系统的功率属性的各种信息。例如,配置选择器可以请求系统的序列号、系统的型号、需要由VRM卡供电的输出的数量、板上的部件的电压范围、对应于系统的功率要求的VRM卡配置号、以及其他。然后,配置选择器可以分析该信息以确定系统的功率要求。
在另一示例中,VRM卡连接器可以不包括专用于收集关于VRM卡连接到的计算机系统的信息的任何触点。相反,配置选择器可以分析在VRM卡连接器的功率级和计算机系统之间形成的连接。例如,VRM卡可以在卡边缘连接器上具有16个触点,每个触点可以特定于VRM卡上的16个功率级中的一个。配置选择器可以执行每个触点之间的阻抗测量以确定哪些触点被连接到相同的部件。例如,如果前四个触点连接到同一组存储器模块,则在这四个触点之间将存在非常小的阻抗。类似地,如果触点5至10和触点11至16均连接至单独的处理器,则在触点5至10中的任一个与触点11至16中的任一个之间将测量到非常小的阻抗。然而,在这些范围中的一个范围的触点与这些范围中的另一个范围的触点之间(例如,在3与6、8与13、4与12之间)将可能测量到相对较大的阻抗。因此,通过测量这些阻抗值,配置选择器可以识别系统所需的输出的数量(在本示例中为3)和每个的功率级的数量(在本示例中为4、6和6)。这些数字可以用作系统功率属性。
不管在框204中如何检测系统功率属性,可以在框206中使用系统功率属性来识别VRM卡的配置,该配置将是满足系统功率要求所必需的。这可以包括例如选择VRM卡的有限数量的预定配置中的一个。例如,如果在框204中检测的功率属性将计算机系统识别为VRM被设计为供电的两个产品中的一个,那么框206可以包括识别对应于该产品的功率配置。这可以与使配置选择器基于系统功率属性是高(即,“接通”输入)还是低(即,“断开”输入)来选择两个输出中的一个一样简单。在其他实施例中,框206可以包括将二进制代码、序列号或模型号与存储器中的表格交叉参考,该表格将那些数字与VRM卡配置号关联。
一旦在框206中配置选择器识别出VRM卡配置,配置选择器就可以在框208中基于所识别的配置将VRM指令发送到一组VRM控制器。这些VRM指令的格式可以基于VRM卡的实施例而不同。例如,在一些实施例中,VRM指令可以包括电压目标、功率级分配、VRM指令等。
例如,配置选择器可以向VRM控制器输出落入一组预定义的电压范围之一的电压。VRM控制器可以检测该电压,并且基于电压落入的预定义电压范围,从VRM卡上的存储器模块提取配置文件。在该示例中,发送到VRM控制器的VRM指令采取将指示VRM控制器提取特定配置文件的电压的形式。
类似地,配置选择器还可输出可被解释为配置代码的一系列电压。例如,配置选择器可以同时或串联地以特定电压输出两个功率脉冲,每个功率脉冲落在三个电压范围(例如,范围A、B和C)之一内。接收第二范围(例如,范围B)中的第一信号和第一范围(例如,范围A)中的第二信号可以向VRM控制器通知提取与配置“BA”对应的配置文件,而接收第三范围中的第一信号和第三范围中的第二信号可以向VRM控制器指示提取与配置“CC”对应的配置文件。这些配置文件可以向VRM控制器通知每个反馈回路控制哪些功率级以及目标电压范围。
作为另一示例,更复杂的配置选择器(例如,ASIC或微处理器)可以响应于在块206中识别VRM卡配置,从存储器模块提取对应的配置文件,并基于那些指令将VRM指令转发到VRM控制器。在一些这样的实施例中,这些VRM指令可以简单地是所获取的配置文件,在其他实施例中,配置选择器可以向每个VRM控制器或反馈回路发送特定指令。例如,配置选择器可以向第一控制器的反馈回路发送指令以将总输出保持在电压范围1内,并且可以向第二控制器的反馈回路发送指令以将总输出保持在电压范围2内。
一旦在框206中配置选择器识别出VRM卡配置,那么在框210中,配置选择器就可以将反馈回路分配发送给功率级临界信号多路复用器。类似于在框208中发送的VRM指令,这些分配的形式可以基于VRM卡的实现而改变。例如,在一些实施例中,配置选择器可以向所有功率级临界信号多路复用器发送特定电压(例如,高或低)的信号。该信号可以作为输入被提供给每个功率级临界信号多路复用器电路,这可以使得每个功率级临界信号多路复用器“选择”与VRM控制器的反馈回路中的一个对应的输出(例如,信号集群)。例如,10V的信号可以使功率级3的功率级临界信号多路复用器选择控制器1的第二反馈回路,而相同的电压信号可以使功率级9的功率级临界信号多路复用器选择控制器3的第一反馈回路。例如当VRM卡的潜在配置的数量较低并且可以预先标识时,该实施例可以是有益的。
在另一实施例中,配置选择器可以向每个功率级临界信号多路复用器输出单独的信号。这可以通过模拟电压可编程选择机构来实现。例如,配置选择器可以将2V信号输出到第一功率级临界信号多路复用器,将5V信号输出到第二功率级临界信号多路复用器,并且将10V信号输出到第三功率级临界信号多路复用器。在此示例中,每一功率级临界信号多路复用器可具有四个输出。当接收0V与3.0V之间的信号时,可以选择第一输出,当接收3.1V与6.0V之间的信号时,可以选择第二输出,当接收6.1V与9.0V之间的信号时,可以选择第三输出,并且当接收9.1V与12V之间的信号时,可以选择第四输出。由此,在该示例中,第一功率级临界信号多路复用器将选择第一输出(例如,第一控制器的第一反馈回路),第二功率级临界信号多路复用器将选择第二输出(例如,第一控制器的第二反馈回路),并且第三功率级临界信号多路复用器将选择第四输出(例如,第二控制器的第二反馈回路)。例如,当VRM卡的潜在配置的数量多时,或者当不能预先确定那些配置时,该实施例可以是有益的。当在框204中配置选择器检测到系统功率属性(或在框206中识别出VRM卡配置)时,通过在框210中更新发送到每个单独的功率级临界信号多路复用器的电压,可以创建功率级的新组合,从而使得能够更新和定制VRM卡的输出。
一旦配置选择器在框208中发送VRM指令以及在框210中发送反馈回路分配,VRM控制器和功率级就应该准备好一起操作并且输出满足在框202中VRM卡插入其中的系统的电压要求的功率。因此,在框212中,然后可以根据VRM指令和回路分配来操作VRM卡。
贯穿本公开,分立VRM卡的示例已经设置有各种数量的功率级和控制器。照此,应当理解,本文所示的概念可应用于分立VRM卡,而没有对功率级和控制器的数量的明确限制。在一些使用情况下,有限数量的控制器和功率级可能是有益的。例如,如果VRM卡被设计成仅服务具有一组预定功率要求的有限数量的预定计算机系统,则包括比服务那些预定计算机系统所必需的更多的控制器和功率级可以增加设计和制造VRM的成本,而不提供益处。类似地,这种VRM卡可能不会受益于灵活且(例如,通过安装新的硬件指令或固件更新)可更新的控制器、功率级临界信号多路复用器和配置选择器。然而,如果VRM卡被设计成服务于具有各种不确定功率要求的不确定数量的计算机系统,则将VRM卡设计成包括更大数量的控制器和功率级可能是有益的,从而增加了VRM卡将能够适应未来计算机系统的功率要求的机会。类似地,以(例如,通过用新软件更新配置选择器或用新计算机系统模型和对应的VRM配置更新VRM上的存储器模块)允许VRM卡适应未来系统的需要的方式来设计这种VRM卡也可以是有益的。
图3描述了可以由VRM卡连接器上的一组触点配置的可配置的分立VRM卡300。在其中VRM卡被设计为仅服务具有一组预定的功率要求的有限数量的预定的计算机系统的使用情况下,VRM卡300可以是有益的。
例如,VRM卡300包括具有对应的功率级临界信号多路复用器的8个功率级302至316。VRM卡300还包括两个VRM控制器318和320,每个VRM控制器具有两个反馈回路。尽管在图3中仅描绘了来自附接到功率级306的多路复用器的输出,但这是为了呈现和理解的目的。实际上,功率级302至316中的每一个可连接至所有四个反馈回路。
VRM卡300还包括可以通过触点324和326检测功率系统属性的配置选择器322。当VRM卡300被插入到计算机系统中时,触点324和326可以例如接触对应的引脚。这些引脚可以将落入预定的一组电压范围内的电流传导至触点324和326。例如,通过预先确定一组两个电压范围(例如,0V至3V和3V至6V),触点324至326可以一起检测电压范围的总共4个可能的组合。例如,如果VRM卡300被设计成向三个预定的计算机系统提供功率,则这可能是足够的。例如,第一计算机系统可以是可能需要2个输出电压信号(例如,用于核处理器的功率级302至312和用于高速缓存存储器的314至316)的台式机系统,第二计算机系统例如可以是可能需要四个输出功率信号(例如,功率级302和304、功率级306和308、功率级310和312,以及功率级314和316,每个用于独立的存储器模块)的存储服务器,并且第三计算机系统可以是可能需要一个输出(例如,用于核处理器的功率级302至316)的计算服务器。
配置选择器322可以使用输出328向功率级302至316中的每一个提供反馈回路分配和通过输出330向控制器318和320提供VRM指令。在一些实施例中,例如,配置选择器322可以通过输出328和330转发它从触点324至326接收的信号。在这些实施例中,配置选择器322可以采用分路器/中继器的形式。
在接收到反馈回路分配时,功率级临界信号多路复用器可选择将其对应功率级连接到反馈回路之一的输出。在VRM卡300被设计为向三个预定的计算机系统提供功率的先前示例中,由输出328提供的电压的第一和第三组合可以使功率级306连接到控制器318的第一反馈回路,而电压的第二组合可以使功率级306连接到控制器320的第一反馈回路。
VRM控制器318和320可以在输出330中接收VRM指令,并基于那些VRM指令从存储器模块332中检索VRM配置文件。在VRM卡300被设计为向三个预定的计算机系统提供功率的先前示例中,由输出330提供的电压的第一组合可以使每个控制器318和320获取第一VRM配置文件,电压的第二组合可以使每个控制器318和320获取第二VRM配置文件,并且电压的第三组合可以使每个控制器318和320获取第三VRM配置文件。可替代地,每个控制器318和320可以获取专用于该单独控制器的VRM配置文件,从而产生6个可能的VRM配置文件,而不是三个。这些VRM配置文件可以向每个控制器通知每个反馈回路正在控制的功率级和每个反馈回路将要作为目标的输出范围。
图4描绘了可以由配置选择器芯片配置的可配置分立VRM卡400。在VRM卡被设计成服务于具有各种不确定功率要求的不确定数量的计算机系统的使用情况下,VRM卡400可能是有益的。例如,VRM卡400已经被设计为具有大量功率级402,每个功率级具有附接的功率级临界信号多路复用器。VRM卡400还被设计为具有三个VRM控制器404-408,每个VRM控制器具有两个反馈回路。这将给予VRM卡400总共6个可能的功率输出和大量的功率级组合。
VRM卡400还被设计为具有微处理器配置选择器410和专用配置存储器模块412。该微处理器配置选择器410可以用于处理各种各样的功率属性并且用配置存储器模块412中的信息交叉参考它们,从而使得微处理器配置选择器410能够向功率级402的功率级临界信号多路复用器发送各种反馈回路分配并且向控制器404至408发送VRM指令。微处理器410与VRM卡连接器414连接。VRM卡连接器414可以与计算机系统的主板(例如,母板或背板)上的插座中的触点对接,并且从该计算机系统上的存储器接收功率属性。该功率属性可采取各种形式,诸如配置号(例如,配置521)、计算机系统的型号、计算机系统的序列号、或者甚至所请求的功率要求(例如,1.2V下的一个3功率级输出、4.2V下的一个8功率级输出、以及3.0V下的一个4功率级输出)。
VRM卡连接器414还可用于更新微处理器配置选择器410的固件和配置存储器模块412内的文件。例如,如果开发将由VRM 400供电的新系统,则可以通过将更新的表下载到配置存储器模块412来更新VRM 400,该更新的表列出该新系统的型号以及向该新系统提供功率所需的反馈回路分配和VRM指令。
图5描绘了可根据本公开的实施例使用的示例计算机系统501的代表性主要部件。所描绘的特定部件仅为了示例的目的而呈现,并且不一定是仅有的这样的变型。计算机系统501可以包括处理器510、存储器520、输入/输出接口(在此也称为I/O或I/O接口)530和主总线540。主总线540可为计算机系统501的其他部件提供通信路径。在一些实施例中,主总线540可连接到其他部件,例如专用数字信号处理器(未描绘)。
计算机系统501的处理器510可以包括一个或多个CPU 512。处理器510可附加地包括为CPU 512提供指令和数据的临时存储的一个或多个存储器缓冲器或高速缓存(未描绘)。CPU 512可对从高速缓存或从存储器520提供的输入执行指令,并将结果输出到高速缓存或存储器520。CPU 512可以包括被配置为执行与本公开的实施例一致的一种或多种方法的一个或多个电路。在一些实施例中,计算机系统501可以包含典型相对大的系统的多个处理器510。然而,在其他实施例中,计算机系统501可以是具有单个CPU 512的单个处理器。
计算机系统501的存储器520可以包括存储器控制器522和用于临时或永久地存储数据的一个或多个存储器模块(未示出)。在一些实施例中,存储器520可以包括用于存储数据和程序的随机存取半导体存储器、存储设备或存储介质(易失性或非易失性)。存储器控制器522可与处理器510通信,从而促进存储器模块中的信息的存储和检索。存储器控制器522可以与I/O接口530通信,从而促进存储和检索存储器模块中的输入或输出。在一些实施例中,存储器模块可以是双列直插式存储器模块。
I/O接口530可以包括I/O总线550、终端接口552、存储装置接口554、I/O设备接口556和网络接口558。I/O接口530可以将主总线540连接到I/O总线550。I/O接口530可以将来自处理器510和存储器520的指令和数据引导至I/O总线550的各个接口。I/O接口530还可将指令和数据从I/O总线550的各个接口引导到处理器510和存储器520。各个接口可以包括终端接口552、存储装置接口554、I/O设备接口556和网络接口558。在一些实施例中,各个接口可以包括前述接口的子集(例如,工业应用中的嵌入式计算机系统可以不包括终端接口552和存储装置接口554)。
计算机系统501各处的逻辑模块(包括但不限于存储器520、处理器510和I/O接口530)可以将一个或多个部件的故障和改变传送到管理程序或操作系统(未示出)。管理程序或操作系统可以分配计算机系统501中可用的各种资源,并且跟踪存储器520中的数据的位置和分配给各个CPU 512的进程。在组合或重新布置元件的实施例中,逻辑模块的能力的方面可被组合或重新分配。这些变化对于本领域技术人员而言将是明显的。
本发明可以是处于任何可能的技术细节集成度的系统、方法和/或计算机程序产品。计算机程序产品可包括其上具有用于使处理器执行本发明的各方面的计算机可读程序指令的计算机可读存储介质(或多个介质)。
计算机可读存储介质可为可保留和存储供指令执行设备使用的指令的有形设备。计算机可读存储介质可以是,例如但不限于,电子存储设备、磁存储设备、光存储设备、电磁存储设备、半导体存储设备、或者上述的任意合适的组合。计算机可读存储介质的更具体示例的非穷尽列表包括以下各项:便携式计算机盘、硬盘、随机存取存储器(RAM)、只读存储器(ROM)、可擦式可编程只读存储器(EPROM或闪存)、静态随机存取存储器(SRAM)、便携式紧凑盘只读存储器(CD-ROM)、数字通用盘(DVD)、记忆棒、软盘、诸如穿孔卡之类的机械编码设备或具有记录在其上的指令的槽中的凸出结构、以及上述各项的任何合适的组合。如本文所使用的计算机可读存储介质不应被解释为暂时性信号本身,诸如无线电波或其他自由传播的电磁波、通过波导或其他传输介质传播的电磁波(例如,穿过光纤电缆的光脉冲)或通过电线发射的电信号。
本文中所描述的计算机可读程序指令可以经由网络(例如,互联网、局域网、广域网和/或无线网络)从计算机可读存储介质下载到相应的计算/处理设备,或者下载到外部计算机或外部存储设备。网络可以包括铜传输电缆、光传输纤维、无线传输、路由器、防火墙、交换机、网关计算机和/或边缘服务器。每个计算/处理设备中的网络适配器卡或网络接口接收来自网络的计算机可读程序指令,并转发计算机可读程序指令以存储在相应计算/处理设备内的计算机可读存储介质中。
用于执行本发明的操作的计算机可读程序指令可以是汇编指令、指令集架构(ISA)指令、机器指令、机器相关指令、微代码、固件指令、状态设置数据、集成电路的配置数据、或以一种或多种程序设计语言的任何组合编写的源代码或目标代码,这些程序设计语言包括面向对象的程序设计语言(诸如Smalltalk、C++等)和过程程序设计语言(诸如“C”程序设计语言或类似程序设计语言)。计算机可读程序指令可以完全地在用户计算机上执行、部分在用户计算机上执行、作为独立软件包执行、部分在用户计算机上并且部分在远程计算机上执行或者完全在远程计算机或服务器上执行。在后一种情况下,远程计算机可通过任何类型的网络(包括局域网(LAN)或广域网(WAN))连接至用户计算机,或者可以(例如,使用互联网服务提供商通过互联网)连接至外部计算机。在一些实施例中,包括例如可编程逻辑电路、现场可编程门阵列(FPGA)或可编程逻辑阵列(PLA)的电子电路可以通过利用计算机可读程序指令的状态信息来使电子电路个性化来执行计算机可读程序指令,以便执行本发明的各方面。
本文参照根据本发明实施例的方法、装置(系统)和计算机程序产品的流程图和/或框图描述本发明的方面。应当理解,流程图和/或框图的每个框以及流程图和/或框图中各框的组合都可以由计算机可读程序指令实现。
这些计算机可读程序指令可被提供给计算机或其他可编程数据处理装置的处理器以产生机器,使得经由计算机或其他可编程数据处理装置的处理器执行的指令创建用于实现在流程图和/或框图的一个或多个框中指定的功能/动作的装置。也可以把这些计算机可读程序指令存储在计算机可读存储介质中,这些指令可以指引计算机、可编程数据处理装置、和/或其他设备以特定方式工作,使得其中存储有指令的计算机可读存储介质包括包含实现流程图和/或框图中的一个或多个框中指定的功能/动作的指令的制造品。
也可以把计算机可读程序指令加载到计算机、其他可编程数据处理装置、或其他设备上,以使得在计算机、其他可编程装置或其他设备上执行一系列操作步骤,以产生计算机实现的处理,使得在计算机、其他可编程装置或其他设备上执行的指令实现流程图和/或框图中的一个或多个框中指定的功能/动作。
附图中的流程图和框图示出了根据本发明的不同实施例的系统、方法和计算机程序产品的可能实现方式的架构、功能和操作。对此,流程图或框图中的每个框可表示模块、段或指令的部分,其包括用于实现指定的(一个或多个)逻辑功能的一个或多个可执行指令。在一些可替代实现中,框中标注的功能可以不按照图中标注的顺序发生。例如,连续示出的两个框实际上可以作为一个步骤完成,同时、基本上同时、以部分或完全时间上重叠的方式执行,或者框有时可以以相反的顺序执行,这取决于所涉及的功能。也要注意的是,框图和/或流程图中的每个框、以及框图和/或流程图中的框的组合可以由执行指定的功能或动作或执行专用硬件与计算机指令的组合的专用的基于硬件的系统来实现。
本公开的不同实施例的描述已经出于说明的目的而被呈现,但并不旨在是详尽的或限于所公开的实施例。在不脱离所描述的实施例的范围的情况下,许多修改和变化对于本领域普通技术人员来说是明显的。本文使用的术语被选择来解释实施例的原理、实践应用或对在市场中找到的技术的技术改进,或者使得本领域普通技术人员能够理解本文公开的实施例。
Claims (25)
1.一种分立电压调节调制VRM卡,包括:
VRM控制器的集合,其中所述集合包括具有两个反馈回路的VRM控制器;
功率级;
功率级临界信号多路复用器,其中,所述功率级临界信号多路复用器的输出确定所述功率级与之通信的反馈回路;以及
配置选择器,其中,所述配置选择器确定用于所述功率级临界信号多路复用器的反馈回路分配,并且将VRM指令提供给所述VRM控制器。
2.根据权利要求1所述的分立VRM卡,其中所述配置选择器将所述反馈回路分配提供给所述VRM控制器,并且其中所述VRM控制器基于所述反馈回路分配和VRM指令加载配置文件。
3.根据权利要求1所述的分立VRM卡,其中,所述配置选择器将所述反馈回路分配提供给所述功率级临界信号多路复用器。
4.根据权利要求1所述的分立VRM卡,其中,所述配置选择器被配置为从与所述分立VRM卡连接的计算机系统接收系统功率属性,其中,所述反馈回路分配和VRM指令基于所述系统功率属性。
5.根据权利要求1所述的分立VRM卡,其中,所述配置选择器是多路复用器。
6.根据权利要求4所述的分立VRM卡,其中,所述反馈回路分配是在预定电压范围内的电压信号。
7.根据权利要求4所述的分立VRM卡,其中,所述VRM指令是电压信号的组合。
8.根据权利要求1所述的分立VRM卡,其中,所述配置选择器是FPGA。
9.根据权利要求1所述的分立VRM卡,其中,所述配置选择器是微处理器。
10.根据权利要求1所述的分立VRM卡,其中,所述VRM指令包括配置文件。
11.根据权利要求1所述的分立VRM卡,其中,所述VRM指令包括:
一组功率级,所述反馈回路与所述一组功率级通信;以及
电压范围。
12.一种方法,包括:
将电压调节模块VRM卡插入计算机系统的系统板中;
由所述VRM卡检测所述计算机系统的功率属性;
由所述VRM卡基于所述功率属性识别VRM卡配置;
由所述VRM卡基于所述识别将VRM指令发送到所述VRM卡上的VRM控制器的集合;
由所述VRM卡基于所述识别,将一组反馈回路分配发送至所述VRM卡上的功率级临界信号多路复用器;以及
根据所述VRM指令和反馈回路分配来操作所述VRM卡。
13.根据权利要求11所述的方法,其中,所述VRM指令包括识别配置文件的信号。
14.根据权利要求11所述的方法,其中,所述功率属性包括在预定电压范围内的电压信号。
15.根据权利要求13所述的方法,其中,发送所述VRM指令包括向所述VRM控制器的集合发送所述电压信号。
16.根据权利要求11所述的方法,其中,所述功率属性是所述计算机系统的型号。
17.根据权利要求15所述的方法,其中,所述识别包括将所述功率属性与所述VRM卡上的存储器模块上的VRM卡配置的列表交叉参考。
18.根据权利要求11所述的方法,其中,检测功率属性包括在一组触点上执行阻抗测量,所述一组触点在VRM卡上的一组功率级和所述计算机系统中的一组部件之间形成连接。
19.一种计算机程序产品,所述计算机程序产品包括计算机可读存储介质,所述计算机可读存储介质具有随其体现的程序指令,所述程序指令能够由电压调节模块VRM卡执行以使所述VRM卡:
检测所述VRM卡被插入到计算机系统中;
检测所述计算机系统的功率属性;
基于所述功率属性识别VRM卡配置;
基于所述识别,将VRM指令发送到所述VRM卡上的VRM控制器;
基于所述识别,发送用于所述VRM卡上的功率级临界信号多路复用器的反馈回路分配。
20.根据权利要求18所述的计算机程序产品,其中,所述反馈回路分配被发送到所述VRM控制器。
21.根据权利要求18所述的计算机程序产品,其中,所述反馈回路分配被发送到所述功率级临界信号多路复用器。
22.根据权利要求18所述的计算机程序产品,其中所述检测功率属性包括:
读取发送到VRM卡的电压信号集合;
将所述电压信号集合中的每个电压信号分类成预定电压范围集合中的电压范围;
基于所述分类形成VRM配置号。
23.根据权利要求21所述的计算机程序产品,其中所述VRM配置号包括表示所述电压信号集合的电压范围的列表。
24.根据权利要求18所述的计算机程序产品,其中所述功率属性包括一组请求的功率输出以及所述一组请求的功率输出中的每个功率输出的功率要求。
25.根据权利要求18所述的计算机程序产品,其中,所述程序指令还使得所述VRM卡:
在所述VRM卡处接收更新的列表,所述更新的列表将功率属性和VRM卡配置相关;以及
将更新的列表存储在VRM卡上的存储器模块中。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US17/120,139 | 2020-12-12 | ||
US17/120,139 US11644878B2 (en) | 2020-12-12 | 2020-12-12 | Configurable VRM card |
PCT/EP2021/082828 WO2022122388A1 (en) | 2020-12-12 | 2021-11-24 | Configurable voltage regulation module card |
Publications (1)
Publication Number | Publication Date |
---|---|
CN116569123A true CN116569123A (zh) | 2023-08-08 |
Family
ID=78821903
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202180080933.4A Pending CN116569123A (zh) | 2020-12-12 | 2021-11-24 | 可配置电压调节模块卡 |
Country Status (5)
Country | Link |
---|---|
US (1) | US11644878B2 (zh) |
EP (1) | EP4260160A1 (zh) |
JP (1) | JP2023553946A (zh) |
CN (1) | CN116569123A (zh) |
WO (1) | WO2022122388A1 (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11698669B2 (en) * | 2021-08-25 | 2023-07-11 | Apple Inc. | Scalable, hierarchical power delivery system |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
IN192538B (zh) | 1995-02-01 | 2004-05-01 | Intel Corp | |
GB0103837D0 (en) | 2001-02-16 | 2001-04-04 | Nallatech Ltd | Programmable power supply for field programmable gate array modules |
US7020786B2 (en) | 2002-07-23 | 2006-03-28 | Dell Products L.P. | System and method for selecting a voltage output reference |
US7023188B1 (en) | 2004-09-10 | 2006-04-04 | Semiconductor Components Industries, L.L.C. | Method of forming a multi-phase power supply controller |
CN102201699A (zh) | 2010-03-23 | 2011-09-28 | 百富(澳门离岸商业服务)有限公司 | 具有提供数字闭环功率控制的数字电源管理器的分布式供电系统 |
US8878501B2 (en) | 2011-09-01 | 2014-11-04 | Micrel, Inc. | Multi-phase power block for a switching regulator for use with a single-phase PWM controller |
US9030047B2 (en) | 2012-06-08 | 2015-05-12 | International Business Machines Corporation | Controlling a fault-tolerant array of converters |
US9847705B2 (en) | 2012-08-06 | 2017-12-19 | Peter Oaklander | Regulator using smart partitioning |
US9748839B2 (en) * | 2014-03-31 | 2017-08-29 | Infineon Technologies Austria Ag | Digital voltage regulator controller with multiple configurations |
CN104283426B (zh) * | 2014-09-17 | 2017-01-11 | 矽力杰半导体技术(杭州)有限公司 | 一种多环路反馈的控制电路及应用其的开关电源 |
WO2016073645A1 (en) | 2014-11-04 | 2016-05-12 | Progranalog Corp. | Configurable power management integrated circuit |
US10069421B2 (en) * | 2015-02-05 | 2018-09-04 | Infineon Technologies Austria Ag | Multi-phase switching voltage regulator having asymmetric phase inductance |
US9490702B1 (en) | 2015-06-19 | 2016-11-08 | Maxim Intergrated Products, Inc. | Multi-phase voltage regulator control systems and methods |
US10317966B2 (en) | 2016-08-04 | 2019-06-11 | Dell Products, L.P. | Voltage regulation auto-tuning by detecting actual total capacitance at output terminal |
US10423210B2 (en) * | 2017-06-19 | 2019-09-24 | Dell Products, L.P. | Automatic detection of voltage regulator phase assignment and configuration for multi-output rails |
-
2020
- 2020-12-12 US US17/120,139 patent/US11644878B2/en active Active
-
2021
- 2021-11-24 CN CN202180080933.4A patent/CN116569123A/zh active Pending
- 2021-11-24 WO PCT/EP2021/082828 patent/WO2022122388A1/en active Application Filing
- 2021-11-24 JP JP2023535394A patent/JP2023553946A/ja active Pending
- 2021-11-24 EP EP21819814.1A patent/EP4260160A1/en active Pending
Also Published As
Publication number | Publication date |
---|---|
US11644878B2 (en) | 2023-05-09 |
EP4260160A1 (en) | 2023-10-18 |
US20220187888A1 (en) | 2022-06-16 |
WO2022122388A1 (en) | 2022-06-16 |
JP2023553946A (ja) | 2023-12-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10983941B2 (en) | Stacked storage drives in storage apparatuses | |
US10064304B2 (en) | Separated server back plane | |
US9958923B2 (en) | Preventing oversubscription to power resources in a computing system | |
US20100017630A1 (en) | Power control system of a high density server and method thereof | |
CN103197748A (zh) | 伺服器机柜系统与其电源管理方法 | |
US10948952B2 (en) | Power distribution board, modular chassis system and operating method thereof | |
US8898484B2 (en) | Optimizing delivery of regulated power from a voltage regulator to an electrical component | |
US20150089252A1 (en) | Computer system and operating method thereof | |
US10332600B2 (en) | Chip programming device and protecting method thereof | |
CN116569123A (zh) | 可配置电压调节模块卡 | |
US20090091186A1 (en) | System and method for multiple sense point voltage regulation | |
CN105989892B (zh) | 调节器电路及具有其的半导体存储装置 | |
CN102915076B (zh) | 计算机主板及其电压调节电路 | |
CN113821091A (zh) | 风扇故障补偿 | |
US9396768B2 (en) | Regulating voltage responsive to the shortest aggregate distance to the installed memory modules | |
CN108762407B (zh) | 电路板组件、板卡及电子设备 | |
US12130715B2 (en) | Adaptive spare stages in configurable VRM card | |
CN112485696B (zh) | 一种电源测试装置、方法及服务器 | |
US20240103549A1 (en) | Adaptive spare stages in configurable vrm card | |
WO2011068517A1 (en) | Circuitry for hot-swappable circuit boards | |
US10466758B2 (en) | Managing power consumption in a computing system | |
CN115097900B (zh) | 一种时钟输出配置装置及方法 | |
CN115712528A (zh) | 电路板、计算设备和板卡检测方法 | |
US20230168724A1 (en) | Information processing apparatus and control method | |
US10198336B2 (en) | Module statuses corresponding to slot locations |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |