CN116149681A - 芯片烧录的控制设备、方法、装置、存储介质及电子设备 - Google Patents

芯片烧录的控制设备、方法、装置、存储介质及电子设备 Download PDF

Info

Publication number
CN116149681A
CN116149681A CN202310073046.5A CN202310073046A CN116149681A CN 116149681 A CN116149681 A CN 116149681A CN 202310073046 A CN202310073046 A CN 202310073046A CN 116149681 A CN116149681 A CN 116149681A
Authority
CN
China
Prior art keywords
chip
server
burning
module
interface
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202310073046.5A
Other languages
English (en)
Inventor
孟宪利
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Inspur Intelligent Technology Co Ltd
Original Assignee
Suzhou Inspur Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Inspur Intelligent Technology Co Ltd filed Critical Suzhou Inspur Intelligent Technology Co Ltd
Priority to CN202310073046.5A priority Critical patent/CN116149681A/zh
Publication of CN116149681A publication Critical patent/CN116149681A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F8/00Arrangements for software engineering
    • G06F8/60Software deployment
    • G06F8/61Installation
    • G06F8/63Image based installation; Cloning; Build to order
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Hardware Redundancy (AREA)

Abstract

本申请实施例提供了一种芯片烧录的控制设备、方法、装置、存储介质及电子设备,其中,包括:处理器和通断模块,其中,通断模块连接在服务器上部署的BMC与服务器VR芯片之间,处理器与通断模块连接,处理器还与服务器上部署的烧录接口连接;处理器,用于检测烧录接口的接口状态;在接口状态用于指示芯片烧录治具已连接至烧录接口的情况下,向通断模块发送断路控制信号,在确定通断模块已断开BMC与服务器VR芯片之间的连接的情况下,控制芯片烧录治具对服务器VR芯片进行烧录;通断模块,用于响应断路控制信号,断开BMC与服务器VR芯片之间的连接。通过本申请,解决了的问题,进而达到了提高对芯片的数据烧录效率的效果。

Description

芯片烧录的控制设备、方法、装置、存储介质及电子设备
技术领域
本申请实施例涉及计算机领域,具体而言,涉及一种芯片烧录的控制设备、方法、装置、存储介质及电子设备。
背景技术
随着信息化产业技术的不断发展,用于DC to DC(Direct Current to DirectCurrent,直流转直流)转换的VR(VoltageRegulator,电压调节)芯片已由原有的模拟技术不断的更新为现如今的数字技术,设计人员无需再进行繁琐的公式计算,只需要通过I2C总线即可完成VR芯片的输出电压、环路补偿、保护参数等功能的设定,设置方法简单易懂。
在服务器的研发设计时,设计人员往往将VR芯片的I2C总线同服务器中BMC(Baseboard Management Controller,基板管理控制器)的I2C总线互联,这种设计方式可实现BMC对于VR芯片的监控功能,服务器正常工作中,BMC通过I2C总线不断的轮巡采集数据,实时获取VR芯片的电压、电流及状态信息,此功能进一步加速服务器信息化技术的发展。并且,在服务器的正常使用中,通常会遇到设计人员需要对VR芯片内部信息进行更新及优化,即VR芯片的烧录动作,VR芯片的烧录过程同样是通过VR芯片的I2C总线实现的。即VR芯片的I2C总线上同时连接着BMC和VR烧录工具,BMC的轮巡状态需要获取VR芯片的内部信息,而与此同时,VR烧录工具需要对VR芯片内部的信息进行修改,两种数据同时在I2C总线上传输,BMC的master优先级会高于VR烧录治具,一直占据I2C总线,这样就会导致VR芯片治具烧录动作失败,无法在线更改VR芯片相关信息。
发明内容
本申请实施例提供了一种芯片烧录的控制设备、方法、装置、存储介质及电子设备,以至少解决相关技术中对芯片的数据烧录效率较低等的问题。
根据本申请的一个实施例,提供了一种芯片烧录的控制设备,包括:处理器和通断模块,其中,所述通断模块连接在服务器上部署的BMC与服务器VR芯片之间,所述处理器与所述通断模块连接,所述处理器还与所述服务器上部署的烧录接口连接,所述烧录接口用于将芯片烧录治具直接连接到所述服务器VR芯片上,所述芯片烧录治具用于向所述服务器VR芯片烧录运行数据;所述处理器,用于检测所述烧录接口的接口状态;在所述接口状态用于指示所述芯片烧录治具已连接至所述烧录接口的情况下,向所述通断模块发送断路控制信号,其中,所述断路控制信号用于指示所述通断模块断开所述BMC与所述服务器VR芯片之间的连接;在确定所述通断模块已断开所述BMC与所述服务器VR芯片之间的连接的情况下,控制所述芯片烧录治具对所述服务器VR芯片进行烧录;所述通断模块,用于响应所述断路控制信号,断开所述BMC与所述服务器VR芯片之间的连接。
可选的,所述通断模块,包括:控制单元和目标开关,其中,所述控制单元的信号输入端与所述处理器连接,所述控制单元的信号输出端与所述目标开关连接,所述目标开关连接在所述BMC与所述服务器VR芯片之间;所述控制单元,用于接收所述断路控制信号;将所述断路控制信号转换为开关控制指令;向所述目标开关发送所述开关控制指令,其中,所述开关控制指令用于控制所述目标开关的断开。
可选的,所述目标开关,包括:第一场效应管和第二场效应管,其中,所述第一场效应管的第一端与所述BMC的SAD端口连接,所述第一场效应管的第二端与所述服务器VR芯片的SAD端口连接,所述第一场效应管的栅极与所述控制单元的所述信号输出端连接,所述第二场效应管的第一端与所述BMC的SCL端口连接,所述第二场效应管的第二端与所述服务器VR芯片的SCL端口连接,所述第二场效应管的栅极与所述控制单元的所述信号输出端连接。
可选的,所述控制单元,包括:复杂可编程逻辑器件,其中,所述复杂可编程逻辑器件用于将所述断路控制信号转换为电平信号,所述电平信号用于指示所述目标开关的通断状态,所述开关控制指令包括所述电平信号。
可选的,所述芯片烧录的控制设备,还包括:指示灯,其中,所述指示灯与所述通断模块连接,其中,所述通断模块,还用于在接收到所述断路控制信号的情况下,控制所述指示灯亮起。
根据本申请的一个实施例,提供了一种芯片烧录的控制方法,包括:检测烧录接口的接口状态,其中,所述烧录接口用于将芯片烧录治具直接连接到服务器VR芯片上,所述芯片烧录治具用于向所述服务器VR芯片烧录运行数据;在所述接口状态用于指示所述芯片烧录治具已连接到所述烧录接口的情况下,向芯片烧录的控制设备中部署的通断模块发送断路控制信号,其中,所述芯片烧录的控制设备包括处理器和所述通断模块,所述通断模块连接在服务器上部署的BMC与所述服务器VR芯片之间,所述处理器与所述通断模块连接,所述处理器还与所述服务器上部署的烧录接口连接,所述断路控制信号用于指示所述通断模块断开所述BMC与所述服务器VR芯片之间的连接,所述通断模块用于响应所述断路控制信号,断开所述BMC与所述服务器VR芯片之间的连接;在确定所述通断模块已断开所述BMC与所述服务器VR芯片之间的连接的情况下,控制所述芯片烧录治具对所述服务器VR芯片进行烧录。
可选的,在所述控制所述芯片烧录治具对所述服务器VR芯片进行烧录之后,所述方法还包括:检测所述服务器VR芯片的烧录状态;在所述烧录状态用于指示所述芯片烧录治具结束向所述服务器VR芯片烧录运行数据的情况下,向所述通断模块发送通路控制信号,其中,所述通路控制信号用于指示所述通断模块连通所述BMC与所述服务器VR芯片之间的连接。
可选的,所述检测烧录接口的接口状态,包括:检测所述烧录接口中的电平值;确定与所述电平值匹配的所述接口状态。
根据本申请的另一个实施例,提供了一种芯片烧录的控制装置,包括:第一检测模块,用于检测烧录接口的接口状态,其中,所述烧录接口用于将芯片烧录治具直接连接到服务器VR芯片上,所述芯片烧录治具用于向所述服务器VR芯片烧录运行数据;第一发送模块,用于在所述接口状态用于指示所述芯片烧录治具已连接到所述烧录接口的情况下,向芯片烧录的控制设备中部署的通断模块发送断路控制信号,其中,所述芯片烧录的控制设备包括处理器和所述通断模块,所述通断模块连接在服务器上部署的BMC与所述服务器VR芯片之间,所述处理器与所述通断模块连接,所述处理器还与所述服务器上部署的烧录接口连接,所述断路控制信号用于指示所述通断模块断开所述BMC与所述服务器VR芯片之间的连接,所述通断模块用于响应所述断路控制信号,断开所述BMC与所述服务器VR芯片之间的连接;控制模块,用于在确定所述通断模块已断开所述BMC与所述服务器VR芯片之间的连接的情况下,控制所述芯片烧录治具对所述服务器VR芯片进行烧录。
根据本申请的又一个实施例,还提供了一种计算机可读存储介质,所述计算机可读存储介质中存储有计算机程序,其中,所述计算机程序被设置为运行时执行上述任一项方法实施例中的步骤。
根据本申请的又一个实施例,还提供了一种电子设备,包括存储器和处理器,所述存储器中存储有计算机程序,所述处理器被设置为运行所述计算机程序以执行上述任一项方法实施例中的步骤。
通过本申请,通过在芯片烧录的控制设备中设置处理器和通断模块,通断模块连接到服务器上部署的BMC和服务器VR芯片之间,设置处理器和通断模块连接,以及设置处理器和服务器上部署的烧录接口连接,从而实现通过检测烧录接口的接口状态检测到烧录治具已连接到烧录接口的情况下,通过向通断模块发送断路控制信号的方式从而指示通断模块断开BMC和服务器VR芯片之间的连接,进而在BMC和服务器VR芯片之间已经断开连接的情况下,控制芯片烧录治具对服务器VR芯片进行烧录,避免因BMC读取服务器VR芯片上的数据导致的服务器VR芯片的数据烧录失败,实现了服务器VR芯片的数据烧录过程不受BMC的干扰,因此,可以解决对芯片的数据烧录效率较低等问题,达到提高对芯片的数据烧录效率的效果。
附图说明
图1是根据本申请实施例的芯片烧录的控制设备的示意图;
图2是根据本申请实施例的一种可选地芯片烧录的控制设备的架构图;
图3是本申请实施例的一种芯片烧录的控制方法的移动终端的硬件结构框图;
图4是根据本申请实施例的芯片烧录的控制方法的流程图;
图5是根据本申请实施例的一种可选的芯片烧录流程图;
图6是根据本申请实施例的芯片烧录的控制装置的结构框图。
具体实施方式
下文中将参考附图并结合实施例来详细说明本申请的实施例。
需要说明的是,本申请的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。
在本申请中提供了一种芯片烧录的控制设备,图1是根据本申请实施例的芯片烧录的控制设备的示意图,如图1所示,芯片烧录的控制设备包括:处理器12和通断模块14,其中,
所述通断模块14连接在服务器上部署的BMC与服务器VR芯片之间,所述处理器12与所述通断模块14连接,所述处理器12还与所述服务器上部署的烧录接口连接,所述烧录接口用于将芯片烧录治具直接连接到所述服务器VR芯片上,所述芯片烧录治具用于向所述服务器VR芯片烧录运行数据;
所述处理器12,用于检测所述烧录接口的接口状态;在所述接口状态用于指示所述芯片烧录治具已连接至所述烧录接口的情况下,向所述通断模块14发送断路控制信号,其中,所述断路控制信号用于指示所述通断模块14断开所述BMC与所述服务器VR芯片之间的连接;在确定所述通断模块14已断开所述BMC与所述服务器VR芯片之间的连接的情况下,控制所述芯片烧录治具对所述服务器VR芯片进行烧录;
所述通断模块14,用于响应所述断路控制信号,断开所述BMC与所述服务器VR芯片之间的连接。
可选地,在本实施例中,芯片烧录治具通过芯片烧录接口直接连接到服务器VR芯片上,即芯片烧录治具在连接到VR芯片上时不经过BMC和VR芯片之间的连接链路,从而实现在通过通断模块控制BMC和VR芯片之间的连接通断时不会影响芯片烧录治具与VR芯片的连接关系。
可选地,在本实施例中,BMC用于对VR芯片进行监控,从而采集VR芯片中的运行数据。
可选地,在本实施例中,运行数据为用于指示VR芯片的运行状态的数据,运行数据可以但不限于包括:VR芯片的输出电压、环路补偿、保护参数等,本方案对此不作限定。
可选地,在本实施例中,检测烧录接口的接口状态可以是通过检测烧录接口中的电平信号的方式,即当芯片烧录治具通过烧录接口连接到VR芯片上时,芯片烧录接口会产生电平变化值,进而通过电平变化检测出烧录接口的接口状态,或者没检测烧录接口的接口状态还可以是通过检测烧录接口中是否存在用于对VR芯片进行烧录的烧录信号,在检测到烧录信号后,则确定芯片烧录治具通过烧录接口连接到VR芯片上,从而确定出接口状态。
可选地,在本实施例中,断路控制信号可以是直接控制通断模块断开的控制信号,进而通断模块在接收到该断路控制信号后,将BMC和VR芯片之间的连接断开,或者,段路控制信号还可以是用于指示接口状态的信号,比如用于指示芯片烧录治具是否通过烧录接口连接到VR芯片上的信号,进而在通断模块接收到该信号后,能够根据接口状态确定出BMC和VR芯片之间是否需要断开连接状态。
作为一种可选的实施例,所述通断模块,包括:控制单元和目标开关,其中,
所述控制单元的信号输入端与所述处理器连接,所述控制单元的信号输出端与所述目标开关连接,所述目标开关连接在所述BMC与所述服务器VR芯片之间;
所述控制单元,用于接收所述断路控制信号;将所述断路控制信号转换为开关控制指令;向所述目标开关发送所述开关控制指令,其中,所述开关控制指令用于控制所述目标开关的断开。
可选地,在本实施例中,控制单元还用于接收处理器发送的通路控制信号,该通路控制信号是在处理器检测到服务器VR芯片的数据烧录结束的情况下向控制单元发送的,控制单元在接收到该通路信号后,确定当前芯片烧录治具对VR芯片的数据烧录结束,需要接通BMC和服务器VR芯片之间的连接,因此,向目标开关发送通路控制指令,该通路控制指令用于控制目标开关接通。
可选地,在本实施例中,开关控制指令可以是控制单元发送的控制信号,当目标开关接收到该控制信号后,执行与该控制信号对应的通断操作,该控制信号可以但不限于是电平信号,即目标开关在执行断开操作和接通操作时,所接收到的电平信号值是不同的,目标开关根据接收到电平信号值执行对应的通断操作。
通过以上内容,通过设置控制单元和目标开关,目标开关连接在BMC和VR芯片之间,控制单元用于控制目标开关的关断,进而实现通过控制单元控制BMC和VR芯片之间的连接链路,是的芯片烧录治具在对VR芯片进行数据烧录时,BMC和VR芯片之间的连接链路处于断开状态,避免BMC对VR芯片的烧录操作带来的影响。
作为一种可选的实施例,所述目标开关,包括:第一场效应管和第二场效应管,其中,
所述第一场效应管的第一端与所述BMC的SAD(串行数据线)端口连接,所述第一场效应管的第二端与所述服务器VR芯片的SAD端口连接,所述第一场效应管的栅极与所述控制单元的所述信号输出端连接,所述第二场效应管的第一端与所述BMC的SCL(串行时钟线)端口连接,所述第二场效应管的第二端与所述服务器VR芯片的SCL端口连接,所述第二场效应管的栅极与所述控制单元的所述信号输出端连接。
可选地,在本实施例中,第一场效应管可以是P沟道场效应管,或者让还可以是N沟道场效应管。
可选地,在本实施例中,第二场效应管可以是P沟道场效应管,或者让还可以是N沟道场效应管,部署在芯片烧录的控制设备中的第一场效应管和第二场效应管的型号可以是相同的也可以是不同的,本方案对此不做限定。
可选地,在本实施例中,第一场效应管的第一端可以是源极或者还可以是漏极,同理,在第一场效应管的第一端是源极的情况下,第一场效应管的第二端则为漏极,在第一场效应管的第一端为漏极的情况下,第一场效应管的第二端则为源极。
可选地,在本实施例中,第二场效应管的第一端可以是源极或者还可以是漏极,同理,在第二场效应管的第一端是源极的情况下,第二场效应管的第二端则为漏极,在第二场效应管的第一端为漏极的情况下,第二场效应管的第二端则为源极。
作为一种可选的实施例,所述控制单元,包括:复杂可编程逻辑器件,其中,所述复杂可编程逻辑器件用于将所述断路控制信号转换为电平信号,所述电平信号用于指示所述目标开关的通断状态,所述开关控制指令包括所述电平信号。
可选地,在本实施例中,控制单元中还可以包括单片机,该单片机的信号输入端与处理器连接,该单片机的信号输出端与复杂可编程逻辑器件连接,处理器向单片机发送用于指示芯片烧录治具是否连接到烧录接口上的指示信号,进而单片机在接收到指示信号后,确定是否需要控制BMC和服务器VR芯片之间连接的通断,进而向复杂可编程逻辑器件发送通路控制信号(用于指示BMC和服务器VR芯片之间连接接通)或者断路控制信号(用于指示BMC和服务器VR芯片之间的连接断开),复杂可编程逻辑器件在接收到通路控制信号或者断路控制信号后生成对应的电平信号发送给目标开关。
作为一种可选的实施例,所述芯片烧录的控制设备,还包括:指示灯,其中,所述指示灯与所述通断模块连接,其中,
所述通断模块,还用于在接收到所述断路控制信号的情况下,控制所述指示灯亮起。
可选地,在本实施例中,指示灯的亮灭状态用于指示BMC和服务器VR芯片之间连接的通断状态,本申请中,当指示灯亮起时BMC和服务器VR芯片之间的连接处于断路状态,在实际使用过程中,还可以设置当BMC和服务器VR芯片之间连接处于断路状态下,控制指示灯灭灯,本方案对此不作限定。
通过上述内容,通过设置与通断模块连接的指示灯,实现通过指示灯的亮灭状态表征服务器内部BMC和服务器VR芯片之间的连接状态,进而使得服务器管理人员能够根据指示灯清楚的确定出服务器内部BMC和服务器VR芯片之间的连接状态,方便服务器维护人员的后期维护。
图2是根据本申请实施例的一种可选地芯片烧录的控制设备的架构图,如图2所示,芯片烧录的控制设备包括处理器(图中的上位机)和通断模块,通过模块包括单片机、CPLD(Complex Programmable Logic Device,复杂可编程逻辑器件)、第一场效应管、第二场效应管以及指示灯,上位机烧录接口(I2C header)连接(该烧录接口可以是USB接口),上位机通过烧录接口和芯片烧录知己连接,该芯片烧录治具通过该烧录接口直接连接到服务器VR芯片上,上位机通过USB接口和单片机的信号输入端连接,上位机系统软件层面包括控制单片机的系统及控制芯片烧录治具的软件,可由python或其他程序实现;单片机通过GPIO线和CPLD连接;BMC I2C通道,SDA及SCL总线增加第一场效应管和第二场效应管,2场效应管的栅极连接到CPLD同一信号上,通过CPLD可控制场效应管的导通与关断,进而控制BMC是否轮巡该I2C通道;同时GPLD的信号输出端还连接了指示灯,VR烧录治具连接到I2Cheader后,则上位机会控制单片机。单片机通过GPIO线发送给CPLD相应指令,CPLD接收到指令,则发出低电平,关闭BMC SDA及SCL总线上的MOS管,实现BMC访问VR芯片的这一路I2C中断,同时,不影响BMC继续轮巡其他I2C总线。这样VR烧录治具可实现对VR FW顺利烧录,于此同时,GPLD还会给指示灯发送亮起指令,控制指示灯亮起,从而管理人员能够根据指示灯状态得知服务器内部BMC和VR芯片之间连接的通断状态。
本申请实施例中所提供的方法实施例可以在移动终端、计算机终端或者类似的运算装置中执行。以运行在移动终端上为例,图3是本申请实施例的一种芯片烧录的控制方法的移动终端的硬件结构框图。如图3所示,移动终端可以包括一个或多个(图3中仅示出一个)处理器302(处理器302可以包括但不限于微处理器MCU或可编程逻辑器件FPGA等的处理装置)和用于存储数据的存储器304,其中,上述移动终端还可以包括用于通信功能的传输设备306以及输入输出设备308。本领域普通技术人员可以理解,图3所示的结构仅为示意,其并不对上述移动终端的结构造成限定。例如,移动终端还可包括比图3中所示更多或者更少的组件,或者具有与图3所示不同的配置。
存储器304可用于存储计算机程序,例如,应用软件的软件程序以及模块,如本申请实施例中的芯片烧录的控制方法对应的计算机程序,处理器302通过运行存储在存储器304内的计算机程序,从而执行各种功能应用以及数据处理,即实现上述的方法。存储器304可包括高速随机存储器,还可包括非易失性存储器,如一个或者多个磁性存储装置、闪存、或者其他非易失性固态存储器。在一些实例中,存储器304可进一步包括相对于处理器302远程设置的存储器,这些远程存储器可以通过网络连接至移动终端。上述网络的实例包括但不限于互联网、企业内部网、局域网、移动通信网及其组合。
传输设备306用于经由一个网络接收或者发送数据。上述的网络具体实例可包括移动终端的通信供应商提供的无线网络。在一个实例中,传输设备306包括一个网络适配器(Network Interface Controller,简称为NIC),其可通过基站与其他网络设备相连从而可与互联网进行通讯。在一个实例中,传输设备306可以为射频(Radio Frequency,简称为RF)模块,其用于通过无线方式与互联网进行通讯。
在本实施例中提供了一种芯片烧录的控制设备,图4是根据本申请实施例的芯片烧录的控制方法的流程图,如图4所示,该流程包括如下步骤:
步骤S402,检测烧录接口的接口状态,其中,所述烧录接口用于将芯片烧录治具直接连接到服务器VR芯片上,所述芯片烧录治具用于向所述服务器VR芯片烧录运行数据;
步骤S404,在所述接口状态用于指示所述芯片烧录治具已连接到所述烧录接口的情况下,向芯片烧录的控制设备中部署的通断模块发送断路控制信号,其中,所述芯片烧录的控制设备包括处理器和所述通断模块,所述通断模块连接在服务器上部署的BMC与所述服务器VR芯片之间,所述处理器与所述通断模块连接,所述处理器还与所述服务器上部署的烧录接口连接,所述断路控制信号用于指示所述通断模块断开所述BMC与所述服务器VR芯片之间的连接,所述通断模块用于响应所述断路控制信号,断开所述BMC与所述服务器VR芯片之间的连接;
步骤S406,在确定所述通断模块已断开所述BMC与所述服务器VR芯片之间的连接的情况下,控制所述芯片烧录治具对所述服务器VR芯片进行烧录。
通过以上步骤,通过在芯片烧录的控制设备中设置处理器和通断模块,通断模块连接到服务器上部署的BMC和服务器VR芯片之间,设置处理器和通断模块连接,以及设置处理器和服务器上部署的烧录接口连接,从而实现通过检测烧录接口的接口状态检测到烧录治具已连接到烧录接口的情况下,通过向通断模块发送断路控制信号的方式从而指示通断模块断开BMC和服务器VR芯片之间的连接,进而在BMC和服务器VR芯片之间已经断开连接的情况下,控制芯片烧录治具对服务器VR芯片进行烧录,避免因BMC读取服务器VR芯片上的数据导致的服务器VR芯片的数据烧录失败,实现了服务器VR芯片的数据烧录过程不受BMC的干扰,因此,可以解决对芯片的数据烧录效率较低等问题,达到提高对芯片的数据烧录效率的效果。
上述芯片烧录的控制方法应用于芯片烧录的控制设备上部署的处理器中。
在上述步骤S402提供的实施例中,检测烧录接口的接口状态可以是通过检测烧录接口中的电平信号的方式,即当芯片烧录治具通过烧录接口连接到VR芯片上时,芯片烧录接口会产生电平变化值,进而通过电平变化检测出烧录接口的接口状态,或者没检测烧录接口的接口状态还可以是通过检测烧录接口中是否存在用于对VR芯片进行烧录的烧录信号,在检测到烧录信号后,则确定芯片烧录治具通过烧录接口连接到VR芯片上,从而确定出接口状态。
可选地,在本实施例中,运行数据为用于指示VR芯片的运行状态的数据,运行数据可以但不限于包括:VR芯片的输出电压、环路补偿、保护参数等,本方案对此不作限定。
可选地,在本实施例中,在接口状态用于指示芯片烧录治具未连接到烧录接口的情况下,向通断模块发送通路控制信号,该通路控制信号用于指示通断模块将BMC和服务器VR芯片之间的连接接通。从而实现BMC对服务器VR芯片中的数据的读取。
在上述步骤S404提供的实施例中,断路控制信号可以是直接控制通断模块断开的控制信号,进而通断模块在接收到该断路控制信号后,将BMC和VR芯片之间的连接断开,或者,段路控制信号还可以是用于指示接口状态的信号,比如用于指示芯片烧录治具是否通过烧录接口连接到VR芯片上的信号,进而在通断模块接收到该信号后,能够根据接口状态确定出BMC和VR芯片之间是否需要断开连接状态。
作为一种可选的实施例,在所述控制所述芯片烧录治具对所述服务器VR芯片进行烧录之后,所述方法还包括:
检测所述服务器VR芯片的烧录状态;
在所述烧录状态用于指示所述芯片烧录治具结束向所述服务器VR芯片烧录运行数据的情况下,向所述通断模块发送通路控制信号,其中,所述通路控制信号用于指示所述通断模块连通所述BMC与所述服务器VR芯片之间的连接。
可选地,在本实施例中,服务器的VR芯片烧录状态用于向服务器VR芯片中烧录数据的数据烧录进度,检测服务器VR芯片的烧录状态可以是通过检测服务器VR芯片的运行数据是否变换为需要向VR芯片中烧录的运行数据的方式,在VR芯片的运行数据全部变换为需要向VR芯片中烧录的运行数据的情况下,确定烧录状态为芯片烧录治具结束向所述服务器VR芯片烧录运行数据,或者,检测服务器VR芯片的烧录状态还可以是通过检测烧录接口的接口状态的方式,即在完成向VR芯片中烧录数据的操作后,会将芯片烧录治具中拔出,进而通过检测烧录接口的接口状态从而确定出芯片烧录治具是否从烧录接口中拔出,从而确定出烧录状态为芯片烧录治具结束向所述服务器VR芯片烧录运行数据。
通过以上步骤,通过检测服务器VR芯片的烧录状态,进而在烧录状态用于指示芯片治具结束向服务器VR芯片烧录运行数据的情况下,向通断模块发送通路控制信号,实现当向VR芯片烧录完运行数据后导通BMC和VR芯片之间的连接,使BMC能够对VR芯片轮巡读取数据,保证BMC能够及时的读取到VR芯片中新烧录的数据。
作为一种可选的实施例,所述检测烧录接口的接口状态,包括:
检测所述烧录接口中的电平值;
确定与所述电平值匹配的所述接口状态。
可选地,在本实施例中,在芯片烧录治具插入到烧录接口中时,烧录接口会产生电平的变化,进而通过检测芯片烧录接口中的电平值,从而实现根据烧录接口的电平值确定对应的接口状态。
图5是根据本申请实施例的一种可选的芯片烧录流程图,如图5所示,至少包括如下步骤:
S501,上位机系统通过检测烧录接口的接口状态,从而判断芯片烧录治具是否接入烧录接口,在芯片烧录治具未接入烧录接口的情况下,执行S502,在芯片烧录治具接入烧录接口的情况下,执行步骤S504;
S502,GPLD默认控制目标开关导通,同时控制指示灯亮起;
S503,控制BMC轮巡VR芯片;
S504,在上位机检测到芯片烧录治具接入烧录接口后,给单片机发送VR烧录治具接入信号,单片机进而发出断路控制信号给到CPLD;
S505,GPLD发送指令关闭BMC到VR芯片的I2C总线上的目标开关,同时GPLD发送指令关闭指示灯;
S506,在BMC到VR芯片的I2C总线上的目标开关断开的情况下,控制芯片烧录治具对VR芯片进行相关烧录操作;
S507,判断是否完成对VR芯片的烧录操作,在完成对VR芯片的烧录操作的情况下,执行步骤S508,在未完成对VR芯片的烧录操作的情况下,继续执行步骤S506;
S508,控制单片机发送通路信号给GPLD;
S509,GPLD发送指令导通BMC到VR芯片的I2C总线上的目标开关,从而导通BMC到VR芯片之间的连接,同时,CPLD发送指令打开指示灯;
S510,控制BMC正常轮巡VR芯片。
通过以上的实施方式的描述,本领域的技术人员可以清楚地了解到根据上述实施例的方法可借助软件加必需的通用硬件平台的方式来实现,当然也可以通过硬件,但很多情况下前者是更佳的实施方式。基于这样的理解,本申请的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质(如ROM/RAM、磁碟、光盘)中,包括若干指令用以使得一台终端设备(可以是手机,计算机,服务器,或者网络设备等)执行本申请各个实施例所述的方法。
在本实施例中还提供了一种芯片烧录的控制装置,该装置用于实现上述实施例及优选实施方式,已经进行过说明的不再赘述。如以下所使用的,术语“模块”可以实现预定功能的软件和/或硬件的组合。尽管以下实施例所描述的装置较佳地以软件来实现,但是硬件,或者软件和硬件的组合的实现也是可能并被构想的。
图6是根据本申请实施例的芯片烧录的控制装置的结构框图,如图6所示,该装置包括:第一检测模块62,用于检测烧录接口的接口状态,其中,所述烧录接口用于将芯片烧录治具直接连接到服务器VR芯片上,所述芯片烧录治具用于向所述服务器VR芯片烧录运行数据;第一发送模块64,用于在所述接口状态用于指示所述芯片烧录治具已连接到所述烧录接口的情况下,向芯片烧录的控制设备中部署的通断模块发送断路控制信号,其中,所述芯片烧录的控制设备包括处理器和所述通断模块,所述通断模块连接在服务器上部署的BMC与所述服务器VR芯片之间,所述处理器与所述通断模块连接,所述处理器还与所述服务器上部署的烧录接口连接,所述断路控制信号用于指示所述通断模块断开所述BMC与所述服务器VR芯片之间的连接,所述通断模块用于响应所述断路控制信号,断开所述BMC与所述服务器VR芯片之间的连接;控制模块66,用于在确定所述通断模块已断开所述BMC与所述服务器VR芯片之间的连接的情况下,控制所述芯片烧录治具对所述服务器VR芯片进行烧录。
通过以上步骤,通过在芯片烧录的控制设备中设置处理器和通断模块,通断模块连接到服务器上部署的BMC和服务器VR芯片之间,设置处理器和通断模块连接,以及设置处理器和服务器上部署的烧录接口连接,从而实现通过检测烧录接口的接口状态检测到烧录治具已连接到烧录接口的情况下,通过向通断模块发送断路控制信号的方式从而指示通断模块断开BMC和服务器VR芯片之间的连接,进而在BMC和服务器VR芯片之间已经断开连接的情况下,控制芯片烧录治具对服务器VR芯片进行烧录,避免因BMC读取服务器VR芯片上的数据导致的服务器VR芯片的数据烧录失败,实现了服务器VR芯片的数据烧录过程不受BMC的干扰,因此,可以解决对芯片的数据烧录效率较低等问题,达到提高对芯片的数据烧录效率的效果。
可选的,所述装置还包括:第二检测模块,用于在所述控制所述芯片烧录治具对所述服务器VR芯片进行烧录之后,检测所述服务器VR芯片的烧录状态;第二发送模块,用于在所述烧录状态用于指示所述芯片烧录治具结束向所述服务器VR芯片烧录运行数据的情况下,向所述通断模块发送通路控制信号,其中,所述通路控制信号用于指示所述通断模块连通所述BMC与所述服务器VR芯片之间的连接。
可选的,所述第一检测模块,包括:检测单元,用于检测所述烧录接口中的电平值;确定单元,用于确定与所述电平值匹配的所述接口状态。
需要说明的是,上述各个模块是可以通过软件或硬件来实现的,对于后者,可以通过以下方式实现,但不限于此:上述模块均位于同一处理器中;或者,上述各个模块以任意组合的形式分别位于不同的处理器中。
本申请的实施例还提供了一种计算机可读存储介质,该计算机可读存储介质中存储有计算机程序,其中,该计算机程序被设置为运行时执行上述任一项方法实施例中的步骤。
在一个示例性实施例中,上述计算机可读存储介质可以包括但不限于:U盘、只读存储器(Read-Only Memory,简称为ROM)、随机存取存储器(Random Access Memory,简称为RAM)、移动硬盘、磁碟或者光盘等各种可以存储计算机程序的介质。
本申请的实施例还提供了一种电子设备,包括存储器和处理器,该存储器中存储有计算机程序,该处理器被设置为运行计算机程序以执行上述任一项方法实施例中的步骤。
在一个示例性实施例中,上述电子设备还可以包括传输设备以及输入输出设备,其中,该传输设备和上述处理器连接,该输入输出设备和上述处理器连接。
本实施例中的具体示例可以参考上述实施例及示例性实施方式中所描述的示例,本实施例在此不再赘述。
显然,本领域的技术人员应该明白,上述的本申请的各模块或各步骤可以用通用的计算装置来实现,它们可以集中在单个的计算装置上,或者分布在多个计算装置所组成的网络上,它们可以用计算装置可执行的程序代码来实现,从而,可以将它们存储在存储装置中由计算装置来执行,并且在某些情况下,可以以不同于此处的顺序执行所示出或描述的步骤,或者将它们分别制作成各个集成电路模块,或者将它们中的多个模块或步骤制作成单个集成电路模块来实现。这样,本申请不限制于任何特定的硬件和软件结合。
以上所述仅为本申请的优选实施例而已,并不用于限制本申请,对于本领域的技术人员来说,本申请可以有各种更改和变化。凡在本申请的原则之内,所作的任何修改、等同替换、改进等,均应包含在本申请的保护范围之内。

Claims (11)

1.一种芯片烧录的控制设备,其特征在于,包括:处理器和通断模块,其中,
所述通断模块连接在服务器上部署的BMC与服务器VR芯片之间,所述处理器与所述通断模块连接,所述处理器还与所述服务器上部署的烧录接口连接,所述烧录接口用于将芯片烧录治具直接连接到所述服务器VR芯片上,所述芯片烧录治具用于向所述服务器VR芯片烧录运行数据;
所述处理器,用于检测所述烧录接口的接口状态;在所述接口状态用于指示所述芯片烧录治具已连接至所述烧录接口的情况下,向所述通断模块发送断路控制信号,其中,所述断路控制信号用于指示所述通断模块断开所述BMC与所述服务器VR芯片之间的连接;在确定所述通断模块已断开所述BMC与所述服务器VR芯片之间的连接的情况下,控制所述芯片烧录治具对所述服务器VR芯片进行烧录;
所述通断模块,用于响应所述断路控制信号,断开所述BMC与所述服务器VR芯片之间的连接。
2.根据权利要求1所述的设备,其特征在于,所述通断模块,包括:控制单元和目标开关,其中,
所述控制单元的信号输入端与所述处理器连接,所述控制单元的信号输出端与所述目标开关连接,所述目标开关连接在所述BMC与所述服务器VR芯片之间;
所述控制单元,用于接收所述断路控制信号;将所述断路控制信号转换为开关控制指令;向所述目标开关发送所述开关控制指令,其中,所述开关控制指令用于控制所述目标开关的断开。
3.根据权利要求2所述的设备,其特征在于,所述目标开关,包括:第一场效应管和第二场效应管,其中,
所述第一场效应管的第一端与所述BMC的SAD端口连接,所述第一场效应管的第二端与所述服务器VR芯片的SAD端口连接,所述第一场效应管的栅极与所述控制单元的所述信号输出端连接,所述第二场效应管的第一端与所述BMC的SCL端口连接,所述第二场效应管的第二端与所述服务器VR芯片的SCL端口连接,所述第二场效应管的栅极与所述控制单元的所述信号输出端连接。
4.根据权利要求2所述的设备,其特征在于,所述控制单元,包括:复杂可编程逻辑器件,其中,所述复杂可编程逻辑器件用于将所述断路控制信号转换为电平信号,所述电平信号用于指示所述目标开关的通断状态,所述开关控制指令包括所述电平信号。
5.根据权利要求1所述的设备,其特征在于,所述芯片烧录的控制设备,还包括:指示灯,其中,所述指示灯与所述通断模块连接,其中,
所述通断模块,还用于在接收到所述断路控制信号的情况下,控制所述指示灯亮起。
6.一种芯片烧录的控制方法,其特征在于,包括:
检测烧录接口的接口状态,其中,所述烧录接口用于将芯片烧录治具直接连接到服务器VR芯片上,所述芯片烧录治具用于向所述服务器VR芯片烧录运行数据;
在所述接口状态用于指示所述芯片烧录治具已连接到所述烧录接口的情况下,向芯片烧录的控制设备中部署的通断模块发送断路控制信号,其中,所述芯片烧录的控制设备包括处理器和所述通断模块,所述通断模块连接在服务器上部署的BMC与所述服务器VR芯片之间,所述处理器与所述通断模块连接,所述处理器还与所述服务器上部署的烧录接口连接,所述断路控制信号用于指示所述通断模块断开所述BMC与所述服务器VR芯片之间的连接,所述通断模块用于响应所述断路控制信号,断开所述BMC与所述服务器VR芯片之间的连接;
在确定所述通断模块已断开所述BMC与所述服务器VR芯片之间的连接的情况下,控制所述芯片烧录治具对所述服务器VR芯片进行烧录。
7.根据权利要求6所述的方法,其特征在于,在所述控制所述芯片烧录治具对所述服务器VR芯片进行烧录之后,所述方法还包括:
检测所述服务器VR芯片的烧录状态;
在所述烧录状态用于指示所述芯片烧录治具结束向所述服务器VR芯片烧录运行数据的情况下,向所述通断模块发送通路控制信号,其中,所述通路控制信号用于指示所述通断模块连通所述BMC与所述服务器VR芯片之间的连接。
8.根据权利要求6所述的方法,其特征在于,所述检测烧录接口的接口状态,包括:
检测所述烧录接口中的电平值;
确定与所述电平值匹配的所述接口状态。
9.一种芯片烧录的控制装置,其特征在于,包括:
第一检测模块,用于检测烧录接口的接口状态,其中,所述烧录接口用于将芯片烧录治具直接连接到服务器VR芯片上,所述芯片烧录治具用于向所述服务器VR芯片烧录运行数据;
第一发送模块,用于在所述接口状态用于指示所述芯片烧录治具已连接到所述烧录接口的情况下,向芯片烧录的控制设备中部署的通断模块发送断路控制信号,其中,所述芯片烧录的控制设备包括处理器和所述通断模块,所述通断模块连接在服务器上部署的BMC与所述服务器VR芯片之间,所述处理器与所述通断模块连接,所述处理器还与所述服务器上部署的烧录接口连接,所述断路控制信号用于指示所述通断模块断开所述BMC与所述服务器VR芯片之间的连接,所述通断模块用于响应所述断路控制信号,断开所述BMC与所述服务器VR芯片之间的连接;
控制模块,用于在确定所述通断模块已断开所述BMC与所述服务器VR芯片之间的连接的情况下,控制所述芯片烧录治具对所述服务器VR芯片进行烧录。
10.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质中存储有计算机程序,其中,所述计算机程序被处理器执行时实现所述权利要求6至8任一项中所述的方法的步骤。
11.一种电子设备,包括存储器、处理器以及存储在所述存储器上并可在所述处理器上运行的计算机程序,其特征在于,所述处理器执行所述计算机程序时实现所述权利要求6至8任一项中所述的方法的步骤。
CN202310073046.5A 2023-01-29 2023-01-29 芯片烧录的控制设备、方法、装置、存储介质及电子设备 Pending CN116149681A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202310073046.5A CN116149681A (zh) 2023-01-29 2023-01-29 芯片烧录的控制设备、方法、装置、存储介质及电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202310073046.5A CN116149681A (zh) 2023-01-29 2023-01-29 芯片烧录的控制设备、方法、装置、存储介质及电子设备

Publications (1)

Publication Number Publication Date
CN116149681A true CN116149681A (zh) 2023-05-23

Family

ID=86357781

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310073046.5A Pending CN116149681A (zh) 2023-01-29 2023-01-29 芯片烧录的控制设备、方法、装置、存储介质及电子设备

Country Status (1)

Country Link
CN (1) CN116149681A (zh)

Similar Documents

Publication Publication Date Title
US5761518A (en) System for replacing control processor by operating processor in partially disabled mode for tracking control outputs and in write enabled mode for transferring control loops
US20120137159A1 (en) Monitoring system and method of power sequence signal
US20070021848A1 (en) Testing system and related method for testing an electronic device by determining a power on/off signal
JP7191083B2 (ja) 充電装置のテストボード、テストシステム及びテスト方法
US20180357193A1 (en) Computing device and operation method
CN113760333A (zh) 软件升级方法、装置、电子设备及计算机可读存储介质
CN104268041A (zh) 一种车载显示器设备频繁开关机自动化闭环测试方法
CN110096291A (zh) 电源管理芯片升级电路、方法及网络设备
CN116149681A (zh) 芯片烧录的控制设备、方法、装置、存储介质及电子设备
CN106706998B (zh) 终端测试系统和终端测试方法
CN211148838U (zh) 一种空调内机测试装置
CN112380078A (zh) Usb设备通信测试方法和测试装置
CN105117254B (zh) 无线通信模组及其运行方法、装置
CN218352516U (zh) 一种ModbusRTU测试系统
EP0647044A2 (en) Communication controller and communication control method
CN104678292A (zh) 一种复杂可编程逻辑器件cpld测试方法和装置
CN110733037B (zh) 信号的处理方法及装置、存储介质及处理器
CN111897252B (zh) 一种负载检测方法、系统及设备
CN115102937A (zh) 一种服务器电源自适应通讯方法、设备及介质
JP6036229B2 (ja) バッテリ制御装置、バッテリ制御方法及びプログラム
CN112565436A (zh) 采集终端、设备监控方法及系统
CN113900718A (zh) 一种bmc与bios资产信息的解耦方法、系统及装置
CN113612659A (zh) 设备连网测试方法、装置、电子设备及存储介质
TWI828043B (zh) 電腦系統及更新方法
CN115599191B (zh) 智能网卡的上电方法及上电装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination