CN116010162A - 复位电路及复位控制方法 - Google Patents

复位电路及复位控制方法 Download PDF

Info

Publication number
CN116010162A
CN116010162A CN202211599051.1A CN202211599051A CN116010162A CN 116010162 A CN116010162 A CN 116010162A CN 202211599051 A CN202211599051 A CN 202211599051A CN 116010162 A CN116010162 A CN 116010162A
Authority
CN
China
Prior art keywords
signal
user mode
circuit
control
control signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202211599051.1A
Other languages
English (en)
Inventor
罗许喜
徐红如
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Yijie Electronic Technology Co ltd
Nanjing Yingruichuang Electronic Technology Co Ltd
Original Assignee
Shanghai Yijie Electronic Technology Co ltd
Nanjing Yingruichuang Electronic Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Yijie Electronic Technology Co ltd, Nanjing Yingruichuang Electronic Technology Co Ltd filed Critical Shanghai Yijie Electronic Technology Co ltd
Priority to CN202211599051.1A priority Critical patent/CN116010162A/zh
Publication of CN116010162A publication Critical patent/CN116010162A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Abstract

上述复位电路及复位控制方法中,所述复位电路包括第一控制电路、非用户模式指令获取电路和第二控制电路。第一控制电路根据目标管脚的初始状态输出第一控制信号,在第一控制信号为非用户模式使能信号时,非用户模式指令获取电路进行接收非用户模式指令信号,第二控制电路在接收到非用户模式使能信号但未接收到非用户模式指令信号时,控制目标管脚的状态为预设状态。基于此,在芯片管脚受到静电放电干扰而误入非用户模式的管脚状态时,上述复位电路根据接收到非用户模式使能信号但未接收到非用户模式指令信号,可以将目标管脚的状态进行复位,以使芯片退回用户模式,确保芯片正常工作。

Description

复位电路及复位控制方法
技术领域
本申请涉及集成电路设计技术领域,特别是涉及一种复位电路及复位控制方法。
背景技术
芯片工作时一般分为用户模式和非用户模式。在芯片管脚资源有限时,管脚复用(strapping pin)是芯片模式选择的常规做法,通过外部复位管脚或内部上电复位来锁存复用管脚的状态,然后判断锁存状态值分配芯片的各个模式,这个模式信号一直保持到芯片下电。
在现有技术中,部分芯片的复用管脚未封装或在板级系统中悬空,芯片可能受到静电放电干扰而误入非用户模式。若芯片采用电池供电,电池给系统的芯片上电后不再下电。因此,芯片在正常应用时受静电放电干扰误入非用户模式,系统中的芯片将一直处于非用户模式不会退回到用户模式,这样有可能导致系统异常。
发明内容
基于此,有必要针对现有技术中,芯片误入非用户模式后无法退回用户模式的问题,提供一种复位电路及复位控制方法。
第一方面,本申请提供了一种复位电路。所述复位电路包括:
第一控制电路,用于根据目标管脚的初始状态输出第一控制信号;在所述初始状态满足预设条件时,所述第一控制电路输出的第一控制信号为非用户模式使能信号;
非用户模式指令获取电路,与所述第一控制电路相连,在接收到所述非用户模式使能信号时,所述非用户模式指令获取电路开始接收并发送非用户模式指令信号;
第二控制电路,分别与所述第一控制电路和所述非用户模式指令获取电路连接,用于根据所述第一控制信号和所述非用户模式指令信号确定第二控制信号;在所述第二控制电路接收到所述非用户模式使能信号,但未接收到非用户模式指令信号时,所述第二控制信号为复位信号,所述复位信号用于控制所述目标管脚的状态为预设状态。
在其中一个实施例中,所述第二控制电路包括:
计时电路,分别与所述第一控制电路和所述非用户模式指令获取电路连接,用于根据所述非用户模式使能信号和所述非用户模式指令信号确定第一时间,在所述第一时间满足预设时间条件时,所述计时电路输出所述复位信号。
在其中一个实施例中,所述目标管脚包括第一管脚和第二管脚,所述预设条件包括第一预设条件和第二预设条件,所述第一控制电路包括:
锁存电路,用于根据所述第一管脚的初始状态输出第一锁存信号,并根据所述第二管脚的初始状态输出第二锁存信号;
或门电路,与所述锁存装置连接,用于根据所述第一锁存信号、所述第二锁存信号和所述预设条件输出初始控制信号;在所述初始控制信号满足所述第一预设条件时,所述第一控制信号为非用户模式使能信号;在所述初始控制信号满足所述第二预设条件时,所述第一控制信号为用户模式使能信号。
在其中一个实施例中,所述复位电路还包括:
用户模式指令获取电路,用于接收并发送用户模式指令信号;
选择器,分别与所述或门电路、所述非用户模式指令获取电路、所述用户指令获取电路和所述第二控制电路连接,用于根据所述第一控制信号、所述非用户模式指令信号和所述用户模式指令信号确定目标信号,并将目标信号输出至所述第二控制电路,所述第二控制电路还用于根据所述第一控制信号和所述目标信号,确定所述第二控制信号。
在其中一个实施例中,在所述第一控制信号为非用户模式使能信号时,所述选择器将接收到的所述非用户模式指令信号作为目标信号;在所述第一控制信号为用户模式使能信号时,所述选择器将接收到的所述用户模式指令信号作为目标信号。
在其中一个实施例中,所述第二控制信号还包括第一目标控制信号和第二目标控制信号;
所述第二控制电路根据接收到的所述用户模式使能信号和用户模式指令信号,确定所述第一目标控制信号;所述第一目标控制信号用于控制目标电路执行用户模式指令;
所述第二控制电路根据接收到的所述非用户模式使能信号和非用户模式指令信号,确定所述第二目标控制信号;所述第二目标控制信号用于控制所述目标电路执行非用户模式指令;
所述第二控制电路根据接收到的所述非用户模式使能信号,但未接受到所述非用户模式指令信号,确定所述复位信号。
在其中一个实施例中,所述第二控制电路还包括计时电路;
所述计时电路在接收到所述非用户模式使能信号时,开始计时,确定非用户模式信号接收时间;若所述非用户模式信号接收时间大于预设时间时,所述计时电路未接收到所述非用户模式指令信号,所述计时电路输出所述复位信号。
第二方面,本申请还提供了一种复位控制方法,所述方法包括:
获取目标管脚输出状态,并根据所述初始状态和预设条件确定第一控制信号;在所述初始状态满足所述预设条件时,确定所述第一控制信号为非用户模式使能信号;
根据所述非用户模式使能信号,接收并发送非用户模式指令信号;
根据所述非用户模式使能信号和所述非用户模式指令信号,确定出第二控制信号;在确定出所述非用户模式使能信号,但未接收到所述非用户模式指令信号时,确定所述第二控制信号为复位信号;所述复位信号用于控制所述目标管脚的状态为预设状态。
在其中一个实施例中,所述根据所述非用户模式使能信号和所述非用户模式指令信号,确定出第二控制信号,包括:
根据所述非用户模式使能信号和所述非用户模式指令信号确定第一时间;
根据所述第一时间和预设时间条件时,确定所述第二控制信号。
在其中一个实施例中,所述目标管脚包括第一管脚和第二管脚,所述预设条件包括第一预设条件和第二预设条件,所述获取目标管脚输出状态,并根据所述初始状态和预设条件确定第一控制信号,包括:
根据所述第一管脚的初始状态确定第一锁存信号;并根据所述第二管脚的初始状态确定第二锁存信号;
根据或门逻辑、所述第一锁存信号、所述第二锁存信号确定初始控制信号;
根据所述初始控制信号和所述预设条件确定所述第一控制信号;在所述初始控制信号满足所述第一预设条件时,确定所述第一控制信号为非用户模式使能信号;在所述初始控制信号满足所述第二预设条件时,确定所述第一控制信号为用户模式使能信号。
第三方面,本申请还提供了一种复位控制装置,所述装置包括:
获取模块,用于获取目标管脚输出状态,并根据所述初始状态和预设条件确定第一控制信号;在所述初始状态满足所述预设条件时,确定所述第一控制信号为非用户模式使能信号;
接收模块,用于根据所述非用户模式使能信号,接收并发送非用户模式指令信号;
确定模块,用于根据所述非用户模式使能信号和所述非用户模式指令信号,确定出第二控制信号;在确定出所述非用户模式使能信号,但未接收到所述非用户模式指令信号时,确定所述第二控制信号为复位信号;所述复位信号用于控制所述目标管脚的状态为预设状态。
第四方面,本申请还提供了一种计算机设备。所述计算机设备包括存储器和处理器,所述存储器存储有计算机程序,所述处理器执行所述计算机程序时实现上述第二方面所述的步骤。
第五方面,本申请还提供了一种计算机可读存储介质。所述计算机可读存储介质,其上存储有计算机程序,所述计算机程序被处理器执行时实现上述第二方面所述的步骤。
第六方面,本申请还提供了一种计算机程序产品。所述计算机程序产品,包括计算机程序,该计算机程序被处理器执行时实现上述第二方面所述的步骤。
上述复位电路及复位控制方法中,所述复位电路包括第一控制电路、非用户模式指令获取电路和第二控制电路。第一控制电路根据目标管脚的初始状态输出第一控制信号,在第一控制信号为非用户模式使能信号时,非用户模式指令获取电路进行接收非用户模式指令信号,第二控制电路在接收到非用户模式使能信号但未接收到非用户模式指令信号时,控制目标管脚的状态为预设状态。基于此,在芯片管脚受到静电放电干扰而误入非用户模式的管脚状态时,上述复位电路根据接收到非用户模式使能信号但未接收到非用户模式指令信号,可以将目标管脚的状态进行复位,以使芯片退回用户模式,确保芯片正常工作。
附图说明
为了更清楚地说明本申请实施例或传统技术中的技术方案,下面将对实施例或传统技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为一个实施例中复位电路的结构图;
图2为另一个实施例中复位电路的结构图;
图3为一个实施例中复位控制方法的流程示意图;
图4为一个实施例中复位控制装置的结构框图;
图5为一个实施例中计算机设备的内部结构图。
具体实施方式
为了使本申请的目的、技术方案及优点更加清楚明白,以下通过实施例,并结合附图,对本申请进行进一步详细说明。应当理解,此处所描述的具体实施例仅用以解释本申请,并不用于限定本申请。
本文中为部件所编序号本身,例如“第一”、“第二”等,仅用于区分所描述的对象,不具有任何顺序或技术含义。而本申请所说“连接”、“联接”,如无特别说明,均包括直接和间接连接(联接)。在本申请的描述中,需要理解的是,术语“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”、“顺时针”、“逆时针”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本申请和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。
在本申请中,除非另有明确的规定和限定,第一特征在第二特征“上”或“下”可以是第一和第二特征直接接触,或第一和第二特征通过中间媒介间接接触。而且,第一特征在第二特征“之上”、“上方”和“上面”可是第一特征在第二特征正上方或斜上方,或仅仅表示第一特征水平高度高于第二特征。第一特征在第二特征“之下”、“下方”和“下面”可以是第一特征在第二特征正下方或斜下方,或仅仅表示第一特征水平高度小于第二特征。
芯片工作时一般分为用户模式和非用户模式。在芯片管脚资源有限时,管脚复用(strapping pin)是芯片模式选择的常规做法,通过外部复位管脚或内部上电复位来锁存复用管脚的状态,然后判断锁存状态值分配芯片的各个模式,这个模式信号一直保持到芯片下电。但是在TPMS(胎压监测系统)中,这些复用管脚都不会封装或在板级系统中悬空,可能受到静电放电干扰误入非用户模式,又由于TPMS系统中采用电池供电,系统上电后不再下电,如果在正常应用时误入非用户模式,那么系统将一直处于此模式不会退回到用户模式,这样有可能导致系统异常。
基于此,如图1所示,本申请提供了一种复位电路,该复位电路包括:
第一控制电路,用于根据目标管脚的初始状态输出第一控制信号;在初始状态满足预设条件时,第一控制电路输出的第一控制信号为非用户模式使能信号;
非用户模式指令获取电路,与第一控制电路相连,在接收到非用户模式使能信号时,非用户模式指令获取电路开始接收并发送非用户模式指令信号;
第二控制电路,分别与第一控制电路和非用户模式指令获取电路连接,用于根据第一控制信号和非用户模式指令信号确定第二控制信号;在第二控制电路接收到非用户模式使能信号,但未接收到非用户模式指令信号时,第二控制信号为复位信号,复位信号用于控制目标管脚的状态为预设状态。
其中,初始状态可以为目标管脚的电平状态,初始状态可以为低电平或高电平。目标管脚的初始状态可以表示芯片所处的模式,在实际应用中可以以目标管脚的初始状态为高电平时,表示芯片处于非用户模式,也可以目标管脚的初始状态为高电平时,表示芯片处于用户模式,两种方式的控制原理基本一致。在本申请中,以目标管脚的初始状态为高电平时,表示芯片处于非用户模式为例进行说明。
在其中一个实施例中,在目标管脚的初始状态为高电平时,此时,目标管脚所在芯片系统处于非用户模式,第一控制电路输出第一控制信号为非用户模式使能信号;在目标管脚的初始状态为低电平时,此时,目标管脚所在芯片系统处于用户模式,第一控制电路输出第一控制信号为用户模式使能信号。
具体的,非用户模式指令获取电路可以与目标管脚连接,通过目标管脚获取非用户模式指令信号。非用户模式指令获取电路在未接收到非用户模式使能信号时,不进行非用户模式指令信号的获取。
进一步的,第二控制电路同时接收到非用户模式指令信号和非用户模式使能信号时,确定第二控制信号为非用户模式指令信号,并执行非用户模式指令。
在本申请的一个实施例中,非用户模式指令可以为非用户模式喂狗指令,第二控制电路可以为看门狗电路。看门狗电路同时接收到非用户模式喂狗指令信号和非用户模式使能信号时,可以根据非用户模式喂狗指令进行喂狗处理;看门狗电路在接收到非用户模式使能信号,但未接收到非用户模式喂狗指令信号时,表示此时目标管脚受到干扰而误入非用户模式状态,此时,看门狗电路输出复位信号至目标管脚,将目标管脚的高电平下拉至低电平,以使目标管脚的状态自动返回至用户模式状态。
上述复位电路包括第一控制电路、非用户模式指令获取电路和第二控制电路。第一控制电路根据目标管脚的初始状态输出第一控制信号,在第一控制信号为非用户模式使能信号时,非用户模式指令获取电路进行接收非用户模式指令信号,第二控制电路在接收到非用户模式使能信号但未接收到非用户模式指令信号时,控制目标管脚的状态为预设状态。基于此,在芯片管脚受到静电放电干扰而误入非用户模式的管脚状态时,上述复位电路可以通过检测接收到非用户模式使能信号但未接收到非用户模式指令信号,而将目标管脚的状态进行复位,以使芯片退回用户模式,确保芯片正常工作。
在本申请的一个实施例中,第二控制电路包括:
计时电路,分别与第一控制电路和非用户模式指令获取电路连接,用于根据非用户模式使能信号和非用户模式指令信号确定第一时间,在第一时间满足预设时间条件时,计时电路输出复位信号。
具体的,计时电路在接收到非用户模式使能信号时开始计时,在接收到非用户模式指令信号时,停止计时并清零。若计时电路接收到非用户模式使能信号后,一直未接收到非用户模式指令信号,此时,计时对应的第一时间大于预设时间,表明此时目标管脚受到干扰而误入非用户模式状态。计时电路将输出复位信号,将目标管脚的高电平下拉至低电平状态,以使目标管脚可自动返回至用户模式状态。
在本申请的一个实施例中,目标管脚包括第一管脚和第二管脚,预设条件包括第一预设条件和第二预设条件,如图2所示,第一控制电路包括:
锁存电路,用于根据第一管脚的初始状态输出第一锁存信号,并根据第二管脚的初始状态输出第二锁存信号;
或门电路,与锁存装置连接,用于根据第一锁存信号、第二锁存信号和预设条件输出初始控制信号;在初始控制信号满足第一预设条件时,第一控制信号为非用户模式使能信号;在初始控制信号满足第二预设条件时,第一控制信号为用户模式使能信号。
具体的,目标管脚的数量包括但不限于2,本申请以两个管脚为例进行说明。锁存装置与目标管脚一一对应,锁存装置可以包括第一锁存器和第二锁存器,第一锁存器用于根据第一管脚的初始状态输出第一锁存信号,第二锁存器用于根据第二管脚的初始状态输出第二锁存信号。本说明书中以“1”表示高电平,以“0”表示低电平,第一管脚的初始状态可以为高电平或低电平,第二管脚的初始状态也可以为高电平或低电平。因此,或门电路接收到的信号可以为“11”或“10”或“01”或“00”。在或门电路接收到的第一锁存信号、第二锁存信号为“11”或“10”或“01”时,输出初始控制信号为“1”,此时表示目标管脚处于非用户模式状态,第一控制信号为非用户模式使能信号;在或门电路接收到的第一锁存信号、第二锁存信号为“00”时,输出初始控制信号为“0”,此时表示目标管脚处于用户模式状态,第一控制信号为用户模式使能信号。
在本申请的一个实施例中,复位电路还包括:
用户模式指令获取电路,用于接收并发送用户模式指令信号;
选择器,分别与或门电路、非用户模式指令获取电路、用户指令获取电路和第二控制电路连接,用于根据第一控制信号、非用户模式指令信号和用户模式指令信号确定目标信号,并将目标信号输出至第二控制电路,第二控制电路还用于根据第一控制信号和目标信号,确定第二控制信号。
其中,用户模式指令信号可以由外部电路产生,本申请中的用户模式指令信号仅用于接收并发送用户模式指令。
在本申请的一个实施例中,在第一控制信号为非用户模式使能信号时,选择器将接收到的非用户模式指令信号作为目标信号;在第一控制信号为用户模式使能信号时,选择器将接收到的用户模式指令信号作为目标信号。
其中,在第一控制信号为非用户模式使能信号时,非用户模式指令获取电路开始获取非用户模式指令信号,可以通过选择器将非用户模式指令输出至第二控制电路;在第一控制信号为用户模式使能信号时,用户模式指令获取电路开始获取用户模式指令信号,并可以通过选择器将用户模式指令输出至第二控制电路,此时,非用户模式指令获取电路停止获取非用户模式指令信号。
具体的,选择器可以为二输入选择器,该包含2个输入端,1个选择端和1个输出端。选择端由第一控制信号控制,非用户模式指令获取电路输出端与选取器的输入“1”端连接,用户模式指令获取电路输出端与选取器的输入“0”端连接。在第一控制信号为非用户模式使能信号即“1”时,输入“1”端导通,非用户模式指令信号可以为目标信号传输至第二控制电路;在第一控制信号为用户模式使能信号即“0”时,输入“0”端导通,用户模式指令信号可以为目标信号传输至第二控制电路。
在本申请的一个实施例中,第二控制信号还包括第一目标控制信号和第二目标控制信号;
第二控制电路根据接收到的用户模式使能信号和用户模式指令信号,确定第一目标控制信号;第一目标控制信号用于控制目标电路执行用户模式指令;
第二控制电路根据接收到的非用户模式使能信号和非用户模式指令信号,确定第二目标控制信号;第二目标控制信号用于控制目标电路执行非用户模式指令;
第二控制电路根据接收到的非用户模式使能信号,但未接受到非用户模式指令信号,确定复位信号。
在本申请的一个实施例中,非用户模式指令信号可以为非用户模式喂狗指令信号,用户模式指令信号可以为用户模式喂狗指令信号,第二控制电路可以为看门狗电路。看门狗电路在接收到非用户模式使能信号和非用户模式喂狗指令可以执行非用户模式喂狗指令;看门狗电路在接收到用户模式使能信号和用户模式喂狗指令可以执行用户模式喂狗指令;看门狗电路在接收到非用户模式使能信号但未接收到非用户模式喂狗指令,输出复位信号,使得误入至非用户模式状态的目标管脚返回至用户模式状态。基于此,本申请所提供的复位电路不仅可以执行非用户模式下的控制指令、用户模式下的控制指令,也可以在目标管脚误入至非用户模式时,自动调整目标管脚的状态至预设状态以返回用户模式。
在本申请的一个实施例中,第二控制电路还包括计时电路;
计时电路在接收到非用户模式使能信号时,开始计时,确定非用户模式信号接收时间;若非用户模式信号接收时间大于预设时间时,计时电路未接收到非用户模式指令信号,计时电路输出复位信号。
具体的,计时电路在接收到非用户模式使能信号时开始计时,在接收到非用户模式指令信号时,停止计时并清零。若计时电路接收到非用户模式使能信号后,一直未接收到非用户模式指令信号,此时,计时对应的第一时间大于预设时间,表明此时目标管脚受到干扰而误入非用户模式状态。计时电路将输出复位信号,将目标管脚的高电平下拉至低电平状态,以使目标管脚可自动返回至用户模式状态。
基于此,如图3所示,本申请提供了一种复位控制方法,该方法包括以下步骤:
步骤S301,获取目标管脚输出状态,并根据初始状态和预设条件确定第一控制信号;在初始状态满足预设条件时,确定第一控制信号为非用户模式使能信号。
其中,在目标管脚的初始状态为高电平时,此时,目标管脚所在芯片系统处于非用户模式,第一控制电路输出第一控制信号为非用户模式使能信号;在目标管脚的初始状态为低电平时,此时,目标管脚所在芯片系统处于用户模式,第一控制电路输出第一控制信号为用户模式使能信号。
步骤S302,根据非用户模式使能信号,接收并发送非用户模式指令信号。
其中,在第一控制信号为非用户模式使能信号时,通过目标管脚获取非用户模式指令信号;在第一控制信号为用户模式使能信号,不通过目标管脚获取非用户模式指令信号,此时通过用户模式获取电路获取用户模式指令信号。
步骤S303,根据非用户模式使能信号和非用户模式指令信号,确定出第二控制信号;在确定出非用户模式使能信号,但未接收到非用户模式指令信号时,确定第二控制信号为复位信号;复位信号用于控制目标管脚的状态为预设状态。
其中,非用户模式指令可以为非用户模式喂狗指令,第二控制电路可以为看门狗电路。看门狗电路在接收到非用户模式使能信号,但未接收到非用户模式喂狗指令信号时,表示此时目标管脚受到干扰而误入非用户模式状态,此时,看门狗电路输出复位信号至目标管脚,将目标管脚的高电平下拉至低电平,以使目标管脚的状态自动返回至用户模式状态。
上述复位控制方法通过获取目标管脚的初始状态,并根据初始状态确定出第一控制信号,在第一控制信号为非用户模式使能信号时,开始获取非用户模式指令信号。若确定出非用户模式使能信号但未接收到非用户模式指令信号,说明目标管脚受到干扰而误入非用户模式,此时,输出复位信号,对目标管脚状态进行复位,使之返回用户模式状态。
在本申请的一个实施例中,上述步骤S303,根据非用户模式使能信号和非用户模式指令信号,确定出第二控制信号,包括:
根据非用户模式使能信号和非用户模式指令信号确定第一时间;
根据第一时间和预设时间条件时,确定第二控制信号。
具体的,在接收到非用户模式使能信号时开始计时,在接收到非用户模式指令信号时,停止计时并清零。若计时电路接收到非用户模式使能信号后,一直未接收到非用户模式指令信号,此时,计时得到的第一时间大于预设时间,表明此时目标管脚受到干扰而误入非用户模式状态。计时电路将输出复位信号,将目标管脚的高电平下拉至低电平状态,以使目标管脚可自动返回至用户模式状态。
在本申请的一个实施例中,目标管脚包括第一管脚和第二管脚,预设条件包括第一预设条件和第二预设条件;上述步骤S301,获取目标管脚输出状态,并根据初始状态和预设条件确定第一控制信号,包括:
根据第一管脚的初始状态确定第一锁存信号;并根据第二管脚的初始状态确定第二锁存信号;
根据或门逻辑、第一锁存信号、第二锁存信号确定初始控制信号;
根据初始控制信号和预设条件确定第一控制信号;在初始控制信号满足第一预设条件时,确定第一控制信号为非用户模式使能信号;在初始控制信号满足第二预设条件时,确定第一控制信号为用户模式使能信号。
具体的,本说明书中以“1”表示高电平,以“0”表示低电平,第一管脚的初始状态可以为高电平或低电平,第二管脚的初始状态也可以为高电平或低电平。在第一锁存信号、第二锁存信号为“11”或“10”或“01”时,根据或门逻辑确定的初始控制信号为“1”,此时表示目标管脚处于非用户模式状态,第一控制信号为非用户模式使能信号;在第一锁存信号、第二锁存信号为“00”时,根据或门逻辑确定的初始控制信号为“0”,此时表示目标管脚处于用户模式状态,第一控制信号为用户模式使能信号。
应该理解的是,虽然如上的各实施例所涉及的流程图中的各个步骤按照箭头的指示依次显示,但是这些步骤并不是必然按照箭头指示的顺序依次执行。除非本文中有明确的说明,这些步骤的执行并没有严格的顺序限制,这些步骤可以以其它的顺序执行。而且,如上的各实施例所涉及的流程图中的至少一部分步骤可以包括多个步骤或端多个阶段,这些步骤或端阶段并不必然是在同一时刻执行完成,而是可以在不同的时刻执行,这些步骤或端阶段的执行顺序也不必然是依次进行,而是可以与其它步骤或端其它步骤中的步骤或端阶段的至少一部分轮流或端交替地执行。
基于同样的发明构思,本申请实施例还提供了一种用于实现上述所涉及的复位控制方法的复位控制装置。该装置所提供的解决问题的实现方案与上述方法中所记载的实现方案相似,故下面所提供的一个或多个复位控制装置实施例中的具体限定可以参见上文中对于复位控制方法的限定,在此不再赘述。
基于此,如图4所示,本申请提供了一种复位控制装置400,该装置可应用于上述复位控制方法,该方法包括以下模块:
获取模块410,用于获取目标管脚输出状态,并根据初始状态和预设条件确定第一控制信号;在初始状态满足预设条件时,确定第一控制信号为非用户模式使能信号;
接收模块420,用于根据非用户模式使能信号,接收并发送非用户模式指令信号;;
确定模块430,用于根据非用户模式使能信号和非用户模式指令信号,确定出第二控制信号;在确定出非用户模式使能信号,但未接收到非用户模式指令信号时,确定第二控制信号为复位信号;复位信号用于控制目标管脚的状态为预设状态。
在本申请的一个实施例中,确定模块430具体用于:
根据非用户模式使能信号和非用户模式指令信号确定第一时间;
根据第一时间和预设时间条件时,确定第二控制信号。
在本申请的一个实施例中,目标管脚包括第一管脚和第二管脚,预设条件包括第一预设条件和第二预设条件;获取模块410具体用于:
根据第一管脚的初始状态确定第一锁存信号;并根据第二管脚的初始状态确定第二锁存信号;
根据或门逻辑、第一锁存信号、第二锁存信号确定初始控制信号;
根据初始控制信号和预设条件确定第一控制信号;在初始控制信号满足第一预设条件时,确定第一控制信号为非用户模式使能信号;在初始控制信号满足第二预设条件时,确定第一控制信号为用户模式使能信号。。
上述复位控制装置的各个模块可全部或部分通过软件、硬件及其组合来实现。上述各模块可以硬件形式内嵌于或独立于计算机设备中的处理器中,也可以以软件形式存储于计算机设备中的存储器中,以便于处理器调用执行以上各个模块对应的操作。
在本申请的一个实施例中,提供了一种计算机设备,该计算机设备可以是终端,其内部结构图可以如图5所示。该计算机设备包括通过系统总线连接的处理器、存储器、通信接口、显示屏和输入装置。其中,该计算机设备的处理器用于提供计算和控制能力。该计算机设备的存储器包括非易失性存储介质、内存储器。该非易失性存储介质存储有操作系统和计算机程序。该内存储器为非易失性存储介质中的操作系统和计算机程序的运行提供环境。该计算机设备的通信接口用于与外部的终端进行有线或无线方式的通信,无线方式可通过WIFI、移动蜂窝网络、NFC(近场通信)或其他技术实现。该计算机程序被处理器执行时以实现一种复位控制方法。该计算机设备的显示屏可以是液晶显示屏或端电子墨水显示屏,该计算机设备的输入装置可以是显示屏上覆盖的触摸层,也可以是计算机设备外壳上设置的按键、轨迹球或触控板,还可以是外接的键盘、触控板或鼠标等。
本领域技术人员可以理解,图5中示出的结构,仅仅是与本申请方案相关的部分结构的框图,并不构成对本申请方案所应用于其上的计算机设备的限定,具体的计算机设备可以包括比图中所示更多或更少的部件,或端组合某些部件,或端具有不同的部件布置。
在本申请的一个实施例中,提供了一种计算机设备,包括存储器和处理器,存储器中存储有计算机程序,该处理器执行计算机程序时实现上述各方法实施例中的步骤。
在本申请的一个实施例中,提供了一种计算机可读存储介质,其上存储有计算机程序,计算机程序被处理器执行时实现上述各方法实施例中的步骤。
在本申请的一个实施例中,提供了一种计算机程序产品,包括计算机程序,该计算机程序被处理器执行时实现上述各方法实施例中的步骤。
需要说明的是,本申请所涉及的用户信息(包括但不限于用户设备信息、用户个人信息等)和数据(包括但不限于用于分析的数据、存储的数据、展示的数据等),均为经用户授权或端经过各方充分授权的信息和数据。
本领域普通技术人员可以理解实现上述实施例方法中的全部或部分流程,是可以通过计算机程序来指令相关的硬件来完成,上述的计算机程序可存储于一非易失性计算机可读取存储介质中,该计算机程序在执行时,可包括如上述各方法的实施例的流程。其中,本申请所提供的各实施例中所使用的对存储器、数据库或其它介质的任何引用,均可包括非易失性和易失性存储器中的至少一种。非易失性存储器可包括只读存储器(Read-OnlyMemory,ROM)、磁带、软盘、闪存、光存储器、高密度嵌入式非易失性存储器、阻变存储器(ReRAM)、磁变存储器(Magnetoresistive Random Access Memory,MRAM)、铁电存储器(Ferroelectric Random Access Memory,FRAM)、相变存储器(Phase Change Memory,PCM)、石墨烯存储器等。易失性存储器可包括随机存取存储器(Random Access Memory,RAM)或外部高速缓冲存储器等。作为说明而非局限,RAM可以是多种形式,比如静态随机存取存储器(Static Random Access Memory,SRAM)或动态随机存取存储器(Dynamic RandomAccess Memory,DRAM)等。本申请所提供的各实施例中所涉及的数据库可包括关系型数据库和非关系型数据库中至少一种。非关系型数据库可包括基于区块链的分布式数据库等,不限于此。本申请所提供的各实施例中所涉及的处理器可为通用处理器、中央处理器、图形处理器、数字信号处理器、可编程逻辑器、基于量子计算的数据处理逻辑器等,不限于此。
以上实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上实施例仅表达了本申请的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对本申请专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本申请构思的前提下,还可以做出若干变形和改进,这些都属于本申请的保护范围。因此,本申请的保护范围应以所附权利要求为准。

Claims (10)

1.一种复位电路,其特征在于,包括:
第一控制电路,用于根据目标管脚的初始状态输出第一控制信号;在所述初始状态满足预设条件时,所述第一控制电路输出的第一控制信号为非用户模式使能信号;
非用户模式指令获取电路,与所述第一控制电路相连,在接收到所述非用户模式使能信号时,所述非用户模式指令获取电路开始接收并发送非用户模式指令信号;
第二控制电路,分别与所述第一控制电路和所述非用户模式指令获取电路连接,用于根据所述第一控制信号和所述非用户模式指令信号确定第二控制信号;在所述第二控制电路接收到所述非用户模式使能信号,但未接收到非用户模式指令信号时,所述第二控制信号为复位信号,所述复位信号用于控制所述目标管脚的状态为预设状态。
2.如权利要求1所述的复位电路,其特征在于,所述第二控制电路包括:
计时电路,分别与所述第一控制电路和所述非用户模式指令获取电路连接,用于根据所述非用户模式使能信号和所述非用户模式指令信号确定第一时间,在所述第一时间满足预设时间条件时,所述计时电路输出所述复位信号。
3.如权利要求1所述的复位电路,其特征在于,所述目标管脚包括第一管脚和第二管脚,所述预设条件包括第一预设条件和第二预设条件,所述第一控制电路包括:
锁存电路,用于根据所述第一管脚的初始状态输出第一锁存信号,并根据所述第二管脚的初始状态输出第二锁存信号;
或门电路,与所述锁存装置连接,用于根据所述第一锁存信号、所述第二锁存信号和所述预设条件输出初始控制信号;在所述初始控制信号满足所述第一预设条件时,所述第一控制信号为非用户模式使能信号;在所述初始控制信号满足所述第二预设条件时,所述第一控制信号为用户模式使能信号。
4.如权利要求3所述的复位电路,其特征在于,所述复位电路还包括:
用户模式指令获取电路,用于接收并发送用户模式指令信号;
选择器,分别与所述或门电路、所述非用户模式指令获取电路、所述用户指令获取电路和所述第二控制电路连接,用于根据所述第一控制信号、所述非用户模式指令信号和所述用户模式指令信号确定目标信号,并将目标信号输出至所述第二控制电路,所述第二控制电路还用于根据所述第一控制信号和所述目标信号,确定所述第二控制信号。
5.如权利要求4所述的复位电路,其特征在于,在所述第一控制信号为非用户模式使能信号时,所述选择器将接收到的所述非用户模式指令信号作为目标信号;在所述第一控制信号为用户模式使能信号时,所述选择器将接收到的所述用户模式指令信号作为目标信号。
6.如权利要求5所述的复位电路,其特征在于,所述第二控制信号还包括第一目标控制信号和第二目标控制信号;
所述第二控制电路根据接收到的所述用户模式使能信号和用户模式指令信号,确定所述第一目标控制信号;所述第一目标控制信号用于控制目标电路执行用户模式指令;
所述第二控制电路根据接收到的所述非用户模式使能信号和非用户模式指令信号,确定所述第二目标控制信号;所述第二目标控制信号用于控制所述目标电路执行非用户模式指令;
所述第二控制电路根据接收到的所述非用户模式使能信号,但未接受到所述非用户模式指令信号,确定所述复位信号。
7.如权利要求6所述的复位电路,其特征在于,所述第二控制电路还包括计时电路;
所述计时电路在接收到所述非用户模式使能信号时,开始计时,确定非用户模式信号接收时间;若所述非用户模式信号接收时间大于预设时间时,所述计时电路未接收到所述非用户模式指令信号,所述计时电路输出所述复位信号。
8.一种复位控制方法,其特征在于,所述方法包括:
获取目标管脚输出状态,并根据所述初始状态和预设条件确定第一控制信号;在所述初始状态满足所述预设条件时,确定所述第一控制信号为非用户模式使能信号;
根据所述非用户模式使能信号,接收并发送非用户模式指令信号;
根据所述非用户模式使能信号和所述非用户模式指令信号,确定出第二控制信号;在确定出所述非用户模式使能信号,但未接收到所述非用户模式指令信号时,确定所述第二控制信号为复位信号;所述复位信号用于控制所述目标管脚的状态为预设状态。
9.如权利要求8所述的复位控制方法,其特征在于,所述根据所述非用户模式使能信号和所述非用户模式指令信号,确定出第二控制信号,包括:
根据所述非用户模式使能信号和所述非用户模式指令信号确定第一时间;
根据所述第一时间和预设时间条件时,确定所述第二控制信号。
10.如权利要求8所述的复位控制方法,其特征在于,所述目标管脚包括第一管脚和第二管脚,所述预设条件包括第一预设条件和第二预设条件,所述获取目标管脚输出状态,并根据所述初始状态和预设条件确定第一控制信号,包括:
根据所述第一管脚的初始状态确定第一锁存信号;并根据所述第二管脚的初始状态确定第二锁存信号;
根据或门逻辑、所述第一锁存信号、所述第二锁存信号确定初始控制信号;
根据所述初始控制信号和所述预设条件确定所述第一控制信号;在所述初始控制信号满足所述第一预设条件时,确定所述第一控制信号为非用户模式使能信号;在所述初始控制信号满足所述第二预设条件时,确定所述第一控制信号为用户模式使能信号。
CN202211599051.1A 2022-12-14 2022-12-14 复位电路及复位控制方法 Pending CN116010162A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211599051.1A CN116010162A (zh) 2022-12-14 2022-12-14 复位电路及复位控制方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211599051.1A CN116010162A (zh) 2022-12-14 2022-12-14 复位电路及复位控制方法

Publications (1)

Publication Number Publication Date
CN116010162A true CN116010162A (zh) 2023-04-25

Family

ID=86034468

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211599051.1A Pending CN116010162A (zh) 2022-12-14 2022-12-14 复位电路及复位控制方法

Country Status (1)

Country Link
CN (1) CN116010162A (zh)

Similar Documents

Publication Publication Date Title
US11809718B2 (en) Channel optimized storage modules
TWI581181B (zh) 用於管理操作狀態資料之方法、記憶體模組及主機裝置
CN105144074B (zh) 使用混合存储器设备的块存储
CN104205234A (zh) 用于存储器电路测试引擎的通用地址加扰器
CN107004251A (zh) 在中央处理单元(cpu)与辅助处理器之间的改进的函数回调机制
CN104185836A (zh) 用于在系统改变之后验证计算设备的适当操作的方法和系统
US10747603B2 (en) Agentless remediation and recovery
US20150052410A1 (en) System on chip for debugging a cluster regardless of power state of the cluster, method of operating the same, and system having the same
US20170038974A1 (en) Storage device changing condition parameter value based on aging level and method for managing the same
US9245613B2 (en) Storage interface apparatus for solid state drive tester
US10922150B2 (en) Deep hardware access and policy engine
CN107678868A (zh) 资源存取管理组件和其方法
CN116010162A (zh) 复位电路及复位控制方法
US20190137567A1 (en) Systems and methods for debugging access
CN103975310A (zh) 用于在复位之前保存条件以用于复位后评估的方法和设备
US10962593B2 (en) System on chip and operating method thereof
CN109240749B (zh) 电子设备的启动装置及启动方法
CN110347639A (zh) 片上系统及其操作方法
US10496153B2 (en) Method and system for binding chassis and components
CN114461142B (zh) 一种读写Flash数据的方法、系统、装置及介质
CN107085900B (zh) 数据处理方法、装置、系统及pos终端
US20170024222A1 (en) Parallel computer, initialization method of parallel computer, and non-transitory medium for storing a program
CN116368486A (zh) 用于片上系统的测试和制造密钥
CN106605185A (zh) 计算机中的个体设备复位和恢复
CN109211239B (zh) 一种关联产品定位系统

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination