CN115985233A - 像素电路及其驱动方法、驱动装置以及存储介质 - Google Patents

像素电路及其驱动方法、驱动装置以及存储介质 Download PDF

Info

Publication number
CN115985233A
CN115985233A CN202310072273.6A CN202310072273A CN115985233A CN 115985233 A CN115985233 A CN 115985233A CN 202310072273 A CN202310072273 A CN 202310072273A CN 115985233 A CN115985233 A CN 115985233A
Authority
CN
China
Prior art keywords
light
module
period
emitting
switch module
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202310072273.6A
Other languages
English (en)
Inventor
刘国辉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Wingtech Electronic Technology Co Ltd
Original Assignee
Shanghai Wingtech Electronic Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Wingtech Electronic Technology Co Ltd filed Critical Shanghai Wingtech Electronic Technology Co Ltd
Priority to CN202310072273.6A priority Critical patent/CN115985233A/zh
Publication of CN115985233A publication Critical patent/CN115985233A/zh
Pending legal-status Critical Current

Links

Images

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请实施例公开一种像素电路及其驱动方法、驱动装置以及存储介质该像素电路的第一开关模组在第一子帧周期的导通时间段为第一发光时间段,在第二子帧周期的导通时间段为第二发光时间段,且第一发光时间段的时长小于第二发光时间段的时长。由此可见,第一发光时间段的时长较短,若此时需要显示较低的亮度,也可以采用较大的第一数据电压进行驱动,也即像素电路在显示较低的亮度时,能保证发光模组处于一个稳定的状态,不会出现颜色偏差。同时,可以通过调整第一数据电压以及第二数据电压的大小实现显示亮度的提高,因此本申请实施例提供的像素电路既能保证在显示较低的亮度时不会出现颜色偏差,又能显示较高的亮度,显示效果好。

Description

像素电路及其驱动方法、驱动装置以及存储介质
技术领域
本申请涉及显示技术领域,具体涉及一种像素电路及其驱动方法、驱动装置以及存储介质。
背景技术
玻璃基板具有高的热导率并且可以更好地散热,同时也可以满足更高密度焊接产品上更复杂的布线要求,另外,玻璃基板的平整度高,更容易在芯片转移技术上取得突破。与玻璃基板相比,由于材料本身的限制,PCB(Printed Circuit Board,印刷电路板)板的散热性较差,并且在大尺寸应用中容易翘曲和变形。因此,就性能而言,玻璃基板比PCB板具有更多优势。
而在玻璃基板上制作Micro LED(Micro Light Emitting Diode,微发光二极管)灯板,需要设置包含TFT(Thin Film Transistor,薄膜场效应晶体管)的像素电路,以及外围的驱动电路等,以点亮Micro LED,从而达到显示目的。相关技术中,基于TFT的驱动方式有两种:主动式驱动与被动式驱动。
但是主动式的驱动方式,在驱动灯板显示低亮度时会出现颜色偏差,而被动式驱动能显示的最大亮度却比较小,导致显示效果较差。
发明内容
本申请实施例公开了一种像素电路及其驱动方法、驱动装置以及存储介质,该像素电路的显示效果好。
本申请实施例公开一种像素电路,所述像素电路包括:
发光模组,所述发光模组的阴极接地;
第一开关模组,所述第一开关模组的第一端用于接入电源电压,所述第一开关模组的第二端与所述发光模组的阳极连接;所述第一开关模组在第一子帧周期的导通时间段为第一发光时间段,在第二子帧周期的导通时间段为第二发光时间段,其中,所述第一发光时间段的时长小于所述第二发光时间段的时长;
驱动模组,与所述第一开关模组的控制端连接,用于确定所述像素电路在目标帧周期的目标亮度;并根据所述目标亮度、所述第一发光时间段以及所述第二发光时间段确定第一数据电压以及第二数据电压;所述驱动模组还用于在第一发光时间段下,控制所述第一开关模组的控制端获得所述第一数据电压;在第二发光时间段下,控制所述第一开关模组的控制端获得所述第二数据电压。
作为一种可选的实施方式,所述第一子帧周期还包括第一补偿时间段,所述第二子帧周期还包括第二补偿时间段;所述像素电路还包括:
第二开关模组,所述第二开关模组的第一端与所述第一开关模组的控制端连接,所述第二开关模组的第二端以及所述第二开关模组的控制端与所述驱动模组连接;
第三开关模组,所述第三开关模组的第一端与所述第一开关模组的第二端连接,所述第三开关模组的第二端接地,所述第三开关模组的控制端与所述驱动模组连接;
第一电容模组,所述第一电容模组的一端与第一开关模组的控制端连接,所述第一电容模组的另一端与所述第一开关模组的第二端连接;
其中,所述驱动模组还用于在所述第一补偿时间段以及所述第二补偿时间段内,控制所述第二开关模组的第二端为第一电压,控制所述第二开关模组以及所述第三开关模组处于导通状态,以使所述第一电容模组的一端为所述第一电压,所述第一电容模组的另一端为地电压;然后控制所述第三开关模组处于断开状态,以使所述第一电容模组两端的电压差值逐渐转变为所述第一开关模组的开启电压。
作为一种可选的实施方式,所述第一子帧周期还包括第三发光时间段,所述第二子帧周期还包括第四发光时间段;
所述驱动模组还用于在第一发光时间段以及第二发光时间段控制所述第二开关模组处于断开状态,在第三发光时间段以及第四发光时间段控制所述第二开关模组处于导通状态,且控制所述第二开关模组的第二端的电压为第二电压,以使所述第一开关模组处于断开状态。
作为一种可选的实施方式,所述驱动模组包括:
第一开关单元;
第二开关单元,所述第二开关单元的第一端与所述第一开关单元的第一端连接,所述第二开关单元的第二端与所述第一开关模组的控制端连接;
驱动单元,分别与所述第一开关单元的控制端、所述第一开关单元的第二端以及所述第二开关单元的控制端连接,用于在所述第一发光时间段之前,控制所述第一开关单元的第二端获得所述第一数据电压,并使所述第一开关单元处于导通状态,以使所述第二开关单元的第一端为第一数据电压,在第一发光时间段的起始时刻控制所述第二开关单元处于导通状态,以使所述第一开关模组的控制端获得所述第一数据电压;所述驱动单元还用于在所述第二发光时间段之前,控制所述第一开关单元的第二端获得所述第二数据电压,并使所述第一开关单元处于导通状态,以使所述第二开关单元的第一端为第二数据电压,在第二发光时间段的起始时刻控制所述第二开关单元处于导通状态,以使所述第一开关模组的控制端获得所述第二数据电压。
作为一种可选的实施方式,还包括第二电容模组,所述第二电容模组的一端与所述第二开关单元的第一端连接,所述第二电容的另一端与所述第一开关模组的第一端连接。
本申请实施例公开一种像素电路的驱动方法,所述方法包括:
确定所述像素电路在目标帧周期的目标亮度;所述像素电路包括发光模组以及第一开关模组,所述发光模组的阴极接地,所述第一开关模组的第一端用于接入电源电压,所述第一开关模组的第二端与所述发光模组的阳极连接;所述目标帧周期包括第一子帧周期以及第二子帧周期,所述第一开关模组在第一子帧周期的导通时间段为第一发光时间段,在第二子帧周期的导通时间段为第二发光时间段,其中,所述第一发光时间段的时长小于所述第二发光时间段的时长;
根据所述目标亮度、所述第一发光时间段以及所述第二发光时间段确定第一数据电压以及第二数据电压;
在第一发光时间段下,控制所述第一开关模组的控制端获得所述第一数据电压;在第二发光时间段下,控制所述第一开关模组的控制端获得所述第二数据电压。
作为一种可选的实施方式,根据所述目标亮度、第一发光时间段以及第二发光时间段确定第一数据电压以及第二数据电压,包括:
在所述目标亮度小于或等于最小亮度阈值时,确定所述第二数据电压为预设电压,其中,所述预设电压小于最小阈值电压。
作为一种可选的实施方式,根据所述目标亮度、第一发光时间段以及第二发光时间段确定第一数据电压以及第二数据电压,包括:
在所述目标亮度大于或等于最大亮度阈值时,确定所述第一数据电压为最大数据电压。
本申请实施例公开一种像素电路的驱动装置,包括:
亮度确定模块,用于确定所述像素电路在第一帧周期的目标亮度;所述像素电路包括发光模组以及第一开关模组,所述发光模组的阴极接地,所述第一开关模组的第一端用于接入电源电压,所述第一开关模组的第二端与所述发光模组的阳极连接,所述第一帧周期包括第一子帧周期以及第二子帧周期,所述第一开关模组在第一子帧周期的导通时间段为第一发光时间段,在第二子帧周期的导通时间段为第二发光时间段,其中,所述第一发光时间段的时长小于所述第二发光时间段的时长;
电压确定模块,用于根据所述目标亮度、所述第一发光时间段以及所述第二发光时间段确定第一数据电压以及第二数据电压;
发光控制模块,用于在第一发光时间段下,控制所述第一开关模组的控制端获得所述第一数据电压,还用于在第二发光时间段下,控制所述第一开关模组的控制端获得所述第二数据电压。
本申请实施例公开一种计算机可读存储介质,其上存储有计算机程序,所述计算机程序被处理器执行时实现本申请实施例公开的任意一种像素电路的驱动方法。
与相关技术相比,本申请实施例具有以下有益效果:
本申请实施例提供的像素电路,将一帧周期划分为两个子帧周期(第一子帧周期以及第二子帧周期),且第一开关模组在第一子帧周期的导通时间段为第一发光时间段,在第二子帧周期的导通时间段为第二发光时间段,且第一发光时间段的时长小于第二发光时间段的时长,由此可见,第一发光时间段的时长较短,若此时需要显示较低的亮度,也可以采用较大的驱动电流(采用较大的第一数据电压)进行驱动,也即像素电路在显示较低的亮度时,能保证发光模组处于一个稳定的状态,不会出现颜色偏差。同时,可以通过调整第一数据电压以及第二数据电压的大小实现显示亮度的提高,因此本申请实施例提供的像素电路既能保证在显示较低的亮度时不会出现颜色偏差,又能显示较高的亮度,显示效果好。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本申请实施例公开的一种像素电路的结构示意图;;
图2是本申请实施例公开的另一种像素电路的结构示意图;
图3是本申请实施例公开的又一种像素电路的结构示意图;
图4是本申请实施例公开的再一种像素电路的结构示意图;
图5是本申请实施例公开的一种像素电路的时序示意图;;
图6是本申请实施例公开的一种像素电路的驱动方法的流程示意图;
图7是本申请实施例公开的另一种像素电路的驱动方法的流程示意图;
图8是本申请实施例公开的一种像素电路的驱动装置的结构示意图。
具体实施方式
为了便于理解本申请,下面将参照相关附图对本申请进行更全面的描述。附图中给出了本申请的实施例。但是,本申请可以以许多不同的形式来实现,并不限于本文所描述的实施例。相反地,提供这些实施例的目的是使本申请的公开内容更加透彻全面。
除非另有定义,本文所使用的所有的技术和科学术语与属于本申请的技术领域的技术人员通常理解的含义相同。本文中在本申请的说明书中所使用的术语只是为了描述具体的实施例的目的,不是旨在于限制本申请。
可以理解,本申请所使用的术语“第一”、“第二”等可在本文中用于描述各种元件,但这些元件不受这些术语限制。这些术语仅用于将第一个元件与另一个元件区分。举例来说,在不脱离本申请的范围的情况下,可以将第一电阻称为第二电阻,且类似地,可将第二电阻称为第一电阻。第一电阻和第二电阻两者都是电阻,但其不是同一电阻。
可以理解,以下实施例中的“连接”,如果被连接的电路、模块、单元等相互之间具有电信号或数据的传递,则应理解为“电连接”、“通信连接”等。
在此使用时,单数形式的“一”、“一个”和“所述/该”也可以包括复数形式,除非上下文清楚指出另外的方式。还应当理解的是,术语“包括/包含”或“具有”等指定所陈述的特征、整体、步骤、操作、组件、部分或它们的组合的存在,但是不排除存在或添加一个或更多个其他特征、整体、步骤、操作、组件、部分或它们的组合的可能性。
诚如背景技术所述,就性能而言,玻璃基板比PCB板具有更多优势。不仅如此,玻璃基板的成本也远低于稳定性和准确性能够满足新兴显示产品要求的PCB板,由于玻璃基板的优势,基于玻璃基板的Micro LED灯板必将成为趋势。
主动式驱动LED点亮是通过控制流过LED的电流大小从而控制发光亮度,以达到切分灰阶的目的。被动式驱动LED点亮则是利用人眼对光的视觉暂留效应(在一帧周期内(一般为16.6ms)发光时长越长,人眼感觉到的亮度就越大),也即通过控制LED的发光时间来达到切分灰阶的目的。
发明人研究发现,在主动式驱动LED点亮的情况下,在极低的驱动电流下,LED处于一个非稳定状态,此时LED发出的光颜色的色坐标与稳定状态下的LED发出的光颜色的色坐标是不一致的,由此导致在主动式驱动的情况下,LED显示低亮度(这里所说的低亮度与导致LED处于非稳定状态的电流对应)时就会出现颜色偏差。在被动式驱动LED点亮的情况下,由于是采用定电流进行驱动,LED处于一个稳定状态,通过切分发光时间来控制发光亮度,这样并不会出现颜色偏差的问题,但是在被动式驱动LED点亮时,由于一帧时间内需要设置暗态,最大发光亮度会受到限制很难提高,也即在被动式驱动LED点亮下,能显示的最大亮度较小,也即不论是主动式驱动LED点亮还是被动式驱动LED点亮的效果均不太理想。
有鉴于此,本申请实施例提供了一种像素电路。请参考图1,其示出了本申请实施例提供的一种像素电路,该像素电路可以包括发光模组110、第一开关模组120以及驱动模组130。第一开关模组120包括第一端、第二端以及控制端,发光模组110包括阳极以及阴极,发光模组110的阴极接地,第一开关模组120的第一端用于接入电源电压VDD,第一开关模组120的第二端与发光模组110的阳极连接,第一开关模组120的控制端与驱动模组130连接。
其中,电源电压VDD用于为发光模组110提供工作电压,以使发光模组110可以被点亮。可选的,发光模组110可以包括LED。可选的,发光模组110的发光颜色可以为红色、绿色或蓝色。第一开关模组120可以根据控制端的电压控制第一开关模组120的第一端以及第一开关模组120的第二端的通断,也即第一开关模组120具有导通状态以及断开状态,在第一开关模组120处于导通状态时,第一开关模组120的第一端以及第一开关模组120的第二端导通;在第一开关模组120处于断开状态时,第一开关模组120的第一端以及第一开关模组120的第二端断开。
可以理解的,发光模组110用于在每个帧周期内显示相应帧的图像,本申请实施例将帧周期划分为第一子帧周期以及第二子帧周期,其中,第一子帧周期可以先于第二子帧周期也可以后于第二子帧周期。第一开关模组120在第一子帧周期的导通时间段为第一发光时间段,在第二子帧周期的导通时间段为第二发光时间段。第一发光时间段的时长小于第二发光时间段的时长。
其中,驱动模组130可以用于确定像素电路在目标帧周期的目标亮度,并根据目标亮度、第一发光时间段以及第二发光时间段确定第一数据电压以及第二数据电压。驱动模组130还用于在第一发光时间段下,控制第一开关模组120的控制端获得第一数据电压,在第二发光时间段下,控制第一开关模组120的控制端获得第二数据电压。可以理解的,在第一开关模组120处于导通状态下,可以通过控制第一开关模组120的控制端的电压大小从而控制流经第一开关模组120第一端以及第二端的电流,以控制发光模组110的亮度。像素电路在目标帧周期的发光亮度为第一发光时间段与第二发光时间段的发光亮度之和,也即本申请实施例的驱动模组130通过在第一发光时间段向第一开关模组120的控制端施加第一数据电压,在第二发光时间段向第一开关模组120的控制端施加第二数据电压,以使发光模组110在目标帧周期内的发光亮度为目标亮度。第一发光时间段的时长以及第二发光时间段的时长可以根据需要进行设置,本申请实施例对此不做限定。在第一发光时间段的时长以及第二发光时间段的时长确定的情况下,通过调整像素电路的数据电压(第一数据电压以及第二数据电压)的大小,即可实现像素电路在目标帧周期内显示各种亮度。
本申请实施例,将目标帧周期划分为第一子帧周期以及第二子帧周期,且第一开关模组120在第一子帧周期的导通时间段为第一发光时间段,在第二子帧周期的导通时间段为第二发光时间段,且第一发光时间段的时长小于第二发光时间段的时长,由此可见,第一发光时间段的时长较短,在第一发光时间段即使施加较大的第一数据电压,也可以使得发光模组110的发光亮度较低,从而可以使得像素电路在显示较低的亮度时,发光模组110也能处于一个稳定状态,不会出现颜色偏差的问题。
同时,可以通过调整第一数据电压以及第二数据电压的大小以调整像素电路在目标帧周期的发光亮度,也即可以通过提高第一数据电压以及第二数据电压以提高像素电路在目标帧周期的发光亮度,相对于被动式驱动,可以大大提高发光模组110的发光亮度,也即可以使得发光模组110的最大亮度较大。
综上所述,本申请实施例提供的像素电路,即可以在显示较低亮度时保证不会出现颜色偏差的现象,又能保证发光模组110的最大亮度较大,也即设置该像素电路的显示设备的显示效果较好。
可以理解的,显示设备一般设置有多个像素电路,由于生产工艺的差异,导致各像素电路的第一开关模组120的开启电压(或称阈值电压Vth)不同,也即在显示同样的灰阶时,虽然向第一开关模组120的控制端施加相同的数据电压,但是流经第一开关模组120的第一端以及第二端的电流却不一样,也即发光模组110的亮度并不一样。有鉴于此,本申请实施例提供了另一种像素电路,以消除该差异,保证各像素电路的发光模组110发光亮度的均匀性。
请参考图2,其示出了本申请实施例提供的另一种实施例提供的像素电路,如图2所示,该像素电路还可以包括第二开关模组140、第三开关模组150以及第一电容模组160。第二开关模组140包括第一端、第二端以及控制端,第三开关模组150包括第一端、第二端以及控制端,第二开关模组140的第一端与第一开关模组120的控制端连接,第二开关模组140的第二端以及第二开关模组140的控制端与驱动模组130连接,第三开关模组150的第一端与第一开关模组120的第二端连接,第三开关模组150的第二端接地,第三开关模组150的控制端与驱动模组130连接,第一电容模组160的一端与第一开关模组120的控制端连接,第一电容模组160的另一端与第一开关模组120的第二端连接。
其中,第一子帧周期还包括第一补偿时间段,第二子帧周期还包括第二补偿时间段。可以理解的是,第一补偿时间段与第一发光时间段不重叠,第二补偿时间段与第二发光时间段不重叠,第一补偿时间段先于第一发光时间段,第二补偿时间段先于第二发光时间段,从而在发光模组110发光之前实现将第一开关模组120的开启电压保存至第一电容模组160中,避免发光模组110的发光亮度受第一开关模组120的开启电压的影响。
其中,驱动模组130还用于在第一补偿时间段以及第二补偿时间段内,控制第二开关模组140的第二端为第一电压,控制第二开关模组140以及第三开关模组150处于导通状态,以使第一电容模组160的一端为第一电压,第一电容模组160的另一端为地电压,然后控制第三开关模组150处于断开状态,以使第一电容模组160两端的电压差值逐渐转变为第一开关模组120的开启电压。
应说明的,第二开关模组140具有导通状态以及断开状态,在第二开关模组140处于导通状态时,第二开关模组140的第一端以及第二开关模组140的第二端导通;在第二开关模组140处于断开状态时,第二开关模组140的第一端以及第二开关模组140的第二端断开。同理,第三开关模组150具有导通状态以及断开状态,在第三开关模组150处于导通状态时,第三开关模组150的第一端以及第三开关模组150的第二端导通;在第三开关模组150处于断开状态时,第三开关模组150的第一端以及第三开关模组150的第二端断开。在第三开关模组150处于断开状态,且发光模组110未被点亮(未导通)的情况下,第一开关模组120的第二端处于悬空状态,又由于第二开关模组140处于导通状态,使得第一开关模组120的控制端的电压为第一电压,第一开关模组120处于导通状态,此时第一开关模组120的电流从第一端流向第二端,第一开关模组120的第二端的电压逐渐上升,直至流经第一开关模组120的第一端以及第二端的电流为0,第一电容模组160两端的电压差值转变为第一开关模组120的开启电压,此时第一电容模组160的另一端电压保持不变,,也即第一电容模组160存储有第一开关模组120的开启电压。
在第一发光时间段,驱动模组130控制第一开关模组120的控制端获得第一数据电压,由于在第一补偿时间段内第一电容模组160两端的电压差值为第一开关模组120的开启电压,此时,流经第一开关模组120第一端以及第二端的电流Ids如下式(1.1)所示。
Ids=K【(Vdata1+Vth)-Vth】2.=K*Vdata12.2(1.1)
其中,K为第一开关模组120的本征导电因子,Vdata1为第一数据电压,Vth为第一开关模组120的开启电压。
如式(1.1)所示,此时流经第一开关模组120第一端以及第二端的电流与第一开关模组120的开启电压无关,从而可以消除由于各像素电路的第一开关模组120的开启电压不同造成的发光亮度差异。
同理,在第二发光时间段,驱动模组130控制第一开关模组120的控制端获得第二数据电压,由于第二补偿时间段内第一电容模组160两端的电压差值为第一开关模组120的开启电压,此时,流经第一开关模组120第一端以及第二端的电流Ids如下式(1.2)所示。
Ids=K【(Vdata2+Vth)-Vth】2.=K*Vdata22.(1.2)
其中,K为第一开关模组120的本征导电因子,Vdata2为第二数据电压,Vth为第一开关模组120的开启电压。
如式(1.2)所示,此时流经第一开关模组120第一端以及第二端的电流与第一开关模组120的开启电压无关,从而可以消除由于各像素电路的第一开关模组120的开启电压不同造成的发光亮度差异。
可选的,第一电容模组160可以包括第一电容,第一电容的一端与第一开关模组120的控制端连接,第一电容的另一端与第一开关模组120的第二端连接,也即第一电容的一端作为第一电容模组160的一端,第一电容的另一端作为第一电容模组160的另一端。
本实施例提供的像素电路设置有第二开关模组140、第三开关模组150以及第一电容模组160,可以实现在第一补偿时间段以及第二补偿时间段内使第一电容模组160两端的电压差值为像素电路的第一开关模组120的开启电压,从而使得在第一发光时间段,流经发光模组110的电流与第一开关模组120的开启电压无关,在第二发光时间段,流经发光模组110的电流与第一开关模组120的开启电压无关,从而使得发光模组110的发光亮度不受开启电压的影响,可以保证向不同的第一开关模组120的控制端施加相同的数据电压的情况下,发光模组110的发光亮度一致。
在一个实施例中,驱动模组130包括第一控制端、第二控制端、第三控制端以及第四控制端,该驱动模组130的第一控制端与第一开关模组120的控制端连接,用于为所述第一开关模组120的控制端提供第一数据电压以及第二数据电压。驱动模组130的第二控制端与第二开关模组140的第二端连接,用于在第一补偿时间段以及第二补偿时间段内为第二开关模组140的第二端提供第一电压。驱动模组130的第三控制端与第二开关模组140的控制端连接,驱动模组130的第四控制端与第三开关模组150的控制端连接,用于在第一补偿时间段以及第二补偿时间段内控制第二开关模组140以及第三开关模组150处于导通状态,以使第一电容模组160的一端为第一电压,第一电容模组160的另一端为地电压,并在第一电容模组160的一端为第一电压,第一电容模组160的另一端为地电压的情况下控制第三开关模组150处于断开状态,以使第一电容模组160两端的电压差值可以为第一开关模组120的开启电压。
在一个实施例中,可以通过选择不同类型的第一开关模组120,以使第一电容模组160两端的电压差值为第一开关模组120的开启电压时,发光模组110仍未被点亮,从而达到第一电容模组160两端的电压差值为第一开关模组120的开启电压(也即可以消除各像素电路的发光亮度差异)。
在又一个实施例中,像素电路还包括第四开关模组,第四开关模组包括第一端、第二端以及控制端,第四开关模组的第一端与第一开关模组120的第二端连接,第四开关模组的第二端与发光模组110的阳极连接,第四开关模组的控制端与驱动模组130连接,驱动模组130还可以用于在第一补偿时间段以及第二补偿时间段内控制第四开关模组处于断开状态,也即第四开关模组的第一端以及第四开关模组的第二端断开,以避免在补偿时间段内(第一补偿时间段内以及第二补偿时间段内),发光模组110被点亮。驱动模组还用于在第一发光时间段以及第二发光时间段控制第四开关模组处于导通状态,以使发光模组110在第一发光时间段以及第二发光时间段内能够被点亮。
在一个实施例中,驱动模组130还可以用于在第一发光时间段以及第二发光时间段控制第二开关模组140断开,在第三发光时间段以及第四发光时间段控制第二开关模组140导通,且控制第二开关模组140的第二端的电压为第二电压,以使第一开关模组120处于断开状态。
其中,第一补偿时间段、第一发光时间段以及第三发光时间段组成第一子帧周期,第一补偿时间段、第一发光时间段以及第三发光时间段互不重叠。第二补偿时间段、第二发光时间段以及第四发光时间段组成第二子帧周期,第二补偿时间段、第二发光时间段以及第四发光时间段互不重叠。可以理解的,第二电压小于第一电压,本实施例不对第二电压的大小做限定,只要在第一开关模组120的控制端的电压为第二电压时,第一开关模组120处于断开状态即可。可选的,第二电压为地电压。
本实施例,由于在第一发光时间段时,第一开关模组120的控制端获得第一数据电压,第一开关模组120处于导通状态,此时发光模组110发光,且发光模组110的发光亮度与第一数据电压对应,驱动模组130在第三发光时间段内控制第二开关模组140处于导通状态,此时第一开关模组120的控制端的电压被拉到第二电压,第一开关模组120进入断开状态,发光模组110熄灭,从而保证第一开关模组120在第一子帧周期的导通时间段为第一发光时间段。同理,在第二发光时间段时,第一开关模组120的控制端获得第二数据电压,第一开关模组120处于导通状态,此时发光模组110发光,且发光模组110的发光亮度与第二数据电压对应,驱动模组130在第四发光时间段内控制第三开关模组150处于导通状态,此时第一开关模组120的控制端的电压被拉到第二电压,第一开关模组120进入断开状态,发光模组110熄灭,从而保证第一开关模组120在第二子帧周期的导通时间段为第二发光时间段。
请参考图3,其示出了本申请实施例提供的又一种像素电路,如图3所示,驱动模组可以包括第一开关单元131、第二开关单元132以及驱动单元133,第一开关单元131包括第一端、第二端以及控制端、第二开关单元132包括第一端、第二端以及控制端。第一开关单元131的第一端与第二开关单元132的第一端连接,第二开关单元132的第二端与第一开关模组120的控制端连接,驱动单元133分别与第一开关单元131的控制端、第一开关单元131的第二端以及第二开关单元132的控制端连接。
其中,驱动单元133可以用于在第一发光时间段之前(如第一补偿时间段),控制第一开关单元131的第二端获得第一数据电压,并使第一开关单元131处于导通状态,以使第二开关单元132的第一端为第一数据电压,在第一发光时间段的起始时刻控制第二开关单元132处于导通状态,以使第一开关模组120的控制端获得第一数据电压。驱动单元133还可以用于在第二发光时间段之前(如第二补偿时间段),控制第二开关单元132的第二端获得第二数据电压,并使第一开关单元131处于导通状态,以使第二开关单元132的第一端为第二数据电压,在第二发光时间段的起始时刻控制第二开关单元132处于导通状态,以使第一开关模组120的控制端获得第二数据电压。
应说明的,第一开关单元131具有导通状态以及断开状态,在第一开关单元131处于导通状态时,第一开关单元131的第一端以及第一开关单元131的第二端导通;在第一开关单元131处于断开状态时,第一开关单元131的第一端以及第一开关单元131的第二端断开。同理,第二开关单元132具有导通状态以及断开状态,在第二开关单元132处于导通状态时,第二开关单元132的第一端以及第二开关单元132的第二端导通;在第二开关单元132处于断开状态时,第二开关单元132的第一端以及第二开关单元132的第二端断开。
本实施例,通过设置包含第一开关单元131、第二开关单元132以及驱动单元133的驱动模组,使得数据电压(第一数据电压以及第二数据电压)可以预先写入到第二开关单元132的第一端,并且在第一发光时间段使第一开关模组120的控制端获得第一数据电压,在第二发光时间段使第二发光模组110的控制端获得第二数据电压。
请继续参考图3,像素电路还可以包括第二电容模组170,第二电容模组170的一端与第一开关模组120的第一端连接,第二电容模组170的另一端与第二开关单元132的第一端(也即第一开关单元131的第一端)连接。
在一个实施例中,第二电容模组170可以包括第二电容,,该第二电容的一端与第一开关模组120的第一端连接,第二电容的另一端与第二开关单元132的第一端(也即第一开关单元131的第一端)连接,也即第二电容的一端作为第二电容模组170的一端,第二电容的另一端作为第二电容模组170的另一端。
本实施例提供的像素电路,通过设置第二电容模组170,,使得在第一开关单元131处于断开状态的情况下,第二电容模组170的另一端的电压仍为数据电压(第一数据电压或第二数据电压),保证在第二开关单元132处于导通状态时,可以将数据电压传输至第一开关模组120的控制端,以使第一开关模组120的控制端可以在第一发光时间段的起始时刻获得第一数据电压,或者第一开关模组120的控制端可以在第二发光时间段的起始时刻获得第二数据电压。
根据上述描述可知,显示设备可以包括多个像素电路,可选的,多个像素电路可以呈阵列排布,驱动单元133可以用于控制多个像素电路的第一开关单元131以及第二开关单元132,也即各像素电路可以共用一个驱动单元133。多个像素电路呈阵列排布,驱动单元133可以同时控制同一列的多个像素电路的第一开关单元131处于导通状态或处于断开状态,以将与各像素电路对应的数据电压(第一数据电压以及第二数据电压)写入到第二开关单元132的第一端,然后依次导通各列的多个像素电路的第一开关单元131,,实现将数据电压写入到相应的各第二开关单元132的第一端。
应说明的是,在一个实施例中,驱动单元133与第二开关模组的第二端、第二开关模组的控制端以及第三开关模组的控制端连接,驱动单元133还用于在第一补偿时间段以及第二补偿时间段内,控制第二开关模组的第二端为第一电压,控制第二开关模组以及第三开关模组处于导通状态,以使第一电容模组的一端为第一电压,所述第一电容模组的另一端为地电压;然后控制第三开关模组处于断开状态,以使第一电容模组两端的电压差值逐渐转变为第一开关模组120的开启电压。
在一个实施例中,驱动单元还用于在第一发光时间段以及第二发光时间段控制第二开关模组处于断开状态,在第三发光时间段以及第四发光时间段控制第二开关模组处于导通状态,且控制第二开关模组的第二端的电压为第二电压,以使第一开关模组120处于断开状态。
在一个实施例中,驱动单元可以用于同时控制各像素电路的第二开关模组以及第三开关模组的通断状态,以及第二开关模组的第二端的电压大小。
在一个实施例中,上述实施例的第一开关模组120、第二开关模组、第三开关模组、第四开关单元、第五开关单元以及第四开关模组中的至少一个包括TFT,可以理解的,TFT的栅极可以作为模组以及单元(第一开关模组120、第二开关模组、第三开关模组、第四开关单元、第五开关单元以及第四开关模组中的至少一个)的控制端,TFT的源极则可以作为模组以及单元的第一端和第二端中的一个,TFT的漏极则可以作为模组以及单元的第一端和第二端中的另一个。
请参考图4,其示出了本申请实施例提供的再一种像素电路,如图4所示,第一开关模组包括第一薄膜场效应晶体管T1,第二开关模组包括第二薄膜场效应晶体管T2,第三开关模组包括第三薄膜场效应晶体管T3,第一开关单元包括第四薄膜场效应晶体管T4,第二开关单元包括第五薄膜场效应晶体管T5,第一电容模组包括第一电容C1,第二电容模组包括第二电容C2,发光模组包括发光二极管D1,像素电路还可以包括驱动单元(图4未示出)。如图4所示,第一薄膜场效应晶体管T1的源极或漏极中的一个用于接入电源电压VDD,第一薄膜场效应晶体管T1的源极或漏极中的另一个分别与第一电容C1的另一端、发光二极管D1的阳极以及第三薄膜场效应晶体管T3的源极或漏极中的一个连接,第三薄膜场效应晶体管T3的源极或漏极中的另一个以及发光二极管D1的阴极接地,第一薄膜场效应晶体管T1的栅极分别与第一电容C1的一端、第二薄膜场效应晶体管T2的源极或漏极中的一个、第五薄膜场效应晶体管T5的源极或漏极中的一个连接,第五薄膜场效应晶体管T5的源极或漏极中的另一个分别与第二电容C2的另一端以及第四薄膜场效应晶体管T4的源极或漏极中的一个连接,第二电容C2的一端与第一薄膜场效应晶体管T1的源极或漏极中的一个连接,第二薄膜场效应晶体管T2的源极或漏极中的另一个、第二薄膜场效应晶体管T2的栅极、第三薄膜场效应晶体管T3的栅极、第四薄膜场效应晶体管T4的栅极、第四薄膜场效应晶体管T4的源极或漏极中的另一个以及第五薄膜场效应晶体管T5的栅极与驱动单元连接。
请参考图4和图5,驱动单元为第二薄膜场效应晶体管T2的源极或漏极中的另一个提供参考电压Vref、为第二薄膜场效应晶体管T2的栅极提供复位电压Reset、为第三薄膜场效应晶体管T3的栅极提供补偿电压Com_vth,为第四薄膜场效应晶体管T4的栅极提供列扫描电压Scan(i),其中,0≤i≤n(显示设备包括n+1列像素电路,列扫描电压Scan(i)表示与第i列对应的列扫描电压),为第四薄膜场效应晶体管T4的源极或漏极中的另一个提供数据电压(第一数据电压以及第二数据电压),为第五薄膜场效应晶体管T5的栅极提供发射电压Emitting。
如图5所示,在一个目标帧周期1fame的第一子帧周期Sub-frame1的第一补偿时间段state1,驱动单元控制复位电压Reset以及参考电压Vref为第一电压,并且在第一补偿时间段state1的起始时刻控制补偿电压Com_vth为第一电压,从而控制第二薄膜场效应晶体管T2以及第三薄膜场效应晶体管T3处于导通状态,使G点电压VG为参考电压Vref,S点电压VS为地电压,然后控制补偿电压Com_vth为第二电压,以使第三薄膜场效应晶体管T3处于断开状态,此时由于电容耦合效应,G点电压VG不变,仍为Vref,S点处于悬空状态,S点电压VS会往上爬上,直到VG-VS=Vth(其中,Vth为第一薄膜场效应晶体管T1的开启电压),S点电压VS稳定不变,然后控制复位电压Reset为第二电压,从而使第二薄膜场效应晶体管T2处于断开状态,从而实现将Vth保存在第二电容C2中。
请继续参考图5,可以理解的,对于显示设备而言,列扫描电压Scan(i)可以驱动第i列的所有像素电路的第四薄膜场效应晶体管T4的通断,在第一补偿时间段state1内,控制列扫描电压Scan(i)为第一电压,从而将第一数据电压Vdata1写入至P点,也即使P点电压VP为Vdata1(图5中显示的VP为第0列的某一像素电路对应的P点的电压,因此在state1的起始时刻,,P点电压VP即为Vdata1),从而实现在第一补偿时间段state1内将第一数据电压Vdata1保存在P点。
请继续参考图5,在第二发光时间段t1控制发射电压Emitting为第一电压,从而使第五薄膜场效应晶体管T5处于导通状态,此时G点电压为Vth+Vdata1,此时第一薄膜场效应晶体管T1处于导通状态,点亮发光二极管D1,在第一薄膜场效应晶体管T1处于导通状态达到第一发光时间段t1的时长时(也即第一发光时间段的结束时刻)控制复位电压Reset为第一电压,并且控制参考电压Vref为第二电压,以使第一薄膜晶体管T1处于断开状态,以使发光二极管D1熄灭,可以理解的,控制参考电压Vref为第二电压可以在第二薄膜场效应晶体管T2处于断开状态时实现,也即不一定要在第二发光时间段t1控制复位电压Reset为第一电压的同时控制参考电压Vref为第二电压。
可以理解的,第二子帧周期Sub-frame2的第二补偿时间段state3与第一子帧周期Sub-frame1的第一补偿时间段state1的控制时序类似,区别在于,第二子帧周期Sub-frame2的第二补偿时间段state3保存至P点的第二数据电压Vdata2与第一子帧周期Sub-frame1的第一补偿时间段state1保存至P点的第一数据电压Vdata1可能不同。第二子帧周期Sub-frame2的第二发光时间段t2与第一子帧周期Sub-frame1的第一发光时间段t1的控制时序类似,,区别在于,第二发光时间段t2的时长与第一发光时间段t1的时长不同,从而应该根据第二发光时间段t2的结束时刻相应控制复位电压Reset以及参考电压Vref。
可以理解的,上述实施例仅用到了第一电压以及第二电压,但是上述实施例仅为其中一种示例,还可以采用其他的电压,只要能实现对应的目的即可。
本申请实施例,预先确定第一发光时间段t1的时长以及第二发光时间段t2的时长,从而在确定像素电路在目标帧周期的目标亮度时,可以根据目标亮度、第一发光时间段t1的时长以及第二发光时间段t2的时长确定第一数据电压Vdata1以及第二数据电压Vdata2的大小,从而使得像素电路在目标帧周期的发光亮度为目标亮度,并且在显示较低的亮度时不会出现颜色偏差,也可以使得最大发光亮度较大。
可以理解的,复位电压Reset、参考电压Vref、补偿电压Com_vth、发射电压Emitting为全局变量,也即显示设备的各像素电路均可以共用同一个复位电压Reset、参考电压Vref、补偿电压Com_vth、发射电压Emitting,从而可以减小显示设备的布线复杂度。Scan(i)则是控制第i列的各像素电路的扫描电压。数据电压Vdata则是一一对应各像素电路,从而实现在第一发光时间段t1的时长以及第二发光时间段t2的时长确定的情况下,也可以使得各像素电路的发光亮度可以不同。
本申请实施例还提供了一种显示设备,该显示设备包括多个如上述任一实施例提供的像素电路。可选的,各像素电路设置在玻璃基板上,且各像素电路呈阵列排布。可选的,各像素电路可以共用同一个驱动单元。
在一个实施例中,驱动单元用于接收目标帧周期的视频数据,并根据目标帧周期的视频数据确定各像素电路在目标帧周期的目标亮度。
在一个实施例中,驱动单元还用于与电源模组连接,该电源模组可以用于为驱动模组提供工作电压以及为驱动模组提供驱动发光模组点亮的数据电压。
在一个实施例中,驱动单元还可以包括第一输入端以及第二输入端,该驱动单元的第一输入端用于接收目标帧周期的视频数据,驱动单元的第二输入端用于与电源模组连接。
请参考图6,其示出了本申请实施例提供的一种像素电路的驱动方法,如图6所示,该像素电路的驱动方法可以包括步骤S620至步骤S660。
S620,确定像素电路在目标帧周期的目标亮度。
其中,像素电路可以包括发光模组以及第一开关模组,发光模组包括阴极和阳极,第一开关模组包括第一端、第二端以及控制端,发光模组的阴极接地,第一开关模组的第一端用于接入电源电压,第一开关模组的第二端与发光模组的阳极连接。可以理解的,在第一开关模组处于导通状态的情况下,发光模组在电源电压的驱动下,可以被点亮。
其中,目标帧周期包括第一子帧周期以及第二子帧周期,第一开关模组在第一子帧周期的导通时间段为第一发光时间段,第一开关模组在第二子帧周期的导通时间段为第二发光时间段,其中,第一发光时间段的时长小于第二发光时间段的时长。
S640,根据目标亮度、第一发光时间段以及第二发光时间段确定第一数据电压以及第二数据电压。
在一个实施例中,根据目标亮度、第一发光时间段以及第二发光时间段确定第一数据电压以及第二数据电压,包括根据目标亮度、第一发光时间段的时长以及第二发光时间段的时长确定第一数据电压以及第二数据电压。由于发光亮度与发光时长以及数据电压大小有关,因此可以根据目标亮度、第一发光时间段的时长以及第二发光时间段的时长确定第一数据电压以及第二数据电压,以使像素电路在目标帧周期的发光亮度为目标亮度。
S660,在第一发光时间段下,控制第一开关模组的控制端获得第一数据电压;在第二发光时间段下,控制第一开关模组的控制端获得第二数据电压。
本申请实施例提供的像素电路的驱动方法,第一开关模组在目标帧周期的第一子帧周期的导通时间段为第一发光时间段,第一开关模组在目标帧周期的第二子帧周期的导通时间段为第二发光时间段,且第一发光时间段的时长小于第二发光时间段的时长,由此可见,第一发光时间段的时长较短。本申请实施例提供的驱动方法,在第一发光时间段可以控制第一开关模组的控制端获得较大的第一数据电压时,也可以使得发光模组的发光亮度较低,从而可以使得像素电路在显示较低的亮度时,发光模组也能处于一个稳定状态,不会出现颜色偏差的问题。
同时,该驱动方法可以通过调整第一数据电压以及第二数据电压的大小以调整像素电路在目标帧周期的发光亮度,也即可以通过提高第一数据电压以及第二数据电压以提高像素电路在目标帧周期的发光亮度,相对于被动式驱动,可以大大提高发光模组的发光亮度,也即可以使得发光模组的最大亮度较大。
综上所述,本申请实施例提供的像素电路的驱动方法,即可以使得像素电路在显示较低亮度时不会出现颜色偏差,又能保证发光模组的显示亮度较大,也即通过本申请实施例提供的驱动方法驱动像素电路进行显示,可以提高显示效果。
请参考图7,其示出了本申请实施例提供的另一种像素电路的驱动方法,如图7所示,根据目标亮度、第一发光时间段以及第二发光时间段确定第一数据电压以及第二数据电压,可以包括步骤S642。
S620,确定像素电路在目标帧周期的目标亮度。
S642,在目标亮度小于或等于最小亮度阈值时,确定第二数据电压为预设电压。
其中,预设电压小于最小阈值电压,第一亮度阈值可以包括发光模组处于稳定状态的最小驱动电流对应的亮度,也即在主动式驱动的情况下,在发光模组的发光亮度小于第一亮度阈值时,发光模组处于非稳定状态。最小阈值电压可以为可以点亮发光模组的最小电压,也即在第一开关模组的控制端获得最小阈值电压时,发光模组恰好可以被点亮。
本申请实施例提供像素电路的驱动方法,在目标亮度小于或等于最小亮度阈值时,可以通过控制第二数据电压小于最小阈值电压,从而可以使得发光模组在第二发光时间段内不发光,从而避免了发光模组处于非稳定状态,同时由于第一发光时间段较短,可以通过向第一开关模组的控制端施加较大的第一数据电压,以使像素电路在目标帧周期的亮度为目标亮度,且不会导致像素电路出现颜色偏差的现象。可选的,该预设电压可以为地电压。
可选的,根据目标亮度、第一发光时间段以及第二发光时间段确定第一数据电压以及第二数据电压还可以包括,根据目标亮度以及第一发光时间段确定第一数据电压。可以理解的,由于第二数据电压小于最小阈值电压,也即像素电路在第二发光时间段的显示亮度为0,在第一发光时间段固定时,第一数据电压的大小可以根据目标亮度确定,第一数据电压与目标亮度正相关。
S660,在第一发光时间段下,控制第一开关模组的控制端获得第一数据电压;在第二发光时间段下,控制第一开关模组的控制端获得第二数据电压。
请继续参考图7,在一个实施例中,根据目标亮度、第一发光时间段以及第二发光时间段确定第一数据电压以及第二数据电压,还可以包括步骤S644。
S644,在目标亮度大于或等于最大亮度阈值时,确定第一数据电压为最大数据电压。
其中,最大亮度阈值包括大于被动式驱动的最大亮度的亮度,最大数据电压为驱动单元可以提供的最大数据电压。本申请实施例提供的驱动方法,在目标亮度大于或等于最大亮度阈值时,向第一开关模组的控制端施加最大数据电压,以使在第一发光时间段流经发光模组的电流最大(第一发光时间段固定),发光模组在第一发光时间段的亮度最大,从而可以实现发光模组在目标帧周期的发光亮度较大。
可选的,根据目标亮度、第一发光时间段以及第二发光时间段确定第一数据电压以及第二数据电压还可以包括,根据目标亮度、第一发光时间段、第二发光时间段以及最大数据电压确定第二数据电压。可以理解的,由于像素电路在目标帧周期的发光亮度为像素电路在第一发光时间段以及第二发光时间段的发光亮度的叠加,因此,在第一发光时间段、第二发光时间段、最大数据电压固定时,第二数据电压的大小可以根据目标亮度确定,第二数据电压与目标亮度正相关。
应该理解的是,虽然图6-7的流程图中的各个步骤按照箭头的指示依次显示,但是这些步骤并不是必然按照箭头指示的顺序依次执行。除非本文中有明确的说明,这些步骤的执行并没有严格的顺序限制,这些步骤可以以其它的顺序执行。而且,图6-7中的至少一部分步骤可以包括多个子步骤或者多个阶段,这些子步骤或者阶段并不必然是在同一时刻执行完成,而是可以在不同的时刻执行,这些子步骤或者阶段的执行顺序也不必然是依次进行,而是可以与其它步骤或者其它步骤的子步骤或者阶段的至少一部分轮流或者交替地执行。
请参考图8,其示出了本申请实施例提供的一种像素电路的驱动装置。如图8所示,该像素电路的驱动装置800可以包括亮度确定模块820、电压确定模块840和发光控制模块860。其中,亮度确定模块820用于确定像素电路在目标帧周期的目标亮度。其中,像素电路包括发光模组以及第一开关模组,发光模组的阴极接地,第一开关模组的第一端用于接入电源电压,第一开关模组的第二端与发光模组的阳极连接,第一帧周期包括第一子帧周期以及第二子帧周期,第一开关模组在第一子帧周期的导通时间段为第一发光时间段,在第二子帧周期的导通时间段为第二发光时间段,其中,第一发光时间段的时长小于第二发光时间段的时长。电压确定模块840用于根据目标亮度、第一发光时间段以及第二发光时间段确定第一数据电压以及第二数据电压。发光控制模块860用于在第一发光时间段下,控制第一开关模组的控制端获得第一数据电压;在第二发光时间段下,控制第一开关模组的控制端获得第二数据电压。
在一个实施例中,电压确定模块可以包括第一电压单元,其中,第一电压单元用于在目标亮度小于或等于最小亮度阈值时,确定第二数据电压为预设电压,预设电压小于最小阈值电压。
在一个实施例中,电压确定模块可以包括第二电压单元,其中,第二电压单元用于在目标亮度大于或等于最大亮度阈值时,确定第一数据电压为最大数据电压。
关于像素电路的驱动装置的具体限定可以参见上文中对于像素电路的驱动方法的限定,在此不再赘述。上述像素电路的驱动装置中的各个模块可全部或部分通过软件、硬件及其组合来实现。上述各模块可以硬件形式内嵌于或独立于计算机设备中的处理器中,也可以以软件形式存储于计算机设备中的存储器中,以便于处理器调用执行以上各个模块对应的操作。
在一个实施例中,提供了一种计算机可读存储介质,其上存储有计算机程序,计算机程序被处理器执行时实现:确定像素电路在目标帧周期的目标亮度;根据目标亮度、第一发光时间段以及第二发光时间段确定第一数据电压以及第二数据电压;在第一发光时间段下,控制第一开关模组的控制端获得第一数据电压;在第二发光时间段下,控制第一开关模组的控制端获得第二数据电压。
在一个实施例中,计算机程序被处理器执行时还实现::在目标亮度小于或等于最小亮度阈值时,确定第二数据电压为预设电压,预设电压小于最小阈值电压。
在一个实施例中,计算机程序被处理器执行时还实现:在目标亮度大于或等于最大亮度阈值时,确定第一数据电压为最大数据电压。
本领域普通技术人员可以理解实现上述实施例方法中的全部或部分流程,是可以通过计算机程序来指令相关的硬件来完成,所述的计算机程序可存储于一非易失性计算机可读取存储介质中,该计算机程序在执行时,可包括如上述各方法的实施例的流程。其中,本申请所提供的各实施例中所使用的对存储器、数据库或其它介质的任何引用,均可包括非易失性和易失性存储器中的至少一种。非易失性存储器可包括只读存储器(Read-OnlyMemory,ROM)、磁带、软盘、闪存或光存储器等。易失性存储器可包括随机存取存储器(Random Access Memory,RAM)或者外部高速缓冲存储器。作为说明而非局限,RAM以多种形式可得,比如静态随机存取存储器(Static Random Access Memory,SRAM)和动态随机存取存储器(Dynamic Random Access Memory,DRAM)等。
以上实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上所述实施例仅表达了本申请的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本申请构思的前提下,还可以做出若干变形和改进,这些都属于本申请的保护范围。因此,本申请专利的保护范围应以所附权利要求为准。

Claims (10)

1.一种像素电路,其特征在于,所述像素电路包括:
发光模组,所述发光模组的阴极接地;
第一开关模组,所述第一开关模组的第一端用于接入电源电压,所述第一开关模组的第二端与所述发光模组的阳极连接;所述第一开关模组在第一子帧周期的导通时间段为第一发光时间段,在第二子帧周期的导通时间段为第二发光时间段,其中,所述第一发光时间段的时长小于所述第二发光时间段的时长;
驱动模组,与所述第一开关模组的控制端连接,用于确定所述像素电路在目标帧周期的目标亮度;并根据所述目标亮度、所述第一发光时间段以及所述第二发光时间段确定第一数据电压以及第二数据电压;所述驱动模组还用于在第一发光时间段下,控制所述第一开关模组的控制端获得所述第一数据电压;在第二发光时间段下,控制所述第一开关模组的控制端获得所述第二数据电压。
2.根据权利要求1所述的像素电路,其特征在于,所述第一子帧周期还包括第一补偿时间段,所述第二子帧周期还包括第二补偿时间段;所述像素电路还包括:
第二开关模组,所述第二开关模组的第一端与所述第一开关模组的控制端连接,所述第二开关模组的第二端以及所述第二开关模组的控制端与所述驱动模组连接;
第三开关模组,所述第三开关模组的第一端与所述第一开关模组的第二端连接,所述第三开关模组的第二端接地,所述第三开关模组的控制端与所述驱动模组连接;
第一电容模组,所述第一电容模组的一端与第一开关模组的控制端连接,所述第一电容模组的另一端与所述第一开关模组的第二端连接;
其中,所述驱动模组还用于在所述第一补偿时间段以及所述第二补偿时间段内,控制所述第二开关模组的第二端为第一电压,控制所述第二开关模组以及所述第三开关模组处于导通状态,以使所述第一电容模组的一端为所述第一电压,所述第一电容模组的另一端为地电压;然后控制所述第三开关模组处于断开状态,以使所述第一电容模组两端的电压差值逐渐转变为所述第一开关模组的开启电压。
3.根据权利要求2所述的像素电路,其特征在于,所述第一子帧周期还包括第三发光时间段,所述第二子帧周期还包括第四发光时间段;
所述驱动模组还用于在第一发光时间段以及第二发光时间段控制所述第二开关模组处于断开状态,在第三发光时间段以及第四发光时间段控制所述第二开关模组处于导通状态,且控制所述第二开关模组的第二端的电压为第二电压,以使所述第一开关模组处于断开状态。
4.根据权利要求1所述的像素电路,其特征在于,所述驱动模组包括:
第一开关单元;
第二开关单元,所述第二开关单元的第一端与所述第一开关单元的第一端连接,所述第二开关单元的第二端与所述第一开关模组的控制端连接;
驱动单元,分别与所述第一开关单元的控制端、所述第一开关单元的第二端以及所述第二开关单元的控制端连接,用于在所述第一发光时间段之前,控制所述第一开关单元的第二端获得所述第一数据电压,并使所述第一开关单元处于导通状态,以使所述第二开关单元的第一端为第一数据电压,在第一发光时间段的起始时刻控制所述第二开关单元处于导通状态,以使所述第一开关模组的控制端获得所述第一数据电压;所述驱动单元还用于在所述第二发光时间段之前,控制所述第一开关单元的第二端获得所述第二数据电压,并使所述第一开关单元处于导通状态,以使所述第二开关单元的第一端为第二数据电压,在第二发光时间段的起始时刻控制所述第二开关单元处于导通状态,以使所述第一开关模组的控制端获得所述第二数据电压。
5.根据权利要求4所述的像素电路,其特征在于,还包括第二电容模组,所述第二电容模组的一端与所述第二开关单元的第一端连接,所述第二电容的另一端与所述第一开关模组的第一端连接。
6.一种像素电路的驱动方法,其特征在于,所述方法包括:
确定所述像素电路在目标帧周期的目标亮度;所述像素电路包括发光模组以及第一开关模组,所述发光模组的阴极接地,所述第一开关模组的第一端用于接入电源电压,所述第一开关模组的第二端与所述发光模组的阳极连接;所述目标帧周期包括第一子帧周期以及第二子帧周期,所述第一开关模组在第一子帧周期的导通时间段为第一发光时间段,在第二子帧周期的导通时间段为第二发光时间段,其中,所述第一发光时间段的时长小于所述第二发光时间段的时长;
根据所述目标亮度、所述第一发光时间段以及所述第二发光时间段确定第一数据电压以及第二数据电压;
在第一发光时间段下,控制所述第一开关模组的控制端获得所述第一数据电压;在第二发光时间段下,控制所述第一开关模组的控制端获得所述第二数据电压。
7.根据权利要求6所述的驱动方法,其特征在于,根据所述目标亮度、第一发光时间段以及第二发光时间段确定第一数据电压以及第二数据电压,包括:
在所述目标亮度小于或等于最小亮度阈值时,确定所述第二数据电压为预设电压,其中,所述预设电压小于最小阈值电压。
8.根据权利要求6所述的驱动方法,其特征在于,根据所述目标亮度、第一发光时间段以及第二发光时间段确定第一数据电压以及第二数据电压,包括:
在所述目标亮度大于或等于最大亮度阈值时,确定所述第一数据电压为最大数据电压。
9.一种像素电路的驱动装置,其特征在于,包括:
亮度确定模块,用于确定所述像素电路在第一帧周期的目标亮度;所述像素电路包括发光模组以及第一开关模组,所述发光模组的阴极接地,所述第一开关模组的第一端用于接入电源电压,所述第一开关模组的第二端与所述发光模组的阳极连接,所述第一帧周期包括第一子帧周期以及第二子帧周期,所述第一开关模组在第一子帧周期的导通时间段为第一发光时间段,在第二子帧周期的导通时间段为第二发光时间段,其中,所述第一发光时间段的时长小于所述第二发光时间段的时长;
电压确定模块,用于根据所述目标亮度、所述第一发光时间段以及所述第二发光时间段确定第一数据电压以及第二数据电压;
发光控制模块,用于在第一发光时间段下,控制所述第一开关模组的控制端获得所述第一数据电压,还用于在第二发光时间段下,控制所述第一开关模组的控制端获得所述第二数据电压。
10.一种计算机可读存储介质,其上存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现如权利要求6至8任一所述的方法。
CN202310072273.6A 2023-01-13 2023-01-13 像素电路及其驱动方法、驱动装置以及存储介质 Pending CN115985233A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202310072273.6A CN115985233A (zh) 2023-01-13 2023-01-13 像素电路及其驱动方法、驱动装置以及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202310072273.6A CN115985233A (zh) 2023-01-13 2023-01-13 像素电路及其驱动方法、驱动装置以及存储介质

Publications (1)

Publication Number Publication Date
CN115985233A true CN115985233A (zh) 2023-04-18

Family

ID=85974237

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310072273.6A Pending CN115985233A (zh) 2023-01-13 2023-01-13 像素电路及其驱动方法、驱动装置以及存储介质

Country Status (1)

Country Link
CN (1) CN115985233A (zh)

Similar Documents

Publication Publication Date Title
CN110718195B (zh) 发光装置、显示装置及led显示装置
CN106097964B (zh) 像素电路、显示面板、显示设备及驱动方法
US20210201760A1 (en) Pixel circuit and driving method thereof, display panel and driving method thereof, and display device
CN205920745U (zh) 像素电路、显示面板及显示设备
KR101258857B1 (ko) 능동 매트릭스형 유기 발광 다이오드 디스플레이
US7233302B2 (en) Display apparatus with active matrix type display panel
KR100804529B1 (ko) 유기 발광 디스플레이 장치 및 그의 구동 방법
US20080018632A1 (en) Driving To Reduce Aging In An Active Matrix Led Display
JP2021536026A (ja) 画素回路およびその駆動方法、表示装置
US11961461B2 (en) Pixel circuit
JP2004295131A (ja) ディスプレイ用駆動回路
JP2014109703A (ja) 表示装置および駆動方法
CN115662334B (zh) 显示面板及其驱动方法、驱动电路及显示装置
KR101609488B1 (ko) 화상 표시 장치
CN113314065B (zh) 驱动方法、像素电路及显示面板
KR20240132222A (ko) 표시장치 및 그의 구동방법
CN114187872B (zh) 一种显示面板的驱动方法及显示装置
CN117423314B (zh) 像素电路及其驱动方法、显示面板
CN115985233A (zh) 像素电路及其驱动方法、驱动装置以及存储介质
US11823608B2 (en) Display device and driving method thereof
US11430383B2 (en) Light emitting device, display device, and LED display device
CN115631724B (zh) 显示模组及其驱动方法、显示装置
US20240221615A1 (en) Display device and driving method thereof
CN118824186A (zh) 像素电路及其驱动方法、显示面板以及显示设备
CN115188329A (zh) 显示面板、显示驱动方法及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination