CN115934178A - 一种代码运行方法、装置、电子设备及存储介质 - Google Patents

一种代码运行方法、装置、电子设备及存储介质 Download PDF

Info

Publication number
CN115934178A
CN115934178A CN202211121360.8A CN202211121360A CN115934178A CN 115934178 A CN115934178 A CN 115934178A CN 202211121360 A CN202211121360 A CN 202211121360A CN 115934178 A CN115934178 A CN 115934178A
Authority
CN
China
Prior art keywords
code
target
running
instruction
memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202211121360.8A
Other languages
English (en)
Inventor
许志鹏
高见
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing Suiyuan Intelligent Technology Co ltd
Original Assignee
Beijing Suiyuan Intelligent Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing Suiyuan Intelligent Technology Co ltd filed Critical Beijing Suiyuan Intelligent Technology Co ltd
Priority to CN202211121360.8A priority Critical patent/CN115934178A/zh
Publication of CN115934178A publication Critical patent/CN115934178A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Stored Programmes (AREA)

Abstract

本发明公开了一种代码运行方法、装置、电子设备及存储介质,包括:将目标运行代码加载至目标芯片中,通过目标芯片检测到目标运行代码的容量大于指令内存的容量时,将目标运行代码划分为多个代码块;通过目标芯片根据各代码块中的跳转指令,确定各代码块分别对应的运行顺序;通过目标芯片,根据各代码块分别对应的运行顺序,将各代码块依次存储至指令内存中,并通过核心计算单元对指令内存中存储的代码块进行运行。通过本发明的技术方案,可以解决运行代码大小超过指令内存大小时,导致运行代码无法直接加载到指令内存上运行的问题,提高运行代码在芯片中的兼容性。

Description

一种代码运行方法、装置、电子设备及存储介质
技术领域
本发明实施例涉及计算机技术领域,尤其涉及一种代码运行方法、装置、电子设备及存储介质。
背景技术
随着软件栈模型越来越复杂,导致芯片中核心计算单元需要运行的代码不断增多。核心计算单元运行代码时,通常需要将待运行的代码加载至预设的指令内存中,以直接从指令内存获取并运行代码。
但是,现有的核心计算单元中指令内存的存储空间有限,导致超过指令内存大小的代码无法全部装载到核心计算单元上运行。例如,假设指令内存大小是8k,运行代码大小是200k,由于运行代码大小远远超过了指令内存的大小,导致运行代码无法直接加载到指令内存上运行。
因此,有待提出一种通过核心计算单元,将超过指令内存大小的代码进行运行的方案。
发明内容
本发明提供了一种代码运行方法、装置、电子设备及存储介质,可以解决运行代码大小超过指令内存大小时,导致运行代码无法直接加载到指令内存上运行的问题,提高运行代码在芯片中的兼容性。
根据本发明的一方面,提供了一种代码运行方法,包括:
将目标运行代码加载至目标芯片中,通过所述目标芯片检测到目标运行代码的容量大于预设指令内存的容量时,将所述目标运行代码划分为多个代码块;
通过所述目标芯片,根据各所述代码块中的跳转指令,确定各所述代码块分别对应的运行顺序;
通过所述目标芯片,根据各所述代码块分别对应的运行顺序,将各所述代码块依次存储至指令内存中,并通过核心计算单元对所述指令内存中存储的代码块进行运行。
根据本发明的另一方面,提供了一种代码运行装置,所述装置包括:
代码加载模块,用于将目标运行代码加载至目标芯片中,通过所述目标芯片检测到目标运行代码的容量大于预设指令内存的容量时,将所述目标运行代码划分为多个代码块;
顺序确定模块,用于通过所述目标芯片,根据各所述代码块中的跳转指令,确定各所述代码块分别对应的运行顺序;
代码存储模块,用于通过所述目标芯片,根据各所述代码块分别对应的运行顺序,将各所述代码块依次存储至指令内存中,并通过核心计算单元对所述指令内存中存储的代码块进行运行。
根据本发明的另一方面,提供了一种电子设备,所述电子设备包括:
至少一个处理器;以及
与所述至少一个处理器通信连接的存储器;其中,
所述存储器存储有可被所述至少一个处理器执行的计算机程序,所述计算机程序被所述至少一个处理器执行,以使所述至少一个处理器能够执行本发明任一实施例所述的代码运行方法。
根据本发明的另一方面,提供了一种计算机可读存储介质,所述计算机可读存储介质存储有计算机指令,所述计算机指令用于使处理器执行时实现本发明任一实施例所述的代码运行方法。
本发明实施例提供的技术方案,通过将目标运行代码加载至目标芯片中,通过目标芯片检测到目标运行代码的容量大于预设指令内存的容量时,将目标运行代码划分为多个代码块,通过目标芯片根据各代码块中的跳转指令,确定各代码块分别对应的运行顺序,通过目标芯片根据各代码块分别对应的运行顺序,将各代码块依次存储至指令内存中,并通过核心计算单元对指令内存中存储的代码块进行运行的技术手段,可以解决现有技术中运行代码大小超过指令内存大小时,导致运行代码无法直接加载到指令内存上运行的问题,由此可以提高运行代码在芯片中的兼容性。
应当理解,本部分所描述的内容并非旨在标识本发明的实施例的关键或重要特征,也不用于限制本发明的范围。本发明的其它特征将通过以下的说明书而变得容易理解。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是根据本发明实施例提供的一种代码运行方法的流程图;
图2是根据本发明实施例提供的另一种代码运行方法的流程图;
图3是根据本发明实施例提供的另一种代码运行方法的流程图;
图4是根据本发明实施例提供的一种代码运行装置的结构示意图;
图5是实现本发明实施例的代码运行方法的电子设备的结构示意图。
具体实施方式
为了使本技术领域的人员更好地理解本发明方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分的实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本发明保护的范围。
需要说明的是,本发明的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本发明的实施例能够以除了在这里图示或描述的那些以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
图1为本发明实施例一提供的一种代码运行方法的流程图,本实施例可适用于硬件芯片运行代码的情况,该方法可以由代码运行装置来执行,该代码运行装置可以采用硬件和/或软件的形式实现,该代码运行装置可配置于电子设备(例如终端或者服务器)中。如图1所示,该方法包括:
步骤110、将目标运行代码加载至目标芯片中,通过所述目标芯片检测到目标运行代码的容量大于预设指令内存的容量时,将所述目标运行代码划分为多个代码块。
在本实施例中,所述目标运行代码可以为目标芯片待执行的全部代码,目标芯片可以为人工智能(Artificial Intelligence,AI)加速芯片。在将目标运行代码加载至目标芯片后,可以通过目标芯片判断目标运行代码的容量是否大于指令内存的容量,若是,则将目标运行代码划分为多个代码块。其中,所述指令内存可以为目标芯片中核心计算单元对应的,用于存储运行代码的缓存区域。所述核心计算单元(Scalable IntelligentProcessor,SIP),可以为目标芯片中的单个处理器核心单元。
在一个具体的实施例中,如果检测到目标运行代码的容量大于指令内存的容量,则可以按照预设容量将目标运行代码进行拆分,得到多个代码块。可选的,所述预设容量可以同时小于指令内存的容量,以及目标运行代码的容量。
步骤120、通过所述目标芯片,根据各所述代码块中的跳转指令,确定各所述代码块分别对应的运行顺序。
在本实施例中,可选的,在将目标运行代码划分为多个代码块之后,可以根据代码之间的逻辑执行顺序,在对应的代码块中添加跳转指令,以指示目标芯片根据跳转指令,确定位于当前代码块之后的待执行的代码块。可选的,所述跳转指令中可以包括待执行代码块对应的地址。
在一个具体的实施例中,所述跳转指令可以是JARL、B.unsigned、JAR、B.signed以及call等指令,这些指令都是决定代码块执行顺序和执行地址的指令,除了这些指令外的其他指令都是按照顺序依次逐条执行的。
步骤130、通过所述目标芯片,根据各所述代码块分别对应的运行顺序,将各所述代码块依次存储至指令内存中,并通过核心计算单元对所述指令内存中存储的代码块进行运行。
在一个具体的实施例中,目标芯片可以依次将待执行的代码块存储至指令内存中,并将剩余的代码块存储至其他缓存区域(例如核心计算单元对应的外存)中,以使核心计算单元从指令内存中直接获取并执行代码块。
在本实施例中,通过将目标运行代码进行划分,可以解决现有技术中运行代码大小超过指令内存大小时,导致运行代码无法直接加载到指令内存上运行的问题,由此可以提高运行代码在芯片中的兼容性;其次,通过核心计算单元对指令内存中存储的代码块进行运行,可以保证代码运行方法的通用性和扩展性,所述目标芯片除了可以为AI加速芯片之外,还可以是其他具备指令内存的硬件芯片,例如图形处理器(Graphics ProcessingUnit,GPU),以及中央处理器(Central Processing Unit,CPU)的芯片架构等。
本发明实施例提供的技术方案,通过将目标运行代码加载至目标芯片中,通过目标芯片检测到目标运行代码的容量大于预设指令内存的容量时,将目标运行代码划分为多个代码块,通过目标芯片根据各代码块中的跳转指令,确定各代码块分别对应的运行顺序,通过目标芯片根据各代码块分别对应的运行顺序,将各代码块依次存储至指令内存中,并通过核心计算单元对指令内存中存储的代码块进行运行的技术手段,可以解决现有技术中运行代码大小超过指令内存大小时,导致运行代码无法直接加载到指令内存上运行的问题,由此可以提高运行代码在芯片中的兼容性。
图2为本实施例提供的另一种代码运行方法的流程图,在本实施例中,本实施例的技术方案可以与上述实施例的方案中的一种或者多种方法进行组合,如图2所示,本实施例提供的方法还可以包括:
步骤210、将目标运行代码加载至目标芯片中,通过所述目标芯片检测到目标运行代码的容量大于预设指令内存的容量后,通过所述目标芯片将预设指令内存,划分为启动代码内存和运行代码内存。
在此步骤中,通过目标芯片检测到目标运行代码的容量大于指令内存的容量后,可以按照预设代码容量,将指令内存划分为启动代码内存和运行代码内存。其中,启动代码内存并不参与代码块的切换,具体可以用于存储目标运行代码对应的常驻代码,例如公共代码、启动代码、代码块切换过程对应的功能代码等,运行代码内存用于存储参与切换的代码块。优选的,运行代码内存的容量,可以大于启动代码内存的容量。
在一个具体的实施例中,假设指令内存的容量为8K,则可以将其中2K作为启动代码内存,并将剩余6K作为运行代码内存。
这样设置的好处在于,可以实现最大程度地利用指令内存,保证指令内存的空间利用率。
步骤220、将所述目标运行代码,按照运行代码内存的容量,划分为多个代码块。
这样设置的好处在于,通过将目标运行代码,按照运行代码内存的容量进行划分,可以最大程度地减少代码块的数量,提高代码的运行效率。
步骤230、通过所述目标芯片,根据各所述代码块中的跳转指令,确定各所述代码块分别对应的运行顺序。
步骤240、通过所述目标芯片,根据各所述代码块分别对应的运行顺序,将各所述代码块依次存储至指令内存中,并通过核心计算单元对所述指令内存中存储的代码块进行运行。
在本发明实施例的一个实施方式中,通过目标芯片,将各所述代码块依次存储至指令内存中,包括:通过目标芯片,将待运行的代码块存储至运行代码内存中,并将剩余的代码块存储至外设存储区域中。
在一个具体的实施例中,通过目标芯片,将待运行的代码块存储至运行代码内存中,并将剩余的代码块存储至外设存储区域中,包括:通过目标芯片中的直接访问存储器(Direct Memory Access,DMA),将待运行的代码块存储至运行代码内存中,并将剩余的代码块存储至外设存储区域中。
在本实施例中,可选的,通过DMA搬运代码块之前,首先可以对目标芯片中的Mailbox进行配置,以使配置后的Mailbox接收DMA传输过程的消息(例如开始传输消息以及结束传输消息等);然后对DMA寄存器的参数信息进行配置,例如配置DMA传输的源地址、目的地址、数据大小以及数据方向等参数;在全部参数配置完成后,启动DMA对代码块的传输过程,并启动Mailbox监听DMA传输过程的消息。
本发明实施例提供的技术方案,通过将目标运行代码加载至目标芯片中,通过目标芯片检测到目标运行代码的容量大于指令内存的容量后,通过目标芯片将指令内存划分为启动代码内存和运行代码内存,将目标运行代码按照运行代码内存的容量划分为多个代码块,通过目标芯片根据各代码块中的跳转指令,确定各代码块分别对应的运行顺序,通过目标芯片根据各代码块分别对应的运行顺序,将各代码块依次存储至指令内存中,并通过核心计算单元对指令内存中存储的代码块进行运行的技术手段,可以解决现有技术中运行代码大小超过指令内存大小时,导致运行代码无法直接加载到指令内存上运行的问题,由此可以提高运行代码在芯片中的兼容性。
图3为本实施例提供的另一种代码运行方法的流程图,在本实施例中,本实施例的技术方案可以与上述实施例的方案中的一种或者多种方法进行组合,如图3所示,本实施例提供的方法还可以包括:
步骤310、将目标运行代码加载至目标芯片中,通过所述目标芯片检测到目标运行代码的容量大于预设指令内存的容量时,将所述目标运行代码划分为多个代码块。
步骤320、通过所述目标芯片中的代码编译链接器,将预设的错误指令添加至各代码块的跳转指令中,生成各代码块对应的异常指令。
在本实施例中,一段运行代码在核心计算单元上运行之前,一般要经过几个编译步骤,依次是编译器、汇编器、链接器、预加载以及加载运行等。在实际测试过程中发现,如果在加载运行阶段将错误指令添加至跳转指令,则有可能导致代码运行效率大幅下降。为了解决上述问题,本实施例提出了在代码编译链接阶段,将错误指令添加至跳转指令的实施方式,以节省代码运行过程中异常指令的生成时间,提高代码运行效率。
在一个具体的实施例中,可以通过目标芯片中的代码编译链接器Linker,将预设的错误指令添加至各跳转指令中,生成对应的异常指令。
步骤330、通过所述目标芯片,根据各所述代码块中的跳转指令,确定各所述代码块分别对应的运行顺序。
在本实施例的一个实施方式中,根据各所述代码块中的跳转指令,确定各所述代码块分别对应的运行顺序,包括:在核心计算单元对当前代码块的处理过程中,如果检测到当前代码块中包括异常指令,则根据所述异常指令确定目标跳转地址;通过所述目标芯片,判断所述目标跳转地址是否位于当前代码块对应的地址区间内;若是,则通过核心计算单元继续处理当前代码块;若否,则通过目标芯片,根据所述目标跳转地址确定待运行的更新代码块,并将所述更新代码块作为运行顺序位于当前代码块之后的代码块。
在本实施例中,在核心计算单元对当前代码块的处理过程中,如果检测到当前代码块中包括异常指令,则可以对目标芯片的当前现场进行保存,然后进入异常处理程序,即:根据异常指令确定目标跳转地址,判断所述目标跳转地址是否位于当前代码块对应的地址区间内;若是,则通过核心计算单元继续处理当前代码块;若否,则通过目标芯片,根据所述目标跳转地址确定待运行的更新代码块,并将所述更新代码块作为运行顺序位于当前代码块之后的代码块。
在一个具体的实施例中,根据所述异常指令确定目标跳转地址,包括:通过所述目标芯片,将所述异常指令发送至软件设备;通过所述软件设备,对所述异常指令进行解析,得到目标跳转地址。通过目标芯片,根据所述目标跳转地址确定待运行的更新代码块,包括:通过所述目标芯片,接收软件设备发送的更新代码块的标识信息,以及物理指令计数(Program Counter,PC)值,并根据标识信息以及物理PC值确定待运行的更新代码块。
在本实施例中,可选的,目标芯片将异常指令发送给软件设备后,软件设备可以对异常指令解码,得到目标跳转地址,然后根据目标跳转地址,计算更新代码块的标识信息(例如bank号)和物理PC值,并将所述标识信息和物理PC值发送至目标芯片。
目标芯片接收到标识信息后,可以将该标识信息与当前代码块的标识信息进行对比,如果不一致则加载新的代码块到指令内存中,并将当前代码块的标识信息更新为新的标识信息,然后依次从指令内存中逐条获取指令并执行。
步骤340、通过所述目标芯片,根据各所述代码块分别对应的运行顺序,将各所述代码块依次存储至指令内存中,并通过核心计算单元对所述指令内存中存储的代码块进行运行。
本发明实施例提供的技术方案,通过将目标运行代码加载至目标芯片中,通过目标芯片检测到目标运行代码的容量大于指令内存的容量时,将目标运行代码划分为多个代码块,通过目标芯片中的代码编译链接器,将预设的错误指令添加至各代码块的跳转指令中,生成各代码块对应的异常指令,通过目标芯片根据各所述代码块中的跳转指令,确定各代码块分别对应的运行顺序,通过目标芯片根据各代码块分别对应的运行顺序,将各代码块依次存储至指令内存中,并通过核心计算单元对指令内存中存储的代码块进行运行的技术手段,可以解决现有技术中运行代码大小超过指令内存大小时,导致运行代码无法直接加载到指令内存上运行的问题,由此可以提高运行代码在芯片中的兼容性。
图4为本发明实施例提供的一种代码运行装置的结构示意图,所述代码运行装置包括:代码加载模块410、顺序确定模块420和代码存储模块430。
其中,代码加载模块410,用于将目标运行代码加载至目标芯片中,通过所述目标芯片检测到目标运行代码的容量大于预设指令内存的容量时,将所述目标运行代码划分为多个代码块;
顺序确定模块420,用于通过所述目标芯片,根据各所述代码块中的跳转指令,确定各所述代码块分别对应的运行顺序;
代码存储模块430,用于通过所述目标芯片,根据各所述代码块分别对应的运行顺序,将各所述代码块依次存储至指令内存中,并通过核心计算单元对所述指令内存中存储的代码块进行运行。
本发明实施例提供的技术方案,通过将目标运行代码加载至目标芯片中,通过目标芯片检测到目标运行代码的容量大于预设指令内存的容量时,将目标运行代码划分为多个代码块,通过目标芯片根据各代码块中的跳转指令,确定各代码块分别对应的运行顺序,通过目标芯片根据各代码块分别对应的运行顺序,将各代码块依次存储至指令内存中,并通过核心计算单元对指令内存中存储的代码块进行运行的技术手段,可以解决现有技术中运行代码大小超过指令内存大小时,导致运行代码无法直接加载到指令内存上运行的问题,由此可以提高运行代码在芯片中的兼容性。
在上述实施例的基础上,所述代码加载模块410包括:
内存划分单元,用于通过所述目标芯片将预设指令内存,划分为启动代码内存和运行代码内存;
代码划分单元,用于将所述目标运行代码,按照运行代码内存的容量,划分为多个代码块;
异常指令生成单元,用于通过所述目标芯片中的代码编译链接器,将预设的错误指令添加至各代码块的跳转指令中,生成各代码块对应的异常指令。
所述顺序确定模块420包括:
跳转地址确定单元,用于在核心计算单元对当前代码块的处理过程中,如果检测到当前代码块中包括异常指令,则根据所述异常指令确定目标跳转地址;
地址判断单元,用于通过所述目标芯片,判断所述目标跳转地址是否位于当前代码块对应的地址区间内;若是,则通过核心计算单元继续处理当前代码块;若否,则通过目标芯片,根据所述目标跳转地址确定待运行的更新代码块,并将所述更新代码块作为运行顺序位于当前代码块之后的代码块;
异常指令发送单元,用于通过所述目标芯片,将所述异常指令发送至软件设备;
异常指令解析单元,用于通过所述软件设备,对所述异常指令进行解析,得到目标跳转地址;
更新代码块确定单元,用于通过所述目标芯片,接收软件设备发送的更新代码块的标识信息,以及物理指令计数PC值,并根据标识信息以及物理PC值确定待运行的更新代码块。
所述代码存储模块430包括:
代码存储单元,用于通过目标芯片,将待运行的代码块存储至运行代码内存中,并将剩余的代码块存储至外设存储区域中;
DMA控制单元,用于通过目标芯片中的直接访问存储器DMA,将待运行的代码块存储至运行代码内存中,并将剩余的代码块存储至外设存储区域中。
上述装置可执行本发明前述所有实施例所提供的方法,具备执行上述方法相应的功能模块和有益效果。未在本发明实施例中详尽描述的技术细节,可参见本发明前述所有实施例所提供的方法。
图5示出了可以用来实施本发明的实施例的电子设备10的结构示意图。电子设备旨在表示各种形式的数字计算机,诸如,膝上型计算机、台式计算机、工作台、个人数字助理、服务器、刀片式服务器、大型计算机、和其它适合的计算机。电子设备还可以表示各种形式的移动装置,诸如,个人数字处理、蜂窝电话、智能电话、可穿戴设备(如头盔、眼镜、手表等)和其它类似的计算装置。本文所示的部件、它们的连接和关系、以及它们的功能仅仅作为示例,并且不意在限制本文中描述的和/或者要求的本发明的实现。
如图5所示,电子设备10包括至少一个处理器11,以及与至少一个处理器11通信连接的存储器,如只读存储器(ROM)12、随机访问存储器(RAM)13等,其中,存储器存储有可被至少一个处理器执行的计算机程序,处理器11可以根据存储在只读存储器(ROM)12中的计算机程序或者从存储单元18加载到随机访问存储器(RAM)13中的计算机程序,来执行各种适当的动作和处理。在RAM 13中,还可存储电子设备10操作所需的各种程序和数据。处理器11、ROM 12以及RAM 13通过总线14彼此相连。输入/输出(I/O)接口15也连接至总线14。
电子设备10中的多个部件连接至I/O接口15,包括:输入单元16,例如键盘、鼠标等;输出单元17,例如各种类型的显示器、扬声器等;存储单元18,例如磁盘、光盘等;以及通信单元19,例如网卡、调制解调器、无线通信收发机等。通信单元19允许电子设备10通过诸如因特网的计算机网络和/或各种电信网络与其他设备交换信息/数据。
处理器11可以是各种具有处理和计算能力的通用和/或专用处理组件。处理器11的一些示例包括但不限于中央处理单元(CPU)、图形处理单元(GPU)、各种专用的人工智能(AI)计算芯片、各种运行机器学习模型算法的处理器、数字信号处理器(DSP)、以及任何适当的处理器、控制器、微控制器等。处理器11执行上文所描述的各个方法和处理,例如代码运行方法。
在一些实施例中,代码运行方法可被实现为计算机程序,其被有形地包含于计算机可读存储介质,例如存储单元18。在一些实施例中,计算机程序的部分或者全部可以经由ROM 12和/或通信单元19而被载入和/或安装到电子设备10上。当计算机程序加载到RAM 13并由处理器11执行时,可以执行上文描述的代码运行方法的一个或多个步骤。备选地,在其他实施例中,处理器11可以通过其他任何适当的方式(例如,借助于固件)而被配置为执行代码运行方法。
本文中以上描述的系统和技术的各种实施方式可以在数字电子电路系统、集成电路系统、场可编程门阵列(FPGA)、专用集成电路(ASIC)、专用标准产品(ASSP)、芯片上系统的系统(SOC)、负载可编程逻辑设备(CPLD)、计算机硬件、固件、软件、和/或它们的组合中实现。这些各种实施方式可以包括:实施在一个或者多个计算机程序中,该一个或者多个计算机程序可在包括至少一个可编程处理器的可编程系统上执行和/或解释,该可编程处理器可以是专用或者通用可编程处理器,可以从存储系统、至少一个输入装置、和至少一个输出装置接收数据和指令,并且将数据和指令传输至该存储系统、该至少一个输入装置、和该至少一个输出装置。
用于实施本发明的方法的计算机程序可以采用一个或多个编程语言的任何组合来编写。这些计算机程序可以提供给通用计算机、专用计算机或其他可编程数据处理装置的处理器,使得计算机程序当由处理器执行时使流程图和/或框图中所规定的功能/操作被实施。计算机程序可以完全在机器上执行、部分地在机器上执行,作为独立软件包部分地在机器上执行且部分地在远程机器上执行或完全在远程机器或服务器上执行。
在本发明的上下文中,计算机可读存储介质可以是有形的介质,其可以包含或存储以供指令执行系统、装置或设备使用或与指令执行系统、装置或设备结合地使用的计算机程序。计算机可读存储介质可以包括但不限于电子的、磁性的、光学的、电磁的、红外的、或半导体系统、装置或设备,或者上述内容的任何合适组合。备选地,计算机可读存储介质可以是机器可读信号介质。机器可读存储介质的更具体示例会包括基于一个或多个线的电气连接、便携式计算机盘、硬盘、随机存取存储器(RAM)、只读存储器(ROM)、可擦除可编程只读存储器(EPROM或快闪存储器)、光纤、便捷式紧凑盘只读存储器(CD-ROM)、光学储存设备、磁储存设备、或上述内容的任何合适组合。
为了提供与用户的交互,可以在电子设备上实施此处描述的系统和技术,该电子设备具有:用于向用户显示信息的显示装置(例如,CRT(阴极射线管)或者LCD(液晶显示器)监视器);以及键盘和指向装置(例如,鼠标或者轨迹球),用户可以通过该键盘和该指向装置来将输入提供给电子设备。其它种类的装置还可以用于提供与用户的交互;例如,提供给用户的反馈可以是任何形式的传感反馈(例如,视觉反馈、听觉反馈、或者触觉反馈);并且可以用任何形式(包括声输入、语音输入或者、触觉输入)来接收来自用户的输入。
可以将此处描述的系统和技术实施在包括后台部件的计算系统(例如,作为数据服务器)、或者包括中间件部件的计算系统(例如,应用服务器)、或者包括前端部件的计算系统(例如,具有图形用户界面或者网络浏览器的用户计算机,用户可以通过该图形用户界面或者该网络浏览器来与此处描述的系统和技术的实施方式交互)、或者包括这种后台部件、中间件部件、或者前端部件的任何组合的计算系统中。可以通过任何形式或者介质的数字数据通信(例如,通信网络)来将系统的部件相互连接。通信网络的示例包括:局域网(LAN)、广域网(WAN)、区块链网络和互联网。
计算系统可以包括客户端和服务器。客户端和服务器一般远离彼此并且通常通过通信网络进行交互。通过在相应的计算机上运行并且彼此具有客户端-服务器关系的计算机程序来产生客户端和服务器的关系。服务器可以是云服务器,又称为云计算服务器或云主机,是云计算服务体系中的一项主机产品,以解决了传统物理主机与VPS服务中,存在的管理难度大,业务扩展性弱的缺陷。
应该理解,可以使用上面所示的各种形式的流程,重新排序、增加或删除步骤。例如,本发明中记载的各步骤可以并行地执行也可以顺序地执行也可以不同的次序执行,只要能够实现本发明的技术方案所期望的结果,本文在此不进行限制。
上述具体实施方式,并不构成对本发明保护范围的限制。本领域技术人员应该明白的是,根据设计要求和其他因素,可以进行各种修改、组合、子组合和替代。任何在本发明的精神和原则之内所作的修改、等同替换和改进等,均应包含在本发明保护范围之内。

Claims (10)

1.一种代码运行方法,其特征在于,所述方法包括:
将目标运行代码加载至目标芯片中,通过所述目标芯片检测到目标运行代码的容量大于预设指令内存的容量时,将所述目标运行代码划分为多个代码块;
通过所述目标芯片,根据各所述代码块中的跳转指令,确定各所述代码块分别对应的运行顺序;
通过所述目标芯片,根据各所述代码块分别对应的运行顺序,将各所述代码块依次存储至指令内存中,并通过核心计算单元对所述指令内存中存储的代码块进行运行。
2.根据权利要求1所述的方法,其特征在于,在通过所述目标芯片检测到目标运行代码的容量大于预设指令内存的容量之后,还包括:
通过所述目标芯片将预设指令内存,划分为启动代码内存和运行代码内存;
将所述目标运行代码划分为多个代码块,包括:
将所述目标运行代码,按照运行代码内存的容量,划分为多个代码块。
3.根据权利要求1所述的方法,其特征在于,在将所述目标运行代码划分为多个代码块之后,还包括:
通过所述目标芯片中的代码编译链接器,将预设的错误指令添加至各代码块的跳转指令中,生成各代码块对应的异常指令。
4.根据权利要求3所述的方法,其特征在于,通过所述目标芯片,根据各所述代码块中的跳转指令,确定各所述代码块分别对应的运行顺序,包括:
在核心计算单元对当前代码块的处理过程中,如果检测到当前代码块中包括异常指令,则根据所述异常指令确定目标跳转地址;
通过所述目标芯片,判断所述目标跳转地址是否位于当前代码块对应的地址区间内;
若是,则通过核心计算单元继续处理当前代码块;
若否,则通过目标芯片,根据所述目标跳转地址确定待运行的更新代码块,并将所述更新代码块作为运行顺序位于当前代码块之后的代码块。
5.根据权利要求4所述的方法,其特征在于,根据所述异常指令确定目标跳转地址,包括:
通过所述目标芯片,将所述异常指令发送至软件设备;
通过所述软件设备,对所述异常指令进行解析,得到目标跳转地址;
通过目标芯片,根据所述目标跳转地址确定待运行的更新代码块,包括:
通过所述目标芯片,接收软件设备发送的更新代码块的标识信息,以及物理指令计数PC值,并根据标识信息以及物理PC值确定待运行的更新代码块。
6.根据权利要求2所述的方法,其特征在于,通过目标芯片,将各所述代码块依次存储至指令内存中,包括:
通过目标芯片,将待运行的代码块存储至运行代码内存中,并将剩余的代码块存储至外设存储区域中。
7.根据权利要求6所述的方法,其特征在于,通过目标芯片,将待运行的代码块存储至运行代码内存中,并将剩余的代码块存储至外设存储区域中,包括:
通过目标芯片中的直接访问存储器DMA,将待运行的代码块存储至运行代码内存中,并将剩余的代码块存储至外设存储区域中。
8.一种代码运行装置,其特征在于,所述装置包括:
代码加载模块,用于将目标运行代码加载至目标芯片中,通过所述目标芯片检测到目标运行代码的容量大于预设指令内存的容量时,将所述目标运行代码划分为多个代码块;
顺序确定模块,用于通过所述目标芯片,根据各所述代码块中的跳转指令,确定各所述代码块分别对应的运行顺序;
代码存储模块,用于通过所述目标芯片,根据各所述代码块分别对应的运行顺序,将各所述代码块依次存储至指令内存中,并通过核心计算单元对所述指令内存中存储的代码块进行运行。
9.一种电子设备,所述电子设备包括:
一个或多个处理器;
存储装置,用于存储一个或多个程序;
当所述一个或多个程序被所述一个或多个处理器执行,使得所述一个或多个处理器执行所述程序时实现如权利要求1-7中任一所述的代码运行方法。
10.一种计算机可读存储介质,其上存储有计算机程序,其特征在于,该程序被处理器执行时实现如权利要求1-7中任一所述的代码运行方法。
CN202211121360.8A 2022-09-15 2022-09-15 一种代码运行方法、装置、电子设备及存储介质 Pending CN115934178A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202211121360.8A CN115934178A (zh) 2022-09-15 2022-09-15 一种代码运行方法、装置、电子设备及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202211121360.8A CN115934178A (zh) 2022-09-15 2022-09-15 一种代码运行方法、装置、电子设备及存储介质

Publications (1)

Publication Number Publication Date
CN115934178A true CN115934178A (zh) 2023-04-07

Family

ID=86554619

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202211121360.8A Pending CN115934178A (zh) 2022-09-15 2022-09-15 一种代码运行方法、装置、电子设备及存储介质

Country Status (1)

Country Link
CN (1) CN115934178A (zh)

Similar Documents

Publication Publication Date Title
CN113342345A (zh) 深度学习框架的算子融合方法、装置
CN112540806A (zh) 一种小程序页面渲染方法、装置、电子设备及存储介质
CN112925587A (zh) 用于初始化应用的方法和装置
US20200092313A1 (en) Data determination device, data determination method, and data determination program
CN114911598A (zh) 任务调度方法、装置、设备以及存储介质
CN112905314A (zh) 异步处理方法、装置、电子设备、存储介质、及路侧设备
CN115269431A (zh) 一种接口测试方法、装置、电子设备及存储介质
CN115934178A (zh) 一种代码运行方法、装置、电子设备及存储介质
CN113726609B (zh) 系统测试方法、装置、电子设备和介质
CN115617800A (zh) 数据读取方法、装置、电子设备及存储介质
CN115242731A (zh) 一种报文处理方法、装置、设备及存储介质
CN114386577A (zh) 用于执行深度学习模型的方法、设备和存储介质
CN114138358A (zh) 应用程序的启动优化方法、装置、设备和存储介质
CN114051057A (zh) 云设备排队时长的确定方法、装置、电子设备和介质
CN113012682A (zh) 误唤醒率确定方法、装置、设备、存储介质和程序产品
CN112925623A (zh) 任务处理方法、装置、电子设备和介质
CN114816758B (zh) 资源分配方法和装置
CN115098074A (zh) 接口创建方法、装置、设备、存储介质及计算机程序产品
CN115481090A (zh) 一种文件处理方法、装置、电子设备及存储介质
CN117032712A (zh) 流水线编译构建方法、装置、电子设备和存储介质
CN115600687A (zh) 模型训练方法、装置、设备以及存储介质
CN113360382A (zh) 测试的方法、装置、设备以及存储介质
CN114356505A (zh) 用于调度容器组的方法、装置、设备、介质和产品
CN114579494A (zh) 一种接口调用方法、装置、设备及介质
CN115129462A (zh) 处理器负载的确定方法及装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination