CN115333562A - 射频前端芯片和射频前端模组 - Google Patents
射频前端芯片和射频前端模组 Download PDFInfo
- Publication number
- CN115333562A CN115333562A CN202210790400.1A CN202210790400A CN115333562A CN 115333562 A CN115333562 A CN 115333562A CN 202210790400 A CN202210790400 A CN 202210790400A CN 115333562 A CN115333562 A CN 115333562A
- Authority
- CN
- China
- Prior art keywords
- frequency band
- switch
- filter
- frequency
- radio frequency
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000012545 processing Methods 0.000 claims abstract description 30
- 230000001629 suppression Effects 0.000 claims description 39
- 230000003321 amplification Effects 0.000 claims description 28
- 238000003199 nucleic acid amplification method Methods 0.000 claims description 28
- 230000002829 reductive effect Effects 0.000 abstract description 19
- 238000013461 design Methods 0.000 abstract description 15
- 230000005540 biological transmission Effects 0.000 description 46
- 238000001914 filtration Methods 0.000 description 9
- 238000004891 communication Methods 0.000 description 8
- 238000010586 diagram Methods 0.000 description 8
- 238000005516 engineering process Methods 0.000 description 4
- 238000000034 method Methods 0.000 description 4
- 230000008054 signal transmission Effects 0.000 description 3
- 230000002401 inhibitory effect Effects 0.000 description 2
- 230000000670 limiting effect Effects 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000002452 interceptive effect Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000035945 sensitivity Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/38—Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
- H04B1/40—Circuits
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/02—Transmitters
- H04B1/04—Circuits
- H04B1/0475—Circuits with means for limiting noise, interference or distortion
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/06—Receivers
- H04B1/10—Means associated with receiver for limiting or suppressing noise or interference
- H04B1/1027—Means associated with receiver for limiting or suppressing noise or interference assessing signal quality or detecting noise/interference for the received signal
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/38—Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
- H04B1/40—Circuits
- H04B1/401—Circuits for selecting or indicating operating mode
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Transceivers (AREA)
Abstract
本发明公开了一种射频前端芯片和射频前端模组。射频前端芯片包括开关单元和至少两个工作频段对应的信号处理链路,每一所述信号处理链路包括至少一条发送链路和至少两条接收链路;至少一条发送链路和至少一条接收链路配合形成收发复用链路,收发复用链路被配置为发送或接收至少一个工作频段的射频信号;和/或,至少两条发送链路配合形成多频发送链路,多频发送链路被配置为切换发送不同频段的射频信号;和/或,至少两条接收链路配合形成多频接收链路,多频接收链路被配置为切换接收不同频段的射频信号。该射频前端芯片的元器件数量较少,降低电路设计的复杂度,以减少其占用面积。
Description
技术领域
本发明涉及射频通信技术领域,尤其涉及一种射频前端芯片和射频前端模组。
背景技术
随着无线通信技术,尤其是5G通信技术的发展和应用,为实现更快的网络传输速度、更大的网络容载能力和更低的网络延迟,需使通信终端和基站之间采用多个天线进行通信,即采用多进多出(MIMO)的技术,使得通信终端的发送端和接收端均使用多根天线,在收发之间构成多个信道地天线系统。例如,在应用5G通信技术的通信终端上,对不同频段(如N77和N79)的数据传输需实现1T4R或2T4R等,为了支持1T4R或2T4R的实现,需要在射频前端芯片上增加额外的天线、发送链路和接收链路,会提高电路设计的复杂度程度,且增加射频前端芯片的面积。
发明内容
本发明实施例提供一种射频前端芯片和射频前端模组,以解决可传输多频射频信号的射频前端芯片存在电路复杂度高且占用面积大的问题。
本发明实施例提供一种射频前端芯片,所述射频前端芯片包括开关单元和至少两个工作频段对应的两条信号处理链路,所述开关单元的外部端口用于与天线连接,每一所述信号处理链路包括至少一条发送链路和至少两条接收链路;
至少一条所述发送链路和至少一条所述接收链路配合形成收发复用链路,所述收发复用链路与所述开关单元的内部端口相连,被配置为发送或接收至少一个工作频段的射频信号;
和/或,至少两条所述发送链路配合形成多频发送链路,所述多频发送链路,与所述开关单元的内部端口相连,被配置为切换发送不同频段的射频信号;
和/或,至少两条所述接收链路配合形成多频接收链路,所述多频接收链路,与所述开关单元的内部端口相连,被配置为切换接收不同频段的射频信号。
优选地,所述收发复用链路包括第一功率放大器、第一低噪声放大器、第一开关和第一滤波器;
所述第一功率放大器,被配置为对第一频段的射频信号进行功率放大;
所述第一低噪声放大器,被配置为对第一频段的射频信号进行低噪声放大;
所述第一滤波器,被配置为对第一频段的射频信号进行滤波;
所述第一开关的第一不动端与所述第一功率放大器的输出端相连,所述第一开关的第二不动端与所述第一低噪声放大器的输入端相连,所述第一开关的动端通过所述第一滤波器与所述开关单元相连。
优选地,所述收发复用链路包括第二功率放大器、两个第一低噪声放大器、第二开关和两个第一滤波器;
所述第二功率放大器,被配置为对第一频段或第二频段的射频信号进行功率放大;
两个所述第一低噪声放大器,被配置为分别对第一频段和第二频段的射频信号进行低噪声放大;
两个所述第一滤波器,被配置为分别对第一频段和第二频段的射频信号进行滤波;
所述第二开关的不动端与所述第二功率放大器的输出端和两个所述第一低噪声放大器的输入端相连,所述第二开关的动端与两个所述第一滤波器相连;所述第二开关被配置为,切换所述两个第一滤波器与对应频段的第一低噪声放大器相连,或者与所述第二功率放大器相连。
优选地,所述第二开关的第一不动端与所述第二功率放大器相连,所述第二开关的第二不动端与一所述第一低噪声放大器相连,所述第二开关的第三不动端与另一所述第一低噪声放大器相连;
所述第二开关的第一动端通过一所述第一滤波器与所述开关单元相连,被配置为切换连通所述第一不动端和所述第二不动端,用于发送或接收第一频段的射频信号;
所述第二开关的第二动端通过一所述第一滤波器与所述开关单元相连,被配置为切换连通所述第一不动端和所述第三不动端,用于发送或接收第二频段的射频信号。
优选地,所述多频发送链路包括第三开关、第二功率放大器、第四开关和两个第一滤波器;
所述第二功率放大器,被配置为对第一频段或第二频段的射频信号进行功率放大;
两个所述第一滤波器,被配置为分别对第一频段和第二频段的射频信号进行滤波;
所述第三开关的第一不动端用于接收第一频段的射频信号,所述第三开关的第二不动端用于接收第二频段的射频信号,所述第三开关的动端与所述第二功率放大器的输入端相连;
所述第四开关的动端与所述第二功率放大器的输出端相连,所述第四开关的第一不动端通过一所述第一滤波器与所述开关单元相连,所述第四开关的第二不动端通过另一所述第一滤波器与所述开关单元相连。
优选地,所述多频发送链路包括第五开关、第二功率放大器和第二滤波器;
所述第二功率放大器,被配置为对第一频段或第二频段的射频信号进行功率放大;
所述第二滤波器,被配置为对第一频段或第二频段的射频信号进行滤波;
所述第五开关的第一不动端用于接收第一频段的射频信号,所述第五开关的第二不动端用于接收第二频段的射频信号,所述第五开关的动端与所述第二功率放大器的输入端相连,所述第二功率放大器的输出端通过所述第二滤波器与所述开关单元相连。
优选地,所述多频接收链路包括第二滤波器、第二低噪声放大器和抑制电路;
所述第二滤波器,被配置为对第一频段或第二频段的射频信号进行滤波;
所述第二低噪声放大器,被配置为对第一频段或第二频段的射频信号进行低噪声放大;
所述第二滤波器的一端与所述开关单元相连,所述第二滤波器的另一端与所述第二低噪声放大器的输入端相连;
所述抑制电路的一端耦合至所述第二滤波器的输出端,另一端接地,被配置对射频信号进行抑制。
优选地,所述多频接收链路包括两个第一低噪声放大器、第六开关、第二滤波器和抑制电路;
两个所述第一低噪声放大器,被配置为分别对第一频段和第二频段的射频信号进行低噪声放大;
所述第二滤波器,被配置为对第一频段或第二频段的射频信号进行滤波;
所述第六开关的第一不动端与一所述第一低噪声放大器的输入端相连,所述第六开关的第二不动端与另一所述第一低噪声放大器的输入端相连,所述第六开关的动端通过所述第二滤波器与开关单元相连;
所述抑制电路的一端耦合至所述第二滤波器的输出端,另一端接地,被配置对射频信号进行抑制。
优选地,所述抑制电路,被配置为在接收所述第一频段和所述第二频段中的较低频段的射频信号时,对目标频段的射频信号进行抑制。
优选地,所述抑制电路包括串联的第七开关和滤波电路,所述第七开关,被配置为在接收所述第一频段和所述第二频段中的较低频段的射频信号时导通,在接收所述第一频段和所述第二频段中的较高频段的射频信号时断开。
优选地,所述滤波电路的第一端耦合至所述第二滤波器的输出端,所述滤波电路的第二端与所述第七开关的第一端相连,所述第七开关的第二端接地;
和/或,所述第七开关的第一端耦合至所述第二滤波器的输出端,所述第七开关的第二端与所述滤波电路的第一端相连,所述滤波电路的第二端接地。
优选地,所述抑制电路的数量为至少一个,至少一个所述抑制电路,被配置为在接收所述第一频段和所述第二频段中的较低频段的射频信号时,对至少一个目标频段的射频信号进行抑制。
优选地,所述第一频段和所述第二频段中的较低频段为N77频段,所述第一频段和所述第二频段中的较高频段为N79频段。
优选地,所述目标频段为wifi频段、B3频段和B41频段。
优选地,所述发送链路包括第一功率放大器和第一滤波器,所述第一滤波器的一端与所述第一功率放大器的输出端相连,所述第一滤波器的另一端与所述开关单元相连。
优选地,所述接收链路包括第一低噪声放大器和第一滤波器,所述第一滤波器的一端与所述开关单元相连,所述第一滤波器的另一端与所述第一低噪声放大器的输入端相连。
本发明实施例提供一种射频前端模组,包括上述射频前端芯片。
优选地,射频前端模组包括两个所述射频前端芯片,两个所述射频前端芯片中的开关单元电连接。
上述射频前端芯片和和射频前端模组,设有至少两个工作频段对应的信号处理链路,每一所述信号处理链路包括至少一条发送链路和至少两条接收链路,使其形成的射频前端模组可保障更快的网络传输速度、更大的网络容载能力以及更低的网络延迟等技术优势。并且,射频前端芯片包括收发复用链路、多频发送链路和多频接收链路中的至少一条,收发复用链路、多频发送链路和多频接收链路均共用部分元器件,有助于减少射频前端芯片所需采用的元器件数量,降低电路设计的复杂度,以减少射频前端芯片的占用面积。
附图说明
为了更清楚地说明本发明实施例的技术方案,下面将对本发明实施例的描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1是本发明一实施例中射频前端芯片的一电路示意图;
图2是本发明一实施例中射频前端芯片的另一电路示意图;
图3是本发明一实施例中射频前端芯片的另一电路示意图;
图4是本发明一实施例中射频前端芯片的另一电路示意图;
图5是本发明一实施例中射频前端芯片的另一电路示意图;
图6是本发明一实施例中射频前端芯片的另一电路示意图;
图7是本发明一实施例中射频前端芯片的另一电路示意图;
图8是本发明一实施例中射频前端模组的一电路示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
应当理解的是,本发明能够以不同形式实施,而不应当解释为局限于这里提出的实施例。相反地,提供这些实施例将使公开彻底和完全,并且将本发明的范围完全地传递给本领域技术人员。在附图中,为了清楚,层和区的尺寸以及相对尺寸可能被夸大自始至终相同附图标记表示相同的元件。
应当明白,当元件或层被称为“在…上”、“与…相邻”、“连接到”或“耦合到”其它元件或层时,其可以直接地在其它元件或层上、与之相邻、连接或耦合到其它元件或层,或者可以存在居间的元件或层。相反,当元件被称为“直接在…上”、“与…直接相邻”、“直接连接到”或“直接耦合到”其它元件或层时,则不存在居间的元件或层。应当明白,尽管可使用术语第一、第二、第三等描述各种元件、部件、区、层和/或部分,这些元件、部件、区、层和/或部分不应当被这些术语限制。这些术语仅仅用来区分一个元件、部件、区、层或部分与另一个元件、部件、区、层或部分。因此,在不脱离本发明教导之下,下面讨论的第一元件、部件、区、层或部分可表示为第二元件、部件、区、层或部分。
空间关系术语例如“在…下”、“在…下面”、“下面的”、“在…之下”、“在…之上”、“上面的”等,在这里可为了方便描述而被使用从而描述图中所示的一个元件或特征与其它元件或特征的关系。应当明白,除了图中所示的取向以外,空间关系术语意图还包括使用和操作中的器件的不同取向。例如,如果附图中的器件翻转,然后,描述为“在其它元件下面”或“在其之下”或“在其下”元件或特征将取向为在其它元件或特征“上”。因此,示例性术语“在…下面”和“在…下”可包括上和下两个取向。器件可以另外地取向(旋转90度或其它取向)并且在此使用的空间描述语相应地被解释。
在此使用的术语的目的仅在于描述具体实施例并且不作为本发明的限制。在此使用时,单数形式的“一”、“一个”和“所述/该”也意图包括复数形式,除非上下文清楚指出另外的方式。还应明白术语“组成”和/或“包括”,当在该说明书中使用时,确定所述特征、整数、步骤、操作、元件和/或部件的存在,但不排除一个或更多其它的特征、整数、步骤、操作、元件、部件和/或组的存在或添加。在此使用时,术语“和/或”包括相关所列项目的任何及所有组合。
为了彻底理解本发明,将在下列的描述中提出详细的结构及步骤,以便阐释本发明提出的技术方案。本发明的较佳实施例详细描述如下,然而除了这些详细描述外,本发明还可以具有其他实施方式。
在一实施例中,提供一种射频前端芯片,如图1-图7所示,射频前端芯片包括开关单元11和至少两个工作频段对应的两条信号处理链路,开关单元11的外部端口用于与天线连接,每一所述信号处理链路包括至少一条发送链路12和至少两条接收链路13;
至少一条发送链路12和至少一条接收链路13配合形成收发复用链路14,收发复用链路14与开关单元11的内部端口相连,被配置为发送或接收至少一个工作频段的射频信号;
和/或,至少两条发送链路12配合形成多频发送链路15,多频发送链路15,与开关单元11的内部端口相连,被配置为切换发送不同频段的射频信号;
和/或,至少两条接收链路13配合形成多频接收链路16,多频接收链路16,与开关单元11的内部端口相连,被配置为切换接收不同频段的射频信号。
其中,开关单元11是射频前端芯片中用于实现开关切换的单元。开关单元11包括外部端口和内部端口。该外部端口是用于与射频前端芯片外的电路或元器件相连的端口。该内部端口是用于与射频前端芯片内的电路或元器件相连的端口。
其中,信号处理链路是用于实现射频信号发送和接收处理的链路。作为一示例,射频前端芯片上设有至少两个信号处理链路,每一所述信号处理链路用于发送或接收一个频段的射频信号。例如,射频前端芯片上可设有N77频段对应的信号处理链路和N79频段对应的信号处理链路。每一所述信号处理链路包括至少一条发送链路12和至少两条接收链路13。发送链路12是用于发送射频信号的链路。接收链路13是用于接收射频信号的链路。例如,在射频前端芯片上设有两个信号处理链路,每一所述信号处理链路包括一条发送链路12和两条接收链路13,以形成1T2R的射频前端架构,以保障更快的网络传输速度、更大的网络容载能力以及更低的网络延迟等技术优势。
其中,收发复用链路14是指可发送或接收至少一个工作频段的射频信号的链路。
作为一示例,采用至少一条发送链路12和至少一条接收链路13配合,具体使发送链路12和接收链路13共用部分元器件,以形成收发复用链路14,将收发复用链路14与开关单元11的内部端口相连,开关单元11的外部端口与多个天线相连,使得收发复用链路14既可以发送某一频段的射频信号,也可以接收同一频段的射频信号。本示例中,至少一条发送链路12和至少一条接收链路13共用部分元器件,有助于减少射频前端芯片所需采用的元器件数量,降低电路设计的复杂度,以减少射频前端芯片的占用面积,使得收发复用链路14可切换发送或接收同一射频信号。
作为一示例,采用至少两条发送链路12配合形成多频发送链路15,至少两条发送链路12共用部分元器件,以形成多频发送链路15,将多频发送链路15与开关单元11的内部端口相连,开关单元11的外部端口与多个天线相连,使得多频发送链路15可以发送不同频段的射频信号,例如,既可以发送N77频段的射频信号,也可以发送N79频段的射频信号。本示例中,至少两条发送链路12共用部分元器件,有助于减少射频前端芯片所需采用的元器件数量,降低电路设计的复杂度,以减少射频前端芯片的占用面积,使得多频发送链路15可切换发送不同频段的射频信号。
作为一示例,采用至少两条接收链路13配合形成多频接收链路16,至少两条接收链路13共用部分元器件,以形成多频接收链路16,将多频接收链路16与开关单元11的内部端口相连,开关单元11的外部端口与多个天线相连,使得多频接收链路16可以接收不同频段的射频信号,例如,既可以接收N77频段的射频信号,也可以接收N79频段的射频信号。本示例中,至少两条接收链路13共用部分元器件,有助于减少射频前端芯片所需采用的元器件数量,降低电路设计的复杂度,以减少射频前端芯片的占用面积,使得多频接收链路16可切换发送不同频段的射频信号。
本实施例所提供的射频前端芯片中,设有至少两个工作频段对应的信号处理链路,每一所述信号处理链路包括至少一条发送链路12和至少两条接收链路13,使其形成的射频前端模组可保障更快的网络传输速度、更大的网络容载能力以及更低的网络延迟等技术优势。并且,射频前端芯片包括收发复用链路14、多频发送链路15和多频接收链路16中的至少一条,收发复用链路14、多频发送链路15和多频接收链路16均共用部分元器件,有助于减少射频前端芯片所需采用的元器件数量,降低电路设计的复杂度,以减少射频前端芯片的占用面积。
在一实施例中,如图1所示,收发复用链路14包括第一功率放大器PA1、第一低噪声放大器LNA1、第一开关K1和第一滤波器21;
第一功率放大器PA1,被配置为对第一频段的射频信号进行功率放大;
第一低噪声放大器LNA1,被配置为对第一频段的射频信号进行低噪声放大;
第一滤波器21,被配置为对第一频段的射频信号进行滤波;
第一开关K1的第一不动端与第一功率放大器PA1的输出端相连,第一开关K1的第二不动端与第一低噪声放大器LNA1的输入端相连,第一开关K1的动端通过第一滤波器21与开关单元11相连。
其中,第一功率放大器PA1是可实现对第一频段的射频信号进行功率放大的放大器。第一低噪声放大器LNA1是指对第一频段的射频信号进行低噪声放大的低噪声放大器。第一滤波器21是指对第一频段的射频信号进行滤波处理的滤波器。此处的第一频段可以是N77频段,也可以是N79频段。
作为一示例,收发复用链路14包括第一功率放大器PA1、第一低噪声放大器LNA1、第一开关K1和第一滤波器21,第一开关K1的第一不动端与第一功率放大器PA1的输出端相连,第一开关K1的第二不动端与第一低噪声放大器LNA1的输入端相连,第一开关K1的动端通过第一滤波器21与开关单元11的内部端口相连,开关单元11的外部端口与多个天线相连。在需要发送第一频段的射频信号时,通过“第一功率放大器PA1-第一开关K1-第一滤波器21-开关单元11”这一发送链路12发送射频信号至外部天线;在需要接收第一频段的射频信号时,从天线接收到的射频信号通过“开关单元11-第一滤波器21-第一开关K1-第一低噪声放大器LNA1”这一接收链路13传输至内部电路。本示例中,收发复用链路14利用第一开关K1,切换发送或接收至少一个工作频段的射频信号,使得其发送链路12和接收链路13复用同一第一滤波器21,可减少射频前端芯片中的元器件数量,降低电路设计的复杂度,以减少射频前端芯片的占用面积。
在一实施例中,如图2所示,收发复用链路14包括第二功率放大器PA2、两个第一低噪声放大器LNA1、第二开关K2和两个第一滤波器21;
第二功率放大器PA2,被配置为对第一频段或第二频段的射频信号进行功率放大;
两个第一低噪声放大器LNA1,被配置为分别对第一频段和第二频段的射频信号进行低噪声放大;
两个第一滤波器21,被配置为分别对第一频段和第二频段的射频信号进行滤波;
第二开关K2的不动端与第二功率放大器PA2的输出端和两个第一低噪声放大器LNA1的输入端相连,第二开关K2的动端与两个第一滤波器21相连;第二开关K2被配置为,切换两个第一滤波器21与对应频段的第一低噪声放大器LNA1相连,或者与第二功率放大器PA2相连。
其中,第二功率放大器PA2是可实现对第一频段或者第二频段的射频信号进行功率放大的放大器。第一低噪声放大器LNA1是指对第一频段的射频信号进行低噪声放大的低噪声放大器。作为一示例,两个第一低噪声放大器LNA1中的任一个被配置为对第一频段的射频信号进行低噪声放大,另一个被配置为对第二频段的射频信号进行低噪声放大。第一滤波器21是指对第一频段的射频信号进行滤波处理的滤波器。作为一示例,两者第一滤波器21中的任一个被配置为对第一频段的射频信号进行滤波,另一个被配置为对第二频段的射频信号进行滤波。例如,在第一频段为N77频段时,第二频段为N79频段;在第一频段为N79频段时,第二频段为N77频段。
收发复用链路14包括第二功率放大器PA2、两个第一低噪声放大器LNA1、第二开关K2和两个第一滤波器21,第二开关K2的不动端与第二功率放大器PA2的输出端和两个第一低噪声放大器LNA1的输入端相连,第二开关K2的动端与两个第一滤波器21相连;第二开关K2被配置为,切换两个第一滤波器21与对应频段的第一低噪声放大器LNA1相连,或者与第二功率放大器PA2相连。本示例中,第二开关K2的动端分别通过两个第一滤波器21与开关单元11的内部端口相连,第二开关K2的不动端分别与第二功率放大器PA2的输出端和两个第一低噪声放大器LNA1的输入端相连,可实现在发送第一频段的射频信号的同时接收第二频段的射频信号,具体通过“第二功率放大器PA2-第二开关K2-第一频段对应的第一滤波器21-开关单元11”这一发送链路12发送第一频段的射频信号,并通过“开关单元11-第二频段的第一滤波器21-第二开关K2-第二频段的第一低噪声放大器LNA1”这一接收链路13接收第二频段的射频信号;或者可实现在发送第二频段的射频信号的同时接收第一频段的射频信号,具体通过“第二功率放大器PA2-第二开关K2-第二频段对应的第一滤波器21-开关单元11”这一发送链路12发送第二频段的射频信号,并通过“开关单元11-第一频段的第一滤波器21-第二开关K2-第一频段的第一低噪声放大器LNA1”这一接收链路13接收第一频段的射频信号。
本示例中,收发复用链路14复用第二开关K2,实现在发送第一频段的射频信号的同时接收第二频段的射频信号,或者在发送第二频段的射频信号的同时接收第一频段的射频信号,使得第一频段的射频信号发送和第二频段的射频信号发送复用同一第二低噪声放大器LNA2,且射频信号的发送和接收过程中,复用两个第一滤波器21,可减少射频前端芯片中的元器件数量,降低电路设计的复杂度,以减少射频前端芯片的占用面积。
在一实施例中,如图2所示,第二开关K2的第一不动端与第二功率放大器PA2相连,第二开关K2的第二不动端与一第一低噪声放大器LNA1相连,第二开关K2的第三不动端与另一第一低噪声放大器LNA1相连;
第二开关K2的第一动端通过一第一滤波器21与开关单元11相连,被配置为切换连通第一不动端和第二不动端,用于发送或接收第一频段的射频信号;
第二开关K2的第二动端通过一第一滤波器21与开关单元11相连,被配置为切换连通第一不动端和第三不动端,用于发送或接收第二频段的射频信号。
作为一示例,如图2所示,第二开关K2的第一不动端与第二功率放大器PA2相连,第二开关K2的第二不动端与一第一低噪声放大器LNA1相连,第二开关K2的第一动端通过一第一滤波器21与开关单元11相连,被配置为切换连通第一不动端和第二不动端,用于发送或接收第一频段的射频信号。本示例中,在第二开关K2的第一动端连通第一不动端时,可通过“第二功率放大器PA2-第二开关K2-第一频段的第一滤波器21-开关单元11”这一发送链路12发送第一频段的射频信号;在第二开关K2的第一动端连通第二不动端时,可通过“开关单元11-第一频段的第一滤波器21-第二开关K2-第一频段的第一低噪声放大器LNA1”这一接收链路13接收第一频段的射频信号。
作为一示例,如图2所示,第二开关K2的第一不动端与第二功率放大器PA2相连,第二开关K2的第三不动端与另一第一低噪声放大器LNA1相连,第二开关K2的第二动端通过一第一滤波器21与开关单元11相连,被配置为切换连通第一不动端和第三不动端,用于发送或接收第二频段的射频信号。本示例中,在第二开关K2的第二动端连通第一不动端时,可通过“第二功率放大器PA2-第二开关K2-第二频段的第一滤波器21-开关单元11”这一发送链路12发送第二频段的射频信号;在第二开关K2的第二动端连通第三不动端时,可通过“开关单元11-第二频段的第一滤波器21-第二开关K2-第二频段的第一低噪声放大器LNA1”这一接收链路13接收第二频段的射频信号。
本示例中,由于第二开关K2的两个动端分别两个第一滤波器21相连,而第二开关K2的三个不动端分别与一个第二功率放大器PA2和两个第一低噪声放大器LNA1相连,使得第二开关K2可切换选择一个第一滤波器21与一个第二功率放大器PA2,另一个第一滤波器21与对应频段的第一低噪声放大器LNA1相连,以实现在发送第一频段的射频信号的同时接收第二频段的射频信号,或者在发送第二频段的射频信号的同时接收第一频段的射频信号。本示例中,第一频段的射频信号发送和第二频段的射频信号发送复用同一第二低噪声放大器LNA2,且射频信号的发送和接收过程中,复用两个第一滤波器21,可减少射频前端芯片中的元器件数量,降低电路设计的复杂度,以减少射频前端芯片的占用面积。
在一实施例中,如图3所示,多频发送链路15包括第三开关K3、第二功率放大器PA2、第四开关K4和两个第一滤波器21;
第二功率放大器PA2,被配置为对第一频段或第二频段的射频信号进行功率放大;
两个第一滤波器21,被配置为分别对第一频段和第二频段的射频信号进行滤波;
第三开关K3的第一不动端用于接收第一频段的射频信号,第三开关K3的第二不动端用于接收第二频段的射频信号,第三开关K3的动端与第二功率放大器PA2的输入端相连;
第四开关K4的动端与第二功率放大器PA2的输出端相连,第四开关K4的第一不动端通过一第一滤波器21与开关单元11相连,第四开关K4的第二不动端通过另一第一滤波器21与开关单元11相连。
其中,第二功率放大器PA2是可以对第一频段或第二频段的射频信号进行功率放大的放大器。第一滤波器21是指对第一频段的射频信号进行滤波处理的滤波器。作为一示例,两者第一滤波器21中的任一个被配置为对第一频段的射频信号进行滤波,另一个被配置为对第二频段的射频信号进行滤波。例如,在第一频段为N77频段时,第二频段为N79频段;在第一频段为N79频段时,第二频段为N77频段。
作为一示例,多频发送链路15包括第三开关K3、第二功率放大器PA2、第四开关K4和两个第一滤波器21,第三开关K3的第一不动端用于接收第一频段的射频信号,第三开关K3的第二不动端用于接收第二频段的射频信号,第三开关K3的动端与第二功率放大器PA2的输入端相连;第四开关K4的动端与第二功率放大器PA2的输出端相连,第四开关K4的第一不动端通过一第一滤波器21与开关单元11相连,第四开关K4的第二不动端通过另一第一滤波器21与开关单元11相连。本示例中,在需要发送第一频段的射频信号时,切换第三开关K3的动端与第三开关K3的第一不动端相连,并切换第四开关K4的动端与第一频段的第一滤波器21相连,通过“第三开关K3-第二功率放大器PA2-第四开关K4-第一频段的第一滤波器21-开关单元11”这一发送链路12发送第一频段的射频信号;在需要发送第二频段的射频信号时,切换第三开关K3的动端与第三开关K3的第二不动端相连,并切换第四开关K4的动端与第二频段的第一滤波器21相连,通过“第三开关K3-第二功率放大器PA2-第四开关K4-第二频段的第一滤波器21-开关单元11”这一发送链路12发送第二频段的射频信号。
本示例中,多频发送链路15利用第三开关K3,切换将第一频段或第二频段的射频信号输入第二功率放大器PA2进行功率放大,利用第四开关K4切换将第一频段或第二频段的射频信号通过对应频段的第一滤波器21传输至开关单元11,使得第一频段或第二频段的射频信号发送过程中,复用第二功率放大器PA2,可减少射频前端芯片中的元器件数量,降低电路设计的复杂度,以减少射频前端芯片的占用面积。
在一实施例中,如图4所示,多频发送链路15包括第五开关K5、第二功率放大器PA2和第二滤波器22;
第二功率放大器PA2,被配置为对第一频段或第二频段的射频信号进行功率放大;
第二滤波器22,被配置为对第一频段或第二频段的射频信号进行滤波;
第五开关K5的第一不动端用于接收第一频段的射频信号,第五开关K5的第二不动端用于接收第二频段的射频信号,第五开关K5的动端与第二功率放大器PA2的输入端相连,第二功率放大器PA2的输出端通过第二滤波器22与开关单元11相连。
其中,第二功率放大器PA2是可以对第一频段或第二频段的射频信号进行功率放大的放大器。第二滤波器22是指对第一频段或第二频段的射频信号进行滤波处理的滤波器。例如,在第一频段为N77频段时,第二频段为N79频段;在第一频段为N79频段时,第二频段为N77频段。
多频发送链路15包括第五开关K5、第二功率放大器PA2和第二滤波器22;第五开关K5的第一不动端用于接收第一频段的射频信号,第五开关K5的第二不动端用于接收第二频段的射频信号,第五开关K5的动端与第二功率放大器PA2的输入端相连,第二功率放大器PA2的输出端通过第二滤波器22与开关单元11相连。本示例中,在需要发送第一频段的射频信号时,切换第五开关K5的动端与第五开关K5的第一不动端相连,通过“第五开关K5的第一不动端-第五开关K5的动端-第二功率放大器PA2-第二滤波器22-开关单元11”这一发送链路12发送第一频段的射频信号;在需要发送第二频段的射频信号时,切换第五开关K5的动端与第五开关K5的第二不动端相连,通过“第五开关K5的第二不动端-第五开关K5的动端-第二功率放大器PA2-第二滤波器22-开关单元11”这发送链路12发送第二频段的射频信号。
本示例中,多频发送链路15利用第五开关K5,切换第一频段或第二频段的射频信号,通过第二功率放大器PA2和第二滤波器22传输至开关单元11,使得第一频段或第二频段的射频信号发送过程中,复用第二功率放大器PA2和第二滤波器22,可减少射频前端芯片中的元器件数量,降低电路设计的复杂度,以减少射频前端芯片的占用面积。
在一实施例中,如图5所示,多频接收链路16包括第二滤波器22、第二低噪声放大器LNA2和抑制电路23;
第二滤波器22,被配置为对第一频段或第二频段的射频信号进行滤波;
第二低噪声放大器LNA2,被配置为对第一频段或第二频段的射频信号进行低噪声放大;
第二滤波器22的一端与开关单元11相连,第二滤波器22的另一端与第二低噪声放大器LNA2的输入端相连;
抑制电路23的一端耦合至第二滤波器22的输出端,另一端接地,被配置对射频信号进行抑制。
其中,第二滤波器22是指对第一频段或第二频段的射频信号进行滤波处理的滤波器。第二低噪声放大器LNA2是指对第一频段或第二频段的射频信号进行低噪声放大器。例如,在第一频段为N77频段时,第二频段为N79频段;在第一频段为N79频段时,第二频段为N77频段。抑制电路23是指可以抑制射频信号的电路。
作为一示例,多频接收链路16包括第二滤波器22和第二低噪声放大器LNA2,第二滤波器22的一端与开关单元11相连,第二滤波器22的另一端与第二低噪声放大器LNA2的输入端相连,可通过开关单元11将天线传输的第一频段或者第二频段的射频信号,依次通过第二滤波器22和第二低噪声放大器LNA2传输至内部电路,以使多频接收链路16既可接收第一频段的射频信号,也可接收第二频段的射频信号。
作为一示例,在采用多频接收链路16接收第一频段或第二频段的射频信号过程中,其所接收到的第一频段或第二频段的射频信号,会对其所处环境中的其他频段的射频信号造成干扰,以影响其他频段的射频信号的正常工作,因此,还需在多频接收链路16中设置抑制电路23,抑制电路23的一端耦合至第二滤波器22的输出端,另一端接地,被配置对射频信号进行抑制,即对第一频段或第二频段的射频信号进行抑制,以避免其影响其他频段的射频信号的正常工作。
在一实施例中,如图6所示,多频接收链路16包括两个第一低噪声放大器LNA1、第六开关K6、第二滤波器22和抑制电路23;
两个第一低噪声放大器LNA1,被配置为分别对第一频段和第二频段的射频信号进行低噪声放大;
第二滤波器22,被配置为对第一频段或第二频段的射频信号进行滤波;
第六开关K6的第一不动端与一第一低噪声放大器LNA1的输入端相连,第六开关K6的第二不动端与另一第一低噪声放大器LNA1的输入端相连,第六开关K6的动端通过第二滤波器22与开关单元11相连;
抑制电路23的一端耦合至第二滤波器22的输出端,另一端接地,被配置对射频信号进行抑制。
其中,第二滤波器22是指对第一频段或第二频段的射频信号进行滤波处理的滤波器。第一低噪声放大器LNA1是指对第一频段的射频信号进行低噪声放大器。作为一示例,两个第一低噪声放大器LNA1中的任一个被配置为对第一频段的射频信号进行低噪声放大,另一个被配置为对第二频段的射频信号进行低噪声放大。例如,在第一频段为N77频段时,第二频段为N79频段;在第一频段为N79频段时,第二频段为N77频段。
作为一示例,多频接收链路16包括两个第一低噪声放大器LNA1、第六开关K6、第二滤波器22,第六开关K6的第一不动端与一第一低噪声放大器LNA1的输入端相连,第六开关K6的第二不动端与另一第一低噪声放大器LNA1的输入端相连,第六开关K6的动端通过第二滤波器22与开关单元11相连。若与第一不动端相连的第一低噪声放大器LNA1被配置为对第一频段的射频信号进行低噪声放大,而与第二不动端相连的第二低噪声放大器LNA2被配置为对第二频段的射频信号进行低噪声放大时,则在接收第一频段的射频信号,可切换第六开关K6的动端与第一不动端相连;在接收第二频段的射频信号时,可切换第六开关K6的动端与第二不动端相连,以实现切换接收第一频段的射频信号或第二频段的射频信号。
作为一示例,在采用多频接收链路16接收第一频段或第二频段的射频信号过程中,其所接收到的第一频段或第二频段的射频信号,会对其所处环境中存在的其他频段的射频信号干扰,会影响其他频段的射频信号的正常接收,因此,还需在多频接收链路16中设置抑制电路23,抑制电路23的一端耦合至第二滤波器22的输出端,另一端接地,被配置对射频信号进行抑制,即对其他频段的射频信号进行抑制,保障其他频段的射频信号的正常接收。
在一实施例中,抑制电路23,被配置为在接收第一频段和第二频段中的较低频段的射频信号时,对目标频段的射频信号进行抑制。
其中,第一频段和第二频段中的较低频段是指第一频段和第二频段中的较小值,例如,在第一频段为N77频段,而第二频段为N79频段时,两个频段的较低频段为N77频段。目标频段是指较低频段会干扰到的频段。作为一示例,抑制电路23,被配置为在多频接收链路16接收到第一频段和第二频段中的较低频段的射频信号时,例如,在接收到N77频段的射频信号时,会对与较低频段相互干扰的目标频段的射频信号进行抑制。一般来说,射频前端芯片设计时,在接收第一频段或第二频段的射频信号时,在接收到第一频段和第二频段中的较高频段的射频信号时,射频前端芯片自带对目标频段的射频信号进行屏蔽作用,因此,只需在接收第一频段和第二频段中的较低频段的射频信号时,才需对目标频段的射频信号进行抑制,以保障低频频段的射频信号不影响其他频段的接收,进而提高射频前端芯片的灵敏度。
在一实施例中,如图5-图7所示,抑制电路23包括串联的第七开关K7和滤波电路231,第七开关K7,被配置为在接收第一频段和第二频段中的较低频段的射频信号时导通,在接收第一频段和第二频段中的较高频段的射频信号时断开。
作为一示例,抑制电路23包括串联的第七开关K7和滤波电路231,滤波电路231可以为采用电容和电感串联形成的滤波电路231。第七开关K7被配置为在多频接收链路16接收第一频段和第二频段中的较低频段时导通,以使滤波电路231可对目标频段的射频信号进行抑制,保障较低频段的射频信号的正常接收;第七开关K7被配置为在多频接收链路16接收第一频段和第二频段中的较高频段时断开,基于射频前端芯片对目标频段的射频信号进行自动屏蔽功能,保障较高频段的射频信号的正常接收。
在一实施例中,滤波电路231的第一端耦合至第二滤波器22的输出端,滤波电路231的第二端与第七开关K7的第一端相连,第七开关K7的第二端接地;
和/或,第七开关K7的第一端耦合至第二滤波器22的输出端,第七开关K7的第二端与滤波电路231的第一端相连,滤波电路231的第二端接地。
作为一示例,抑制电路23包括串联的第七开关K7和滤波电路231,其中一种电路设计是,将滤波电路231的第一端耦合至第二滤波器22的输出端,滤波电路231的第二端与第七开关K7的第一端相连,第七开关K7的第二端接地;另一种电路设计是,第七开关K7的第一端耦合至第二滤波器22的输出端,第七开关K7的第二端与滤波电路231的第一端相连,滤波电路231的第二端接地。
本示例中,在多频接收链路16接收第一频段和第二频段中的较低频段时,第七开关K7导通,使得第二滤波器22输出的射频信号需通过滤波电路231接地,以使滤波电路231可对目标频段的射频信号进行抑制;在多频接收链路16接收第一频段和第二频段中的较高频段时,第七开关K7断开,使得第二滤波器22输出的射频信号无需通过滤波电路231接地,无需使滤波电路231可对目标频段的射频信号进行抑制。
在一实施例中,抑制电路23的数量为至少一个,至少一个抑制电路23,被配置为在接收第一频段和第二频段中的较低频段的射频信号时,对至少一个目标频段的射频信号进行抑制。
作为一示例,多频接收链路16中的抑制电路23的数量可设置为至少一个,每个抑制电路23,被配置为在接收到第一频段和第二频段中的较低频段的射频信号时,可以对一个目标频段的射频信号进行抑制,采用至少一个抑制电路23,可实现对至少一个目标频段的射频信号进行抑制。
在一实施例中,第一频段和第二频段中的较低频段为N77频段,第一频段和第二频段中的较高频段为N79频段。
作为一示例,在采用多频接收链路16切换接收N77频段的射频信号或者N79频段的射频信号时,若接收到N77频段的射频信号时,需采用抑制电路23对目标频段的射频信号进行抑制;若接收到N79频段的射频信号时,无需采用抑制电路23对目标频段的射频信号进行抑制。
在一实施例中,目标频段为wifi频段、B3频段和B41频段。
作为一示例,在射频前端芯片所处环境存在wifi频段、B3频段和B41频段的射频信号时,采用多频接收链路16可以接收第一频段或第二频段的射频信号,在接收第一频段和第二频段中的较低频段时,可采用抑制电路23对wifi频段、B3频段和B41频段等频段的射频信号进行抑制;在接收第一频段和第二频段中的较高频段时,由于较高频段的射频信号和目标频段的射频信号共存时,可利用系统其自屏蔽功能实现抑制。
在一实施例中,如图7所示,发送链路12包括第一功率放大器PA1和第一滤波器21,第一滤波器21的一端与第一功率放大器PA1的输出端相连,第一滤波器21的另一端与开关单元11相连。
其中,第一功率放大器PA1是可实现对第一频段的射频信号进行功率放大的放大器。第一滤波器21是指对第一频段的射频信号进行滤波处理的滤波器。此处的第一频段可以是N77频段,也可以是N79频段。
作为一示例,发送链路12包括第一功率放大器PA1和第一滤波器21,第一滤波器21的一端与第一功率放大器PA1的输出端相连,第一滤波器21的另一端与开关单元11相连,第一功率放大器PA1可对接收到的第一频段的射频信号进行功率放大,再将放大后的第一频段的射频信号经过第一滤波器21进行滤波,以将滤波后的第一频段的射频信号通过开关单元11发送至天线,以发送第一频段的射频信号。
在一实施例中,如图1-图4所示,接收链路13包括第一低噪声放大器LNA1和第一滤波器21,第一滤波器21的一端与开关单元11相连,第一滤波器21的另一端与第一低噪声放大器LNA1的输入端相连。
其中,第一低噪声放大器LNA1是指对第一频段的射频信号进行低噪声放大器。第一滤波器21是指对第一频段的射频信号进行滤波处理的滤波器。此处的第一频段可以是N77频段,也可以是N79频段。
作为一示例,接收链路13包括第一低噪声放大器LNA1和第一滤波器21,第一滤波器21的一端与开关单元11相连,第一滤波器21的另一端与第一低噪声放大器LNA1的输入端相连,开关单元11可将天线发送的第一频段的射频信号发送至第一滤波器21进行滤波,再将滤波后的第一频段的射频信号发送至第一低噪声放大器LNA1进行低噪声放大,以接收第一频段的射频信号。
在一实施例中,提供一种射频前端模组,包括上述实施例中的射频前端芯片。
上述射频前端芯片中,设有至少两个工作频段对应的信号处理链路,每一所述信号处理链路包括至少一条发送链路12和至少两条接收链路13,使其形成的射频前端模组可保障更快的网络传输速度、更大的网络容载能力以及更低的网络延迟等技术优势。并且,射频前端芯片包括收发复用链路14、多频发送链路15和多频接收链路16中的至少一条,收发复用链路14、多频发送链路15和多频接收链路16均共用部分元器件,有助于减少射频前端芯片所需采用的元器件数量,降低电路设计的复杂度,以减少射频前端芯片的占用面积。
在一实施例中,如图8所示,射频前端模组包括两个射频前端芯片,两个射频前端芯片中的开关单元11电连接。
作为一示例,每一射频前端模组包括两个射频前端芯片,两个射频前端芯片中的开关单元11电连接,以使其可支持1T4R或者2T4R功能的实现,使其形成的射频前端模组可保障更快的网络传输速度、更大的网络容载能力以及更低的网络延迟等技术优势。而且,由于每一射频前端芯片上设有收发复用链路14、多频发送链路15和多频接收链路16中的至少一条,有助于减少射频前端芯片所需采用的元器件数量,降低电路设计的复杂度,以减少射频前端芯片的占用面积。
以上所述实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围,均应包含在本发明的保护范围之内。
Claims (18)
1.一种射频前端芯片,其特征在于,所述射频前端芯片包括开关单元和至少两个工作频段对应的两条信号处理链路,所述开关单元的外部端口用于与天线连接,每一所述信号处理链路包括至少一条发送链路和至少两条接收链路;
至少一条所述发送链路和至少一条所述接收链路配合形成收发复用链路,所述收发复用链路与所述开关单元的内部端口相连,被配置为发送或接收至少一个工作频段的射频信号;
和/或,至少两条所述发送链路配合形成多频发送链路,所述多频发送链路,与所述开关单元的内部端口相连,被配置为切换发送不同频段的射频信号;
和/或,至少两条所述接收链路配合形成多频接收链路,所述多频接收链路,与所述开关单元的内部端口相连,被配置为切换接收不同频段的射频信号。
2.如权利要求1所述的射频前端芯片,其特征在于,所述收发复用链路包括第一功率放大器、第一低噪声放大器、第一开关和第一滤波器;
所述第一功率放大器,被配置为对第一频段的射频信号进行功率放大;
所述第一低噪声放大器,被配置为对第一频段的射频信号进行低噪声放大;
所述第一滤波器,被配置为对第一频段的射频信号进行滤波;
所述第一开关的第一不动端与所述第一功率放大器的输出端相连,所述第一开关的第二不动端与所述第一低噪声放大器的输入端相连,所述第一开关的动端通过所述第一滤波器与所述开关单元相连。
3.如权利要求1所述的射频前端芯片,其特征在于,所述收发复用链路包括第二功率放大器、两个第一低噪声放大器、第二开关和两个第一滤波器;
所述第二功率放大器,被配置为对第一频段或第二频段的射频信号进行功率放大;
两个所述第一低噪声放大器,被配置为分别对第一频段和第二频段的射频信号进行低噪声放大;
两个所述第一滤波器,被配置为分别对第一频段和第二频段的射频信号进行滤波;
所述第二开关的不动端与所述第二功率放大器的输出端和两个所述第一低噪声放大器的输入端相连,所述第二开关的动端与两个所述第一滤波器相连;所述第二开关被配置为,切换所述两个第一滤波器与对应频段的第一低噪声放大器相连,或者与所述第二功率放大器相连。
4.如权利要求3所述的射频前端芯片,其特征在于,
所述第二开关的第一不动端与所述第二功率放大器相连,所述第二开关的第二不动端与一所述第一低噪声放大器相连,所述第二开关的第三不动端与另一所述第一低噪声放大器相连;
所述第二开关的第一动端通过一所述第一滤波器与所述开关单元相连,被配置为切换连通所述第一不动端和所述第二不动端,用于发送或接收第一频段的射频信号;
所述第二开关的第二动端通过一所述第一滤波器与所述开关单元相连,被配置为切换连通所述第一不动端和所述第三不动端,用于发送或接收第二频段的射频信号。
5.如权利要求1所述的射频前端芯片,其特征在于,所述多频发送链路包括第三开关、第二功率放大器、第四开关和两个第一滤波器;
所述第二功率放大器,被配置为对第一频段或第二频段的射频信号进行功率放大;
两个所述第一滤波器,被配置为分别对第一频段和第二频段的射频信号进行滤波;
所述第三开关的第一不动端用于接收第一频段的射频信号,所述第三开关的第二不动端用于接收第二频段的射频信号,所述第三开关的动端与所述第二功率放大器的输入端相连;
所述第四开关的动端与所述第二功率放大器的输出端相连,所述第四开关的第一不动端通过一所述第一滤波器与所述开关单元相连,所述第四开关的第二不动端通过另一所述第一滤波器与所述开关单元相连。
6.如权利要求1所述的射频前端芯片,其特征在于,所述多频发送链路包括第五开关、第二功率放大器和第二滤波器;
所述第二功率放大器,被配置为对第一频段或第二频段的射频信号进行功率放大;
所述第二滤波器,被配置为对第一频段或第二频段的射频信号进行滤波;
所述第五开关的第一不动端用于接收第一频段的射频信号,所述第五开关的第二不动端用于接收第二频段的射频信号,所述第五开关的动端与所述第二功率放大器的输入端相连,所述第二功率放大器的输出端通过所述第二滤波器与所述开关单元相连。
7.如权利要求1或3所述的射频前端芯片,其特征在于,所述多频接收链路包括第二滤波器、第二低噪声放大器和抑制电路;
所述第二滤波器,被配置为对第一频段或第二频段的射频信号进行滤波;
所述第二低噪声放大器,被配置为对第一频段或第二频段的射频信号进行低噪声放大;
所述第二滤波器的一端与所述开关单元相连,所述第二滤波器的另一端与所述第二低噪声放大器的输入端相连;
所述抑制电路的一端耦合至所述第二滤波器的输出端,另一端接地,被配置对射频信号进行抑制。
8.如权利要求1或3所述的射频前端芯片,其特征在于,所述多频接收链路包括两个第一低噪声放大器、第六开关、第二滤波器和抑制电路;
两个所述第一低噪声放大器,被配置为分别对第一频段和第二频段的射频信号进行低噪声放大;
所述第二滤波器,被配置为对第一频段或第二频段的射频信号进行滤波;
所述第六开关的第一不动端与一所述第一低噪声放大器的输入端相连,所述第六开关的第二不动端与另一所述第一低噪声放大器的输入端相连,所述第六开关的动端通过所述第二滤波器与开关单元相连;
所述抑制电路的一端耦合至所述第二滤波器的输出端,另一端接地,被配置对射频信号进行抑制。
9.如权利要求8所述的射频前端芯片,其特征在于,所述抑制电路,被配置为在接收所述第一频段和所述第二频段中的较低频段的射频信号时,对目标频段的射频信号进行抑制。
10.如权利要求9所述的射频前端芯片,其特征在于,所述抑制电路包括串联的第七开关和滤波电路,所述第七开关,被配置为在接收所述第一频段和所述第二频段中的较低频段的射频信号时导通,在接收所述第一频段和所述第二频段中的较高频段的射频信号时断开。
11.如权利要求10所述的射频前端芯片,其特征在于,所述滤波电路的第一端耦合至所述第二滤波器的输出端,所述滤波电路的第二端与所述第七开关的第一端相连,所述第七开关的第二端接地;
和/或,所述第七开关的第一端耦合至所述第二滤波器的输出端,所述第七开关的第二端与所述滤波电路的第一端相连,所述滤波电路的第二端接地。
12.如权利要求9所述的射频前端芯片,其特征在于,所述抑制电路的数量为至少一个,至少一个所述抑制电路,被配置为在接收所述第一频段和所述第二频段中的较低频段的射频信号时,对至少一个目标频段的射频信号进行抑制。
13.如权利要求12所述的射频前端芯片,其特征在于,所述第一频段和所述第二频段中的较低频段为N77频段,所述第一频段和所述第二频段中的较高频段为N79频段。
14.如权利要求12所述的射频前端芯片,其特征在于,所述目标频段为wifi频段、B3频段和B41频段。
15.如权利要求1所述的射频前端芯片,其特征在于,所述发送链路包括第一功率放大器和第一滤波器,所述第一滤波器的一端与所述第一功率放大器的输出端相连,所述第一滤波器的另一端与所述开关单元相连。
16.如权利要求1所述的射频前端芯片,其特征在于,所述接收链路包括第一低噪声放大器和第一滤波器,所述第一滤波器的一端与所述开关单元相连,所述第一滤波器的另一端与所述第一低噪声放大器的输入端相连。
17.一种射频前端模组,其特征在于,包括权利要求1-16任一项所述射频前端芯片。
18.如权利要求17所述的射频前端模组,其特征在于,射频前端模组包括两个所述射频前端芯片,两个所述射频前端芯片中的开关单元电连接。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210790400.1A CN115333562B (zh) | 2022-07-06 | 2022-07-06 | 射频前端芯片和射频前端模组 |
CN202410193649.3A CN118074739A (zh) | 2022-07-06 | 2022-07-06 | 射频前端芯片和射频前端模组 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210790400.1A CN115333562B (zh) | 2022-07-06 | 2022-07-06 | 射频前端芯片和射频前端模组 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202410193649.3A Division CN118074739A (zh) | 2022-07-06 | 2022-07-06 | 射频前端芯片和射频前端模组 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN115333562A true CN115333562A (zh) | 2022-11-11 |
CN115333562B CN115333562B (zh) | 2024-03-12 |
Family
ID=83916799
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202410193649.3A Pending CN118074739A (zh) | 2022-07-06 | 2022-07-06 | 射频前端芯片和射频前端模组 |
CN202210790400.1A Active CN115333562B (zh) | 2022-07-06 | 2022-07-06 | 射频前端芯片和射频前端模组 |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202410193649.3A Pending CN118074739A (zh) | 2022-07-06 | 2022-07-06 | 射频前端芯片和射频前端模组 |
Country Status (1)
Country | Link |
---|---|
CN (2) | CN118074739A (zh) |
Citations (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1599269A (zh) * | 2004-08-20 | 2005-03-23 | 南京东大宽带通信技术有限公司 | 数字中频多频多模射频模块 |
JP2012034049A (ja) * | 2010-07-28 | 2012-02-16 | Ntt Docomo Inc | 携帯無線装置 |
CN103338054A (zh) * | 2013-06-09 | 2013-10-02 | 华为终端有限公司 | 多频共用天线系统、射频前端和多频通信装置 |
CN105553494A (zh) * | 2016-01-18 | 2016-05-04 | 广州慧睿思通信息科技有限公司 | 一种射频前端选频电路及其信号接收方法 |
CN108832959A (zh) * | 2018-08-29 | 2018-11-16 | Oppo(重庆)智能科技有限公司 | 射频前端模组及电子装置 |
CN110266326A (zh) * | 2019-06-19 | 2019-09-20 | 成都星联芯通科技有限公司 | 一种基于ook的一线通射频前端控制方法及其系统 |
CN111313915A (zh) * | 2020-03-23 | 2020-06-19 | 维沃移动通信有限公司 | 一种电子设备 |
CN111565057A (zh) * | 2020-06-23 | 2020-08-21 | 锐石创芯(深圳)科技有限公司 | 一种射频前端模块、天线装置及通信终端 |
CN111917429A (zh) * | 2020-07-24 | 2020-11-10 | 锐石创芯(深圳)科技有限公司 | 一种射频前端架构、天线装置及通信终端 |
CN111953374A (zh) * | 2020-08-13 | 2020-11-17 | 锐石创芯(深圳)科技有限公司 | 射频前端模组和无线装置 |
CN112187297A (zh) * | 2020-09-27 | 2021-01-05 | Oppo广东移动通信有限公司 | 射频L-PA Mid器件、射频收发系统和通信设备 |
US20210328618A1 (en) * | 2020-04-21 | 2021-10-21 | Murata Manufacturing Co., Ltd. | Radio-frequency signal transmitting and receiving circuit |
CN113676208A (zh) * | 2021-08-12 | 2021-11-19 | Oppo广东移动通信有限公司 | 放大器模组、射频系统及通信设备 |
CN113726360A (zh) * | 2020-05-26 | 2021-11-30 | Oppo广东移动通信有限公司 | 射频PA Mid器件、射频收发装置和通信设备 |
WO2022034817A1 (ja) * | 2020-08-13 | 2022-02-17 | 株式会社村田製作所 | 高周波モジュールおよび通信装置 |
CN114337693A (zh) * | 2020-09-27 | 2022-04-12 | Oppo广东移动通信有限公司 | 射频L-PA Mid器件、射频收发系统和通信设备 |
CN114337694A (zh) * | 2020-09-27 | 2022-04-12 | Oppo广东移动通信有限公司 | 射频L-PA Mid器件、射频收发系统和通信设备 |
CN114513225A (zh) * | 2022-02-23 | 2022-05-17 | 上海山景集成电路股份有限公司 | 收发复用放大电路及可重构收发通信系统 |
CN114640358A (zh) * | 2020-12-16 | 2022-06-17 | Oppo广东移动通信有限公司 | 射频PA Mid器件、射频收发系统和通信设备 |
-
2022
- 2022-07-06 CN CN202410193649.3A patent/CN118074739A/zh active Pending
- 2022-07-06 CN CN202210790400.1A patent/CN115333562B/zh active Active
Patent Citations (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1599269A (zh) * | 2004-08-20 | 2005-03-23 | 南京东大宽带通信技术有限公司 | 数字中频多频多模射频模块 |
JP2012034049A (ja) * | 2010-07-28 | 2012-02-16 | Ntt Docomo Inc | 携帯無線装置 |
CN103338054A (zh) * | 2013-06-09 | 2013-10-02 | 华为终端有限公司 | 多频共用天线系统、射频前端和多频通信装置 |
CN105553494A (zh) * | 2016-01-18 | 2016-05-04 | 广州慧睿思通信息科技有限公司 | 一种射频前端选频电路及其信号接收方法 |
CN108832959A (zh) * | 2018-08-29 | 2018-11-16 | Oppo(重庆)智能科技有限公司 | 射频前端模组及电子装置 |
CN110266326A (zh) * | 2019-06-19 | 2019-09-20 | 成都星联芯通科技有限公司 | 一种基于ook的一线通射频前端控制方法及其系统 |
CN111313915A (zh) * | 2020-03-23 | 2020-06-19 | 维沃移动通信有限公司 | 一种电子设备 |
US20210328618A1 (en) * | 2020-04-21 | 2021-10-21 | Murata Manufacturing Co., Ltd. | Radio-frequency signal transmitting and receiving circuit |
CN113726360A (zh) * | 2020-05-26 | 2021-11-30 | Oppo广东移动通信有限公司 | 射频PA Mid器件、射频收发装置和通信设备 |
CN111565057A (zh) * | 2020-06-23 | 2020-08-21 | 锐石创芯(深圳)科技有限公司 | 一种射频前端模块、天线装置及通信终端 |
WO2022017404A1 (zh) * | 2020-07-24 | 2022-01-27 | 锐石创芯(深圳)科技有限公司 | 一种射频前端架构、天线装置及通信终端 |
CN113225095A (zh) * | 2020-07-24 | 2021-08-06 | 锐石创芯(深圳)科技有限公司 | 一种射频前端架构、天线装置及通信终端 |
CN111917429A (zh) * | 2020-07-24 | 2020-11-10 | 锐石创芯(深圳)科技有限公司 | 一种射频前端架构、天线装置及通信终端 |
CN111953374A (zh) * | 2020-08-13 | 2020-11-17 | 锐石创芯(深圳)科技有限公司 | 射频前端模组和无线装置 |
WO2022034817A1 (ja) * | 2020-08-13 | 2022-02-17 | 株式会社村田製作所 | 高周波モジュールおよび通信装置 |
CN112187297A (zh) * | 2020-09-27 | 2021-01-05 | Oppo广东移动通信有限公司 | 射频L-PA Mid器件、射频收发系统和通信设备 |
CN114337693A (zh) * | 2020-09-27 | 2022-04-12 | Oppo广东移动通信有限公司 | 射频L-PA Mid器件、射频收发系统和通信设备 |
CN114337694A (zh) * | 2020-09-27 | 2022-04-12 | Oppo广东移动通信有限公司 | 射频L-PA Mid器件、射频收发系统和通信设备 |
CN114640358A (zh) * | 2020-12-16 | 2022-06-17 | Oppo广东移动通信有限公司 | 射频PA Mid器件、射频收发系统和通信设备 |
CN113676208A (zh) * | 2021-08-12 | 2021-11-19 | Oppo广东移动通信有限公司 | 放大器模组、射频系统及通信设备 |
CN114513225A (zh) * | 2022-02-23 | 2022-05-17 | 上海山景集成电路股份有限公司 | 收发复用放大电路及可重构收发通信系统 |
Also Published As
Publication number | Publication date |
---|---|
CN118074739A (zh) | 2024-05-24 |
CN115333562B (zh) | 2024-03-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN111917429B (zh) | 一种射频前端架构、天线装置及通信终端 | |
CN111600616B (zh) | 一种射频前端架构、天线装置及通信终端 | |
US9748992B2 (en) | Systems and methods for reducing filter insertion loss while maintaining out-of band attenuation | |
CN109905132B (zh) | 一种射频通路及终端 | |
CN111565057B (zh) | 一种射频前端模块、天线装置及通信终端 | |
CN215990786U (zh) | 一种覆盖多频段的射频前端模块及无线通信设备 | |
CN112769438B (zh) | 射频mmpa器件、射频系统和通信设备 | |
CN114553250B (zh) | 射频系统和通信设备 | |
CN113992229B (zh) | 射频系统及通信设备 | |
CN112769447B (zh) | 射频电路及电子设备 | |
US11336309B2 (en) | Front-end module and communication device | |
EP2351233B1 (en) | Shared rf front-end module for cellular application | |
US20210211146A1 (en) | Front end module | |
CN114124115A (zh) | 射频前端器件、射频收发系统和通信设备 | |
CN201976093U (zh) | 四频段gsm收发装置及无线终端 | |
US20200304167A1 (en) | Front end module | |
CN213367788U (zh) | 射频前端电路及电子设备 | |
US11967981B2 (en) | Diversity receiver product architectures for high band, ultra-high band and E-UTRAN new radio | |
CN115102559B (zh) | 射频PA Mid器件、射频系统和通信设备 | |
CN113922828B (zh) | 一种接收器件、射频系统及通信设备 | |
US20230020586A1 (en) | Carrier aggregation with integrated filters | |
KR20200119686A (ko) | 프론트 엔드 모듈 | |
CN115333562A (zh) | 射频前端芯片和射频前端模组 | |
CN201928273U (zh) | 四频段gsm收发装置及无线终端 | |
KR102428339B1 (ko) | 프론트 엔드 모듈 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |