CN115269293A - 一种基于芯片fpga原型验证设备的互联接口测试方法 - Google Patents
一种基于芯片fpga原型验证设备的互联接口测试方法 Download PDFInfo
- Publication number
- CN115269293A CN115269293A CN202210914015.3A CN202210914015A CN115269293A CN 115269293 A CN115269293 A CN 115269293A CN 202210914015 A CN202210914015 A CN 202210914015A CN 115269293 A CN115269293 A CN 115269293A
- Authority
- CN
- China
- Prior art keywords
- interconnection interface
- chip
- fpga prototype
- prototype verification
- chip fpga
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000012795 verification Methods 0.000 title claims abstract description 113
- 238000012360 testing method Methods 0.000 title claims abstract description 69
- 238000000034 method Methods 0.000 claims abstract description 17
- 238000004891 communication Methods 0.000 claims description 26
- 230000002159 abnormal effect Effects 0.000 claims description 9
- 238000013524 data verification Methods 0.000 claims description 9
- 230000003213 activating effect Effects 0.000 claims description 4
- 238000010998 test method Methods 0.000 claims description 4
- 238000012423 maintenance Methods 0.000 abstract description 2
- 238000011161 development Methods 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 1
- 239000003638 chemical reducing agent Substances 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 239000002699 waste material Substances 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/22—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
- G06F11/2289—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing by configuration test
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/22—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
- G06F11/2294—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing by remote test
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/22—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
- G06F11/26—Functional testing
- G06F11/273—Tester hardware, i.e. output processing circuits
- G06F11/2733—Test interface between tester and unit under test
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/30—Monitoring
- G06F11/32—Monitoring with visual or acoustical indication of the functioning of the machine
- G06F11/324—Display of status information
- G06F11/325—Display of status information by lamps or LED's
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Quality & Reliability (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Tests Of Electronic Circuits (AREA)
- Test And Diagnosis Of Digital Computers (AREA)
Abstract
本申请涉及计算机技术领域,具体而言,涉及一种基于芯片FPGA原型验证设备的互联接口测试方法,将芯片FPGA原型验证硬件设备与芯片FPGA原型验证软件终端进行连接,并将硬件设备上的待测试互联接口通过线缆相互连接,通过芯片FPGA原型验证软件终端进行网络设置和芯片配置,然后根据调试模块的控制按键进行互联接口的测试,根据芯片FPGA原型验证软件终端的指示灯进行互联接口测试结果信息的显示,最后采集汇总互联接口测试的结果。本申请通过芯片FPGA原型验证软件终端控制芯片FPGA原型验证设备测试,使得用户自己可以随时开始测试,并且一次测试即可发现很多互联接口是否存在问题,便于用户找到互联接口存在的问题,减少维修时间和成本。
Description
技术领域
本申请涉及计算机技术领域,具体而言,涉及一种基于芯片FPGA原型验证设备的互联接口测试方法。
背景技术
随着当前芯片的性能以及复杂程度不断升高,各种以前不曾出现的缺陷对传统测试方法提出了新的挑战,开发出一种适合芯片开发的系列化测试验证装置势在必行,将多个IC类项目对验证装置的需求进行整合和归类,同一系列可以在多个类似的项目中应用,从而避免了每个项目单独开发验证装置造成的资源浪费和进度延迟;测试验证装置可扩展性、通用性强,能够根据不同的项目需求快速组建,并且兼容多个项目,是可编程逻辑器件(如FPGA,Field-Programmable Gate Array,现场可编程门阵列器件)原型验证技术发展的趋势。
而芯片FPGA原型验证设备的互联接口是否能够正常工作,是芯片FPGA原型验证设备正常运行的前提条件。因此,在首次使用芯片FPGA原型验证设备,或者芯片FPGA原型验证设备出现故障时,都需要对互联接口进行测试。传统的芯片FPGA原型验证设备互联接口通过手动上电测试,测试速度较慢,测试过程比较长,不利于用户自己去测试。
发明内容
本申请的主要目的是提供一种基于芯片FPGA原型验证设备的互联接口测试方法,能够灵活高效的完成原型验证设备的工作状态测试,能够迅速的发现设备存在的问题。
为了实现上述目的,本申请提供了一种基于芯片FPGA原型验证设备的互联接口测试方法,包括如下步骤:步骤1:将芯片FPGA原型验证硬件设备置于无静电影响的测试环境中,取下设备上的所有保护胶垫;步骤2:将芯片FPGA原型验证软件终端安装在网络接口正常的计算机上,做为测试控制的上位机终端;步骤3:将芯片FPGA原型验证硬件设备与芯片FPGA原型验证软件终端通过网线或者交换机进行连接;步骤4:将芯片FPGA原型验证硬件设备上的待测试互联接口通过线缆进行连接,第一待测互联接口与第二待测互联接口连接,第三互联接口与第四互联接口连接,第五互联接口与第六互联接口连接;步骤5:将芯片FPGA原型验证设备接上供电电源,开启电源进行供电;步骤6:通过芯片FPGA原型验证软件终端进行网络设置;步骤7:通过芯片FPGA原型验证软件终端进行芯片配置;步骤8:进入芯片FPGA原型验证软件终端的调试模块;步骤9:根据调试模块的控制按键进行互联接口的测试,根据芯片FPGA原型验证软件终端的指示灯进行互联接口测试结果信息的显示;步骤10:采集汇总互联接口测试的结果,完成芯片FPGA原型验证硬件设备的互联接口测试。
进一步的,在步骤6进行网络配置时,包括如下步骤:步骤6.1:获取芯片FPGA原型验证软件终端的网络通信模块;步骤6.2:获取芯片FPGA原型验证硬件设备的网络ip通信地址;步骤6.3:在芯片FPGA原型验证软件终端的网络通信模块与FPGA原型验证硬件设备的ip地址进行连接;步骤6.4:通过网络通信模块的网络指示灯判断通信是否连接成功,连接成功则网络指示灯变绿,进行后续步骤,连接失败则网络指示灯无法亮起,需要确认芯片FPGA原型验证软件终端与芯片FPGA原型验证硬件设备之间的通信是否存在问题。
进一步的,在步骤7进行芯片配置时,包括如下步骤:步骤7.1:获取芯片FPGA原型验证软件终端的芯片配置模块;步骤7.2:获取芯片FPGA原型验证硬件设备的配置文件;步骤7.3:将芯片FPGA原型验证硬件设备的配置文件添加到芯片FPGA原型验证软件终端的芯片配置模块中;步骤7.4:通过芯片配置模块的配置指示灯判断配置是否连接成功,配置成功则配置指示灯变绿,互联接口的测试程序已存在于对应的FPGA芯片中,进行后续步骤,配置失败则配置指示灯无法亮起,需要确认芯片FPGA原型验证软件终端与芯片FPGA原型验证硬件设备之间的通信是否存在问题。
进一步的,芯片FPGA原型验证硬件设备的配置文件为互联接口测试程序,该测试程序具体为:一个互联接口连续发出交替数据,与其通过线缆连接的对应互联接口接收该交替数据,并验证是否与发送的数据信息一致;如果一致则对应的芯片FPGA原型验证硬件设备指示灯会亮起,表示验证通过,如果不一致则对应的芯片FPGA原型验证硬件设备指示灯闪烁,表示验证没有通过。
进一步的,在步骤9调试模块中,控制按键包括第一控制按键和第二控制按键,其中:第一控制按键用于使芯片FPGA原型验证硬件设备上的FPGA芯片结束复位并进入待机状态;第二控制按键用于激活芯片FPGA原型验证硬件设备上的FPGA芯片,运行互联接口的测试程序。
进一步的,在步骤9中,芯片FPGA原型验证软件终端的指示灯包括第一指示灯、第二指示灯、第三指示灯、第四指示灯以及第五指示灯,其中:第一指示灯和第二指示灯用于测试进程和测试结果的显示;第三指示灯用于显示第一互联接口与第二互联接口之间数据验证结果;第四指示灯用于显示第三互联接口与第四互联接口之间的数据验证结果;第五指示灯用于显示第五互联接口与第六互联接口之间的数据验证结果。
进一步的,在步骤10中,互联接口的测试结果包括:互联接口测试程序正常运行时,第一指示灯和第二指示灯同时亮起,此时如果第三指示灯、第四指示灯以及第五指示灯正常,则表明对应互联接口正常,如果第三指示灯、第四指示灯以及第五指示灯存在闪烁情况,则表明对应互联接口异常,需要对线缆连接情况以及芯片FPGA原型验证硬件设备的接口情况进行确认分析;互联接口测试程序结束,第二指示灯熄灭,如果第一指示灯亮起,表示本次互联接口测试正常,所有互联接口均通过验证,如果第一指示灯同时熄灭,表示本次互联接口测试异常,没有通过验证,需要对异常的互联接口进行问题分析。
进一步的,在步骤5中,供电电源的电压为12V。
本发明提供的一种基于芯片FPGA原型验证设备的互联接口测试方法,具有以下有益效果:
1.本申请能够灵活高效的完成原型验证设备的工作状态测试,能够迅速的发现设备存在的问题,并且一次测试即可发现很多互联接口是否存在问题,哪个互联接口存在问题。
2.本申请通过芯片FPGA原型验证软件终端控制芯片FPGA原型验证设备测试,使得用户自己可以随时开始测试,迅速完成设备测试,便于用户找到互联接口存在的问题,使得芯片FPGA原型验证设备高效工作,减少维修时间和成本。
附图说明
构成本申请的一部分的附图用来提供对本申请的进一步理解,使得本申请的其它特征、目的和优点变得更明显。本申请的示意性实施例附图及其说明用于解释本申请,并不构成对本申请的不当限定。在附图中:
图1是根据本申请实施例提供的基于芯片FPGA原型验证设备的互联接口测试方法示意图;
图2是根据本申请实施例提供的基于芯片FPGA原型验证设备的互联接口测试方法的连接示意图。
具体实施方式
为了使本技术领域的人员更好地理解本申请方案,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分的实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本申请保护的范围。
需要说明的是,本申请的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本申请的实施例。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
在本申请中,术语“上”、“下”、“左”、“右”、“前”、“后”、“顶”、“底”、“内”、“外”、“中”、“竖直”、“水平”、“横向”、“纵向”等指示的方位或位置关系为基于附图所示的方位或位置关系。这些术语主要是为了更好地描述本申请及其实施例,并非用于限定所指示的装置、元件或组成部分必须具有特定方位,或以特定方位进行构造和操作。
并且,上述部分术语除了可以用于表示方位或位置关系以外,还可能用于表示其他含义,例如术语“上”在某些情况下也可能用于表示某种依附关系或连接关系。对于本领域普通技术人员而言,可以根据具体情况理解这些术语在本申请中的具体含义。
另外,术语“多个”的含义应为两个以及两个以上。
需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。下面将参考附图并结合实施例来详细说明本申请。
如图1所示,本申请提供了本申请提供了一种基于芯片FPGA原型验证设备的互联接口测试方法,包括如下步骤:步骤1:将芯片FPGA原型验证硬件设备置于无静电影响的测试环境中,取下设备上的所有保护胶垫;步骤2:将芯片FPGA原型验证软件终端安装在网络接口正常的计算机上,做为测试控制的上位机终端;步骤3:将芯片FPGA原型验证硬件设备与芯片FPGA原型验证软件终端通过网线或者交换机进行连接;步骤4:将芯片FPGA原型验证硬件设备上的待测试互联接口通过线缆进行连接,第一待测互联接口与第二待测互联接口连接,第三互联接口与第四互联接口连接,第五互联接口与第六互联接口连接;步骤5:将芯片FPGA原型验证设备接上供电电源,开启电源进行供电;步骤6:通过芯片FPGA原型验证软件终端进行网络设置;步骤7:通过芯片FPGA原型验证软件终端进行芯片配置,芯片配置是为了使得芯片FPGA原型验证设备上的FPGA配置为互联接口测试工作状态,芯片配置文件是比特文件,通过芯片FPGA原型验证软件终端控制写入到FPGA芯片;步骤8:进入芯片FPGA原型验证软件终端的调试模块;步骤9:根据调试模块的控制按键进行互联接口的测试,根据芯片FPGA原型验证软件终端的指示灯进行互联接口测试结果信息的显示;步骤10:采集汇总互联接口测试的结果,完成芯片FPGA原型验证硬件设备的互联接口测试。
本申请的互联接口测试方法,可以同时进行多组互联接口测试,优选三组六个互联接口进行测试,如果实际是奇数个互联网接口,则下次改变一下连接方式把落单的那个接口连接上再进行测试,芯片FPGA原型验证软件终端的指示灯可以根据需要增减数量,互联接口可以是FMC接口或者其他接口。
本申请的芯片FPGA原型验证软件终端包括芯片配置模块、调试模块、网络通信模块,指示灯模块。其中芯片配置模块用于配置FPGA芯片,设有配置指示灯,配置FPGA芯片成功时,则配置指示灯绿色点亮,否则不点亮。调试模块设置有第一控制按键和第二控制按键,第一控制按键用于使芯片FPGA原型验证硬件设备上的FPGA芯片结束复位并进入待机状态;第二控制按键用于激活芯片FPGA原型验证硬件设备上的FPGA芯片,运行互联接口的测试程序。网络通信模块用于与芯片FPGA原型验证设备进行网络连接,设有网络指示灯,网络指示灯点亮表示网络连接正常。指示灯模块具体指示互联接口测试是否通过,可以是点亮标示互联接口正常,测试通过,测试不通过则指示灯不点亮。
进一步的,在步骤6进行网络配置时,包括如下步骤:步骤6.1:获取芯片FPGA原型验证软件终端的网络通信模块;步骤6.2:获取芯片FPGA原型验证硬件设备的网络ip通信地址;步骤6.3:在芯片FPGA原型验证软件终端的网络通信模块与FPGA原型验证硬件设备的ip地址进行连接;步骤6.4:通过网络通信模块的网络指示灯判断通信是否连接成功,连接成功则网络指示灯变绿,进行后续步骤,连接失败则网络指示灯无法亮起,需要确认芯片FPGA原型验证软件终端与芯片FPGA原型验证硬件设备之间的通信是否存在问题。
进一步的,在步骤7进行芯片配置时,包括如下步骤:步骤7.1:获取芯片FPGA原型验证软件终端的芯片配置模块;步骤7.2:获取芯片FPGA原型验证硬件设备的配置文件,该配置文件为配置FPGA进行测试工作的比特文件;步骤7.3:将芯片FPGA原型验证硬件设备的配置文件添加到芯片FPGA原型验证软件终端的芯片配置模块中;步骤7.4:通过芯片配置模块的配置指示灯判断配置是否连接成功,配置成功则配置指示灯变绿,互联接口的测试程序已存在于对应的FPGA芯片中,进行后续步骤,配置失败则配置指示灯无法亮起,需要确认芯片FPGA原型验证软件终端与芯片FPGA原型验证硬件设备之间的通信是否存在问题。
进一步的,芯片FPGA原型验证硬件设备的配置文件为互联接口测试程序,该测试程序具体为:配置好的FPGA通过一个互联接口连续发出交替数据,与其通过线缆连接的对应互联接口接收该交替数据,并验证是否与发送的数据信息一致;如果一致则对应的芯片FPGA原型验证硬件设备指示灯会亮起,表示验证通过,如果不一致则对应的芯片FPGA原型验证硬件设备指示灯闪烁,表示验证没有通过。
进一步的,在步骤9调试模块中,控制按键包括第一控制按键和第二控制按键,其中:第一控制按键用于使芯片FPGA原型验证硬件设备上的FPGA芯片结束复位并进入待机状态;第二控制按键用于激活芯片FPGA原型验证硬件设备上的FPGA芯片,运行互联接口的测试程序。
进一步的,在步骤9中,芯片FPGA原型验证软件终端指示灯模块的指示灯包括第一指示灯、第二指示灯、第三指示灯、第四指示灯以及第五指示灯,其中:第一指示灯和第二指示灯用于测试进程和测试结果的显示;第三指示灯用于显示第一互联接口与第二互联接口之间数据验证结果;第四指示灯用于显示第三互联接口与第四互联接口之间的数据验证结果;第五指示灯用于显示第五互联接口与第六互联接口之间的数据验证结果。
进一步的,在步骤10中,互联接口的测试结果包括:互联接口测试程序正常运行时,第一指示灯和第二指示灯同时亮起,此时如果第三指示灯、第四指示灯以及第五指示灯正常,则表明对应互联接口正常,如果第三指示灯、第四指示灯以及第五指示灯存在闪烁情况,则表明对应互联接口异常,需要对线缆连接情况以及芯片FPGA原型验证硬件设备的接口情况进行确认分析;互联接口测试程序结束,第二指示灯熄灭,如果第一指示灯亮起,表示本次互联接口测试正常,所有互联接口均通过验证,如果第一指示灯同时熄灭,表示本次互联接口测试异常,没有通过验证,需要对异常的互联接口进行问题分析,通常是接口的问题或者连机器的问题。
进一步的,在步骤5中,供电电源的电压为12V,通过设备内部升压器、降压器转换为不同的电压为各类芯片供电。
以上所述仅为本申请的优选实施例而已,并不用于限制本申请,对于本领域的技术人员来说,本申请可以有各种更改和变化。凡在本申请的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本申请的保护范围之内。
Claims (8)
1.一种基于芯片FPGA原型验证设备的互联接口测试方法,其特征在于,包括如下步骤:
步骤1:将芯片FPGA原型验证硬件设备置于无静电影响的测试环境中,取下设备上的所有保护胶垫;
步骤2:将芯片FPGA原型验证软件终端安装在网络接口正常的计算机上,做为测试控制的上位机终端;
步骤3:将芯片FPGA原型验证硬件设备与芯片FPGA原型验证软件终端通过网线或者交换机进行连接;
步骤4:将芯片FPGA原型验证硬件设备上的待测试互联接口通过线缆进行连接,第一待测互联接口与第二待测互联接口连接,第三互联接口与第四互联接口连接,第五互联接口与第六互联接口连接;
步骤5:将芯片FPGA原型验证设备接上供电电源,开启电源进行供电;
步骤6:通过芯片FPGA原型验证软件终端进行网络设置;
步骤7:通过芯片FPGA原型验证软件终端进行芯片配置;
步骤8:进入芯片FPGA原型验证软件终端的调试模块;
步骤9:根据调试模块的控制按键进行互联接口的测试,根据芯片FPGA原型验证软件终端的指示灯进行互联接口测试结果信息的显示;
步骤10:采集汇总互联接口测试的结果,完成芯片FPGA原型验证硬件设备的互联接口测试。
2.根据权利要求1所述的基于芯片FPGA原型验证设备的互联接口测试方法,其特征在于,在所述步骤6进行网络配置时,包括如下步骤:
步骤6.1:获取芯片FPGA原型验证软件终端的网络通信模块;
步骤6.2:获取芯片FPGA原型验证硬件设备的网络ip通信地址;
步骤6.3:在芯片FPGA原型验证软件终端的网络通信模块与FPGA原型验证硬件设备的ip地址进行连接;
步骤6.4:通过网络通信模块的网络指示灯判断通信是否连接成功,连接成功则网络指示灯变绿,进行后续步骤,连接失败则网络指示灯无法亮起,需要确认芯片FPGA原型验证软件终端与芯片FPGA原型验证硬件设备之间的通信是否存在问题。
3.根据权利要求1所述的基于芯片FPGA原型验证设备的互联接口测试方法,其特征在于,在步骤7进行芯片配置时,包括如下步骤:
步骤7.1:获取芯片FPGA原型验证软件终端的芯片配置模块;
步骤7.2:获取芯片FPGA原型验证硬件设备的配置文件;
步骤7.3:将芯片FPGA原型验证硬件设备的配置文件添加到芯片FPGA原型验证软件终端的芯片配置模块中;
步骤7.4:通过芯片配置模块的配置指示灯判断配置是否连接成功,配置成功则配置指示灯变绿,互联接口的测试程序已存在于对应的FPGA芯片中,进行后续步骤,配置失败则配置指示灯无法亮起,需要确认芯片FPGA原型验证软件终端与芯片FPGA原型验证硬件设备之间的通信是否存在问题。
4.根据权利要求3所述的基于芯片FPGA原型验证设备的互联接口测试方法,其特征在于,所述芯片FPGA原型验证硬件设备的配置文件为互联接口测试程序,该测试程序具体为:
一个互联接口连续发出交替数据,与其通过线缆连接的对应互联接口接收该交替数据,并验证是否与发送的数据信息一致;
如果一致则对应的芯片FPGA原型验证硬件设备指示灯会亮起,表示验证通过,如果不一致则对应的芯片FPGA原型验证硬件设备指示灯闪烁,表示验证没有通过。
5.根据权利要求4所述的基于芯片FPGA原型验证设备的互联接口测试方法,其特征在于,在步骤9调试模块中,控制按键包括第一控制按键和第二控制按键,其中:
所述第一控制按键用于使芯片FPGA原型验证硬件设备上的FPGA芯片结束复位并进入待机状态;
所述第二控制按键用于激活芯片FPGA原型验证硬件设备上的FPGA芯片,运行互联接口的测试程序。
6.根据权利要求5所述的基于芯片FPGA原型验证设备的互联接口测试方法,其特征在于,在步骤9中,芯片FPGA原型验证软件终端的指示灯包括第一指示灯、第二指示灯、第三指示灯、第四指示灯以及第五指示灯,其中:
所述第一指示灯和所述第二指示灯用于测试进程和测试结果的显示;
所述第三指示灯用于显示第一互联接口与第二互联接口之间数据验证结果;
所述第四指示灯用于显示第三互联接口与第四互联接口之间的数据验证结果;
所述第五指示灯用于显示第五互联接口与第六互联接口之间的数据验证结果。
7.根据权利要求6所述的基于芯片FPGA原型验证设备的互联接口测试方法,其特征在于,在步骤10中,互联接口的测试结果包括:
互联接口测试程序正常运行时,第一指示灯和第二指示灯同时亮起,此时如果第三指示灯、第四指示灯以及第五指示灯正常,则表明对应互联接口正常,如果第三指示灯、第四指示灯以及第五指示灯存在闪烁情况,则表明对应互联接口异常,需要对线缆连接情况以及芯片FPGA原型验证硬件设备的接口情况进行确认分析;
互联接口测试程序结束,第二指示灯熄灭,如果第一指示灯亮起,表示本次互联接口测试正常,所有互联接口均通过验证,如果第一指示灯同时熄灭,表示本次互联接口测试异常,没有通过验证,需要对异常的互联接口进行问题分析。
8.根据权利要求1所述的基于芯片FPGA原型验证设备的互联接口测试方法,其特征在于,在步骤5中,供电电源的电压为12V。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210914015.3A CN115269293B (zh) | 2022-07-31 | 2022-07-31 | 一种基于芯片fpga原型验证设备的互联接口测试方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210914015.3A CN115269293B (zh) | 2022-07-31 | 2022-07-31 | 一种基于芯片fpga原型验证设备的互联接口测试方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN115269293A true CN115269293A (zh) | 2022-11-01 |
CN115269293B CN115269293B (zh) | 2024-05-07 |
Family
ID=83746773
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210914015.3A Active CN115269293B (zh) | 2022-07-31 | 2022-07-31 | 一种基于芯片fpga原型验证设备的互联接口测试方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN115269293B (zh) |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102664836A (zh) * | 2012-03-29 | 2012-09-12 | 中国科学院计算技术研究所 | 一种用于宽带无线通信数字基带处理器的原型验证平台 |
CN203260029U (zh) * | 2013-04-28 | 2013-10-30 | 杭州士兰微电子股份有限公司 | 基于fpga的系统芯片原型验证调试装置 |
CN105718339A (zh) * | 2015-12-31 | 2016-06-29 | 山东大学 | 一种fpga/cpld 远程调试系统及方法 |
CN109828870A (zh) * | 2018-12-15 | 2019-05-31 | 中国平安人寿保险股份有限公司 | 接口测试环境管理方法、装置、电子设备及存储介质 |
CN110968004A (zh) * | 2019-12-10 | 2020-04-07 | 思尔芯(上海)信息科技有限公司 | 一种基于FPGA原型验证开发板的Cable测试系统及方法 |
CN111950212A (zh) * | 2020-08-13 | 2020-11-17 | 湖南进芯电子科技有限公司 | 高效的多模式验证平台及方法 |
CN112034330A (zh) * | 2020-09-29 | 2020-12-04 | 珠海市一微半导体有限公司 | 一种soc芯片自动化qc方法及装置 |
CN216013584U (zh) * | 2021-05-24 | 2022-03-11 | 湖南艾科诺维科技有限公司 | 一种基于fmc标准的信号接口自环测试装置及系统 |
-
2022
- 2022-07-31 CN CN202210914015.3A patent/CN115269293B/zh active Active
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102664836A (zh) * | 2012-03-29 | 2012-09-12 | 中国科学院计算技术研究所 | 一种用于宽带无线通信数字基带处理器的原型验证平台 |
CN203260029U (zh) * | 2013-04-28 | 2013-10-30 | 杭州士兰微电子股份有限公司 | 基于fpga的系统芯片原型验证调试装置 |
CN105718339A (zh) * | 2015-12-31 | 2016-06-29 | 山东大学 | 一种fpga/cpld 远程调试系统及方法 |
CN109828870A (zh) * | 2018-12-15 | 2019-05-31 | 中国平安人寿保险股份有限公司 | 接口测试环境管理方法、装置、电子设备及存储介质 |
CN110968004A (zh) * | 2019-12-10 | 2020-04-07 | 思尔芯(上海)信息科技有限公司 | 一种基于FPGA原型验证开发板的Cable测试系统及方法 |
CN111950212A (zh) * | 2020-08-13 | 2020-11-17 | 湖南进芯电子科技有限公司 | 高效的多模式验证平台及方法 |
CN112034330A (zh) * | 2020-09-29 | 2020-12-04 | 珠海市一微半导体有限公司 | 一种soc芯片自动化qc方法及装置 |
CN216013584U (zh) * | 2021-05-24 | 2022-03-11 | 湖南艾科诺维科技有限公司 | 一种基于fmc标准的信号接口自环测试装置及系统 |
Also Published As
Publication number | Publication date |
---|---|
CN115269293B (zh) | 2024-05-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6842865B2 (en) | Method and system for testing microprocessor based boards in a manufacturing environment | |
CN102608993B (zh) | 网络自动化测试的方法、机柜及测试主机 | |
US20150026526A1 (en) | Techniques for testing enclosure management controller using backplane initiator | |
CN105378493A (zh) | 用于支持协议无关器件测试系统中协议重新配置的基于云的基础设施 | |
CN104483959A (zh) | 故障模拟与测试系统 | |
CN101540120B (zh) | 基于网络的实验接线自动诊断系统和方法 | |
CN102591327A (zh) | 一种面向汽车车身控制开发的虚实结合测试方法 | |
CN103076553A (zh) | 一种实装电路板的测试装置 | |
CN112034330A (zh) | 一种soc芯片自动化qc方法及装置 | |
CN106093647A (zh) | 触控屏的划线老化检测方法及检测系统 | |
CN114756009A (zh) | 一种基于新能源汽车整车功能的测试系统及其搭建方法 | |
CN104156291A (zh) | 服务器及其检测方法 | |
CN115269293B (zh) | 一种基于芯片fpga原型验证设备的互联接口测试方法 | |
CN117076214A (zh) | 服务器硬盘背板拨码防呆检测方法、系统、终端及介质 | |
CN108536586B (zh) | Android移动终端的信息获取方法、设备以及系统 | |
CN102955724A (zh) | Bios测试治具及使用其进行bios测试的方法 | |
CN111310404A (zh) | 用于电气系统的部件的处理器辅助布线的设备和方法 | |
RU59284U1 (ru) | Имитатор системы управления | |
CN112395224B (zh) | 数据处理方法、系统、串接装置及电子设备 | |
CN105718338A (zh) | 信息处理方法及电子设备 | |
CN104678292A (zh) | 一种复杂可编程逻辑器件cpld测试方法和装置 | |
US7337103B2 (en) | Method and apparatus for the automatic correction of faulty wires in a logic simulation hardware emulator / accelerator | |
CN105652114A (zh) | 一种测试显示屏时的供电方法、装置及测试治具 | |
CN110768874A (zh) | 一种模块化的以太网测试仪 | |
CN116541221A (zh) | 一种主板虚拟引脚接口测试治具、测试系统及方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |