CN115208840B - 缩放网路结构的系统 - Google Patents
缩放网路结构的系统 Download PDFInfo
- Publication number
- CN115208840B CN115208840B CN202210305452.5A CN202210305452A CN115208840B CN 115208840 B CN115208840 B CN 115208840B CN 202210305452 A CN202210305452 A CN 202210305452A CN 115208840 B CN115208840 B CN 115208840B
- Authority
- CN
- China
- Prior art keywords
- channels
- transfer
- upper layer
- connection ends
- lower layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000012546 transfer Methods 0.000 claims abstract description 140
- KJWMGLBVDNMNQW-VWTMXFPPSA-N Pectenotoxin 1 Chemical compound O[C@@H]1[C@H](C)CCO[C@]1(O)[C@H]1O[C@@H]2/C=C/C(/C)=C/[C@H](C)C[C@](C)(O3)CC[C@@H]3[C@](O3)(O4)CC[C@@]3(CO)C[C@@H]4[C@@H](O3)C(=O)C[C@]3(C)[C@@H](O)[C@@H](O3)CC[C@@]3(O3)CCC[C@H]3[C@@H](C)C(=O)O[C@@H]2C1 KJWMGLBVDNMNQW-VWTMXFPPSA-N 0.000 claims description 23
- 101150081137 PRX1 gene Proteins 0.000 claims description 18
- 101000942118 Homo sapiens C-reactive protein Proteins 0.000 claims description 17
- 101000920800 Homo sapiens Endoplasmic reticulum-Golgi intermediate compartment protein 2 Proteins 0.000 claims description 17
- 101000583156 Homo sapiens Pituitary homeobox 1 Proteins 0.000 claims description 17
- 102100030345 Pituitary homeobox 1 Human genes 0.000 claims description 17
- 101100084474 Gallus gallus PRRX1 gene Proteins 0.000 claims description 16
- 101100194320 Zea mays PER1 gene Proteins 0.000 claims description 16
- 101001069723 Homo sapiens Paired mesoderm homeobox protein 2 Proteins 0.000 claims description 8
- 101001090065 Homo sapiens Peroxiredoxin-2 Proteins 0.000 claims description 8
- 101001092910 Homo sapiens Serum amyloid P-component Proteins 0.000 claims description 8
- 102100033829 Paired mesoderm homeobox protein 2 Human genes 0.000 claims description 8
- 102100036202 Serum amyloid P-component Human genes 0.000 claims description 8
- PTKFEDGHUVZLPL-LLUYWJARSA-N Pectenotoxin 2 Chemical compound O[C@@H]1[C@H](C)CCO[C@]1(O)[C@H]1O[C@@H]2/C=C/C(/C)=C/[C@H](C)C[C@](C)(O3)CC[C@@H]3[C@](O3)(O4)CC[C@@]3(C)C[C@@H]4[C@@H](O3)C(=O)C[C@]3(C)[C@@H](O)[C@@H](O3)CC[C@@]3(O3)CCC[C@H]3[C@@H](C)C(=O)O[C@@H]2C1 PTKFEDGHUVZLPL-LLUYWJARSA-N 0.000 claims description 2
- 108091006146 Channels Proteins 0.000 claims 1
- 230000005540 biological transmission Effects 0.000 abstract description 18
- 239000004744 fabric Substances 0.000 abstract description 10
- 238000010586 diagram Methods 0.000 description 12
- 238000013461 design Methods 0.000 description 6
- 101100365087 Arabidopsis thaliana SCRA gene Proteins 0.000 description 4
- 238000013507 mapping Methods 0.000 description 4
- 239000013256 coordination polymer Substances 0.000 description 3
- 230000007704 transition Effects 0.000 description 3
- 238000013459 approach Methods 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 235000012431 wafers Nutrition 0.000 description 2
- 230000001010 compromised effect Effects 0.000 description 1
- 238000000354 decomposition reaction Methods 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 235000013550 pizza Nutrition 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L49/00—Packet switching elements
- H04L49/10—Packet switching elements characterised by the switching fabric construction
- H04L49/111—Switch interfaces, e.g. port details
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L49/00—Packet switching elements
- H04L49/15—Interconnection of switching modules
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L49/00—Packet switching elements
- H04L49/10—Packet switching elements characterised by the switching fabric construction
- H04L49/112—Switch control, e.g. arbitration
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Small-Scale Networks (AREA)
Abstract
缩放网路结构的系统包含P个上层交换机、Q个下层交换机以及第一转接器。P个上层交换机中的每一个上层交换机具有多个上层连接端。P个上层交换机中的一组交换机包含P1个上层交换机。Q个下层交换机中的每一个下层交换机具有多个下层连接端。第一转接器包含P1个上层转接连接端,连接于该组的P1个上层交换机中一部份的上层连接端,以及P1个下层转接连接端,连接于Q个下层交换机中一部分下层交换机的多个下层连接端。第一转接器用于将每一个上层转接连接端所接收的多个传送通道以及多个接收通道,分配至P1个下层转接连接端。
Description
技术领域
本发明描述一种缩放网路结构的系统,尤指一种利用外部转接器进行端点对应,而具有低复杂度的缩放网路结构的系统。
背景技术
将网路架构拓展的常用方法为设计具有结构卡(Fabric Cards)或是排线卡(LineCards)的模组化机箱系统,或是使用具有不同连接端口数的分布式分解机箱(DistributedDisaggregation Chassis)交换机实现。利用模组化机箱(Modular Chasis)的设计方式通过软件升级以扩展网路结构,提供了良好的保护。然而,模组化机箱的成本远高于典型的机箱式交换器(Pizza Box Switches)。分布式分解机箱是成本较低的替代方案。但是,当进行网路架构拓展时,将交换机的配置以及结构重新调整将非常具有挑战性。这将导致若不使用模组化机箱的方法,许多设计将会因为高连接端口数端口以及极高的复杂度的原因而变得几乎无法实现。
在典型的由分布式可分解机箱(Distributed Disaggregation Chassis,DDC)网路设备构成的网路中,结构大小是由连接主干(Spine)的结构连接端口数目(Fabric portcount)决定。通常,具有48个连接端口的结构交换机(Fabric switch)可以支持两倍于24个连接端口的结构交换机的结构大小。在一个48连接端口的交换机中,每个连接端口的数据路径必须能够交换到这台交换机的任何其他连接端口,才能被称为48个连接端口的交换机。为了构建可扩展性更高的DDC,可通过多个晶片彼此互连的方式,来增加其可扩展的能力。然而,晶片与晶片的互连会需要通过板对板的连接器互相连接,所以在高速信号(例如50G-PAM4)的长距离传送过程中将不利于信号完整性。因此,晶片和晶片之间的互连路径上需要引入中继传输器(Re-Timer),并且使用昂贵的印刷电路板(PCB)材料以及高速连接器。然而,这些高速连接器、印刷电路板材料以及中继传输器会显著增加成本以及系统功耗。甚而,因为晶片与晶片的连接差异,为了满足每一种结构大小的需求,必须要针对各种形态的晶片与晶片之间的互连而设计对应的系统。
因此,发展一种具有低复杂度、低功耗、且操作性高的用于缩放网路结构的系统,是一个重要的发明议题。
发明内容
本发明的一实施例提出一种缩放网路结构的系统。缩放网路结构的系统包含P个上层交换机、Q个下层交换机以及第一转接器。每一个上层交换机具有多个上层连接端。P个上层交换机中的一组交换机包含P1个上层交换机。每一个下层交换机具有多个下层连接端。第一转接器包含P1个上层转接连接端以及P1个下层转接连接端。P1个上层转接连接端连接于该组的P1个上层交换机中一部份的上层连接端。P1个下层转接连接端连接于Q个下层交换机中,一部分下层交换机的多个下层连接端。上层连接端包含PTX1个传送通道以及PRX1个接收通道。第一转接器将PTX1个传送通道中,(PTX1/P1)个传送通道连接至P1个下层转接连接端的一个下层转接连接端,再将其余的传送通道分别连接至(P1-1)个下层转接连接端。第一转接器将PRX1个接收通道中,(PRX1/P1)个接收通道连接至P1个下层转接连接端的一个下层转接连接端,再将其余的接收通道分别连接至(P1-1)个下层转接连接端。PTX1及PRX1为P1的倍数,P、P1及Q为正整数,且P>=P1。
本发明的另一实施例提出一种转接器。转接器包含P1个上层转接连接端以及P1个下层转接连接端。P1个上层转接连接端连接于P1个上层交换机中一部份的上层连接端。P1个下层转接连接端连接于Q个下层交换机中,一部分下层交换机的多个下层连接端。一个上层连接端包含PTX1个传送通道以及PRX1个接收通道。PTX1个传送通道中,(PTX1/P1)个传送通道被连接至P1个下层转接连接端的一下层转接连接端,再将其余的传送通道分别连接至(P1-1)个下层转接连接端。转接器将PRX1个接收通道中,(PRX1/P1)个接收通道连接至P1个下层转接连接端的一下层转接连接端,再将其余的接收通道分别连接至(P1-1)个下层转接连接端。PTX1及PRX1为P1的倍数。P、P1及Q为正整数,且P>=P1。
附图说明
图1为本发明的用于缩放网路结构的系统的实施例的架构图。
图2为图1所示的用于缩放网路结构的系统中,第一转接器的架构图。
图3为图1所示的用于缩放网路结构的系统中,第一转接器内部的布线分配的示意图。
图4为图1所示的用于缩放网路结构的系统中,实现高维度的扩展架构的示意图。
图5为图4所示的用于缩放网路结构的系统中,第一转接器的架构图。
图6为图1所示的用于缩放网路结构的系统中,将第一转接器放置于接线映射箱之内的示意图。
图中标号说明如下:
100及200:用于缩放网路结构的系统
S1、S2至SQ:上层交换机
L1、L2至LQ:下层交换机
A1及AA1:第一转接器
A2及AA2:第二转接器
SP11及SP21:上层连接端
SP12及SP22:上层连接端
LP11、LP12、LP21及LP22:下层连接端
AP1至PP1:转接连接端
AP2至DP2:转接连接端
G1:上层转接群组
G2:下层转接群组
TX#1至TX#8:传送通道
RX#1至RX#8:接收通道
NB:接线映射箱
具体实施方式
图1为本发明实施例的用于缩放网路结构的系统100的架构图。本发明实施例的用于缩放网路结构的系统100可应用于主干枝叶式网路拓朴架构(Spine-LeafArchitecture),然而并不限于此。为了描述方便,缩放网路结构的系统100以主干枝叶式架构进行说明。缩放网路结构的系统100包含P个上层交换机(Spine)、Q个下层交换机(Leaf)及第一转接器A1。P个上层交换机中的每一个上层交换机具有多个上层连接端。并且,P个上层交换机可以被分为多组,每一组可包含P1个上层交换机。举例而言,在图1中,同一组的上层交换机S1以及S2可为主干(Spine)交换机(P1=2)。上层交换机S1具有第一上层连接端(Fabric Port)SP11以及第二上层连接端SP12。上层交换机S2具有第三上层连接端SP21以及第四上层连接端SP22。下层交换机L1至LQ可为枝叶(Leaf)交换机。每一个下层交换机具有多个下层连接端。例如,下层交换机L1具有多个下层连接端LP11及LP12。下层交换机L2具有多个下层连接端LP21以及LP22,依此类推。为了实现主干枝叶式网路结构的扩充功能,缩放网路结构的系统100可引入转接器。于此,以第一转接器A1以及第二转接器A2进行说明。第一转接器A1以及第二转接器A2可将主干以及枝叶的交换机以跳线的方法连接。换句话说,使用者在外部可使用第一转接器A1及第二转接器A2以直连线(Straight Cable)的方式将主干以及枝叶的交换机进行桥接,而实现跳线的网路拓朴架构。
图2为用于缩放网路结构的系统100中,第一转接器A1的架构图。为了描述方便,第一转接器A1以维度2×2的转接器进行说明,即第一转接器包含2个第一上层转接连接端与2个第二下层转接连接端。第一转接器A1包含四个转接连接端,如第一上层转接连接端AP1、第二下层转接连接端BP1、第三上层转接连接端CP1以及第四下层转接连接端DP1。第一转接器A1的第一上层转接连接端AP1及第三上层转接连接端CP1可视为上层转接群组G1。上层转接群组G1的连接端个数对应每一组的P1个上层交换机的个数。例如,每一组上层交换机的个数为2时(P1=2),第一上层转接连接端AP1及第三上层转接连接端CP1会分别连接至2个上层交换机。第一转接器A1的第二下层转接连接端BP1及第四下层转接连接端DP1可视为下层转接群组G2。下层转接群组G2的连接端个数可为与上层转接群组G1的连接端个数相同,但不以此为限至。一般而言,第一转接器A1可包含P1个上层转接连接端(如第一上层转接连接端AP1及第三上层转接连接端CP1),以及P1个下层转接连接端(如第二下层转接连接端BP1及第四下层转接连接端DP1)。并且,如图1及图2所示,上层交换机S1的第一上层连接端SP11连接于第一转接器A1的第一上层转接连接端AP1。上层交换机S2的第三上层连接端SP21连接于第一转接器A1的第三上层转接连接端CP1。并且,第一转接器A1的P1个下层转接连接端,连接于Q个下层交换机中,一部分下层交换机的多个下层连接端。举例而言,第一转接器A1的第二下层转接连接端BP1连接于下层交换机L1的下层连接端LP11。第一转接器A1的第四下层转接连接端DP1连接于下层交换机L1的下层连接端LP12。在此,P、P1及Q为正整数,且P>=P1。
类似地,缩放网路结构的系统100还可以引入第二转接器A2。第二转接器A2以维度2×2的转接器进行说明。第二转接器A2类似第一转接器A1,其也包含四个转接连接端,如第五上层转接连接端AP2、第六下层转接连接端BP2、第七上层转接连接端CP2以及第八下层转接连接端DP2。并且,第二转接器A2的第五上层转接连接端AP2及第七上层转接连接端CP2可视为上层转接群组。第二转接器A2的第六下层转接连接端BP2及第八下层转接连接端DP2可视为下层转接群组。因此,一般而言,第二转接器A2可包含P1个上层转接连接端(如第五上层转接连接端AP2及第七上层转接连接端CP2),以及P1个下层转接连接端(如第六下层转接连接端BP2及第八下层转接连接端DP2)。举例而言,如图1所示,上层交换机S1的第二上层连接端SP12连接于第二转接器A2的转接连接端AP2。上层交换机S2的第四上层连接端SP22连接于第二转接器A2的第七上层转接连接端CP2。并且,第二转接器A2的P1个下层转接连接端,可连接于Q个下层交换机中,另一部分下层交换机的多个下层连接端。举例而言,第二转接器A2的第六下层转接连接端BP2连接于下层交换机L2的下层连接端LP21。第二转接器A2的第八下层转接连接端DP2连接于下层交换机L2的下层连接端LP22。因此,对于使用者而言,使用者在外部可使用直连线(Straight Cable)的方式将主干以及枝叶的交换机桥接于第一转接器A1以及第一转接器A2,而轻易地将网路拓朴扩展。
图3为用于缩放网路结构的系统100中,第一转接器A1内部的布线分配的示意图。如前述提及,第一转接器A1包含第一上层转接连接端AP1、第二下层转接连接端BP1、第三上层转接连接端CP1以及第四下层转接连接端DP1。上层交换机S1的第一上层连接端SP11连接于第一转接器A1的第一上层转接连接端AP1。上层交换机S2的第三上层连接端SP21连接于第一转接器A1的第三上层转接连接端CP1。第一转接器A1的第二下层转接连接端BP1连接于下层交换机L1的下层连接端LP11。第一转接器A1的第四下层转接连接端DP1连接于下层交换机L1的下层连接端LP12。并且,每一个上层连接端可包含PTX1个传送通道以及PRX1个接收通道。举例而言,第一上层转接连接端AP1、第二下层转接连接端BP1、第三上层转接连接端CP1以及第四下层转接连接端DP1中的每一个转接连接端对应传送通道TX#1至传送通道TX#8,以及接收通道RX#1至RX#8。在此实施例中,PTX1=PRX1=8。并且,PTX1个传送通道可通过第一转接器A1中,P1个上层转接连接端中的一个上层转接连接端以分组的方式,以分别连接至P1个下层转接连接端。举例而言,第一上层转接连接端AP1包含8个传送通道TX#1至TX#8,以及8个接收通道RX#1至RX#8。第一上层转接连接端AP1中的8个传送通道TX#1至TX#8可被分为P1组(P=2),每一组包含(PTX1/P1)=4个传送通道。例如,第一上层转接连接端AP1中的8个传送通道TX#1至TX#8可被分为{TX#3、TX#1、TX#2、TX#4}以及{TX#7、TX#5、TX#6、TX#8}两组。{TX#3、TX#1、TX#2、TX#4}这一组直接连接于第二下层转接连接端BP1中4个接收通道{RX#3、RX#1、RX#2、RX#4}。{TX#7、TX#5、TX#6、TX#8}这一组连接于第四下层转接连接端DP1中4个接收通道{RX#7、RX#5、RX#6、RX#8}。类似地,第三上层转接连接端CP1中的8个传送通道TX#1至TX#8可被分为{TX#3、TX#1、TX#2、TX#4}以及{TX#7、TX#5、TX#6、TX#8}两组。{TX#3、TX#1、TX#2、TX#4}这一组直接连接于第四下层转接连接端DP1中4个接收通道{RX#3、RX#1、RX#2、RX#4}。{TX#7、TX#5、TX#6、TX#8}这一组连接于第二下层转接连接端BP1中4个接收通道{RX#7、RX#5、RX#6、RX#8}。由图3可以观之,每一个转接连接端中的8个传送通道TX#1至TX#8被平均分组,一组直接连接于对应的直连的转接连接端,而剩下的组分别连接于不同的转接连接端。因此,可以实现跳线的结构。
类似地,转接连接端AP1中的8个接收通道RX#1至RX#8可被分为P1组(P1=2),每一组包含(PRX1/P1)=4个传送通道。例如,第一上层转接连接端AP1中的8个传送通道RX#1至RX#8可被分为{RX#3、RX#1、RX#2、RX#4}以及{RX#7、RX#5、RX#6、RX#8}两组。{RX#3、RX#1、RX#2、RX#4}这一组直接连接于第二下层转接连接端BP1中4个传送通道{TX#3、TX#1、TX#2、TX#4}。{RX#7、RX#5、RX#6、RX#8}这一组连接于第四下层转接连接端DP1中4个传送通道{TX#7、TX#5、TX#6、TX#8}。类似地,第三上层转接连接端CP1中的8个接收通道RX#1至RX#8可被分为{RX#3、RX#1、RX#2、RX#4}以及{RX#7、RX#5、RX#6、RX#8}两组。{RX#3、RX#1、RX#2、RX#4}这一组直接连接于第四下层转接连接端DP1中4个传送通道{TX#3、TX#1、TX#2、TX#4}。{RX#7、RX#5、RX#6、RX#8}这一组连接于第二下层转接连接端BP1中4个传送通道{TX#7、TX#5、TX#6、TX#8}。由图3可以观之,每一个转接连接端中的8个接收通道RX#1至RX#8被平均分组,一组直接连接于对应的直连的转接连接端,而剩下的组分别连接于不同的转接连接端。PTX1及PRX1为P1的倍数。因此,可以实现跳线的结构。
换句话说,在图3中,第一上层转接连接端AP1、第二下层转接连接端BP1、第三上层转接连接端CP1以及第四下层转接连接端DP1的传送通道以及接收通道可用表T1至表T4表示,如下。
第一上层转接连接端AP1 | 第二下层转接连接端BP1 |
TX#3 | RX#3 |
TX#1 | RX#1 |
TX#2 | RX#2 |
TX#4 | RX#4 |
RX#3 | TX#3 |
RX#1 | TX#1 |
RX#2 | TX#2 |
RX#4 | TX#4 |
表T1
第三上层转接连接端CP1 | 第四下层转接连接端DP1 |
TX#3 | RX#3 |
TX#1 | RX#1 |
TX#2 | RX#2 |
TX#4 | RX#4 |
RX#3 | TX#3 |
RX#1 | TX#1 |
RX#2 | TX#2 |
RX#4 | TX#4 |
表T2
第一上层转接连接端AP1 | 第四下层转接连接端DP1 |
TX#7 | RX#7 |
TX#5 | RX#5 |
TX#6 | RX#6 |
TX#8 | RX#8 |
RX#7 | TX#7 |
RX#5 | TX#5 |
RX#6 | TX#6 |
RX#8 | TX#8 |
表T3
第三上层转接连接端CP1 | 第二下层转接连接端BP1 |
TX#7 | RX#7 |
TX#5 | RX#5 |
TX#6 | RX#6 |
TX#8 | RX#8 |
RX#7 | TX#7 |
RX#5 | TX#5 |
RX#6 | TX#6 |
RX#8 | TX#8 |
表T4
类似地,图1中,第二转接器A2也有同样的连接规则,也即,第二转接器A2的上层连接端可包含PTX2个传送通道以及PRX2个接收通道。PTX2个传送通道通过第二转接器A2中,P1个上层转接连接端(如第五上层转接连接端AP2以及第七上层转接连接端CP2)中的一个上层转接连接端(如第五上层转接连接端AP2)以分组的方式分别连接至P1个下层转接连接端(如第六下层转接连接端BP2以及第八下层转接连接端DP2)。并且,PTX2及PRX2为P1的倍数。并且,类似地,在第二转接器A2中,PTX2个传送通道被分为P1组,每一组包含(PTX2/P1)个传送通道。P1组的传送通道分别对应连接于P1个下层转接连接端(如第六下层转接连接端BP2以及第八下层转接连接端DP2)。并且,PRX2个接收通道通过第二转接器A2中,P1个上层转接连接端(如第五上层转接连接端AP2以及第七上层转接连接端CP2)中的一个上层转接连接端(如第五上层转接连接端AP2),以分组的方式分别连接至P1个下层转接连接端(如第六下层转接连接端BP2以及第八下层转接连接端DP2)。例如,PRX2个接收通道被分为P1组,每一组包含(PRX2/P1)个传送通道。P1组的接收通道分别对应连接于P1个下层转接连接端(如第六下层转接连接端BP2以及第八下层转接连接端DP2)。由于第二转接器A2的结构设计以及操作原理类似于第一转接器,故于此将不再赘述。
图4为用于缩放网路结构的系统100中,实现高维度的扩展架构的示意图。为了避免混淆,图4所示的缩放网路结构的系统100于后文称为缩放网路结构的系统200。图5为用于缩放网路结构的系统200中,第一转接器AA1的架构图。如前述提及,本发明的缩放网路结构的系统可以引入不同转接连接端数目的转接器以便于扩充网路。在图4中,第一转接器AA1有16个转接连接端,为第一上层转接连接端AP1、第二下层转接连接端BP1、第三上层转接连接端CP1、第四下层转接连接端DP1、第五上层转接连接端EP1、第六下层转接连接端FP1、第七上层转接连接端GP1、第八下层转接连接端HP1、第九上层转接连接端IP1、第十下层转接连接端JP1、第十一上层转接连接端KP1、第十二下层转接连接端LP1、第十三上层转接连接端NP1、第十四下层转接连接端NP1、第十五上层转接连接端OP1、及第十六下层转接连接端PP1。同理,16个连接端也可以分为两组。举例而言,第一转接器AA1的第一上层转接连接端AP1、第三上层转接连接端CP1、第五上层转接连接端EP1、第七上层转接连接端GP1、第九上层转接连接端IP1、第十一上层转接连接端KP1、第十三上层转接连接端MP1及第十五上层转接连接端OP1视为上层转接群组G1。第一转接器AA1的第二下层转接连接端BP1、第四下层转接连接端DP1、第六下层转接连接端FP1、第八下层转接连接端HP1、第十下层转接连接端JP1、第十二下层转接连接端LP1、第十四下层转接连接端NP1及第十六下层转接连接端PP1视为下层转接群组G2。上层转接群组G1可以同时连接于8台上层交换机(Fabric box,Spine)。下层转接群组G2可以同时连接于一部分下层交换机(Edge box,Leaf)的多个下层连接端。并且,类似图1的模式,第一转接器AA1以及第二转接器AA2的内部可以具有跳线设计。例如,在第一转接器AA1中,8个传送通道会被分为8组(PTX1=8,P1=8),每一组包含(PTX1/P1)=1个传送通道。8组的传送通道分别对应连接于8个下层转接连接端(第二下层转接连接端BP1、第四下层转接连接端DP1、第六下层转接连接端FP1、第八下层转接连接端HP1、第十下层转接连接端JP1、第十二下层转接连接端LP1、第十四下层转接连接端NP1及第十六下层转接连接端PP1)。类似地,在第一转接器AA1中,8个接收通道会被分为8组(PRX1=8,P1=8),每一组包含(PRX1/P1)=1个接收通道。8组的接收通道分别对应连接于8个下层转接连接端(第二下层转接连接端BP1、第四下层转接连接端DP1、第六下层转接连接端FP1、第八下层转接连接端HP1、第十下层转接连接端JP1、第十二下层转接连接端LP1、第十四下层转接连接端NP1及第十六下层转接连接端PP1)。换句话说,第一转接器AA1以及第一转接器AA2可将主干以及枝叶的交换机以跳线的方法连接。使用者在外部可使用直连线(Straight Cable)的方式将主干以及枝叶的交换机桥接于第一转接器AA1以及第一转接器AA2,而实现跳线的网路拓朴架构,并扩充网路拓朴的维度。
图6为用于缩放网路结构的系统100中,将第一转接器A1放置于接线映射箱NB之内的示意图。在用于缩放网路结构的系统100中,第一转接器A1也可以用外部电路或是装置包装为接线映射箱NB。第一转接器A1的四个转接连接端:第一上层转接连接端AP1、第二下层转接连接端BP1、第三上层转接连接端CP1以及第四下层转接连接端DP1可分别对应接线映射箱NB的四个连接器,如「A Connector」、「B Connector」、「C Connector」、「D Connector」。因此,对于使用者而言,将上层交换机S1至SQ(Spine)通过接线映射箱NB连接于下层交换机L1至LQ(Leaf)的操作,会变得更容易且直观。
综上所述,本发明描述一种用于缩放网路结构的系统,目的为解决当网路需要扩充时,繁复的跳线以及过多的连接端口会造成硬体难以实现的问题。在本发明的用于缩放网路结构的系统中,在主干(Spine)交换机以及支叶(Leaf)交换机之间引入了转接器。由于转接器的内部具有跳线结构,故对于使用者而言,使用者在外部可使用直连线(StraightCable)的方式将主干以及枝叶的交换机桥接于转接器,而实现跳线的网路拓朴架构,并便于扩充网路维度。
以上所述仅为本发明的较佳实施例,凡依本发明申请专利范围所做的均等变化与修饰,皆应属本发明的涵盖范围。
Claims (9)
1.一种缩放网路结构的系统,包含:
P个上层交换机(Spine),每一个上层交换机具有多个上层连接端,该P个上层交换机中的一组交换机包含P1个上层交换机;
Q个下层交换机(Leaf),每一个下层交换机具有多个下层连接端;及
第一转接器,包含:
P1个上层转接连接端,连接于该组的该P1个上层交换机中一部分的上层连接端;及
P1个下层转接连接端,连接于该Q个下层交换机中,一部分下层交换机的多个下层连接端;
其中一个上层连接端包含PTX1个传送通道以及PRX1个接收通道,
其中该第一转接器将该PTX1个传送通道分为P1组,每一组包含(PTX1/P1)个传送通道,且该第一转接器将该P1组的传送通道由该P1个上层转接连接端中的一个上层转接连接端分别连接至该第一转接器的该P1个下层转接连接端;及
其中该第一转接器将该PRX1个接收通道分为P1组,每一组包含(PRX1/P1)个接收通道,且该第一转接器将该P1组的接收通道由该P1个上层转接连接端中的一个上层转接连接端分别连接至该第一转接器的该P1个下层转接连接端,
其中,PTX1及PRX1为P1的倍数,P、P1及Q为正整数,且P>=P1。
2.如权利要求1所述的系统,其中该PTX1个传送通道中,任两组的传送通道为相异,且任两组的传送通道利用该第一转接器连接于相异的下层转接连接端。
3.如权利要求1所述的系统,其中该PRX1个接收通道中,任两组的接收通道为相异,且任两组的接收通道利用该第一转接器连接于相异的下层转接连接端。
4.如权利要求1所述的系统,另包含:
第二转接器,包含:
P1个上层转接连接端,连接于该组的该P1个上层交换机中另一部分的上层连接端;及
P1个下层转接连接端,连接于该Q个下层交换机中,另一部分下层交换机的多个下层连接端;
其中另一上层连接端包含PTX2个传送通道以及PRX2个接收通道,且PTX2及PRX2为P1的倍数,
其中该第二转接器将该PTX2个传送通道分为P1组,每一组包含(PTX2/P1)个传送通道,且该第二转接器将该P1组的传送通道由该P1个上层转接连接端中的一个上层转接连接端分别连接至该第二转接器的该P1个下层转接连接端;及
其中该第二转接器将该PRX2个接收通道分为P1组,每一组包含(PRX2/P1)个接收通道,且该第二转接器将该P1组的接收通道由该P1个上层转接连接端中的一个上层转接连接端分别连接至该第二转接器的该P1个下层转接连接端。
5.如权利要求4所述的系统,其中该PTX2个传送通道中,任两组的传送通道为相异,且任两组的传送通道利用该第二转接器连接于相异的下层转接连接端。
6.如权利要求4所述的系统,其中该PRX2个接收通道中,任两组的接收通道为相异,且任两组的接收通道利用该第二转接器连接于相异的下层转接连接端。
7.一种转接器,包含:
P1个上层转接连接端,连接于P1个上层交换机中一部分的上层连接端;及
P1个下层转接连接端,连接于Q个下层交换机中,一部分下层交换机的多个下层连接端;
其中一个上层连接端包含PTX1个传送通道以及PRX1个接收通道,
其中该PTX1个传送通道被分为P1组,每一组包含(PTX1/P1)个传送通道,且该P1组的传送通道由该P1个上层转接连接端中的一个上层转接连接端分别连接至该转接器的该P1个下层转接连接端;及
其中该PRX1个接收通道被分为P1组,每一组包含(PRX1/P1)个接收通道,且该P1组的接收通道由该P1个上层转接连接端中的一个上层转接连接端分别连接至该转接器的该P1个下层转接连接端,
其中,PTX1及PRX1为P1的倍数,P、P1及Q为正整数,且P>=P1。
8.如权利要求7所述的转接器,其中该PTX1个传送通道中,任两组的传送通道为相异,且任两组的传送通道被连接于相异的下层转接连接端。
9.如权利要求7所述的转接器,其中该PRX1个接收通道中,任两组的接收通道为相异,且任两组的接收通被连接于相异的下层转接连接端。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US202163169254P | 2021-04-01 | 2021-04-01 | |
US63/169,254 | 2021-04-01 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN115208840A CN115208840A (zh) | 2022-10-18 |
CN115208840B true CN115208840B (zh) | 2024-05-17 |
Family
ID=83449245
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210305452.5A Active CN115208840B (zh) | 2021-04-01 | 2022-03-25 | 缩放网路结构的系统 |
Country Status (3)
Country | Link |
---|---|
US (1) | US11991095B2 (zh) |
CN (1) | CN115208840B (zh) |
TW (1) | TW202241093A (zh) |
Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2007043328A (ja) * | 2005-08-01 | 2007-02-15 | Mitsubishi Electric Corp | Tdm信号伝送システム、tdm端末接続装置、およびtdm交換機接続装置 |
CN102164038A (zh) * | 2010-02-23 | 2011-08-24 | 美国博通公司 | 一种通信方法和通信系统 |
WO2012135361A1 (en) * | 2011-03-29 | 2012-10-04 | Amazon Technologies, Inc. | Network transpose box and switch operation based on backplane ethernet |
CN103221940A (zh) * | 2010-09-22 | 2013-07-24 | 亚马逊技术股份有限公司 | 用于网络互连的置换盒 |
US9363208B1 (en) * | 2011-03-29 | 2016-06-07 | Amazon Technologies, Inc. | Logical switches |
CN106899470A (zh) * | 2015-12-17 | 2017-06-27 | 南京南瑞继保电气有限公司 | 一种数据采集网络架构及规划方法 |
CN109361626A (zh) * | 2018-11-09 | 2019-02-19 | 盛科网络(苏州)有限公司 | 一种OpenFlow交换机的端口密度扩展方法及SDN网络 |
CN110300072A (zh) * | 2018-02-05 | 2019-10-01 | 黄贻强 | 网络互连交换 |
US10905025B1 (en) * | 2019-06-12 | 2021-01-26 | Facebook, Inc. | Interconnection module and server rack |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20070253437A1 (en) * | 2006-04-28 | 2007-11-01 | Ramesh Radhakrishnan | System and method for intelligent information handling system cluster switches |
US9160472B2 (en) * | 2012-09-07 | 2015-10-13 | National Instruments Corporation | Clock synchronization over a switched fabric |
US10237205B2 (en) * | 2013-06-20 | 2019-03-19 | The Boeing Company | Switch routing algorithms |
US10284465B2 (en) * | 2015-12-28 | 2019-05-07 | Mellanox Technologies Tlv Ltd. | Efficient algorithmic forwarding in fat-tree networks |
US11057301B2 (en) * | 2019-03-21 | 2021-07-06 | Cisco Technology, Inc. | Using a midlay in a software defined networking (SDN) fabric for adjustable segmentation and slicing |
US11089507B2 (en) * | 2019-04-02 | 2021-08-10 | Cisco Technology, Inc. | Scalable reachability for movable destinations attached to a leaf-spine switching architecture |
US11171882B2 (en) * | 2020-03-12 | 2021-11-09 | Mellanox Technologies Tlv Ltd. | Flexible Clos topology switch |
TW202322635A (zh) * | 2021-11-29 | 2023-06-01 | 智邦科技股份有限公司 | 網路交換器及電路板 |
-
2022
- 2022-03-23 TW TW111110761A patent/TW202241093A/zh unknown
- 2022-03-25 CN CN202210305452.5A patent/CN115208840B/zh active Active
- 2022-03-30 US US17/708,002 patent/US11991095B2/en active Active
Patent Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2007043328A (ja) * | 2005-08-01 | 2007-02-15 | Mitsubishi Electric Corp | Tdm信号伝送システム、tdm端末接続装置、およびtdm交換機接続装置 |
CN102164038A (zh) * | 2010-02-23 | 2011-08-24 | 美国博通公司 | 一种通信方法和通信系统 |
CN103221940A (zh) * | 2010-09-22 | 2013-07-24 | 亚马逊技术股份有限公司 | 用于网络互连的置换盒 |
WO2012135361A1 (en) * | 2011-03-29 | 2012-10-04 | Amazon Technologies, Inc. | Network transpose box and switch operation based on backplane ethernet |
CN103608797A (zh) * | 2011-03-29 | 2014-02-26 | 亚马逊技术公司 | 基于背板以太网的网络转置盒和交换机操作 |
US9363208B1 (en) * | 2011-03-29 | 2016-06-07 | Amazon Technologies, Inc. | Logical switches |
CN106899470A (zh) * | 2015-12-17 | 2017-06-27 | 南京南瑞继保电气有限公司 | 一种数据采集网络架构及规划方法 |
CN110300072A (zh) * | 2018-02-05 | 2019-10-01 | 黄贻强 | 网络互连交换 |
CN109361626A (zh) * | 2018-11-09 | 2019-02-19 | 盛科网络(苏州)有限公司 | 一种OpenFlow交换机的端口密度扩展方法及SDN网络 |
US10905025B1 (en) * | 2019-06-12 | 2021-01-26 | Facebook, Inc. | Interconnection module and server rack |
Non-Patent Citations (2)
Title |
---|
Green spine switch management for datacenter networks;Li, X., Lung, CH. & Majumdar, S;Journal of Cloud Computing volume 5, Article number: 9 (2016);全文 * |
交换机网络互连;高强;黄学劲;;电子制作(第19期);全文 * |
Also Published As
Publication number | Publication date |
---|---|
TW202241093A (zh) | 2022-10-16 |
CN115208840A (zh) | 2022-10-18 |
US20220321500A1 (en) | 2022-10-06 |
US11991095B2 (en) | 2024-05-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6693901B1 (en) | Backplane configuration without common switch fabric | |
US20040088468A1 (en) | USB unit | |
US20070239919A1 (en) | Communication control semiconductor device and interface system | |
CN102866729A (zh) | 伺服器机柜系统 | |
US20040023558A1 (en) | Mid-connect architecture with point-to-point connections for high speed data transfer | |
CN108337577A (zh) | 一种新型的vpx集成背板 | |
CN215868585U (zh) | 显示屏控制板卡及显示屏控制系统 | |
US20070233927A1 (en) | Backplane interconnection system and method | |
EP1181838A1 (en) | Method and apparatus for switching signals of multiple different communication protocols | |
CN115208840B (zh) | 缩放网路结构的系统 | |
US20030002541A1 (en) | Mid-connect architecture with point-to-point connections for high speed data transfer | |
CN116303205A (zh) | 串口三合一接口电路及其控制方法和串口系统芯片 | |
CN112583401B (zh) | 一种基于数字隔离器的隔离单线双向传输电路 | |
CN109933550B (zh) | 一种支持自定义信号的冗余通用总线系统 | |
EP3745602B1 (en) | Communication system and transmission device | |
US20020176234A1 (en) | Communication device | |
CN108023838B (zh) | 通信设备 | |
JP3779796B2 (ja) | Lvds信号分配器 | |
CN216486417U (zh) | 扩展卡及自动化设备 | |
US20020162083A1 (en) | Mid-connect architecture with point-to-point connections for high speed data transfer | |
US20050078706A1 (en) | Distributing data from a DS3 signal over a packet switched backplane | |
CN109634889B (zh) | 一种气浮转台中心计算机电箱通用接口 | |
CN217821324U (zh) | 一种通信电路 | |
JPH09261083A (ja) | 通信装置 | |
US7080180B2 (en) | Module for insertion into a device and rear panel for insertion into modules |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |