CN115080281A - 基于arm服务器的加速卡适配方法、装置、设备和介质 - Google Patents

基于arm服务器的加速卡适配方法、装置、设备和介质 Download PDF

Info

Publication number
CN115080281A
CN115080281A CN202210604543.9A CN202210604543A CN115080281A CN 115080281 A CN115080281 A CN 115080281A CN 202210604543 A CN202210604543 A CN 202210604543A CN 115080281 A CN115080281 A CN 115080281A
Authority
CN
China
Prior art keywords
accelerator card
physical accelerator
judgment result
identification number
function
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210604543.9A
Other languages
English (en)
Inventor
孙秀强
公维锋
贡维
黄家明
李岩
艾山彬
朱庆祝
刘佩雨
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Inspur Intelligent Technology Co Ltd
Original Assignee
Suzhou Inspur Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Inspur Intelligent Technology Co Ltd filed Critical Suzhou Inspur Intelligent Technology Co Ltd
Priority to CN202210604543.9A priority Critical patent/CN115080281A/zh
Publication of CN115080281A publication Critical patent/CN115080281A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/004Error avoidance
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/006Identification
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2201/00Indexing scheme relating to error detection, to error correction, and to monitoring
    • G06F2201/805Real-time
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2201/00Indexing scheme relating to error detection, to error correction, and to monitoring
    • G06F2201/815Virtual
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Stored Programmes (AREA)

Abstract

本申请公开了一种基于ARM服务器的加速卡适配方法、装置、设备和介质,涉及ARM服务器技术领域。所述方法包括:响应于基本输入输出系统启动时,通过外设组件互连标准总线枚举获取接入设备的设备信息;根据所述设备信息,判断物理加速卡是否接入,得到第一判断结果;若所述第一判断结果为所述物理加速卡接入,关闭所述基本输入输出系统的虚拟化I/O功能以及所述物理加速卡的虚拟化I/O功能。本申请能够实现ARM服务器的加速卡适配支持功能。

Description

基于ARM服务器的加速卡适配方法、装置、设备和介质
技术领域
本申请涉及ARM服务器技术领域,特别是涉及一种基于ARM服务器的加速卡适配方法、装置、设备和介质。
背景技术
目前ARM(Advanced RISC Machine,进阶精简指令集机器)服务器随着能耗比、性价比的提升导致在服务器市场的出镜率可谓是越来越高,无论是通用计算的云原生处理器,还是推理训练的AI/ML加速器,都少不了ARM服务器的参与,ARM服务器为云厂商献上了一项诱人的高性价比可选方案。
ARM架构服务器能够推动云厂商进行加速卡的业务支持工作。但是由于物理加速卡支持SR-IOV(Single Root I/O Virtualization,虚拟化I/O)功能,基本输入输出系统会根据物理加速卡的实际内存需求进行内存资源分配,而ARM服务器架构下PCI(PeripheralComponent Interconnect,外设组件互连标准)桥资源最大只能分配128M的内存资源,实际上物理加速卡有最少16个虚拟的IO设备且所需内存资源大于128M,这就会因资源分配不足导致系统宕机。因此,如何实现ARM服务器上的加速卡适配是亟待解决的问题。
发明内容
为了解决上述背景技术中提到的至少一个问题,本申请提供了一种基于ARM服务器的加速卡适配方法、装置、设备和介质,能够实现ARM服务器的加速卡适配支持功能。
本申请实施例提供的具体技术方案如下:
第一方面,提供一种基于ARM服务器的加速卡适配方法,方法包括:
响应于基本输入输出系统启动时,通过外设组件互连标准总线枚举获取接入设备的设备信息;
根据所述设备信息,判断物理加速卡是否接入,得到第一判断结果;
若所述第一判断结果为所述物理加速卡接入,关闭所述基本输入输出系统的虚拟化I/O功能以及所述物理加速卡的虚拟化I/O功能。
进一步的,所述若所述第一判断结果为所述物理加速卡接入,关闭所述基本输入输出系统的虚拟化I/O功能以及所述物理加速卡的虚拟化I/O功能,包括:
若所述第一判断结果为所述物理加速卡接入,通过所述基本输入输出系统将SR-IOV虚拟化功能选项关闭;
将所述物理加速卡的固件版本设置为关闭SR-IOV虚拟化功能的固件版本。
进一步的,所述将所述物理加速卡的固件版本设置为关闭SR-IOV虚拟化功能的固件版本,包括:
将所述物理加速卡的外设组件互连标准配置空间的对应寄存器参数的数值设置为0。
进一步的,所述设备信息包括所述接入设备的设备身份标识号以及供应商身份标识号中的至少一种,所述根据所述设备信息,判断物理加速卡是否接入,得到第一判断结果,包括:
根据所述设备身份标识号以及所述供应商身份标识号,判断是否为物理加速卡的设备身份标识号以及供应商身份标识号,以判断所述接入设备是否为所述物理加速卡,得到第一判断结果。
进一步的,所述供应商身份标识号包括所述基本输入输出系统在外设组件互连标准总线枚举时通过读取所述接入设备的外设组件互连标准配置空间偏移地址第一寄存器得到的第一数值,所述设备身份标识号包括所述基本输入输出系统在外设组件互连标准总线枚举时通过读取所述接入设备的外设组件互连标准配置空间偏移地址第二寄存器得到的第二数值,
所述根据所述设备身份标识号以及所述供应商身份标识号,判断是否为物理加速卡的设备身份标识号以及供应商身份标识号,得到第一判断结果,包括:
判断所述第一数值是否为物理加速卡的供应商身份标识号的数值,得到第一子判断结果;
判断所述第二数值是否为物理加速卡的设备身份标识号的数值,得到第二子判断结果;
根据所述第一子判断结果和所述第二子判断结果,得到第一判断结果。
进一步的,若所述第一子判断结果以及所述第二子判断结果均为是,所述第一判断结果为所述物理加速卡接入;
若所述第一子判断结果或所述第二子判断结果为否,所述第一判断结果为所述物理加速卡未接入。
进一步的,若所述第一判断结果为所述物理加速卡未接入,所述基本输入输出系统不关闭虚拟化I/O功能,正常启动进入操作系统。
第二方面,提供一种基于ARM服务器的加速卡适配装置,装置包括:
获取模块,用于响应于基本输入输出系统启动时,通过外设组件互连标准总线枚举获取接入设备的设备信息;
判断模块,用于根据所述设备信息,判断物理加速卡是否接入,得到第一判断结果;
控制模块,用于若所述第一判断结果为所述物理加速卡接入,关闭所述基本输入输出系统的虚拟化I/O功能以及所述物理加速卡的虚拟化I/O功能。
第三方面,提供一种电子设备,包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,所述处理器执行所述计算机程序时实现所述基于ARM服务器的加速卡适配方法。
第四方面,提供一种计算机可读存储介质,存储有计算机可执行指令,所述计算机可执行指令用于执行所述基于ARM服务器的加速卡适配方法。
本申请实施例具有如下有益效果:
本申请实施例提供的一种基于ARM服务器的加速卡适配方法、装置、设备和介质,能够在外设组件互连标准总线枚举时获取接入设备的设备信息,从而判断物理加速卡是否接入,通过关闭基本输入输出系统的虚拟化I/O功能以及物理加速卡的虚拟化I/O功能,以实现ARM服务器的加速卡适配支持功能。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1示出本申请实施例提供的基于ARM服务器的加速卡适配方法的总流程图;
图2示出根据本申请一个实施例的基于ARM服务器的加速卡适配方法的具体流程示意图;
图3示出本申请实施例提供的基于ARM服务器的加速卡适配装置的结构示意图;
图4示出可被用于实施本申请中所述的各个实施例的示例性系统。
具体实施方式
为使本申请的目的、技术方案和优点更加清楚,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
应当理解,术语“第一”、“第二”等仅用于描述目的,而不能理解为指示或暗示相对重要性。此外,在本申请的描述中,除非另有说明,“多个”的含义是两个或两个以上。
实施例一
本申请提供了一种基于ARM服务器的加速卡适配方法,参照图1,包括:
S1、响应于基本输入输出系统启动时,通过外设组件互连标准总线枚举获取接入设备的设备信息;
S2、根据设备信息,判断物理加速卡是否接入,得到第一判断结果;
S3、若第一判断结果为物理加速卡接入,关闭基本输入输出系统的虚拟化I/O功能以及物理加速卡的虚拟化I/O功能。
具体的,基本输入输出系统(Basic Input Output System,BIOS)启动时在外设组件互连标准(Peripheral Component Interconnect,PCI)总线枚举部分对PCI枚举的接入设备进行设备信息的识别,通过设备信息判断是否是物理加速卡的设备信息,从而判断物理加速卡是否物理接入。若PCI枚举过程中确认物理加速卡已经物理接入,则BIOS需要将SR-IOV虚拟化I/O功能进行关闭,同时物理加速卡的固件版本也必须是将SR-IOV功能关闭的固件版本。这是由于物理加速卡支持SR-IOV功能,BIOS会在Post阶段根据物理加速卡的实际内存需求进行内存资源分配,而ARM服务器架构下PCI桥资源最大只能分配128M的内存资源,但是实际上物理加速卡有最少16个虚拟的IO设备且所需内存资源大于128M。
下面结合图2进行进一步的说明:
在一些实施方式中,S3包括:
S31、若第一判断结果为物理加速卡接入,通过基本输入输出系统将SR-IOV虚拟化功能选项关闭;
S32、将物理加速卡的固件版本设置为关闭SR-IOV虚拟化功能的固件版本。
具体的,若在BIOS启动阶段不将SR-IOV功能关闭的话,则会因资源分配不足导致系统宕机,所以必须在BIOS启动阶段关闭SR-IOV功能。而进入操作系统之后因系统会在启动过程中重新执行PCI枚举部分的资源分配动作,所以即使BIOS关闭了SR-IOV功能,系统仍旧会重新根据物理加速卡的SR-IOV功能进行资源分配,因此只能通过修改物理加速卡的FW将加速卡的SR-IOV功能进行关闭,以实现加速卡的适配支持功能,从而满足客户的实际业务需求。
在一些实施方式中,S32包括:
将物理加速卡的外设组件互连标准配置空间的对应寄存器参数的数值设置为0。
具体的,通过将物理加速卡的PCI配置空间的BAR0 BAR2 BAR6的寄存器参数设置为0数值即可设置物理加速卡的FW(Firmware,固件)为SR-IOV功能关闭的固件版本。而BIOS部分,可以通过BIOS下的选项设置将SR-IOV功能设置为关闭模式,方法和原理与物理加速卡关闭功能的机制一致,故此处不作赘述。
在一些实施方式中,设备信息包括接入设备的设备身份标识号以及供应商身份标识号中的至少一种,基于此,S2包括:
S21、根据设备身份标识号以及供应商身份标识号,判断是否为物理加速卡的设备身份标识号以及供应商身份标识号,以判断接入设备是否为物理加速卡,得到第一判断结果。
具体的,BIOS启动时在PCI枚举部分对PCI枚举的设备进行设备身份标识号(DeviceId)以及供应商身份标识号(VendorId)进行判断,判断DeviceId和VendorId是否为物理加速卡的设备信息,从而判断接入的设备是否为物理加速卡,确认加速卡的物理接入状况。其中,第一判断结果包括物理加速卡接入以及物理加速卡未接入。
在一些实施方式中,供应商身份标识号包括基本输入输出系统在外设组件互连标准总线枚举时通过读取接入设备的外设组件互连标准配置空间偏移地址第一寄存器得到的第一数值,设备身份标识号包括基本输入输出系统在外设组件互连标准总线枚举时通过读取接入设备的外设组件互连标准配置空间偏移地址第二寄存器得到的第二数值,基于此,S21包括:
S211、判断第一数值是否为物理加速卡的供应商身份标识号的数值,得到第一子判断结果;
S212、判断第二数值是否为物理加速卡的设备身份标识号的数值,得到第二子判断结果;
S213、根据第一子判断结果和第二子判断结果,得到第一判断结果。
具体的,上述的外设组件互连标准配置空间偏移地址第一寄存器具体可以是PCI配置空间偏移地址0x00-0x01寄存器,第一数值为VendorID数值;上述的外设组件互连标准配置空间偏移地址第二寄存器具体可以是PCI配置空间偏移地址0x02-0x03寄存器,第二数值为DeviceID数值。示例性的,BIOS在PCI枚举时通过读取接入设备的PCI配置空间偏移地址0x00-0x01寄存器的数值判断是否是物理加速卡的VendorID数值,同时读取接入设备的PCI配置空间偏移地址0x02-0x03寄存器的数值判断是否是物理加速卡的DeviceID数值。
在一些实施方式中,若第一子判断结果以及第二子判断结果均为是,第一判断结果为物理加速卡接入;若第一子判断结果或第二子判断结果为否,第一判断结果为物理加速卡未接入。
具体的,若上述两个类型的数值同时和物理加速卡的VendorID和DeviceID一致,则认为当前PCI设备是加速卡,若不一致则认为当前PCI设备不是加速卡。
在一些实施方式中,方法还包括:
若第一判断结果为物理加速卡未接入,基本输入输出系统不关闭虚拟化I/O功能,正常启动进入操作系统。
在本实施例中,能够在外设组件互连标准总线枚举时获取接入设备的设备信息,从而判断物理加速卡是否接入,通过关闭基本输入输出系统的虚拟化I/O功能以及物理加速卡的虚拟化I/O功能,以实现ARM服务器的加速卡适配支持功能,满足客户的实际业务需求。具有很强的可复制性和拓展性,通过BIOS在启动过程中对PCI枚举时判断是否有加速卡设备接入以决定是否关闭BIOS的SR-IOV功能,同时接入的加速卡本身驱动也要将SR-IOV功能进行关闭满足上述两点方可在ARM服务器上支持并正常使用加速卡的功能,以满足ARM服务器在客户终端的业务需求。
需要注意的是,术语“S1”、“S2”等仅用于步骤的描述目的,并非特别指称次序或顺位的意思,亦非用以限定本申请,其仅仅是为了方便描述本申请的方法,而不能理解为指示步骤的先后顺序。另外,各个实施例之间的技术方案可以相互结合,但是必须是以本领域普通技术人员能够实现为基础,当技术方案的结合出现相互矛盾或无法实现时应当认为这种技术方案的结合不存在,也不在本申请要求的保护范围之内。
实施例二
对应上述实施例,本申请还提供了一种基于ARM服务器的加速卡适配装置,参照图3,装置包括:获取模块、判断模块以及控制模块。
其中,获取模块,用于响应于基本输入输出系统启动时,通过外设组件互连标准总线枚举获取接入设备的设备信息;判断模块,用于根据所述设备信息,判断物理加速卡是否接入,得到第一判断结果;控制模块,用于若所述第一判断结果为所述物理加速卡接入,关闭所述基本输入输出系统的虚拟化I/O功能以及所述物理加速卡的虚拟化I/O功能。
进一步的,控制模块还用于若所述第一判断结果为所述物理加速卡接入,通过所述基本输入输出系统将SR-IOV虚拟化功能选项关闭;以及用于将所述物理加速卡的固件版本设置为关闭SR-IOV虚拟化功能的固件版本。
进一步的,控制模块还用于将所述物理加速卡的外设组件互连标准配置空间的对应寄存器参数的数值设置为0。
进一步的,所述设备信息包括所述接入设备的设备身份标识号以及供应商身份标识号中的至少一种,基于此,判断模块还用于根据所述设备身份标识号以及所述供应商身份标识号,判断是否为物理加速卡的设备身份标识号以及供应商身份标识号,以判断所述接入设备是否为所述物理加速卡,得到第一判断结果。
进一步的,所述供应商身份标识号包括所述基本输入输出系统在外设组件互连标准总线枚举时通过读取所述接入设备的外设组件互连标准配置空间偏移地址第一寄存器得到的第一数值,所述设备身份标识号包括所述基本输入输出系统在外设组件互连标准总线枚举时通过读取所述接入设备的外设组件互连标准配置空间偏移地址第二寄存器得到的第二数值,基于此,判断模块还用于判断所述第一数值是否为物理加速卡的供应商身份标识号的数值,得到第一子判断结果;以及用于判断所述第二数值是否为物理加速卡的设备身份标识号的数值,得到第二子判断结果;还用于根据所述第一子判断结果和所述第二子判断结果,得到第一判断结果。
进一步的,若所述第一子判断结果以及所述第二子判断结果均为是,所述第一判断结果为所述物理加速卡接入;若所述第一子判断结果或所述第二子判断结果为否,所述第一判断结果为所述物理加速卡未接入。
进一步的,若所述第一判断结果为所述物理加速卡未接入,控制模块还用于所述基本输入输出系统不关闭虚拟化I/O功能,正常启动进入操作系统。
关于基于ARM服务器的加速卡适配装置的具体限定可以参见上文中对于基于ARM服务器的加速卡适配方法的相关限定,故此处不作赘述。上述基于ARM服务器的加速卡适配装置中的各个模块可全部或部分通过软件、硬件及其组合来实现。上述各模块可以硬件形式内嵌于或独立于计算机设备中的处理器中,也可以以软件形式存储于计算机设备中的存储器中,以便于处理器调用执行以上各个模块对应的操作。
实施例三
对应上述实施例,本申请还提供了一种电子设备,包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,处理器执行程序时可以实现上述基于ARM服务器的加速卡适配方法。
如图4所示,在一些实施例中,系统能够作为各所述实施例中的任意一个用于基于ARM服务器的加速卡适配方法的上述电子设备。在一些实施例中,系统可包括具有指令的一个或多个计算机可读介质(例如,系统存储器或NVM/存储设备)以及与该一个或多个计算机可读介质耦合并被配置为执行指令以实现模块从而执行本申请中所述的动作的一个或多个处理器(例如,(一个或多个)处理器)。
对于一个实施例,系统控制模块可包括任意适当的接口控制器,以向(一个或多个)处理器中的至少一个和/或与系统控制模块通信的任意适当的设备或组件提供任意适当的接口。
系统控制模块可包括存储器控制器模块,以向系统存储器提供接口。存储器控制器模块可以是硬件模块、软件模块和/或固件模块。
系统存储器可被用于例如为系统加载和存储数据和/或指令。对于一个实施例,系统存储器可包括任意适当的易失性存储器,例如,适当的DRAM。在一些实施例中,系统存储器可包括双倍数据速率类型四同步动态随机存取存储器(DDR4SDRAM)。
对于一个实施例,系统控制模块可包括一个或多个输入/输出(I/O)控制器,以向NVM/存储设备及(一个或多个)通信接口提供接口。
例如,NVM/存储设备可被用于存储数据和/或指令。NVM/存储设备可包括任意适当的非易失性存储器(例如,闪存)和/或可包括任意适当的(一个或多个)非易失性存储设备(例如,一个或多个硬盘驱动器(HDD)、一个或多个光盘(CD)驱动器和/或一个或多个数字通用光盘(DVD)驱动器)。
NVM/存储设备可包括在物理上作为系统被安装在其上的设备的一部分的存储资源,或者其可被该设备访问而不必作为该设备的一部分。例如,NVM/存储设备可通过网络经由(一个或多个)通信接口进行访问。
(一个或多个)通信接口可为系统提供接口以通过一个或多个网络和/或与任意其他适当的设备通信。系统可根据一个或多个无线网络标准和/或协议中的任意标准和/或协议来与无线网络的一个或多个组件进行无线通信。
对于一个实施例,(一个或多个)处理器中的至少一个可与系统控制模块的一个或多个控制器(例如,存储器控制器模块)的逻辑封装在一起。对于一个实施例,(一个或多个)处理器中的至少一个可与系统控制模块的一个或多个控制器的逻辑封装在一起以形成系统级封装(SiP)。对于一个实施例,(一个或多个)处理器中的至少一个可与系统控制模块的一个或多个控制器的逻辑集成在同一模具上。对于一个实施例,(一个或多个)处理器中的至少一个可与系统控制模块的一个或多个控制器的逻辑集成在同一模具上以形成片上系统(SoC)。
在各个实施例中,系统可以但不限于是:服务器、工作站、台式计算设备或移动计算设备(例如,膝上型计算设备、手持计算设备、平板电脑、上网本等)。在各个实施例中,系统可具有更多或更少的组件和/或不同的架构。例如,在一些实施例中,系统包括一个或多个摄像机、键盘、液晶显示器(LCD)屏幕(包括触屏显示器)、非易失性存储器端口、多个天线、图形芯片、专用集成电路(ASIC)和扬声器。
需要注意的是,本申请可在软件和/或软件与硬件的组合体中被实施,例如,可采用专用集成电路(ASIC)、通用目的计算机或任何其他类似硬件设备来实现。在一个实施例中,本申请的软件程序可以通过处理器执行以实现上文所述步骤或功能。同样地,本申请的软件程序(包括相关的数据结构)可以被存储到计算机可读记录介质中,例如,RAM存储器,磁或光驱动器或软磁盘及类似设备。另外,本申请的一些步骤或功能可采用硬件来实现,例如,作为与处理器配合从而执行各个步骤或功能的电路。
另外,本申请的一部分可被应用为计算机程序产品,例如计算机程序指令,当其被计算机执行时,通过该计算机的操作,可以调用或提供根据本申请的方法和/或技术方案。本领域技术人员应能理解,计算机程序指令在计算机可读介质中的存在形式包括但不限于源文件、可执行文件、安装包文件等,相应地,计算机程序指令被计算机执行的方式包括但不限于:该计算机直接执行该指令,或者该计算机编译该指令后再执行对应的编译后程序,或者该计算机读取并执行该指令,或者该计算机读取并安装该指令后再执行对应的安装后程序。在此,计算机可读介质可以是可供计算机访问的任意可用的计算机可读存储介质或通信介质。
通信介质包括藉此包含例如计算机可读指令、数据结构、程序模块或其他数据的通信信号被从一个系统传送到另一系统的介质。通信介质可包括有导的传输介质(诸如电缆和线(例如,光纤、同轴等))和能传播能量波的无线(未有导的传输)介质,诸如声音、电磁、RF、微波和红外。计算机可读指令、数据结构、程序模块或其他数据可被体现为例如无线介质(诸如载波或诸如被体现为扩展频谱技术的一部分的类似机制)中的已调制数据信号。术语“已调制数据信号”指的是其一个或多个特征以在信号中编码信息的方式被更改或设定的信号。调制可以是模拟的、数字的或混合调制技术。
在此,根据本申请的一个实施例包括一个装置,该装置包括用于存储计算机程序指令的存储器和用于执行程序指令的处理器,其中,当该计算机程序指令被该处理器执行时,触发该装置运行基于前述根据本申请的多个实施例的方法和/或技术方案。
实施例四
对应上述实施例,本申请还提供了一种计算机可读存储介质,存储有计算机可执行指令,计算机可执行指令用于执行基于ARM服务器的加速卡适配方法。
在本实施例中,计算机可读存储介质可包括以用于存储诸如计算机可读指令、数据结构、程序模块或其它数据的信息的任何方法或技术实现的易失性和非易失性、可移动和不可移动的介质。例如,计算机可读存储介质包括,但不限于,易失性存储器,诸如随机存储器(RAM,DRAM,SRAM);以及非易失性存储器,诸如闪存、各种只读存储器(ROM,PROM,EPROM,EEPROM)、磁性和铁磁/铁电存储器(MRAM,FeRAM);以及磁性和光学存储设备(硬盘、磁带、CD、DVD);或其它现在已知的介质或今后开发的能够存储供计算机系统使用的计算机可读信息/数据。
尽管已描述了本申请实施例中的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例作出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本申请实施例中范围的所有变更和修改。
显然,本领域的技术人员可以对本申请进行各种改动和变型而不脱离本申请的精神和范围。这样,倘若本申请的这些修改和变型属于本申请权利要求及其等同技术的范围之内,则本申请也意图包含这些改动和变型在内。

Claims (10)

1.一种基于ARM服务器的加速卡适配方法,其特征在于,包括:
响应于基本输入输出系统启动时,通过外设组件互连标准总线枚举获取接入设备的设备信息;
根据所述设备信息,判断物理加速卡是否接入,得到第一判断结果;
若所述第一判断结果为所述物理加速卡接入,关闭所述基本输入输出系统的虚拟化I/O功能以及所述物理加速卡的虚拟化I/O功能。
2.根据权利要求1所述的基于ARM服务器的加速卡适配方法,其特征在于,所述若所述第一判断结果为所述物理加速卡接入,关闭所述基本输入输出系统的虚拟化I/O功能以及所述物理加速卡的虚拟化I/O功能,包括:
若所述第一判断结果为所述物理加速卡接入,通过所述基本输入输出系统将SR-IOV虚拟化功能选项关闭;
将所述物理加速卡的固件版本设置为关闭SR-IOV虚拟化功能的固件版本。
3.根据权利要求2所述的基于ARM服务器的加速卡适配方法,其特征在于,所述将所述物理加速卡的固件版本设置为关闭SR-IOV虚拟化功能的固件版本,包括:
将所述物理加速卡的外设组件互连标准配置空间的对应寄存器参数的数值设置为0。
4.根据权利要求1所述的基于ARM服务器的加速卡适配方法,其特征在于,所述设备信息包括所述接入设备的设备身份标识号以及供应商身份标识号中的至少一种,所述根据所述设备信息,判断物理加速卡是否接入,得到第一判断结果,包括:
根据所述设备身份标识号以及所述供应商身份标识号,判断是否为物理加速卡的设备身份标识号以及供应商身份标识号,以判断所述接入设备是否为所述物理加速卡,得到第一判断结果。
5.根据权利要求4所述的基于ARM服务器的加速卡适配方法,其特征在于,所述供应商身份标识号包括所述基本输入输出系统在外设组件互连标准总线枚举时通过读取所述接入设备的外设组件互连标准配置空间偏移地址第一寄存器得到的第一数值,所述设备身份标识号包括所述基本输入输出系统在外设组件互连标准总线枚举时通过读取所述接入设备的外设组件互连标准配置空间偏移地址第二寄存器得到的第二数值,
所述根据所述设备身份标识号以及所述供应商身份标识号,判断是否为物理加速卡的设备身份标识号以及供应商身份标识号,得到第一判断结果,包括:
判断所述第一数值是否为物理加速卡的供应商身份标识号的数值,得到第一子判断结果;
判断所述第二数值是否为物理加速卡的设备身份标识号的数值,得到第二子判断结果;
根据所述第一子判断结果和所述第二子判断结果,得到第一判断结果。
6.根据权利要求5所述的基于ARM服务器的加速卡适配方法,其特征在于,若所述第一子判断结果以及所述第二子判断结果均为是,所述第一判断结果为所述物理加速卡接入;
若所述第一子判断结果或所述第二子判断结果为否,所述第一判断结果为所述物理加速卡未接入。
7.根据权利要求1所述的基于ARM服务器的加速卡适配方法,其特征在于,所述方法还包括:
若所述第一判断结果为所述物理加速卡未接入,所述基本输入输出系统不关闭虚拟化I/O功能,正常启动进入操作系统。
8.一种基于ARM服务器的加速卡适配装置,其特征在于,所述装置包括:
获取模块,用于响应于基本输入输出系统启动时,通过外设组件互连标准总线枚举获取接入设备的设备信息;
判断模块,用于根据所述设备信息,判断物理加速卡是否接入,得到第一判断结果;
控制模块,用于若所述第一判断结果为所述物理加速卡接入,关闭所述基本输入输出系统的虚拟化I/O功能以及所述物理加速卡的虚拟化I/O功能。
9.一种电子设备,包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,其特征在于,所述处理器执行所述计算机程序时实现如权利要求1至7中任意一项所述基于ARM服务器的加速卡适配方法。
10.一种计算机可读存储介质,存储有计算机可执行指令,其特征在于,所述计算机可执行指令用于执行权利要求1至7中任意一项所述基于ARM服务器的加速卡适配方法。
CN202210604543.9A 2022-05-30 2022-05-30 基于arm服务器的加速卡适配方法、装置、设备和介质 Pending CN115080281A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210604543.9A CN115080281A (zh) 2022-05-30 2022-05-30 基于arm服务器的加速卡适配方法、装置、设备和介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210604543.9A CN115080281A (zh) 2022-05-30 2022-05-30 基于arm服务器的加速卡适配方法、装置、设备和介质

Publications (1)

Publication Number Publication Date
CN115080281A true CN115080281A (zh) 2022-09-20

Family

ID=83248360

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210604543.9A Pending CN115080281A (zh) 2022-05-30 2022-05-30 基于arm服务器的加速卡适配方法、装置、设备和介质

Country Status (1)

Country Link
CN (1) CN115080281A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116541334A (zh) * 2023-06-27 2023-08-04 苏州浪潮智能科技有限公司 Pcie设备运行时文件的处理方法、装置和设备

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1932767A (zh) * 2005-09-15 2007-03-21 首都信息发展股份有限公司 一种虚拟硬件加速方法及系统
US20120167085A1 (en) * 2010-12-28 2012-06-28 Plx Technology, Inc. Sharing multiple virtual functions to a host using a pseudo physical function
US20180246840A1 (en) * 2017-02-27 2018-08-30 International Business Machines Corporation Intelligent Certificate Discovery in Physical and Virtualized Networks
CN114003464A (zh) * 2021-10-28 2022-02-01 苏州浪潮智能科技有限公司 根据温度变化的参数自适应方法、服务器、设备和介质
CN114201360A (zh) * 2021-11-26 2022-03-18 苏州浪潮智能科技有限公司 一种aer功能管理方法、装置、服务器和存储介质

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1932767A (zh) * 2005-09-15 2007-03-21 首都信息发展股份有限公司 一种虚拟硬件加速方法及系统
US20120167085A1 (en) * 2010-12-28 2012-06-28 Plx Technology, Inc. Sharing multiple virtual functions to a host using a pseudo physical function
US20180246840A1 (en) * 2017-02-27 2018-08-30 International Business Machines Corporation Intelligent Certificate Discovery in Physical and Virtualized Networks
CN114003464A (zh) * 2021-10-28 2022-02-01 苏州浪潮智能科技有限公司 根据温度变化的参数自适应方法、服务器、设备和介质
CN114201360A (zh) * 2021-11-26 2022-03-18 苏州浪潮智能科技有限公司 一种aer功能管理方法、装置、服务器和存储介质

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116541334A (zh) * 2023-06-27 2023-08-04 苏州浪潮智能科技有限公司 Pcie设备运行时文件的处理方法、装置和设备
CN116541334B (zh) * 2023-06-27 2023-09-26 苏州浪潮智能科技有限公司 Pcie设备运行时文件的处理方法、装置和设备

Similar Documents

Publication Publication Date Title
US10528742B2 (en) Method and apparatus for repairing kernel vulnerability
US10606677B2 (en) Method of retrieving debugging data in UEFI and computer system thereof
US20200218544A1 (en) Information handling system quick boot
CN110290557B (zh) 一种加载应用内页面标签的方法与设备
CN110321189B (zh) 一种在宿主程序中呈现寄宿程序的方法与设备
US11334427B2 (en) System and method to reduce address range scrub execution time in non-volatile dual inline memory modules
CN114201360B (zh) 一种aer功能管理方法、装置、服务器和存储介质
CN115048655A (zh) 基本输入输出系统镜像校验方法、装置、设备和介质
US10318343B2 (en) Migration methods and apparatuses for migrating virtual machine including locally stored and shared data
CN115080281A (zh) 基于arm服务器的加速卡适配方法、装置、设备和介质
US11861349B2 (en) Modular firmware updates in an information handling system
US11544092B2 (en) Model specific register (MSR) instrumentation
US11003778B2 (en) System and method for storing operating life history on a non-volatile dual inline memory module
CN116450184A (zh) 一种系统升级方法、装置、电子设备及存储介质
CN111045741A (zh) 一种用于智能终端无闪存触摸屏的固件加载的方法
CN115878327A (zh) 总线预留方法、装置、服务器、电子设备和存储介质
CN114995871A (zh) 一种软件版本适配方法、装置、电子设备和存储介质
CN114780166A (zh) 引脚配置的方法、相关装置、设备以及可读存储介质
CN115080069A (zh) 基板管理控制器调试方法、装置、电子设备和存储介质
CN110321205B (zh) 一种在宿主程序中管理寄宿程序的方法与设备
CN112784276B (zh) 可信度量的实现方法及装置
CN111177062B (zh) 一种用于提供阅读呈现信息的方法与设备
CN114385426A (zh) 存储器测试方法、装置、设备及存储介质
CN113760631A (zh) 页面加载时长确定方法、装置、设备和存储介质
US20240193246A1 (en) Modified secure boot technique using pre-loaded expected tag image

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination