CN115001534A - 跳频实现方法、装置、电子设备及存储介质 - Google Patents

跳频实现方法、装置、电子设备及存储介质 Download PDF

Info

Publication number
CN115001534A
CN115001534A CN202210604506.8A CN202210604506A CN115001534A CN 115001534 A CN115001534 A CN 115001534A CN 202210604506 A CN202210604506 A CN 202210604506A CN 115001534 A CN115001534 A CN 115001534A
Authority
CN
China
Prior art keywords
clock signal
circuit
clock
communication
interference
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210604506.8A
Other languages
English (en)
Inventor
郑超
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Guangdong Oppo Mobile Telecommunications Corp Ltd
Original Assignee
Guangdong Oppo Mobile Telecommunications Corp Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Guangdong Oppo Mobile Telecommunications Corp Ltd filed Critical Guangdong Oppo Mobile Telecommunications Corp Ltd
Priority to CN202210604506.8A priority Critical patent/CN115001534A/zh
Publication of CN115001534A publication Critical patent/CN115001534A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/713Spread spectrum techniques using frequency hopping
    • H04B1/715Interference-related aspects
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/70Reducing energy consumption in communication networks in wireless communication networks

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Noise Elimination (AREA)

Abstract

本申请公开了跳频实现方法、装置、电子设备及存储介质,涉及通信技术领域,可应用于电子设备,该电子设备包括通信电路、第一时钟电路及第二时钟电路。第一时钟电路用于向通信电路输入第一时钟信号,第一时钟信号由第二时钟电路输出的第二时钟信号调制得到。检测到通信电路受到第一时钟信号的干扰程度大于干扰阈值时,确定第一调制系数,控制第一时钟电路根据第一调制系数对第二时钟信号调制生成第三时钟信号并将第三时钟信号输入通信电路,且第三时钟信号对通信电路的干扰程度小于所述干扰阈值。本申请在确定通信电路受到时钟信号的干扰时,可控制时钟电路改变调制系数并通过新调制系数跳变为干扰较小的时钟信号,能提升通信电路的抗干扰能力。

Description

跳频实现方法、装置、电子设备及存储介质
技术领域
本申请涉及通信技术领域,更具体地,涉及一种跳频实现方法、装置、电子设备及存储介质。
背景技术
一般而言,输入通信电路的时钟信号由另一个时钟信号倍频得到,而输入通信电路的时钟信号的频率通常较高,非常容易对通信电路产生较大的干扰。
发明内容
本申请提出了一种跳频实现方法、装置、电子设备及存储介质,以改善上述缺陷。
第一方面,本申请实施例提供了一种跳频实现方法,应用于电子设备,所述电子设备包括通信电路、第一时钟电路及第二时钟电路,所述第一时钟电路用于向所述通信电路输入第一时钟信号,所述第一时钟信号由所述第二时钟电路输出的第二时钟信号调制而得到,方法包括:当检测到所述通信电路受到所述第一时钟信号的干扰程度大于干扰阈值时,确定第一调制系数;控制所述第一时钟电路根据所述第一调制系数对第二时钟信号调制生成第三时钟信号并将所述第三时钟信号输入所述通信电路,所述第三时钟信号对所述通信电路的干扰程度小于所述干扰阈值。
第二方面,本申请实施例还提供了跳频实现装置,应用于电子设备,所述电子设备包括通信电路、第一时钟电路及第二时钟电路,所述第一时钟电路用于向所述通信电路输入第一时钟信号,所述第一时钟信号由所述第二时钟电路输出的第二时钟信号调制而得到,该装置包括:干扰确定单元,用于当检测到所述通信电路受到所述第一时钟信号的干扰程度大于干扰阈值时,确定第一调制系数;时钟控制单元,用于控制所述第一时钟电路根据所述第一调制系数对第二时钟信号调制生成第三时钟信号并将所述第三时钟信号输入所述通信电路,所述第三时钟信号对所述通信电路的干扰程度小于所述干扰阈值。
第三方面,本申请实施例还提供了一种电子设备,一个或多个处理器;存储器;一个或多个应用程序,其中所述一个或多个应用程序被存储在所述存储器中并被配置为由所述一个或多个处理器执行,所述一个或多个应用程序配置用于执行上述方法。
第四方面,本申请实施例还提供了一种计算机可读存储介质,所述存储介质中存储有至少一条指令、至少一段程序、代码集或指令集,所述至少一条指令、所述至少一段程序、所述代码集或指令集由处理器加载并执行上述方法。
第五方面,本申请实施例还提供了一种包含指令的计算机程序产品,所述计算机程序产品中存储有指令,当其在计算机上运行时,使得计算机实现上述方法。
本申请实施例提供的跳频实现方法、装置、电子设备及存储介质,可以应用于电子设备,该电子设备包括通信电路、第一时钟电路及第二时钟电路。其中,第一时钟电路用于向通信电路输入第一时钟信号,而第一时钟信号可以由第二时钟电路输出的第二时钟信号调制而得到。当检测到通信电路受到第一时钟信号的干扰程度大于干扰阈值时,首先确定第一调制系数,接着,控制第一时钟电路根据第一调制系数对第二时钟信号调制生成第三时钟信号并将第三时钟信号输入通信电路,并且第三时钟信号对通信电路的干扰程度小于所述干扰阈值。本申请实施例可以在确定通信电路受到时钟信号的干扰时,可以控制时钟电路改变调制系数,并通过新的调制系数将时钟信号跳变为干扰较小的时钟信号,因而能够提升通信电路的抗干扰能力。
本申请实施例的其他特征和优点将在随后的说明书阐述,并且,部分地从说明书中变得显而易见,或者通过实施本申请实施例而了解。本申请实施例的目的和其他优点可通过在所写的说明书、权利要求书、以及附图中所特别指出的结构来实现和获得。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1示出了本申请一实施例提供的固定系数的电路模块示意图;
图2示出了本申请一实施例提供的跳频实现方法的方法流程图;
图3示出了本申请另一实施例提供的跳频实现方法的方法流程图;
图4示出了本申请一实施例提供的可编程电路的电路模块示意图;
图5示出了本申请再一实施例提供的跳频实现方法的方法流程图;
图6示出了本申请一实施例提供的电子设备的电路模块示意图;
图7示出了本申请实施例提供的一种跳频实现装置的结构框图;
图8示出了本申请实施例提供的一种电子设备的结构框图;
图9示出了本申请实施例提供一种计算机可读存储介质的结构框图;
图10示出了本申请实施例提供的一种计算机程序产品的结构框图。
具体实施方式
下面将结合本申请实施例中附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。通常在此处附图中描述和示出的本申请实施例的组件可以以各种不同的配置来布置和设计。因此,以下对在附图中提供的本申请的实施例的详细描述并非旨在限制要求保护的本申请的范围,而是仅仅表示本申请的选定实施例。基于本申请的实施例,本领域技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本申请保护的范围。
应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步定义和解释。同时,在本申请的描述中,术语“第一”、“第二”等仅用于区分描述,而不能理解为指示或暗示相对重要性。
时钟电路的工作原理是电路模块外部接上振荡器(Oscillator,OSC)(也可以是内部振荡器)提供高频脉冲,高频脉冲经过分频处理后,成为电路模块的时钟信号,该时钟信号可以作为电路模块内各部件协调工作的控制信号。对于通信电路而言,通信电路的时钟信号可以由另一个时钟信号倍频得到,而通信电路的时钟信号的频率较高,非常容易对通信电路产生较大的干扰。
如图1所示,可以看到副OSC的时钟信号是由主OSC的时钟信号倍频得到。通常来说,而倍频的电路设计是固定的,如图1中主OSC的时钟信号为36MHz,该主OSC的时钟信号通过系数为3的乘法器,再通过系数为20的加法器,即可得到128MHz的副OSC的时钟信号。所以,当数据传输模块(Data Path IP)的副OSC的时钟信号干扰到数据传输模块时,只能使主OSC的时钟信号跳频来实现干扰的躲避。然而,主OSC还同时将时钟信号传输给其他电路模块,所以在改动主OSC频率时也会同时影响到其他电路模块,当主OSC跳频幅度超过1MHz时往往让使用主OSC时钟信号的电路模块的时序变化过大,最终导致主OSC时钟信号的电路模块无法正常运行。
在本实施例中,提出了一种跳频实现方法、装置、电子设备及存储介质,在确定通信电路受到时钟信号的干扰时,可以控制时钟电路改变调制系数,并通过新的调制系数将输入通信电路的时钟信号跳变为干扰较小的时钟信号,进而提升通信电路的抗干扰能力。
下面将通过具体实施例对本申请实施例提供的跳频实现方法、装置、电子设备及存储介质进行详细说明。
请参阅图2,图2示出了本申请一实施例提供的跳频实现方法的方法流程图。其中,该方法可以应用于电子设备,该电子设备包括通信电路、第一时钟电路及第二时钟电路,第一时钟电路用于向通信电路输入第一时钟信号,第一时钟信号由第二时钟锻炼输出的第二时钟信号调制而得到。具体地,该方法包括:S210至S220。
S210:当检测到所述通信电路受到所述第一时钟信号的干扰程度大于干扰阈值时,确定第一调制系数。
在一些实施方式中,通信电路可以是无线通信电路,可以支持至少一种无线通信协议,如WIFI、4G或5G等等。通信电路可以向外发送射频信号,而射频信号极易受到外界干扰,特别是输入通信电路的时钟信号的干扰,可能造成通信电路发射的射频信号不稳定、信号损失较大等问题。
在本申请的实施例中,可以将输入通信电路的时钟信号称为第一时钟信号,而第一时钟电路可以输出第一时钟信号,即第一时钟电路可以用于向通信电路输入该第一时钟信号。可选地,为了衡量通信电路受到第一时钟信号的干扰大小,可以使用干扰程度量化干扰的大小,其中,干扰程度与干扰的大小呈正相关关系,如通信电路受到第一时钟信号的干扰程度越大,表示通信电路受到第一时钟信号的干扰越大。进一步地,可以预先设置一个干扰阈值来确定干扰是否已超出通信电路的承受范围,换句话说,干扰阈值可以是通信电路的射频信号能够正常工作的干扰临界值。因此,当检测到所述通信电路受到所述第一时钟信号的干扰程度大于干扰阈值时,表明第一时钟信号的干扰将开始对射频信号的正常工作造成影响,需要采取一定的措施来避开这种干扰。
在本申请的实施例中,第一时钟信号可以由第二时钟电路输出的第二时钟信号调制而得到的,当检测到通信电路受到所述第一时钟信号的干扰程度大于干扰阈值时,可以通过改变调制系数,来改变调制得到的第一时钟信号,进而避免对射频信号产生干扰。也就是说,在本申请的一些实施例中,可以保持第二时钟信号不变,通过调整调制系数使第一时钟信号跳变。可选地,可以将调整后的调制系数确定为第一调制系数。
S220:控制所述第一时钟电路根据所述第一调制系数对第二时钟信号调制生成第三时钟信号并将所述第三时钟信号输入所述通信电路,所述第三时钟信号对所述通信电路的干扰程度小于所述干扰阈值。
作为一种实施方式,通过第一调制系数对第二时钟信号调制后,需要使生成的第三时钟信号对通信电路的干扰程度小于干扰阈值。基于此,可以首先确定哪种时钟信号对通信电路的干扰程度较小,则可以根据这个时钟信号确定第一调制系数。
可选地,本申请实施例中的第一调制系数可以用于对第二时钟信号的频率进行调制,进而得到第三时钟信号。可选地,在第一时钟电路中除了可以对第二时钟信号进行调频,即根据第一调制系数对第二时钟信号进行调制以外,还可以对第二时钟信号进行调幅、调相等等操作,最终得到第三时钟信号,本申请实施例对此不作限制。进一步地,第一时钟电路可以将第三时钟信号输入到通信电路中。这样,第三时钟信号对通信电路的干扰程度小于干扰阈值,不会对通信电路的正常工作造成影响。
在本申请实施例中,可以应用于电子设备,该电子设备包括通信电路、第一时钟电路及第二时钟电路。其中,第一时钟电路用于向通信电路输入第一时钟信号,而第一时钟信号可以由第二时钟电路输出的第二时钟信号调制而得到。当检测到通信电路受到第一时钟信号的干扰程度大于干扰阈值时,首先确定第一调制系数,接着,控制第一时钟电路根据第一调制系数对第二时钟信号调制生成第三时钟信号并将第三时钟信号输入通信电路,并且第三时钟信号对通信电路的干扰程度小于所述干扰阈值。本申请实施例可以在确定通信电路受到时钟信号的干扰时,可以控制时钟电路改变调制系数,并通过新的调制系数将时钟信号跳变为干扰较小的时钟信号,因而能够提升通信电路的抗干扰能力。
请参阅图3,图3示出了本申请另一实施例提供的跳频实现方法的方法流程图。在上述实施例的基础上,可以在检测到所述通信电路受到第一时钟信号的干扰程度大于干扰阈值时,确定第一调制系数之前,对通信电路的射频信号进行监测,再根据射频信号确定通信电路受到第一时钟信号的干扰程度。具体地,该方法可以包括:S310至S360。
S310:监测所述通信电路的射频信号。
S320:根据所述射频信号的射频参数确定所述通信电路受到所述第一时钟信号的干扰程度。
在本实施例中,可以在通信电路的运行过程中,监测通信电路所发送的射频信号的波形,根据射频信号的波形变化,确定射频信号的射频参数。射频信号的射频参数可以表征射频信号的物理特性,因此根据射频信号的射频参数可以确定射频信号是否受到第一时钟信号的干扰,以及干扰的大小,即可以根据射频信号的射频参数确定通信电路受到第一时钟信号的干扰程度。在一些实施例中,射频信号的射频参数例如可以为信号强度、信噪比等一个或多个参数的组合,本申请实施例对此不作限制。
可选地,通信电路所发送的射频信号可以有多个,则可以同时监测每个射频信号,并各个射频信号的射频参数确定各个射频信号受到第一时钟信号的干扰程度,可以将每个射频信号受到第一时钟信号的干扰程度均作为通信电路受到所述第一时钟信号的干扰程度。可选地,若存在至少一个射频信号受到第一时钟信号的干扰程度大于干扰阈值,可以确定通信电路受到第一时钟信号的干扰程度大于干扰阈值,则可以继续执行后续步骤,例如可以执行步骤S210至S220等等。可选地,每个射频信号对应的干扰阈值可以相同也可以不相同。
示例性地,若通信电路可同时发送射频信号A和射频信号B,射频信号A与射频信号B不同。其中,射频信号A对应的干扰阈值为t1,射频信号B对应的干扰阈值为t2,则以下三种情况下均可以确定通信电路受到第一时钟信号的干扰程度大于干扰阈值:确定射频信号A受到第一时钟信号的干扰程度大于t1,而射频信号B受到第一时钟信号的干扰程度小于或等于t2;确定射频信号A受到第一时钟信号的干扰程度小于或等于t1,而射频信号B受到第一时钟信号的干扰程度大于t2;确定射频信号A受到第一时钟信号的干扰程度大于t1,并且射频信号B受到第一时钟信号的干扰程度大于t2。
S330:检测所述通信电路受到所述第一时钟信号的干扰程度是否大于干扰阈值。若是,执行步骤S340。
在一些实施方式中,当检测到通信电路受到第一时钟信号的干扰程度大于干扰阈值时,可以确定第一调制系数,其中,确定第一调制系数的过程可以包括步骤S340及步骤S350。
S340:确定所述通信电路对应的指定关系,所述指定关系包括多个调制系数和每个调制系数对应的干扰程度,每个调制系数对应的干扰程度用于表征基于该调制系数对第一时钟信号调制得到的时钟信号对所述通信电路的干扰程度。
S350:将所述指定关系中最小的干扰程度对应的调制系数作为第一调制系数。
在步骤S340与步骤S350中,指定关系可以指调制系数与干扰程度之间的对应关系,可以理解的是,该干扰程度可以用于表征基于对应的调制系数对第一时钟信号调制得到的时钟信号对通信电路的干扰程度,因此,每个调制系数均可以对应一个干扰程度。
具体地,指定关系可以是预先确定的,而在检测到通信电路受到第一时钟信号的干扰程度大于干扰阈值时,直接获取该指定关系,并将该指定关系中最小的干扰程度对应的调制系数确定为第一调制系数。可选地,在通信电路使用前,通过测试不同的调制系数下调制得到的时钟信号对通信电路的干扰程度有多大,可以得到每个调制系数对应的干扰程度,进而确定出多大的调制系数才能使调制得到的时钟信号对通信电路的干扰最小。
S360:控制所述第一时钟电路根据所述第一调制系数对第二时钟信号调制生成第三时钟信号并将所述第三时钟信号输入所述通信电路,所述第三时钟信号对所述通信电路的干扰程度小于所述干扰阈值。
紧接着,在确定第一调制系数后,可以控制第一时钟电路根据第一调制系数对第二时钟信号进行调制,生成第三时钟信号。由上述步骤S350可知,第一调制系数可以将第二时钟信号调制生成对通信电路干扰最小的时钟信号,即第三时钟信号对通信电路的干扰最小。因此,将第三时钟信号输入通信电路后,不会对通信电路的正常工作造成影响。
可选地,当第一调制系数用于对第二时钟信号的频率进行调制生成第三时钟信号时,所需的第三时钟信号的频率与第二时钟信号的频率可能呈倍数关系。基于此,第一调制系数可以包括乘法系数及加法系数,而第一时钟电路包括乘法器和加法器。在一些实施方式中,可以将乘法器和加法器作为调制电路的一部分,用于根据第一调制系数对第二时钟信号进行调制生成第三时钟信号。而在调制过程中,可以将第一时钟电路中乘法器的系数设置为上述乘法系数,将第一时钟电路中加法器的系数设置为上述加法系数,再控制第一时钟电路将第二时钟信号依次输入乘法器和加法器,即可得到第三时钟信号。也就是说,第三时钟信号的频率可以由第二时钟信号的频率乘以乘法系数,再加上加法系数而得到。
示例性地,第一时钟信号可以为如图1中副OSC的时钟信号,而第二时钟信号可以为如图1中主OSC的时钟信号。在现有技术中,乘法器和加法器的系数固定不变,因此,当第一时钟信号对通信电路产生干扰时,只能通过改变第二时钟信号来躲避干扰,但这样可能会导致输入第二时钟信号的电路模块无法正常运行。为避免发生上述情况,本申请的一些实施方式中,如图4所示,可以使用可编程电路替代上述固定系数的乘法器和加法器,而该可编程电路中的乘法器及加法器的系数可以由电子设备的应用处理器(ApplicationProcessor,AP)进行控制,这样如果副OSC的时钟信号(即第一时钟信号)对数据传输模块产生严重干扰时,可以将数据传输模块作为本申请实施例中的通信电路,可以通过应用处理器利用本申请实施例所示的跳频实现方式控制可编程电路,通过改变调制系数得到不同的副OSC频率,从而在不变更主OSC的时钟信号(即第二时钟信号)的频率的情况下实现副OSC频率的跳频工作,规避射频干扰的影响。
其中,本申请实施例中的第一时钟电路例如可以由图4中的副OSC和可编程电路组成,第二时钟电路例如可以由图4中的主OSC组成。
在上述任一实施例的基础上,可选地,通信电路可支持发送多个不同通信频段的射频信号。请参阅图5,图5示出了本申请再一实施例提供的跳频实现方法的方法流程图。具体地,该方法可以包括:S510至S560。
S510:确定所述通信电路的射频信号所处的工作频段,作为第一通信频段,根据所述第一通信频段确定所述干扰阈值。
在本申请的实施方式中,若通信电路可支持发送多个不同通信频段的射频信号,则可以对每个通信频段设置不同的干扰阈值,因此,可以根据通信电路当前发送的射频信号所处的频段确定当前使用的干扰阈值。即是说,在检测到通信电路受到第一时钟信号的干扰程度大于干扰阈值,进而确定第一调制系数之前,可以首先确定通信电路的射频信号当前所处的通信频段,并将其作为第一通信频段,再根据第一通信频段确定干扰阈值。可选地,包括第一通信频段在内的每个通信频段与干扰阈值之间的对应关系可以预先确定,则在确定了当前使用的第一通信频段后,可以根据该对应关系确定第一通信频段所对应的干扰阈值。
以移动通信为例,对于4G、5G通信而言,为了保证用户的通信质量,通常会制定国家标准为每个通信频段约定一个射频干扰的临界值,因此,在一些实施方式中,可以根据国家标准指定每个通信频段对应的射频干扰的临界值,来确定每个通信频段与干扰阈值之间的对应关系。
S520:当检测到所述通信电路受到所述第一时钟信号的干扰程度大于所述干扰阈值时,根据所述第一通信频段确定所述通信电路对应的指定关系,所述指定关系包括在使用第一通信频段的情况下,多个调制系数和每个调制系数对应的干扰程度,每个调制系数对应的干扰程度用于表征基于该调制系数对第一时钟信号调制得到的时钟信号对所述通信电路的干扰程度。
S530:将所述干扰程度小于所述干扰阈值时对应的调制系数作为第一调制系数。
在通信电路支持多个不同通信频段的射频信号的情况下,第一时钟信号对不同通信频段的射频信号所产生的干扰大小是不一致的,因此,当通信电路使用不同通信频段时,调制生成第三时钟信号的调制系数应该根据当前使用的通信频段而变化,即可以根据第一通信频段确定第一调制系数。具体地,可以对每个通信频段设置不同的指定关系,而每个通信频段对应的指定关系可以指在该通信频段下,多个调制系数和每个调制系数对应的干扰程度,其中,每个调制系数对应的干扰程度用于表征基于该调制系数对第一时钟信号调制得到的时钟信号对通信电路的干扰程度。基于此,可以确定第一通信频段对应的指定关系,即可以预先在使用第一通信频段的情况下,确定多个调制系数和每个调制系数对应的干扰程度。
进一步地,可以当检测到通信电路受到所述第一时钟信号的干扰程度大于干扰阈值时,则可以根据第一通信频段对应的指定关系确定干扰程度小于干扰阈值时的调制系数,并将该调制系数作为第一调制系数。
S540:控制所述第一时钟电路根据所述第一调制系数对第二时钟信号调制生成第三时钟信号并将所述第三时钟信号输入所述通信电路。
控制第一时钟电路生成第三时钟信号的过程可以参考前述实施例中的步骤S220或者步骤S360,本申请实施例对此不再赘述。
S550:所述通信电路支持多个通信频段,每个通信频段分别对应一个时钟信号,若检测到所述射频信号所处的工作频段发生改变,将改变后所述射频信号所处的工作频段确定为第二通信频段,所述第二通信频段与所述第一通信频段不同。
在本申请的一些实施方式中,可以分别为每个通信频段指定一个时钟信号,该通过将该指定的时钟信号输入通信电路可以控制通信电路的时序。而当检测到指定的这个时钟信号对射频信号产生干扰时,例如将指定的这个时钟信号作为第一时钟信号,当检测到第一时钟信号对射频信号的干扰程度大于第一时钟信号对应通信频段的干扰阈值时,则可以通过调整调制系数使生成第三时钟信号,并将第三时钟信号输入通信电路。
当通信电路支持发送多个不同通信频段的射频信号时,通信电路当前所发送的射频信号的频段是可更改的。而当通信电路当前发送的射频信号的频段发送了改变,则可以将当前输入通信电路的时钟信号切换为改变后射频信号所处频段对应指定的时钟信号。可选地,当前输入通信电路的时钟信号可能是第一时钟信号,也可能是第三时钟信号,当通信电路当前发送的射频信号的频段从第一通信频段切换到与第一通信频段不同的第二通信频段时,不管是第一时钟信号还是第三时钟信号,都可以通过改变调制系数,将输入通信电路的时钟信号调整为第二通信频道对应指定的时钟信号。
本申请实施例特别对第三时钟信号输入通信电路的情况下改变通信频段的情况进行说明。由前述实施例可知,第三时钟信号是在通信电路受到第一时钟信号的干扰程度大于干扰阈值的情况下,通过第一调制系数对第二时钟信号调制而生成的,因此,在控制第一时钟电路根据第一调制系数对第二时钟信号调制生成第三时钟信号并将第三时钟信号输入所述通信电路之后,可以实时检测通信电路所发送的射频信号的通信频段是否发生改变。此时,若检测到射频信号所处的通信频段发生改变,可以将改变后射频信号所处的通信频段确定为第二通信频段,而第二通信频段明显与第一通信频段不同。
S560:确定与所述第二通信频段对应的时钟信号,作为第四时钟信号。
S570:根据所述第四时钟信号的频率以及所述第二时钟信号的频率确定第二调制系数。
S580:控制所述第一时钟电路根据所述第二调制系数对所述第二时钟信号调制生成第五时钟信号,所述第五时钟信号的频率与所述第四时钟信号的频率相同。
S590:控制所述第一时钟电路将所述第五时钟信号输入所述通信电路。
进一步地,由于每个通信频段分别对应一个时钟信号,因此可以根据第二通信频段确定当前通信电路需要使用的时钟信号,即第四时钟信号。接着,可以根据第四时钟信号的频率以及第二时钟信号的频率确定第二调制系数,再控制第一时钟电路根据第二调制系数对第二时钟信号调制生成第五时钟信号,可以得到,第五时钟信号的频率与第四时钟信号的频率相同。由此可在通信电路所发送的射频信号的通信频段发生改变时,可以通过改变调制系数,将输入通信电路的时钟信号调整为改变后通信频道对应指定的时钟信号。
可以理解的是,在将第五时钟信号输入通信电路之后,第五时钟信号也可能会对通信电路产生干扰。因此,在一些实施方式中,在将第五时钟信号输入通信电路之后,可以检测到通信电路受到第五时钟信号的干扰程度是否大于干扰阈值,再在通信电路受到第五时钟信号的干扰程度大于干扰阈值的情况下,再次调整调制系数,并通过新的调制系数将第五时钟信号跳变为干扰较小的时钟信号,从而提升通信电路的抗干扰能力。
能够理解,在通信电路受到第五时钟信号的干扰程度大于干扰阈值的情况下,再次调整调制系数的过程可以参考前述实施例中,通信电路受到第一时钟信号的干扰程度大于干扰阈值的情况下的操作步骤,本申请实施例在此不再赘述。
可选地,在上述任一实施例的基础上,如图6所示,电子设备除了可以包括通信电路、第一时钟电路及第二时钟电路外,还可以包括显示电路,而第二时钟电路可以用于向该显示电路输入第二时钟信号。进一步地,上述显示电路可以包括显示行扫描控制模块、显示列扫描控制模块以及功率调整模块。由于显示电路的内部时序都是基于第二时钟信号的频率控制的,若第二时钟信号跳频幅度较大,会造成显示电路的时序不符合规范,导致闪屏、花屏等异常。而本申请实施例中通过在第一时钟信号对通信电路产生干扰的情况下调整调制系数,则可以避免对第二时钟信号的调整,因此也不会出现显示花屏、闪屏等异常问题。请再次参见图6,电子设备还可以包括主控电路,该主控电路可以用于执行上述任一实施例所示的跳频实现方法。可选地,主控电路例如可以为上述实施例中的应用处理器。
需要说明的是,上述步骤未详细描述的部分,可以参考前述实施例,在此不再赘述。
请参阅图7,其示出了本申请实施例提供的一种跳频实现装置的结构框图,可以应用于电子设备,该电子设备包括通信电路、第一时钟电路及第二时钟电路,第一时钟电路用于向通信电路输入第一时钟信号,第一时钟信号由第二时钟电路输出的第二时钟信号调制而得到。具体地,该装置可以包括:干扰确定单元710及时钟控制单元720。
其中,干扰确定单元710,用于当检测到所述通信电路受到所述第一时钟信号的干扰程度大于干扰阈值时,确定第一调制系数。时钟控制单元720,用于控制所述第一时钟电路根据所述第一调制系数对第二时钟信号调制生成第三时钟信号并将所述第三时钟信号输入所述通信电路,所述第三时钟信号对所述通信电路的干扰程度小于所述干扰阈值。
可选地,上述装置还可以包括信号监测单元,用于监测所述通信电路的射频信号;干扰检测单元,用于根据所述射频信号的射频参数确定所述通信电路受到所述第一时钟信号的干扰程度。
可选地,上述干扰确定单元710可以包括:指定关系确定单元,用于确定所述通信电路对应的指定关系,所述指定关系包括多个调制系数和每个调制系数对应的干扰程度,每个调制系数对应的干扰程度用于表征基于该调制系数对第一时钟信号调制得到的时钟信号对所述通信电路的干扰程度;第一调制系数确定单元,用于将所述指定关系中最小的干扰程度对应的调制系数作为第一调制系数。
在一些实施方式中,上述第一调制系数包括乘法系数及加法系数,上述第一时钟电路包括乘法器和加法器,则上述时钟控制单元720可以包括:系数设置单元,用于将所述乘法器的系数设置为所述乘法系数,将所述加法器的系数设置为所述加法系数;时钟控制子单元,用于控制所述第一时钟电路将所述第二时钟信号依次输入所述乘法器和所述加法器,得到所述第三时钟信号。
在一些实施方式中,上述装置还可以包括:通信频段确定单元,用于确定所述通信电路的射频信号所处的通信频段,作为第一通信频段;干扰阈值确定单元,用于根据所述第一通信频段确定所述干扰阈值。
进一步地,在上述实施例的基础上,干扰确定单元710可以包括:指定关系确定子单元,用于当检测到所述通信电路受到所述第一时钟信号的干扰程度大于所述干扰阈值时,根据所述第一通信频段确定所述通信电路对应的指定关系,所述指定关系包括在使用第一通信频段的情况下,多个调制系数和每个调制系数对应的干扰程度,每个调制系数对应的干扰程度用于表征基于该调制系数对第一时钟信号调制得到的时钟信号对所述通信电路的干扰程度;调制系数确定子单元,用于根据所述指定关系,将所述干扰程度小于所述干扰阈值时对应的调制系数作为第一调制系数。
更进一步地,上述通信电路支持多个通信频段,每个通信频段分别对应一个时钟信号,则上述装置还可以包括:通信频段检测单元,用于若检测到所述射频信号所处的通信频段发生改变,将改变后所述射频信号所处的通信频段确定为第二通信频段,所述第二通信频段与所述第一通信频段不同;时钟信号确定单元,用于确定与所述第二通信频段对应的时钟信号,作为第四时钟信号;第二调制系数确定单元,用于根据所述第四时钟信号的频率以及所述第二时钟信号的频率确定第二调制系数;信号调制单元,用于控制所述第一时钟电路根据所述第二调制系数对所述第二时钟信号调制生成第五时钟信号,所述第五时钟信号的频率与所述第四时钟信号的频率相同;时钟信号控制单元,控制所述第一时钟电路将所述第五时钟信号输入所述通信电路。
在一些实施方式中,所述电子设备还包括显示电路,所述第二时钟电路用于向所述显示电路输入所述第二时钟信号。
进一步地,所述显示电路包括显示行扫描控制模块、显示列扫描控制模块以及功率调整模块。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述装置和模块的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
在本申请所提供的几个实施例中,模块相互之间的耦合可以是电性,机械或其它形式的耦合。
另外,在本申请各个实施例中的各功能模块可以集成在一个处理模块/单元中,也可以是各个模块/单元单独物理存在,也可以两个或两个以上模块/单元集成在一个模块/单元中。上述集成的模块/单元既可以采用硬件的形式实现,也可以采用软件功能模块的形式实现。
请参考图8,其示出了本申请实施例提供的一种电子设备的结构框图。该电子设备800可以是智能手机、平板电脑、电子书等能够运行应用程序的电子设备。本申请中的电子设备800还可以是服务器或操作设备。具体地,电子设备800可以包括一个或多个如下部件:处理器810、存储器820、以及一个或多个应用程序,其中一个或多个应用程序可以被存储在存储器820中并被配置为由一个或多个处理器810执行,一个或多个程序配置用于执行如前述方法实施例所描述的方法。
电子设备800可以为移动、便携式并执行无线通信的各种类型的计算机系统设备中的任何一种。具体的,电子设备800可以为移动电话或智能电话(例如,基于iPhone TM,基于Android TM的电话)、便携式游戏设备(例如Nintendo DS TM,PlayStation PortableTM,Gameboy Advance TM,iPhone TM)、膝上型电脑、PDA、便携式互联网设备、音乐播放器以及数据存储设备,其他手持设备以及诸如智能手表、智能手环、耳机、吊坠等,电子设备还可以为其他的可穿戴设备(例如,诸如电子眼镜、电子衣服、电子手镯、电子项链、电子纹身、电子设备或头戴式设备(HMD))、智能家居设备、车载设备等。
电子设备800还可以是多个电子设备中的任何一个,多个电子设备包括但不限于蜂窝电话、智能电话、智能手表、智能手环、其他无线通信设备、个人数字助理、音频播放器、其他媒体播放器、音乐记录器、录像机、照相机、其他媒体记录器、收音机、医疗设备、车辆运输仪器、计算器、可编程遥控器、寻呼机、膝上型计算机、台式计算机、打印机、上网本电脑、个人数字助理(PDA)、便携式多媒体播放器(PMP)、运动图像专家组(MPEG-1或MPEG-2)音频层3(MP3)播放器,便携式医疗设备以及数码相机及其组合。
在一些情况下,电子设备800还可以执行多种功能(例如,播放音乐,显示视频,存储图片以及接收和发送电话呼叫)。如果需要,电子设备800可以是诸如蜂窝电话、媒体播放器、其他手持设备、腕表设备、吊坠设备、听筒设备或其他紧凑型便携式设备。
处理器810可以包括一个或者多个处理核。处理器810利用各种接口和线路连接整个电子设备800内的各个部分,通过运行或执行存储在存储器820内的指令、程序、代码集或指令集,以及调用存储在存储器820内的数据,执行电子设备800的各种功能和处理数据。可选地,处理器810可以采用数字信号处理(Digital Signal Processing,DSP)、现场可编程门阵列(Field-Programmable Gate Array,FPGA)、可编程逻辑阵列(Programmable LogicArray,PLA)中的至少一种硬件形式来实现。处理器810可集成中央处理器(CentralProcessing Unit,CPU)、图像处理器(Graphics Processing Unit,GPU)和调制解调器等中的一种或几种的组合。其中,CPU主要处理操作系统、用户界面和应用程序等;GPU用于负责显示内容的渲染和绘制;调制解调器用于处理无线通信。可以理解的是,上述调制解调器也可以不集成到处理器810中,单独通过一块通信芯片进行实现。
存储器820可以包括随机存储器(Random Access Memory,RAM),也可以包括只读存储器(Read-Only Memory)。存储器820可用于存储指令、程序、代码、代码集或指令集。存储器820可包括存储程序区和存储数据区,其中,存储程序区可存储用于实现操作系统的指令、用于实现至少一个功能的指令(比如触控功能、声音播放功能、图像播放功能等)、用于实现下述各个方法实施例的指令等。存储数据区还可以存储电子设备在使用中所创建的数据(比如电话本、音视频数据、聊天记录数据)等。
请参考图9,其示出了本申请实施例提供的一种计算机可读存储介质的结构框图。该计算机可读存储介质900中存储有程序代码,所述程序代码可被处理器调用执行上述方法实施例中所描述的方法。
计算机可读存储介质900可以是诸如闪存、EEPROM(电可擦除可编程只读存储器)、EPROM、硬盘或者ROM之类的电子存储器。可选地,计算机可读存储介质900包括非易失性计算机可读存储介质(non-transitory computer-readable storage medium)。计算机可读存储介质900具有执行上述方法中的任何方法步骤的程序代码910的存储空间。这些程序代码可以从一个或者多个计算机程序产品中读出或者写入到这一个或者多个计算机程序产品中。程序代码910可以例如以适当形式进行压缩。
请参考图10,其示出了本申请实施例提供的一种计算机程序产品的结构框图,该计算机程序产品1000中存储有计算机程序/指令1010,当其在计算机上运行时,使得计算机程序/指令1010上述方法中的任何方法步骤。
最后应说明的是:以上实施例仅用以说明本申请的技术方案,而非对其限制;尽管参照前述实施例对本申请进行了详细的说明,本领域的普通技术人员当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不驱使相应技术方案的本质脱离本申请各实施例技术方案的精神和范围。

Claims (13)

1.一种跳频实现方法,其特征在于,应用于电子设备,所述电子设备包括通信电路、第一时钟电路及第二时钟电路,所述第一时钟电路用于向所述通信电路输入第一时钟信号,所述第一时钟信号由所述第二时钟电路输出的第二时钟信号调制而得到,所述方法包括:
当检测到所述通信电路受到所述第一时钟信号的干扰程度大于干扰阈值时,确定第一调制系数;
控制所述第一时钟电路根据所述第一调制系数对第二时钟信号调制生成第三时钟信号并将所述第三时钟信号输入所述通信电路,所述第三时钟信号对所述通信电路的干扰程度小于所述干扰阈值。
2.根据权利要求1所述的方法,其特征在于,所述当检测到所述通信电路受到所述第一时钟信号的干扰程度大于干扰阈值时,确定第一调制系数之前,还包括:
监测所述通信电路的射频信号;
根据所述射频信号的射频参数确定所述通信电路受到所述第一时钟信号的干扰程度。
3.根据权利要求1所述的方法,其特征在于,所述确定第一调制系数,包括:
确定所述通信电路对应的指定关系,所述指定关系包括多个调制系数和每个调制系数对应的干扰程度,每个调制系数对应的干扰程度用于表征基于该调制系数对第一时钟信号调制得到的时钟信号对所述通信电路的干扰程度;
将所述指定关系中最小的干扰程度对应的调制系数作为第一调制系数。
4.根据权利要求1所述的方法,其特征在于,所述第一调制系数包括乘法系数及加法系数,所述第一时钟电路包括乘法器和加法器,所述控制所述第一时钟电路根据所述第一调制系数对第二时钟信号调制生成第三时钟信号,包括:
将所述乘法器的系数设置为所述乘法系数,将所述加法器的系数设置为所述加法系数;
控制所述第一时钟电路将所述第二时钟信号依次输入所述乘法器和所述加法器,得到所述第三时钟信号。
5.根据权利要求1所述的方法,其特征在于,所述当检测到所述通信电路受到所述第一时钟信号的干扰程度大于干扰阈值时,确定第一调制系数之前,还包括:
确定所述通信电路的射频信号所处的通信频段,作为第一通信频段;
根据所述第一通信频段确定所述干扰阈值。
6.根据权利要求5所述的方法,其特征在于,所述当检测到所述通信电路受到所述第一时钟信号的干扰程度大于干扰阈值时,确定第一调制系数,包括:
当检测到所述通信电路受到所述第一时钟信号的干扰程度大于所述干扰阈值时,根据所述第一通信频段确定所述通信电路对应的指定关系,所述指定关系包括在使用第一通信频段的情况下,多个调制系数和每个调制系数对应的干扰程度,每个调制系数对应的干扰程度用于表征基于该调制系数对第一时钟信号调制得到的时钟信号对所述通信电路的干扰程度;
根据所述指定关系,将所述干扰程度小于所述干扰阈值时对应的调制系数作为第一调制系数。
7.根据权利要求5所述的方法,其特征在于,所述通信电路支持多个通信频段,每个通信频段分别对应一个时钟信号,所述控制所述第一时钟电路根据所述第一调制系数对第二时钟信号调制生成第三时钟信号并将所述第三时钟信号输入所述通信电路之后,还包括:
若检测到所述射频信号所处的通信频段发生改变,将改变后所述射频信号所处的通信频段确定为第二通信频段,所述第二通信频段与所述第一通信频段不同;
确定与所述第二通信频段对应的时钟信号,作为第四时钟信号;
根据所述第四时钟信号的频率以及所述第二时钟信号的频率确定第二调制系数;
控制所述第一时钟电路根据所述第二调制系数对所述第二时钟信号调制生成第五时钟信号,所述第五时钟信号的频率与所述第四时钟信号的频率相同;
控制所述第一时钟电路将所述第五时钟信号输入所述通信电路。
8.根据权利要求1所述的方法,其特征在于,所述电子设备还包括显示电路,所述第二时钟电路用于向所述显示电路输入所述第二时钟信号。
9.根据权利要求8所述的方法,其特征在于,所述显示电路包括显示行扫描控制模块、显示列扫描控制模块以及功率调整模块。
10.一种跳频实现装置,其特征在于,应用于电子设备,所述电子设备包括通信电路、第一时钟电路及第二时钟电路,所述第一时钟电路用于向所述通信电路输入第一时钟信号,所述第一时钟信号由所述第二时钟电路输出的第二时钟信号调制而得到,所述装置包括:
干扰确定单元,用于当检测到所述通信电路受到所述第一时钟信号的干扰程度大于干扰阈值时,确定第一调制系数;
时钟控制单元,用于控制所述第一时钟电路根据所述第一调制系数对第二时钟信号调制生成第三时钟信号并将所述第三时钟信号输入所述通信电路,所述第三时钟信号对所述通信电路的干扰程度小于所述干扰阈值。
11.一种电子设备,其特征在于,包括处理器、存储器,所述存储器存储有计算机程序,所述处理器通过调用所述计算机程序,用于执行如权利要求1至9任一项所述的方法。
12.一种计算机可读存储介质,其特征在于,所述存储介质中存储有至少一条指令、至少一段程序、代码集或指令集,所述至少一条指令、所述至少一段程序、所述代码集或指令集由处理器加载并执行以实现如权利要求1至9任一项所述的方法。
13.一种包含指令的计算机程序产品,其特征在于,所述计算机程序产品中存储有指令,当其在计算机上运行时,使得计算机实现如权利要求1至9任一项所述的方法。
CN202210604506.8A 2022-05-30 2022-05-30 跳频实现方法、装置、电子设备及存储介质 Pending CN115001534A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210604506.8A CN115001534A (zh) 2022-05-30 2022-05-30 跳频实现方法、装置、电子设备及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210604506.8A CN115001534A (zh) 2022-05-30 2022-05-30 跳频实现方法、装置、电子设备及存储介质

Publications (1)

Publication Number Publication Date
CN115001534A true CN115001534A (zh) 2022-09-02

Family

ID=83030267

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210604506.8A Pending CN115001534A (zh) 2022-05-30 2022-05-30 跳频实现方法、装置、电子设备及存储介质

Country Status (1)

Country Link
CN (1) CN115001534A (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020137465A1 (en) * 2001-03-23 2002-09-26 Masanori Nakano Information processing apparatus and clock control method
CN103117756A (zh) * 2013-01-05 2013-05-22 北京昆腾微电子有限公司 用于信号传输机的干扰移除装置和方法
US8626102B1 (en) * 2010-08-06 2014-01-07 Marvell International Ltd. Radio coexistence using clock rate adaptation
CN112135355A (zh) * 2020-09-23 2020-12-25 维沃移动通信有限公司 频段干扰处理方法、频段干扰处理装置和电子设备
CN113163145A (zh) * 2021-03-22 2021-07-23 维沃移动通信有限公司 时钟频率切换方法、装置、电子设备以及可读存储介质

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020137465A1 (en) * 2001-03-23 2002-09-26 Masanori Nakano Information processing apparatus and clock control method
US8626102B1 (en) * 2010-08-06 2014-01-07 Marvell International Ltd. Radio coexistence using clock rate adaptation
CN103117756A (zh) * 2013-01-05 2013-05-22 北京昆腾微电子有限公司 用于信号传输机的干扰移除装置和方法
CN112135355A (zh) * 2020-09-23 2020-12-25 维沃移动通信有限公司 频段干扰处理方法、频段干扰处理装置和电子设备
CN113163145A (zh) * 2021-03-22 2021-07-23 维沃移动通信有限公司 时钟频率切换方法、装置、电子设备以及可读存储介质

Similar Documents

Publication Publication Date Title
US10504466B2 (en) Method, device and non-transitory computer-readable medium for control of refresh frequency of display unit
CN108834176B (zh) 天线信号干扰处理方法、装置、电子装置以及存储介质
CN109104203B (zh) 通信方法、电子装置及计算机可读存储介质
CN106776385B (zh) 一种日志log信息的传输方法、装置及终端
EP3855715B1 (en) Display control method and related product
CN109460364A (zh) 应用程序检测方法、装置、存储介质及移动终端
CN112332931A (zh) 规避蓝牙干扰方法及电子设备
CN110874128B (zh) 可视化数据处理方法和电子设备
CN112040324A (zh) 一种播放进度调节方法、装置、存储介质及终端
CN114422705A (zh) 电子设备及其控制方法、装置
CN110688051B (zh) 一种录屏操作方法、装置、计算机可读存储介质及终端
CN109684011B (zh) 界面显示控制方法、电子装置及计算机可读存储介质
CN109194341B (zh) 一种信号干扰的处理方法、装置及移动终端
CN107193551B (zh) 一种生成图像帧的方法和装置
CN115001534A (zh) 跳频实现方法、装置、电子设备及存储介质
CN104811563A (zh) 移动终端工作性能的调整方法
CN109117370B (zh) 游戏测试方法及相关产品
CN109561642B (zh) 电磁干扰控制方法及相关产品
CN110572867A (zh) 一种降低电子设备功耗的方法及装置
CN110149682B (zh) 一种寻呼帧的位置确定方法、装置及终端设备
CN110061813B (zh) 一种数据编码方法和解码方法、及相关装置
CN114650334A (zh) 显示配置参数的配置方法和电子设备
CN109726003B (zh) 应用解冻的处理方法、电子装置及计算机可读存储介质
CN108802589B (zh) 有源器件偏置参数确定方法、装置、存储介质及电子设备
CN112492554A (zh) 一种数据传输方法、装置、存储介质及终端

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination