CN114978402A - 发送和接收时钟同步报文的方法和装置 - Google Patents

发送和接收时钟同步报文的方法和装置 Download PDF

Info

Publication number
CN114978402A
CN114978402A CN202210588543.4A CN202210588543A CN114978402A CN 114978402 A CN114978402 A CN 114978402A CN 202210588543 A CN202210588543 A CN 202210588543A CN 114978402 A CN114978402 A CN 114978402A
Authority
CN
China
Prior art keywords
data block
clock synchronization
receiving
data blocks
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210588543.4A
Other languages
English (en)
Inventor
何向
祁云磊
陈井凤
林涛
宋军民
王心远
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Priority to CN202210588543.4A priority Critical patent/CN114978402A/zh
Publication of CN114978402A publication Critical patent/CN114978402A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0685Clock or time synchronisation in a node; Intranode synchronisation
    • H04J3/0697Synchronisation in a packet node
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M9/00Parallel/series conversion or vice versa
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/062Synchronisation of signals having the same nominal but fluctuating bit rates, e.g. using buffers
    • H04J3/0632Synchronisation of packets and cells, e.g. transmission of voice via a packet network, circuit emulation service [CES]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0638Clock or time synchronisation among nodes; Internode synchronisation
    • H04J3/0647Synchronisation among TDM nodes
    • H04J3/065Synchronisation among TDM nodes using timestamps
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0638Clock or time synchronisation among nodes; Internode synchronisation
    • H04J3/0658Clock or time synchronisation among packet nodes
    • H04J3/0661Clock or time synchronisation among packet nodes using timestamps
    • H04J3/0664Clock or time synchronisation among packet nodes using timestamps unidirectional timestamps
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0638Clock or time synchronisation among nodes; Internode synchronisation
    • H04J3/0658Clock or time synchronisation among packet nodes
    • H04J3/0661Clock or time synchronisation among packet nodes using timestamps
    • H04J3/0667Bidirectional timestamps, e.g. NTP or PTP for compensation of clock drift and for compensation of propagation delays
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0685Clock or time synchronisation in a node; Intranode synchronisation
    • H04J3/0688Change of the master or reference, e.g. take-over or failure of the master
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0685Clock or time synchronisation in a node; Intranode synchronisation
    • H04J3/0691Synchronisation in a TDM node
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/16Time-division multiplex systems in which the time allocation to individual channels within a transmission cycle is variable, e.g. to accommodate varying complexity of signals, to vary number of channels transmitted
    • H04J3/1605Fixed allocated frame structures
    • H04J3/1652Optical Transport Network [OTN]
    • H04J3/1658Optical Transport Network [OTN] carrying packets or ATM cells
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L69/00Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
    • H04L69/30Definitions, standards or architectural aspects of layered protocol stacks
    • H04L69/32Architecture of open systems interconnection [OSI] 7-layer type protocol stacks, e.g. the interfaces between the data link level and the physical level
    • H04L69/322Intralayer communication protocols among peer entities or protocol data unit [PDU] definitions
    • H04L69/323Intralayer communication protocols among peer entities or protocol data unit [PDU] definitions in the physical layer [OSI layer 1]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W56/00Synchronisation arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J2203/00Aspects of optical multiplex systems other than those covered by H04J14/05 and H04J14/07
    • H04J2203/0001Provisions for broadband connections in integrated services digital network using frames of the Optical Transport Network [OTN] or using synchronous transfer mode [STM], e.g. SONET, SDH
    • H04J2203/0073Services, e.g. multimedia, GOS, QOS
    • H04J2203/0082Interaction of SDH with non-ATM protocols
    • H04J2203/0085Support of Ethernet

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Security & Cryptography (AREA)
  • Multimedia (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

本申请提供了一种在FlexE中发送和接收时钟同步报文的方法,包括:发送装置生成指示信息和多个数据块,该多个数据块为对第一时钟同步报文进行编码后得到的,指示信息用于指示第一数据块,第一数据块为该多个数据块中用于进行时间戳采样的数据块;发送装置根据指示信息确定第一数据块到达该发送装置的介质相关接口MDI的时刻并生成发送时间戳,发送时间戳用于记录第一时钟同步报文的发送时刻;发送装置生成携带该发送时间戳的第二时钟同步报文;发送装置发送第二时钟同步报文。从而提高了时钟同步的频率,增大了传输时钟同步报文能够使用的带宽,并且还减小了时钟同步的复杂度。

Description

发送和接收时钟同步报文的方法和装置
本申请是向中国国家知识产权局提交的申请日为2017年10月13日、申请号为201780095868.6、发明名称为“发送和接收时钟同步报文的方法和装置”的申请的分案申请。
技术领域
本申请涉及通信领域,尤其涉及一种发送时钟同步报文的方法和装置以及一种接收时钟同步报文的方法和装置。
背景技术
灵活以太网(flexible ethernet,FlexE)是在传统以太网基础上发展出来的一种以太网。FlexE定义了路由器与光传送网络(optical transport network,OTN)之间的可变速率接口,主要目的在于尽量简化以太网接口在OTN上的映射和传输方式。FlexE基于速率绑定技术以及以太网接口与OTN之间的灵活映射方式,可以实现更大的传输速率和传输带宽。
无论是传统以太网还是FlexE,时钟同步都不可或缺,现有技术通过精确时间协议(precision time protocol,PTP)报文使得不同设备之间实现时钟同步。在FlexE中,一种时钟同步的方法是通过开销帧的管理通道传输PTP报文。然而,这种时钟同步方法存在诸多局限,例如,开销帧的格式和开销帧占用的带宽都是固定的,这限制了时钟同步的频率以及传输PTP报文能够使用的带宽,从而限制了FlexE的可扩展性。
发明内容
本申请提供了一种在FlexE中发送和接收时钟同步报文的方法和装置,提高了时钟同步的频率,增大了传输时钟同步报文能够使用的带宽,并且还减小了时钟同步的复杂度。此外,相对于背景技术中所述的方法,本申请提供的发送和接收时钟同步报文方法和装置还兼容现有的时钟同步标准。
第一方面,提供了一种发送时钟同步报文的方法,包括:发送装置生成指示信息和多个数据块,该多个数据块为对第一时钟同步报文进行编码后得到的,指示信息用于指示第一数据块,第一数据块为该多个数据块中用于进行时间戳采样的数据块;发送装置根据指示信息确定第一数据块到达该发送装置的介质相关接口MDI的时刻并生成发送时间戳,发送时间戳用于记录第一时钟同步报文的发送时刻;发送装置生成携带该发送时间戳的第二时钟同步报文;发送装置发送第二时钟同步报文。
为了提高时钟同步的精确度,进行时间戳采样的数据块是发送装置和接收装置预先约定的,不能随意选定。传统以太网中数据块到达发送装置的MDI的顺序是不变的,在FlexE中,由于数据块经过时分复用层的映射后乱序到达MDI,发送装置无法确定哪个数据块是预先约定的,因此,业界认为FlexE无法使用传统以太网的时钟同步方法。在本实施例提供的方法中,发送装置通过指示信息指示用于进行时间戳采样的数据块,使得发送装置能够从到达MDI的多个数据块中识别出约定的数据块,可以将传统以太网中的时钟同步方法应用于FlexE,克服了业界的技术偏见。由于时钟同步报文可以承载于非开销帧中,非开销帧的数量远远大于开销帧的数量,因此,相对于背景技术中所述的FlexE时钟同步方法,本实施例提供的时钟同步方法具有时钟同步频率高,以及传输时钟同步报文能够使用的带宽大的特点。
可选地,第一数据块为多个数据块中包含第一时钟同步报文的帧分隔符起始SFD的数据块。
本实施例提供的方法将SFD对应的数据块作为发送时间戳的采样数据块,与传统以太网的发送时间戳采样方法相同,从而可以提高FlexE时钟同步方法的兼容性。
可选地,所述第二时钟报文承载于FlexE的客户净荷中。
本实施例提供的方法通过FlexE的客户净荷发送时钟同步报文,与传统以太网的发送时钟同步报文的方法相同,从而可以提高FlexE时钟同步方法的兼容性。
第二方面,提供了一种接收时钟同步报文的方法,包括:接收装置接收多个数据块,该多个数据块为时钟同步报文经过编码后生成的数据块;接收装置生成多个接收时间戳,该多个接收时间戳用于记录该多个数据块的接收时刻;接收装置对该多个数据块进行译码并重组所述时钟同步报文;接收装置将第一数据块的接收时间戳写入该时钟同步报文,第一数据块为该时钟同步报文中的预设信息对应的数据块。
为了提高时钟同步的精确度,进行时间戳采样的数据块是发送装置和接收装置预先约定的,不能随意选定。传统以太网中数据块到达接收装置的MDI的顺序是不变的,在FlexE中,由于数据块在发送装置中经过时分复用层的映射处理,因此数据块会乱序到达接收装置的MDI,接收装置无法确定哪个数据块是预先约定的用于进行接收时间戳采样的数据块,因此,业界认为FlexE无法使用传统以太网的时钟同步方法。在本实施例提供的方法中,接收装置通过对每一个接收周期接收的数据块进行时间戳采样,待时钟同步报文恢复后,将预设信息对应的数据块的时间戳作为时钟同步报文的接收时间戳,完成时钟同步报文的接收时间戳采样,从而可以将传统以太网中的时钟同步方法应用于FlexE,克服了业界的技术偏见。由于时钟同步报文可以承载于非开销帧中,非开销帧的数量远远大于开销帧的数量,因此,相对于背景技术中所述的FlexE时钟同步方法,本实施例提供的时钟同步方法具有时钟同步频率高,以及传输时钟同步报文能够使用的带宽大的特点。
可选地,预设信息为所述时钟同步报文的SFD。
本实施例提供的方法将SFD对应的数据块作为接收时间戳的采样数据块,与传统以太网的接收时间戳采样方法相同,从而可以提高FlexE时钟同步方法的兼容性。
可选地,多个接收时间戳的数量少于多个数据块的数量,接收装置将第一数据块的接收时间戳写入该时钟同步报文之前,所述方法还包括:接收装置记录多个数据块中每一个数据块与参考数据块之间相隔的比特位的数量,参考数据块为多个数据块中被记录接收时刻的数据块;接收装置根据时间与比特位的数量的对应关系、第一数据块与参考数据块之间相隔的比特位的数量以及参考数据块的接收时间戳确定第一数据块的接收时间戳。
由于接收装置每一个接收周期接收的数据可能包括多个数据块,也就是说多个数据块共享一个接收时间戳,被记录接收时刻的数据块称为参考数据块,本实施例提供的方法通过记录各个数据块与参考数据块之间间隔的比特位的数量,从而可以根据比特位与时间的对应关系计算出第一数据块的接收时刻,也就是确定了第一数据块的接收时间戳。此外,即使参考数据块中的时间戳采样点被删除了,本申请提供的方法也可以持续追踪时间戳采样点的位置。
可选地,多个接收时间戳中的任意一个接收时间戳对应的时刻为一个接收周期内接收到第一个比特的时刻。
SFD是时钟同步报文中最先被发出以及最先被接收的字段,传统以太网即是以SFD为参考点进行时间戳采样,因此,将接收周期内的接收到的第一个比特作为时间戳采样点可以提高FlexE时钟同步方法的兼容性。
可选地,接收周期的时长等于接收装置接收X位数据所需的时间,X为接收装置的总线位宽和缓冲位宽中较小的位宽的值,其中,缓冲位宽为接收装置的串行并行转换端口的缓冲位宽。
位宽越小,接收周期越短,接收时间戳的采样频率越高,有利于提高最终确定的时钟同步报文的接收时间戳的精度。
可选地,所述时钟报文承载于FlexE的客户净荷中。
本实施例提供的方法通过FlexE的客户净荷接收时钟同步报文,与传统以太网的接收时钟同步报文的方法相同,从而可以提高FlexE时钟同步方法的兼容性。
第三方面,提供了一种发送时钟同步报文的装置,该装置可以实现上述第一方面所涉及的方法中发送装置所执行的功能,所述功能可以通过硬件实现,也可以通过硬件执行相应的软件实现。所述硬件或软件包括一个或多个上述功能相应的单元或模块。
在一种可能的设计中,该装置的结构中包括处理器和通信接口,该处理器被配置为支持该装置执行上述第一方面所涉及的方法中相应的功能。该通信接口用于支持该装置内部的通信以及该装置与其它装置之间的通信。该装置还可以包括存储器,该存储器用于与处理器耦合,其保存该装置必要的程序指令和数据。
第四方面,提供了一种接收时钟同步报文的装置,该装置可以实现上述第二方面所涉及的方法中接收装置所执行的功能,所述功能可以通过硬件实现,也可以通过硬件执行相应的软件实现。所述硬件或软件包括一个或多个上述功能相应的单元或模块。
在一种可能的设计中,该装置的结构中包括处理器和通信接口,该处理器被配置为支持该装置执行上述第二方面所涉及的方法中相应的功能。该通信接口用于支持该装置内部的通信以及该装置与其它装置之间的通信。该装置还可以包括存储器,该存储器用于与处理器耦合,其保存该装置必要的程序指令和数据。
第五方面,本申请还提供了一种网络系统,所述网络系统包括第三方面所述的发送时钟同步报文的装置以及第四方面所述的接收时钟同步报文的装置。
第六方面,提供了一种计算机可读存储介质,该计算机可读存储介质中存储了计算机程序代码,该计算机程序代码被处理单元或处理器执行时,使得发送装置执行第一方面所述的方法。
第七方面,提供了一种计算机可读存储介质,该计算机可读存储介质中存储了计算机程序代码,该计算机程序代码被处理单元或处理器执行时,使得接收装置执行第二方面所述的方法。
第八方面,提供了一种芯片,其中存储有指令,当其在发送装置上运行时,使得该芯片执行上述第一方面的方法。
第九方面,提供了一种芯片,其中存储有指令,当其在接收装置上运行时,使得该芯片执行上述第二方面的方法。
第十方面,提供了一种计算机程序产品,该计算机程序产品包括:计算机程序代码,当该计算机程序代码被发送装置的通信单元或通信接口、以及处理单元或处理器运行时,使得发送装置执行上述第一方面的方法。
第十一方面,提供了一种计算机程序产品,该计算机程序产品包括:计算机程序代码,当该计算机程序代码被接收装置的通信单元或通信接口、以及处理单元或处理器运行时,使得发送装置执行上述第二方面的方法。
附图说明
图1是FlexE的通用架构的示意图;
图2是一种适用于本申请的FlexE的部分架构的示意图;
图3是一种以太报文的数据包格式的示意图;
图4是一种通过双PHY传输报文的方法的示意图;
图5是一种双客户的数据包映射在双PHY上的结果的示意图;
图6是一种适用于本申请的FlexE帧格式的示意图;
图7是一种适用于本申请的FlexE的开销帧结构的示意图;
图8是本申请提供的一种发送时钟同步报文的方法的示意图;
图9是本申请提供的另一种发送时钟同步报文的方法的示意图;
图10是本申请提供的一种接收时钟同步报文的方法的示意图;
图11是本申请提供的另一种发送时钟同步报文的方法的示意图;
图12是本申请提供的一种可能的发送装置的示意图;
图13是本申请提供的另一种可能的发送装置的示意图;
图14是本申请提供的一种可能的接收装置的示意图;
图15是本申请提供的另一种可能的接收装置的示意图。
具体实施方式
下面将结合附图,对本申请中的技术方案进行描述。
在传统的以太网中,业务流从交换网板出来后,一般会依次经过流量管理(traffic management,TM)模块、网络处理单元(network process unit,NPUs)、媒体接入控制(medium access control,MAC)层模块、物理层模块(以下,简称为“PHY”)等模块或器件的处理。
TM模块根据网络的可用带宽以及业务流的优先级,对业务流进行服务质量(quality of service,QoS)处理。例如,如果网络的可用带宽不足以传输所有的业务流,TM模块可以传输高优先级的业务流,对低优先级的业务流进行丢包处理。
NP是进行以太网业务处理的芯片,用于执行以太网帧的处理。以太网帧的处理包括以太网帧的解析以及路由查找。
MAC层模块主要负责连接并控制物理层的物理介质,以太网中的业务报文可以在这一层进行物理层信息的封装和解封装。
PHY可以定义为:为传输数据所需要的物理链路建立、维持、拆除而提供具有机械的、电子的、功能的和规范的特性。本文中提到的PHY可以包括收发两端的物理层工作器件,以及位于收发两端之间的光纤,物理层工作器件例如可以包括以太网的物理层接口设备等。
参见图1,FlexE在传统以太网的基础上,引入了捆绑组,灵活以太网客户(FlexEclient,下文简称为“客户”),时隙配置表(calendar),灵活以太网时分复用层(FlexEshim,下文简称为“时分复用层”)等新概念。
捆绑组:捆绑组可以由多个PHY组成,例如,可以由1~256个支持100吉比特以太网(gigabit ethernet,GE)速率的PHY组成。
客户:客户可以认为是基于一个物理地址的以太网流。通过同一捆绑组发送的客户需要共用同一时钟,且这些客户需要按照分配的时隙速率进行适配,每个客户的带宽开销可以通过插入/删除空闲块(idle)进行适配。
时隙(slot):一个PHY的带宽资源通常会被划分成多个时隙(例如20个时隙),实际使用时,会先将业务数据封装至时隙,然后将时隙应映射至捆绑组中的PHY,时隙与PHY之间的映射关系记录在FlexE的时隙配置表中,FlexE一般支持2套时隙配置表,其中一套时隙配置表为当前正在使用的时隙配置表,另一套时隙配置表可以作为备用,且两套时隙配置表之间可以相互切换。具体的切换时机可以由上下游相互协商,并同步切换,这样一来,当某个客户的业务配置变化时,其他客户的业务不会受到影响。
时分复用层:时分复用层的主要作用是根据相同的时钟对业务数据进行切片,并将切片后的业务数据封装至预先划分的时隙中,然后根据预先配置的时隙配置表(具体可以由用户配置),将划分好的各时隙映射至捆绑组中的PHY上进行传输,其中每个时隙映射于捆绑组中的一个PHY。
FlexE作为一种基于时分复用(time division multiplexing,TDM)的技术,将所有的以太报文打碎成为64B/66B(“B”是“比特”的简称)大小的数据块,并将这些数据块基于时隙映射到多个不同的PHY上,以100GE的PHY为例,每条100GE的PHY对应着20个64B/66B码块,每个码块对应5吉比特每秒(gigabit per second,Gbps)的净荷速率。在这种新型网络架构下,数据块抵达接收装置的时间顺序会发生变化,而应用传统以太网的时钟同步技术的前提是数据块到达接收装置的时间顺序不变,因此,将传统以太网的时钟同步技术应用在FlexE中面临巨大的困难,本文后续会具体分析这种困难。
为了便于理解本申请的技术方案,下面将对本申请所涉及的一些技术特征进行解释说明。
图2示出了适用于本申请的一种FlexE的部分架构示意图。
如图2所示,FlexE的部分架构包括MAC子层、时分复用层和物理层,其中,MAC子层属于数据链路层的一个子层,上接逻辑链路控制子层。物理层又可分为物理编码子层(physical coding sublayer,PCS)、物理介质接入(physical medium attachment,PMA)子层和物理介质关联(physical medium dependent,PMD)子层。MAC子层与时分复用层之间以及时分复用层与物理层之间分别通过介质无关接口(medium independent interface,MII)连接,物理层下接传输介质,物理层与传输介质之间通过介质相关接口(mediumdependent interface,MDI)连接。上述各个层和接口的功能均由相应的芯片或模块实现,例如,PCS、PMA子层和PMD子层对应的功能可以分别由不同的PHY实现。
由于经过同一个MAC模块的数据的MAC地址相同,因此,MAC模块即FlexE客户。在发送信号的过程中,PCS用于对数据进行编码、扰码(scrambled)、插入开销头(overhead,OH)以及插入对齐标签(alignment marker,AM)等操作;在接收信号的过程中,PCS则会进行上述步骤的逆处理过程。发送和接收信号可以由PCS的不同功能模块实现。
PMA子层的主要功能是链路监测、载波监测、编译码、发送时钟合成以及接收时钟恢复。PMD子层的主要功能是数据流的加扰/解扰、编译码以及对接收信号进行直流恢复和自适应均衡。
应理解,上述架构仅是举例说明,适用于本申请的FlexE的架构不限于此,例如,在MAC子层和时分复用层之间还可以存在一个适配子层(reconciliation sublayer,RS),用于提供MII与MAC子层之间的信号映射机制;PCS与PMA子层之间还可以存在一个前向纠错(forward error correction,FEC)子层,用于增强发送的数据的可靠性。
图3示出了以太报文的结构以及帧分隔符起始(start of frame delimiter,SFD)在以太报文中的位置。一个以太报文包括7个八位字节(octet)的前导码(preamble)、1个八位字节的SFD以及长度可变的帧。SFD和前导码通常位于一个66B大小的数据块中。以太报文的发送顺序为图3所示的从左到右的顺序,即,先发送前导码,再发送SFD,最后发送帧,由于实际发送过程中先发送最低有效位(least significant bit,LSB),再发送最高有效位(most significant bit,MSB),因此,实际发送过程中SFD是整个以太报文最先发出去的部分。
在传统以太网的时钟同步过程中,发送装置将SFD对应的数据块跨过PMA子层到达MDI的时刻作为时钟同步报文的发送时间戳,由于传统以太网是单PHY传输,并且传统以太网没有图2所示的时分复用层,因此,数据块抵达接收装置的时间顺序不会发生变化,发送装置的MDI可以识别时钟同步报文对应数据块并在该数据块上打时间戳。接收装置可以根据识别时钟同步报文的SFD对应的数据块并且记录时钟同步报文的SFD。
如图1所示,FlexE采用多PHY传输数据,并且,FlexE通过图2所示的时分复用层将数据块映射至不同的PHY上,从而打乱了数据块的先后顺序,如果按照传统以太网的时钟同步方法,发送装置和接收装置的时间戳采样模块将无法确定时钟同步报文的SFD,从而导致无法进行时钟同步。
下面将详细描述传统以太网的时钟同步技术应用在FlexE中所面临的困难。
图4示出了一种通过双PHY传输报文的方法的示意图。如图4所示,PHY A和PHY B是两条物理链路,属于一个2×100GE的FlexE捆绑组,在该FlexE捆绑组的基础上,存在两个100Gbps的客户,分别为客户1和客户2。
每个PHY的带宽可以对应20个时隙,该FlexE捆绑组一共对应40个时隙,分别编号为0至39,两个客户的时隙映射方式如图4所示,客户1占用时隙0~9以及时隙20~29,客户2占用时隙10~19以及时隙30~39。客户1发送的以太报文包括PTP报文,客户2发送的以太报文包括数据包1,且数据包1为非PTP报文,客户1和客户2的报文发送顺序为图4所示的从左到右,且时隙分配顺序为按照时隙编号从小到达的顺序依次分配。
经过时隙分配后,PTP报文和数据包1在两个PHY中的位置如图5所示,PTP报文的第一个数据块占用时隙9,由图3可知,该数据块为对应PTP报文的SFD的数据块。数据包1的SFD对应的数据块占用时隙10,由此可见,PHY A上会连续出现两个SFD对应的数据块,对于发送装置来说,由于时间戳采样模块无法识别哪个数据块是PTP报文的SFD对应的数据块,也就无法打时间戳。退一步讲,即使发送装置识别出PTP报文的SFD对应的数据块并打上了时间戳,由于PTP报文的数据块是乱序到达接收装置的,接收装置也会由于无法确定PTP报文的SFD对应的数据块导致无法打时间戳。
图4和图5仅是一个简单的示例,实际应用中客户和PHY的数量更多,会出现更加复杂的场景,使得识别PTP报文的SFD对应的数据块更加困难。
除了上述困难之外,由于FlexE的时分复用层在对客户进行速率适配时会进行空闲块的插入或删除,之后还需要进行码块到时隙、时隙到物理通道的映射,这个过程会改变PTP报文在数据流中的相对位置,并且无法通过逻辑预测PTP报文的位置,也就是说PTP报文在传输过程中是不透明的,这是传统以太网的时钟同步技术应用在FlexE中所面临的另一大困难。
背景技术所述的FlexE时钟同步方法是一种与传统以太网时钟同步技术完全不同的方法,该方法能够实现FlexE时钟同步,但是仍存在诸多缺陷,下面将详细描述该方法以及该方法存在缺陷的原因。
PCS处理的数据的帧格式如图6所示,图6中面积最小的一个矩形代表一个数据块(block),该数据块例如是按照电气和电子工程师协会(institute of electrical andelectronics engineers,IEEE)802.3标准的82项(clause 82)的规定编码的数据块,每个数据块在TDM映射机制中占用一个时隙。每20个数据块组成一个时隙配置表,每个时隙配置表重复1023次后插入一个开销块(overhead block),每8个开销块组成一个开销帧(overhead frame),每32个开销帧组成一个开销复帧。整个FlexE的客户时隙映射和各种管理操作都通过开销复帧完成,例如,接收装置将PTP报文从数据块中恢复出来即是依靠开销复帧完成的。
图7示出了一种适用于本申请的FlexE的开销帧结构的示意图。图7左侧的编号1至8表示8个开销块,第1个开销块上面的数字0至63表示时隙编号,8个开销块实际上是按照时间顺序串行排列,为了方便阅读,图7将8个开销块并行排列。在本申请中,“管理通道(management channel)”特指每个开销帧的第4个至第8个开销块。图7中各个标识的含义可参考现有技术中开销帧的定义,为了简洁,在此不再赘述。
在背景技术所述的FlexE时钟同步方法中,PTP报文承载于图7所示的开销帧的第6个开销块中,并且以开销帧或开销复帧的帧头为参考点采集时间戳。背景技术所述的FlexE时钟同步方法能够实现FlexE时钟同步。然而,这种方法仅适用于能够识别开销帧或开销复帧的帧头的发送装置和接收装置,除此此外,该方法还存在诸多缺陷。
下面,将具体分析该方法存在的缺陷。
首先,该方法限制了传输时钟同步报文能够使用的带宽。开销帧占用的带宽都是固定的,以基于100GE的PHY的FlexE为例,管理通道中每个66B码块所对应的带宽约为630千比特每秒(kilobit per second,kbps),该带宽即为管理通道传输PTP报文的最大带宽。考虑到FlexE未来的扩展应用场景,例如PTP报文传输频率较高的场景或者多个时钟域同时存在的场景,通过管理通道传输PTP报文难以满足相应场景的带宽需求。
其次,该方法限制了时间戳的选取频率。开销帧的格式是固定的,也就是说,开销帧或开销复帧的帧头出现的频率是固定的,上述时钟同步的方法以开销帧的帧头或开销复帧的帧头作为时间戳参考点,限制了时间戳的选取频率。例如,按照上述方法传输一个同步(sync)报文需要8个开销帧对应的管理通道才能传完,每个开销帧占用的时间为838.4微秒(μs),这个间隔为理论上两个时间戳之间的最小间隔,具体实现时往往有更多的限制,使得两个时间戳之间的间隔远远大于838.4μs,例如,如果需要传输跟随(follow_up)报文,则还需要8个开销帧。这种方法同样限制了FlexE的可扩展性。
再次,该方法增大了时钟同步的复杂度。对于移动承载网来说,同步信息承载于客户净荷(payload)中,按照上述方法,发送时钟同步报文的设备需要先将时钟同步报文从净荷中提取出来,放入管理通道,接收时钟同步报文的设备需要先将时钟同步报文从管理通道中提取出来,再将时钟同步报文重新放入客户净荷中,这显然增大了时钟同步的复杂度,对时钟同步的可靠性会产生负面影响。
最后,该方法与现有标准不兼容。在IEEE 1588标准和IEEE 802.3标准中,进行时间戳采样时均是以SFD为时间戳参考点,将SFD跨过PMA子层到达MDI的时刻作为时间戳。
下面,将详细描述本申请提供的FlexE时钟同步方案。
图8示出了本申请提供的一种发送时钟同步报文的方法。该方法800包括:
S801,发送装置生成指示信息和多个数据块,该多个数据块为对第一时钟同步报文进行编码后得到的,指示信息用于指示第一数据块,第一数据块为该多个数据块中用于进行时间戳采样的数据块。
S802,发送装置根据指示信息确定第一数据块到达该发送装置的MDI的时刻并生成发送时间戳,发送时间戳用于记录第一时钟同步报文的发送时刻。
S803,发送装置生成携带该发送时间戳的第二时钟同步报文。
S804,发送装置发送第二时钟同步报文。
S801中,指示信息可以是带外信息,一种可选的实施方式是在现有的芯片或电路上新增一根导线,当发送第一数据块时,同时生成该带外信息并通过该导线发送出去;指示信息也可以是与第一数据块联合传输的比特位,一种可选的实施方式是在生成数据块时在每一个数据块之外附带一个标志位,例如,第一时钟同步报文经过编码后生成的数据块大小是66B,发送装置的PCS可以生成一个67B大小的数据块,多出来的1个比特位用于指示该数据块是否为第一数据块,作为一个可选的示例,当该比特位为1时,指示该数据块为第一数据块,当该比特位为0时,指示该数据块为非第一数据块。
需要说明的是,在发送装置内部,从MAC模块到串行解串器(SerDes)之间所有的模块均需根据指示信息跟踪第一数据块,指示信息可以仅存在一种形式,也可以存在多种形式,模块之间具体采用哪种形式的指示信息跟踪第一数据块可以根据实际情况确定,本申请对此不作限定。
当第一数据块到达SerDes时,SerDes发送一个信号给实时时钟(real timeclock,RTC),RTC将会进行一次时间戳采样,即,记录第一数据块到达MDI的时刻,由于第一数据块是发送装置和接收装置约定的用于进行时间戳采样的数据块,因此,该时间戳可以作为第一时钟同步报文的发送时间戳。
RTC将该时间戳传回MAC模块,MAC模块生成携带该时间戳的第二时钟同步报文,并发送出去。
应理解,方法800中,第一时钟同步报文和第二时钟同步报文可以是PTP报文,例如,第一时钟同步报文是同步(sync)报文,第二时钟同步报文是跟随(follow_up)报文,但第一时钟报文和第二时钟报文不限于此,其还可以是符合其它时钟同步协议的时钟同步报文。
参阅上述对传统以太网时钟同步方案以及背景技术中的FlexE时钟同步方案的分析可知,为了提高时钟同步的精确度,进行时间戳采样的数据块是发送装置和接收装置预先约定的,不能随意选定。传统以太网中数据块到达发送装置的MDI的顺序是不变的,在FlexE中,由于数据块经过时分复用层的映射后乱序到达MDI,发送装置无法确定哪个数据块是预先约定的,因此,业界认为FlexE无法使用传统以太网的时钟同步方法。在本实施例提供的方法中,发送装置通过指示信息指示用于进行时间戳采样的数据块,使得发送装置能够从到达MDI的多个数据块中识别出约定的数据块,可以将传统以太网中的时钟同步方法应用于FlexE,克服了业界的技术偏见。由于时钟同步报文可以承载于非开销帧中,非开销帧的数量远远大于开销帧的数量,因此,相对于背景技术中所述的FlexE时钟同步方法,本实施例提供的时钟同步方法具有时钟同步频率高,以及传输时钟同步报文能够使用的带宽大的特点。
可选地,第一数据块为多个数据块中包含第一时钟同步报文的SFD的数据块。
本实施例提供的方法将SFD对应的数据块作为发送时间戳的采样数据块,与传统以太网的发送时间戳采样方法相同,从而可以提高FlexE时钟同步方法的兼容性。
可选地,所述第二时钟报文承载于FlexE的客户净荷中。
本实施例提供的方法可以通过开销块承载时钟同步报文,也可以通过FlexE的客户净荷发送时钟同步报文,
当时钟同步报文承载于客户净荷(即,图6所示的数据块)时,时钟同步报文的发送频率不再受限于开销块的位置和开销块占用的带宽,因此,相对于背景技术中的FlexE时钟同步方法,本实施例提供的发送时钟同步报文的方法可以大大提高FlexE时钟同步的可扩展性。此外,时钟同步报文承载于客户净荷与传统以太网的发送时钟同步报文的方法相同,从而可以提高FlexE时钟同步方法的兼容性。
下面,再举出一个本申请提供的发送时钟同步报文的例子。
图9示出了本申请提供的另一个发送时钟同步报文的示意图。如图9所示,虚线箭头表示指示信息的流向。
MAC模块的PTP引擎(PTP engine)生成PTP报文,并将该PTP报文传递给该MAC模块的发送单元,该MAC模块的发送单元接收到该PTP报文后,组装好MAC帧,标记该PTP报文的SFD位置和时间戳种类(48比特或80比特),上述时间戳种类可以是如下时间戳中的一种:
a.端到端(end to end,E2E)/对等(peer to peer,P2P)常规时钟(ordinaryclock,OC)/边界时钟(boundary clock,BC)T1原始时间戳,大小为80比特;
b.E2E/P2P透明时钟(transparent clock,TC)输出修正时间戳,大小为48比特;
c.P2P OC/BC T3修正时间戳,大小为48比特。
MAC模块的发送单元保存该PTP报文的顺序标识(sequence ID,大小为24比特),并创建伴随PTP报文的额外的带外信息,将其与PTP报文一起发送出去。
上述示例仅是举例说明,另一个可选的示例是MAC模块的PTP引擎绕过(bypass)MAC模块的发送单元,直接将PTP报文发送给与MAC模块并行的FlexE模块(功能上可以与MAC相同),由FlexE模块将PTP报文写入开销头,通过管理通道传输。该示例不同于背景技术所述的时钟同步方案之处在于,背景技术所述的方案中,发送装置和接收装置都依赖于开销帧或开销复帧的边界进行时间戳采样,虽然开销帧或开销复帧的边界的位置相对稳定,但依旧存在AM或某些速率适配引入的冗余(padding),这些都是在物理层引入的,会导致开销帧或开销复帧的边界的位置出现抖动(jitter),并且这种抖动难以用逻辑预测,因此,背景技术通过管理通道传输PTP报文进行时钟同步存在一定的误差。而本申请提供的方案中由于指示信息的存在,因此可以实时跟踪PTP报文的SFD的位置,可以精确补偿上述抖动导致的误差。
MAC模块和SerDes之间的所有模块,需要追踪PTP报文的SFD的位置,在时隙映射或者开销头插入等导致SFD的位置发生变化时修改相应的信息。
当PTP报文抵达SerDes时,SerDes发送一个信号给RTC,RTC根据该信号以及具体的报文需求进行一次时间戳采样,记录当前时间,并将经过端口延迟补偿和非对称时延补偿后的时间戳发送至MAC模块。
MAC模块的PTP引擎将上述时间戳写入跟随报文中并发送出去,跟随报文中携带的时间戳即为经过精确测量的上一个PTP报文的发送时间戳。
上文描述了本申请提供的发送时钟同步报文的方法,下面,将详细描述本申请提供的接收时钟同步报文的方法。
图10示出了本申请提供的一种接收时钟同步报文的方法。该方法1000包括:
S1001,接收装置接收多个数据块,该多个数据块为时钟同步报文经过编码后生成的数据块。
S1002,接收装置生成多个接收时间戳,该多个接收时间戳用于记录该多个数据块的接收时刻。
S1003,接收装置对该多个数据块进行译码并重组所述时钟同步报文。
S1004,接收装置将第一数据块的接收时间戳写入该时钟同步报文,第一数据块为该时钟同步报文中的预设信息对应的数据块。
由于接收装置不能识别多个数据块中哪个数据块是第一数据块,因此,接收装置需要对每次接收的数据都进行时间戳采集,即,生成多个接收时间戳,该多个接收时间戳作为带外信息存在,直到接收装置识别出第一数据块才可以删除。
S1003中,接收装置可以根据开销复帧对将时钟同步报文恢复出来,具体的方法可参考现有技术中的报文恢复方法,为了简洁,在此不再赘述。
当时钟同步报文恢复后,接收装置即可确定报文中的预设信息对应的数据块为第一数据块,并将第一数据块的时间戳作为时钟同步报文的接收时间戳写入时钟同步报文。
参阅上述对传统以太网时钟同步方案以及背景技术中的FlexE时钟同步方案的分析可知,为了提高时钟同步的精确度,进行时间戳采样的数据块是发送装置和接收装置预先约定的,不能随意选定。传统以太网中数据块到达接收装置的MDI的顺序是不变的,在FlexE中,由于数据块在发送装置中经过时分复用层的映射处理,因此数据块会乱序到达接收装置的MDI,接收装置无法确定哪个数据块是预先约定的用于进行接收时间戳采样的数据块,因此,业界认为FlexE无法使用传统以太网的时钟同步方法。在本实施例提供的方法中,接收装置通过对每一个接收周期接收的数据块进行时间戳采样,待时钟同步报文恢复后,将预设信息对应的数据块的时间戳作为时钟同步报文的接收时间戳,完成时钟同步报文的接收时间戳采样,从而可以将传统以太网中的时钟同步方法应用于FlexE,克服了业界的技术偏见。由于时钟同步报文可以承载于非开销帧中,非开销帧的数量远远大于开销帧的数量,因此,相对于背景技术中所述的FlexE时钟同步方法,本实施例提供的时钟同步方法具有时钟同步频率高,以及传输时钟同步报文能够使用的带宽大的特点。
可选地,预设信息为所述时钟同步报文的SFD。
发送装置和接收装置可以约定对SFD对应的数据块进行时间戳采样,这样做与传统以太网的接收时间戳采样方法相同,从而可以提高了FlexE时钟同步方法的兼容性。
可选地,多个接收时间戳的数量少于多个数据块的数量,接收装置将第一数据块的接收时间戳写入该时钟同步报文之前,方法1000还包括:
S1005,接收装置记录多个数据块中每一个数据块与参考数据块之间相隔的比特位的数量,参考数据块为多个数据块中被记录接收时刻的数据块。
S1006,接收装置根据时间与比特位的数量的对应关系、第一数据块与参考数据块之间相隔的比特位的数量以及参考数据块的接收时间戳确定第一数据块的接收时间戳。
由于接收装置每一个接收周期接收的数据可能包括多个数据块,也就是说多个数据块共享一个接收时间戳,被记录接收时刻的数据块称为参考数据块,本实施例提供的方法通过记录各个数据块与参考数据块之间间隔的比特位的数量,从而可以根据比特位与时间的对应关系计算出第一数据块的接收时刻,也就是确定了第一数据块的接收时间戳。此外,即使参考数据块中的时间戳采样点被删除了,本申请提供的方法也可以持续追踪时间戳采样点的位置。
例如,接收装置在一个接收周期接收了8个数据块,并在接收第1个数据块的时刻进行时间戳采样,其中,每个数据块所包含的比特位的数量是66。当时钟同步报文恢复后,接收装置确定该8个数据块中第3个数据块为SFD对应的数据块,第3个数据块与第1个数据块间隔的比特位数量是132,假设接收装置每接收一个比特位所需的时间为t,则第3个数据块的接收时刻比第1个数据块的接收时刻晚了132t,从而可以计算出第一数据块的接收时刻。
可选地,多个接收时间戳中的任意一个接收时间戳对应的时刻为一个接收周期内接收到第一个比特的时刻。
SFD是时钟同步报文中最先被发出以及最先被接收的字段,传统以太网即是以SFD为参考点进行时间戳采样,因此,将接收周期内的接收到的第一个比特作为时间戳采样点可以FlexE时钟同步方法的兼容性。
可选地,接收周期的时长等于接收装置接收X位数据所需的时间,X为接收装置的总线位宽和缓冲位宽中较小的位宽的值,其中,缓冲位宽为接收装置的串行并行转换端口的缓冲位宽。
位宽越小,接收周期越短,接收时间戳的采样频率越高,有利于提高最终确定的时钟同步报文的接收时间戳的精度。
可选地,所述时钟报文承载于FlexE的客户净荷中。
本实施例提供的方法通过FlexE的客户净荷接收时钟同步报文,与传统以太网的接收时钟同步报文的方法相同,从而可以提高了FlexE时钟同步方法的兼容性。
下面,再举出一个本申请提供的接收时钟同步报文的例子。
图11示出了本申请提供的另一个发送时钟同步报文的示意图。
RTC负责对每条通道的数据进行时间戳采集,获取每个接收周期的时间戳,时间戳采样点为每个接收周期接收到的首位比特,该接收周期取决于接收装置的数据位宽(例如总线位宽或缓冲位宽),该时间戳对应的时刻为SerDes在当前接收周期内接收到第一个比特的时刻。
RTC记录上述时间戳后将上述时间戳发送给PMA,PMA将会进行时隙映射和异步处理等操作,读取时间戳,并记录处理过程中引起的偏差(bit-offset),其中,若PMA有能力识别SFD对应的数据块,则仅保留包含SFD的数据块的时间戳,丢弃其它时间戳,若PMA无法识别SFD对应的数据块,则需要保留所有的时间戳,并向上游传递这些时间戳。
后续的模块需要追踪上述时间戳所对应的比特位(即,时间戳采样点),并记录时间戳采样点与数据块首位比特之间的距离(即,相隔的比特位的数量)。
PCS将每条通道对齐后获取每条通道上的时间戳和偏差,将此偏差转换为时间延迟补偿时间戳。
之后,如果当前FlexE系统是多PHY系统,则FlexE模块需要将多条PHY对齐,并且计算补偿时间戳。此时报文已恢复,FlexE模块可以识别出当前报文是否为PTP报文,并将SFD对应的数据块的时间戳写入PTP报文的相应位域。
MAC读取PTP报文所携带的时间戳,根据所得到的各种延迟和补偿进行修正,将修正后的时间戳作为PTP报文的接收时间戳分发到FlexE系统需要的路径中。
需要说明的是,当PTP报文通过管理通道传输时,由于接收装置可以明确知道PTP报文存在于哪一条或哪几条管理通道中,因此,不需要进行多PHY处理。另外,在这种情况下,虽然PTP报文只会存在于管理通道中,但由于抖动的存在,接收装置依然需要按照每个接收周期进行时间戳采样,以获取精确的时间戳。
上文详细介绍了本申请提供的发送和接收时钟同步报文的方法的示例。可以理解的是,发送装置和接收装置为了实现上述功能,其包含了执行各个功能相应的硬件结构和/或软件模块。本领域技术人员应该很容易意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,本申请能够以硬件或硬件和计算机软件的结合形式来实现。某个功能究竟以硬件还是计算机软件驱动硬件的方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本申请的范围。
本申请可以根据上述方法示例对发送装置和接收装置进行功能单元的划分,例如,可以对应各个功能划分各个功能单元,也可以将两个或两个以上的功能集成在一个处理单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。需要说明的是,本申请中对单元的划分是示意性的,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式。
在采用集成的单元的情况下,图12示出了上述实施例中所涉及的发送装置的一种可能的结构示意图。发送装置1200包括:处理单元1202和通信单元1203。处理单元1202用于对发送装置1200的动作进行控制管理,例如,处理单元1202用于支持发送装置1200执行S801和/或用于本文所描述的技术的其它过程。通信单元1203用于支持发送装置1200与接收装置的通信以及发送装置1200内部各个模块或单元的通信。发送装置1200还可以包括存储单元1201,用于存储发送装置1200的程序代码和数据。
例如,处理单元1202执行:生成指示信息和多个数据块,该多个数据块为对第一时钟同步报文进行编码后得到的,指示信息用于指示第一数据块,第一数据块为该多个数据块中用于进行时间戳采样的数据块;根据指示信息确定第一数据块到达该发送装置的MDI的时刻并生成发送时间戳,发送时间戳用于记录第一时钟同步报文的发送时刻;生成携带该发送时间戳的第二时钟同步报文。
处理单元1202控制通信单元1203执行:发送第二时钟同步报文。
处理单元1202可以是处理器或控制器,例如可以是中央处理器(centralprocessing unit,CPU),通用处理器,数字信号处理器(digital signal processor,DSP),专用集成电路(application-specific integrated circuit,ASIC),现场可编程门阵列(field programmable gate array,FPGA)或者其他可编程逻辑器件、晶体管逻辑器件、硬件部件或者其任意组合。其可以实现或执行结合本申请公开内容所描述的各种示例性的逻辑方框,模块和电路。所述处理器也可以是实现计算功能的组合,例如包含一个或多个微处理器组合,DSP和微处理器的组合等等。通信单元1203可以是通信接口等。存储单元1201可以是存储器。
当处理单元1202为处理器,通信单元1203为收发器,存储单元1201为存储器时,本申请所涉及的发送装置可以为图13所示的NPU1300。
参阅图13所示,该NPU1300包括:处理器1302、通信接口1303、存储器1301。其中,通信接口1303、处理器1302以及存储器1301可以通过内部连接通路相互通信,传递控制和/或数据信号。
本领域的技术人员可以清楚地了解到,为了描述的方便和简洁,上述描述的装置和单元的具体工作过程,可以参考前述方法实施例中的对应过程,在此不加赘述。
本申请提供的发送装置1200和NPU1300,提高了时钟同步的频率,增大了传输时钟同步报文能够使用的带宽,并且还减小了时钟同步的复杂度。此外,还兼容现有的时钟同步标准。
在采用集成的单元的情况下,图14示出了上述实施例中所涉及的接收装置的一种可能的结构示意图。接收装置1400包括:处理单元1402和通信单元1403。处理单元1402用于对接收装置1400的动作进行控制管理,例如,处理单元1402用于支持接收装置1400执行S1002和/或用于本文所描述的技术的其它过程。通信单元1403用于支持接收装置1400与发送装置的通信以及接收装置1400内部各个模块或单元的通信。接收装置1400还可以包括存储单元1401,用于存储接收装置1400的程序代码和数据。
例如,处理单元1402控制通信单元1403执行:接收多个数据块,该多个数据块为时钟同步报文经过编码后生成的数据块。
处理单元1402执行:生成多个接收时间戳,该多个接收时间戳用于记录该多个数据块的接收时刻;对该多个数据块进行译码并重组所述时钟同步报文;将第一数据块的接收时间戳写入该时钟同步报文,第一数据块为该时钟同步报文中的预设信息对应的数据块。
处理单元1402可以是处理器或控制器,例如可以是CPU,通用处理器,DSP,ASIC,FPGA或者其他可编程逻辑器件、晶体管逻辑器件、硬件部件或者其任意组合。其可以实现或执行结合本申请公开内容所描述的各种示例性的逻辑方框,模块和电路。所述处理器也可以是实现计算功能的组合,例如包含一个或多个微处理器组合,DSP和微处理器的组合等等。通信单元1403可以是通信接口等。存储单元1401可以是存储器。
当处理单元1402为处理器,通信单元1403为收发器,存储单元1401为存储器时,本申请所涉及的接收装置可以为图15所示的NPU1500。
参阅图15所示,该NPU1500包括:处理器1502、通信接口1503、存储器1501。其中,通信接口1503、处理器1502以及存储器1501可以通过内部连接通路相互通信,传递控制和/或数据信号。
本领域的技术人员可以清楚地了解到,为了描述的方便和简洁,上述描述的装置和单元的具体工作过程,可以参考前述方法实施例中的对应过程,在此不加赘述。
本申请提供的接收装置1400和NPU1500,提高了时钟同步的频率,增大了传输时钟同步报文能够使用的带宽,并且还减小了时钟同步的复杂度。此外,还兼容现有的时钟同步标准。
装置和方法实施例中的发送装置或接收装置完全对应,由相应的模块执行相应的步骤,例如发送模块或发射器执行方法实施例中发送的步骤,接收模块或接收器执行方法实施例中接收的步骤,除发送接收外的其它步骤可以由处理模块或处理器执行。具体模块的功能可以参考相应的方法实施例,不再详述。
在本申请各个实施例中,各过程的序号的大小并不意味着执行顺序的先后,各过程的执行顺序应以其功能和内在逻辑确定,而不应对本申请的实施过程构成任何限定。
另外,本文中术语“和/或”,仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况。另外,本文中字符“/”,一般表示前后关联对象是一种“或”的关系。
结合本申请公开内容所描述的方法或者算法的步骤可以硬件的方式来实现,也可以是由处理器执行软件指令的方式来实现。软件指令可以由相应的软件模块组成,软件模块可以被存放于随机存取存储器(random access memory,RAM)、闪存、只读存储器(readonly memory,ROM)、可擦除可编程只读存储器(erasable programmable ROM,EPROM)、电可擦可编程只读存储器(electrically EPROM,EEPROM)、寄存器、硬盘、移动硬盘、只读光盘(CD-ROM)或者本领域熟知的任何其它形式的存储介质中。一种示例性的存储介质耦合至处理器,从而使处理器能够从该存储介质读取信息,且可向该存储介质写入信息。当然,存储介质也可以是处理器的组成部分。处理器和存储介质可以位于ASIC中。另外,该ASIC可以位于终端设备中。当然,处理器和存储介质也可以作为分立组件存在于发送装置和接收装置中。
在上述实施例中,可以全部或部分地通过软件、硬件、固件或者其任意组合来实现。当使用软件实现时,可以全部或部分地以计算机程序产品的形式实现。所述计算机程序产品包括一个或多个计算机指令。在计算机上加载和执行所述计算机程序指令时,全部或部分地产生按照本申请所述的流程或功能。所述计算机可以是通用计算机、专用计算机、计算机网络、或者其他可编程装置。所述计算机指令可以存储在计算机可读存储介质中,或者通过所述计算机可读存储介质进行传输。所述计算机指令可以从一个网站站点、计算机、服务器或数据中心通过有线(例如同轴电缆、光纤、数字用户线(digital subscriber line,DSL))或无线(例如红外、无线、微波等)方式向另一个网站站点、计算机、服务器或数据中心进行传输。所述计算机可读存储介质可以是计算机能够存取的任何可用介质或者是包含一个或多个可用介质集成的服务器、数据中心等数据存储设备。所述可用介质可以是磁性介质,(例如,软盘、硬盘、磁带)、光介质(例如,数字通用光盘(digital versatile disc,DVD)、或者半导体介质(例如固态硬盘(solid state disk,SSD))等。
以上所述的具体实施方式,对本申请的目的、技术方案和有益效果进行了进一步详细说明,所应理解的是,以上所述仅为本申请的具体实施方式而已,并不用于限定本申请的保护范围,凡在本申请的技术方案的基础之上,所做的任何修改、等同替换、改进等,均应包括在本申请的保护范围之内。

Claims (50)

1.一种发送时钟同步报文的方法,其特征在于,包括:
发送装置生成多个数据块,所述多个数据块为对时钟同步报文进行编码后得到的,所述多个数据块包括第一数据块,所述第一数据块为用于进行时间戳采样的数据块;
所述发送装置通过灵活以太网FlexE的客户净荷发送所述多个数据块。
2.根据权利要求1所述的方法,其特征在于,所述第一数据块由指示信息指示。
3.根据权利要求2所述的方法,其特征在于,所述指示信息是带外信息。
4.根据权利要求2所述的方法,其特征在于,所述指示信息是带内信息。
5.根据权利要求2至4中任一项所述的方法,其特征在于,所示指示信息用于指示与帧分隔符起始SFD相关联的数据块,所述SFD位于所述多个数据块中的一个数据块中。
6.根据权利要求5所述的方法,其特征在于,所示指示信息用于指示所述SFD对应的数据块,或,所示指示信息用于指示所述SFD后一个比特位对应的数据块。
7.根据权利要求5所述的方法,其特征在于,所述第一数据块为与所述SFD关联的数据块。
8.根据权利要求7所述的方法,其特征在于,所述第一数据块为与所述SFD对应的数据块,或,所述第一数据块为与所述SFD后一个比特位对应的数据块。
9.根据权利要求2所述的方法,其特征在于,所述发送装置通过灵活以太网FlexE的客户净荷发送所述多个数据块之前,包括:
根据所述指示信息确定所述第一数据块;
获取所述第一数据块的发送时间戳,所述发送时间戳被携带在所述多个数据块中。
10.一种接收时钟同步报文的方法,其特征在于,包括:
接收装置通过灵活以太网FlexE的客户净荷接收多个数据块,所述多个数据块为时钟同步报文经过编码后生成的数据块;
所述接收装置根据对所述多个数据块进行重组以获得的所述时钟同步报文;
确定第一数据块,所述第一数据块为所述多个数据块中用于进行时间戳采样的数据块。
11.根据权利要求10所述的方法,其特征在于,所述第一数据块为所述时钟同步报文中的预设信息关联的数据块。
12.根据权利要求11所述的方法,其特征在于,所述第一数据块为所述时钟同步报文中的预设信息对应的数据块,或,所述第一数据块为所述时钟同步报文中的预设信息后一个比特位对应的数据块。
13.根据权利要求11或12所述的方法,其特征在于,所述预设信息为所述时钟同步报文的帧分隔符起始SFD。
14.根据权利要求13所述的方法,其特征在于,所述第一数据块为与所述SFD相对应的数据块,或,所述第一数据块为与所述SFD后一个比特位对应的数据块。
15.根据权利要求10至14中任一项所述的方法,其特征在于,所述接收装置根据对所述多个数据块进行重组以获得的所述时钟同步报文,包括:
所述接收装置对齐多个物理层模块PHY,所述多个PHY用于接收所述多个数据块;
所述接收装置根据对齐后的所述多个PHY包括的所述多个数据块获得时钟同步报文。
16.根据权利要求15所述的方法,其特征在于,所述接收装置对齐多个物理层模块PHY,包括:
所述接收装置获取所述多个PHY中的每个PHY的接收的数据块首位比特的接收时间戳;
所述接收装置获取所述多个数据块的接收时间戳,所述多个数据块包括所述多个PHY中的每个PHY接收的数据块;
所述接收装置根据所述多个PHY中的每个PHY中的接收的数据块首位比特的接收时间戳,对齐所述多个数据块的接收时间戳。
17.根据权利要求10至16中任一项所述的方法,其特征在于,所述方法还包括:
所述接收装置确定所述第一数据块对应的第一接收时间戳;
所述接收装置将所述第一接收时间戳写入所述时钟同步报文。
18.根据权利要求17所述的方法,其特征在于,所述接收装置确定所述第一数据块对应的第一接收时间戳之前,还包括:
所述接收装置记录多个接收时间戳,所述多个接收时间戳用于记录所述多个数据块的接收时刻,所述多个接收时间戳包括所述第一接收时间戳。
19.根据权利要求18所述的方法,其特征在于,所述接收装置记录多个接收时间戳,包括:
所述接收装置对所述多个数据块中的每一个数据块进行时间戳采样并生成所述多个接收时间戳;
所述接收装置将所述多个接收时间戳记录在带外信息中。
20.根据权利要求17所述的方法,其特征在于,所述多个接收时间戳的数量少于所述多个数据块的数量,
所述接收装置将所述第一数据块的接收时间戳写入所述时钟同步报文之前,所述方法还包括:
所述接收装置记录所述多个数据块中每一个数据块与参考数据块之间相隔的比特位的数量,所述参考数据块为所述多个数据块中被记录接收时刻的数据块;
所述接收装置根据时间与比特位的数量的对应关系、所述第一数据块与所述参考数据块之间相隔的比特位的数量以及所述参考数据块的接收时间戳确定所述第一数据块的接收时间戳。
21.根据权利要求16至20中任一项所述的方法,其特征在于,所述多个接收时间戳中的任意一个接收时间戳对应的时刻为一个接收周期内接收到第一个比特的时刻。
22.根据权利要求21所述的方法,其特征在于,所述接收周期的时长等于所述接收装置接收X位数据所需的时间,所述X为所述接收装置的总线位宽和缓冲位宽中较小的位宽的值,所述缓冲位宽为所述接收装置的串行并行转换端口的缓冲位宽。
23.一种发送时钟同步报文的装置,其特征在于,包括处理单元和通信单元,
所述处理单元用于:生成多个数据块,所述多个数据块为对时钟同步报文进行编码后得到的,所述多个数据块包括第一数据块,所述第一数据块为用于进行时间戳采样的数据块;
所述通信单元用于:通过灵活以太网FlexE的客户净荷发送所述多个数据块。
24.根据权利要求23所述的装置,其特征在于,所述第一数据块由指示信息指示。
25.根据权利要求23或24所述的装置,其特征在于,所述指示信息是带外信息。
26.根据权利要求23或24所述的装置,其特征在于,所述指示信息是带内信息。
27.根据权利要求23至26中任一项所述的装置,其特征在于,所示指示信息用于指示与帧分隔符起始SFD相关联的数据块,所述SFD位于所述多个数据块中的一个数据块中。
28.根据权利要求27所述的装置,其特征在于,所示指示信息用于指示所述SFD对应的数据块,或,所示指示信息用于指示所述SFD后一个比特位对应的数据块。
29.根据权利要求27所述的装置,其特征在于,所述第一数据块为与所述SFD关联的数据块。
30.根据权利要求29所述的装置,其特征在于,所述第一数据块为与所述SFD对应的数据块,或,所述第一数据块为与所述SFD后一个比特位对应的数据块。
31.根据权利要求24所述的装置,其特征在于,所述处理单元还用于:
根据所述指示信息确定所述第一数据块;
获取所述第一数据块的发送时间戳,所述发送时间戳被携带在所述多个数据块中。
32.一种接收时钟同步报文的装置,其特征在于,包括处理单元和通信单元,
所述通信单元用于:通过灵活以太网FlexE的客户净荷接收多个数据块,所述多个数据块为时钟同步报文经过编码后生成的数据块;
所述处理单元用于:根据对所述多个数据块进行译码并重组以获得的所述时钟同步报文;
所述处理单元用于:确定第一数据块,所述第一数据块为所述多个数据块中用于进行时间戳采样的数据块。
33.根据权利要求32所述的装置,其特征在于,所述第一数据块为所述时钟同步报文中的预设信息关联的数据块。
34.根据权利要求33所述的装置,其特征在于,所述第一数据块为所述时钟同步报文中的预设信息对应的数据块,或,所述第一数据块为所述时钟同步报文中的预设信息后一个比特位对应的数据块。
35.根据权利要求33或34所述的装置,其特征在于,所述预设信息为所述时钟同步报文的帧分隔符起始SFD。
36.根据权利要求35所述的装置,其特征在于,所述第一数据块为与所述SFD相对应的数据块,或,所述第一数据块为与所述SFD后一个比特位对应的数据块。
37.根据权利要求32至36中任一项所述的装置,其特征在于,所述处理单元用于:
对齐多个物理层模块PHY,所述多个PHY用于接收所述多个数据块;
根据对齐后的所述多个PHY包括的所述多个数据块获得时钟同步报文。
38.根据权利要求37所述的装置,其特征在于,所述处理单元用于:
获取所述多个PHY中的每个PHY的接收的数据块首位比特的接收时间戳;
获取所述多个数据块的接收时间戳,所述多个数据块包括所述多个PHY中的每个PHY接收的数据块;
根据所述多个PHY中的每个PHY中的接收的数据块首位比特的接收时间戳,对齐所述多个数据块的接收时间戳。
39.根据权利要求32至38中任一项所述的装置,其特征在于,所述处理单元用于:
确定所述第一数据块对应的第一接收时间戳;
将所述第一接收时间戳写入所述时钟同步报文。
40.根据权利要求39所述的装置,其特征在于,所述处理单元用于:
记录多个接收时间戳,所述多个接收时间戳用于记录所述多个数据块的接收时刻,所述多个接收时间戳包括所述第一接收时间戳。
41.根据权利要求40所述的装置,其特征在于,所述处理单元用于:
对所述多个数据块中的每一个数据块进行时间戳采样并生成所述多个接收时间戳;
将所述多个接收时间戳记录在带外信息中。
42.根据权利要求39所述的装置,其特征在于,所述多个接收时间戳的数量少于所述多个数据块的数量,所述处理单元还用于:
记录所述多个数据块中每一个数据块与参考数据块之间相隔的比特位的数量,所述参考数据块为所述多个数据块中被记录接收时刻的数据块;
根据时间与比特位的数量的对应关系、所述第一数据块与所述参考数据块之间相隔的比特位的数量以及所述参考数据块的接收时间戳确定所述第一数据块的接收时间戳。
43.根据权利要求32至42中任一项所述的装置,其特征在于,所述多个接收时间戳中的任意一个接收时间戳对应的时刻为一个接收周期内接收到第一个比特的时刻。
44.根据权利要求43所述的装置,其特征在于,所述接收周期的时长等于所述装置接收X位数据所需的时间,所述X为所述装置的总线位宽和缓冲位宽中较小的位宽的值,所述缓冲位宽为所述装置的串行并行转换端口的缓冲位宽。
45.一种时钟同步的装置,其特征在于,包括处理器,所述处理器用于实现权利要求1至22中任一项所述的方法。
46.根据权利要求45所述的装置,其特征在于,所述装置为芯片。
47.根据权利要求45所述的装置,其特征在于,所述装置为网络设备,所述网络设备类型包括以下至少一项:路由器、交换机或服务器。
48.一种时钟同步的系统,所述系统包括发送装置和接收装置,其特征在于,所述发送装置用于现权利要求1至9中任一项所述的方法,所述接收装置用于实现权利要求10至22中任一项所述的方法。
49.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质中存储计算机程序代码,所述计算机程序代码被执行时,实现如权利要求1至22任一所述的方法。
50.一种计算机程序产品,该计算机程序产品包括指令,所述计算机程序产品在计算机上运行时,实现如权利要求1至22任一所述的方法。
CN202210588543.4A 2017-10-13 2017-10-13 发送和接收时钟同步报文的方法和装置 Pending CN114978402A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210588543.4A CN114978402A (zh) 2017-10-13 2017-10-13 发送和接收时钟同步报文的方法和装置

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN201780095868.6A CN111201748B (zh) 2017-10-13 2017-10-13 发送和接收时钟同步报文的方法和装置
CN202210588543.4A CN114978402A (zh) 2017-10-13 2017-10-13 发送和接收时钟同步报文的方法和装置
PCT/CN2017/106151 WO2019071598A1 (zh) 2017-10-13 2017-10-13 发送和接收时钟同步报文的方法和装置

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
CN201780095868.6A Division CN111201748B (zh) 2017-10-13 2017-10-13 发送和接收时钟同步报文的方法和装置

Publications (1)

Publication Number Publication Date
CN114978402A true CN114978402A (zh) 2022-08-30

Family

ID=66101229

Family Applications (2)

Application Number Title Priority Date Filing Date
CN202210588543.4A Pending CN114978402A (zh) 2017-10-13 2017-10-13 发送和接收时钟同步报文的方法和装置
CN201780095868.6A Active CN111201748B (zh) 2017-10-13 2017-10-13 发送和接收时钟同步报文的方法和装置

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN201780095868.6A Active CN111201748B (zh) 2017-10-13 2017-10-13 发送和接收时钟同步报文的方法和装置

Country Status (7)

Country Link
US (2) US11356188B2 (zh)
EP (1) EP3691175A4 (zh)
CN (2) CN114978402A (zh)
AU (2) AU2017435222B2 (zh)
BR (1) BR112020007273A2 (zh)
CA (1) CA3078834A1 (zh)
WO (1) WO2019071598A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN118250220A (zh) * 2024-05-28 2024-06-25 科谱半导体(天津)有限公司 数据收发方法、mac装置、电子设备及存储介质

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10097480B2 (en) * 2015-09-29 2018-10-09 Ciena Corporation Time transfer systems and methods over flexible ethernet
US11178263B2 (en) * 2017-12-13 2021-11-16 Arista Networks, Inc. System and a method for controlling timing of processing network data
EP3918850A1 (en) * 2019-01-31 2021-12-08 Telefonaktiebolaget Lm Ericsson (Publ) Transmitting device, receiving device and methods performed therein for handling communication
US11128742B2 (en) * 2019-03-08 2021-09-21 Microsemi Storage Solutions, Inc. Method for adapting a constant bit rate client signal into the path layer of a telecom signal
US11916661B2 (en) * 2019-06-27 2024-02-27 Ciena Corporation Distributing timing over metro transport networking
CN112672235A (zh) * 2019-10-15 2021-04-16 中兴通讯股份有限公司 一种同步方法、装置、设备和存储介质
CN112787739B (zh) * 2019-11-01 2022-04-12 烽火通信科技股份有限公司 一种高精度时间同步方法及系统
CN113098645A (zh) * 2019-12-23 2021-07-09 中兴通讯股份有限公司 同步信息的配置方法、装置、网络设备和存储介质
WO2021147042A1 (zh) * 2020-01-22 2021-07-29 华为技术有限公司 一种时间同步方法及设备
CN114584255A (zh) * 2020-11-30 2022-06-03 华为技术有限公司 一种码块识别方法及装置
CN114698086A (zh) * 2020-12-31 2022-07-01 中国移动通信有限公司研究院 信息指示方法、装置、相关设备及存储介质
JP2022168409A (ja) * 2021-04-26 2022-11-08 キヤノン株式会社 通信装置、通信装置の制御方法およびプログラム
CN115801159B (zh) * 2021-09-09 2024-09-24 苏州盛科通信股份有限公司 提高多种速率下phy层时间精度同步方法、装置、存储介质
CN113965286B (zh) * 2021-09-28 2024-04-23 昆高新芯微电子(江苏)有限公司 Tsn时间窗口的检测判定方法和装置
CN114422063B (zh) * 2021-12-13 2023-08-29 深圳市紫光同创电子有限公司 一种时间戳脉冲同步方法
CN114629589B (zh) * 2022-03-21 2024-09-20 新华三半导体技术有限公司 一种数据处理装置及方法
CN117676219A (zh) * 2022-08-29 2024-03-08 华为技术有限公司 一种数据传输方法及装置
US12093131B2 (en) 2023-01-17 2024-09-17 Silicon Motion, Inc. Interface circuit, memory controller and method for calibrating signal processing devices in an interface circuit

Family Cites Families (34)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7809027B2 (en) * 2006-09-25 2010-10-05 Futurewei Technologies, Inc. Network clock synchronization floating window and window delineation
US8295310B2 (en) * 2006-09-25 2012-10-23 Futurewei Technologies, Inc. Inter-packet gap network clock synchronization
US20100034191A1 (en) * 2006-10-12 2010-02-11 Koninklijke Philips Electronics N. V. Method and system for time synchronization in a sensor network
EP2053821B1 (en) * 2007-10-22 2013-05-15 Nokia Siemens Networks Oy Method, apparatus and computer program product for service decomposition in IP-broadcast networks
CN101335587B (zh) * 2008-07-23 2011-04-13 重庆邮电大学 工业无线网络的精确时间同步方法
CN101989906B (zh) * 2009-07-30 2013-12-18 华为技术有限公司 报文同步方法、装置及系统
WO2011144263A1 (en) 2010-05-17 2011-11-24 Telefonaktiebolaget L M Ericsson (Publ) Optimizing timing packet transport
CN101977104B (zh) * 2010-11-13 2013-01-09 上海交通大学 基于ieee1588精确时钟同步协议系统及其同步方法
US20130003757A1 (en) * 2011-06-30 2013-01-03 Harman International Industries, Incorporated Syntonized communication system
US8837473B2 (en) * 2011-10-11 2014-09-16 Cisco Technology, Inc. Single timestamp engine for generating timing information for inclusion in packets complying with multiple networking protocols
BR112013009402B1 (pt) * 2012-02-21 2022-04-26 Huawei Technologies Co., Ltd Método e dispositivo para compensação para um percurso de tempo
KR20130102984A (ko) * 2012-03-09 2013-09-23 한국전자통신연구원 방송 시스템에서의 데이터 전송 장치 및 방법
US9741316B2 (en) * 2012-06-22 2017-08-22 Universität des Saarlandes Method and system for displaying pixels on display devices
US9031413B2 (en) * 2012-07-12 2015-05-12 Massachusetts Institute Of Technology Underwater optical communication system
WO2014052972A1 (en) 2012-09-28 2014-04-03 Vitesse Semiconductor Corporation High accuracy 1588 timestamping over high speed multi lane distribution physical code sublayers
US9369224B2 (en) * 2013-01-30 2016-06-14 Huawei Technologies Co., Ltd. Clock synchronization method and device
US9300421B2 (en) 2013-03-14 2016-03-29 Altera Corporation Methods to achieve accurate time stamp in IEEE 1588 for system with FEC encoder
US20150067108A1 (en) * 2013-08-30 2015-03-05 Broadcom Corporation Data rate control of individual data streams in a network device
CN105577349A (zh) * 2014-10-31 2016-05-11 中国飞行试验研究院 一种机载网络ieee1588协议主从时钟端口同步方法
US10404552B2 (en) * 2015-03-25 2019-09-03 Ontime Networks As Time-stamping data packets in a network tap element
CN104993897B (zh) * 2015-05-18 2017-11-17 重庆邮电大学 一种适用于wia‑pa网络的预填充时间戳同步方法
US10218823B2 (en) * 2015-06-30 2019-02-26 Ciena Corporation Flexible ethernet client multi-service and timing transparency systems and methods
EP3713158B1 (en) * 2015-06-30 2022-02-09 Ciena Corporation Time transfer systems and methods over a stream of ethernet blocks
US10097480B2 (en) * 2015-09-29 2018-10-09 Ciena Corporation Time transfer systems and methods over flexible ethernet
JP6532789B2 (ja) * 2015-09-03 2019-06-19 日立オートモティブシステムズ株式会社 ゲートウェイ装置、および演算装置
WO2017144082A1 (en) * 2016-02-23 2017-08-31 Telefonaktiebolaget Lm Ericsson (Publ) Time synchronization between nodes connected by a wireless network
US10382167B2 (en) * 2016-12-13 2019-08-13 Ciena Corporation Flexible ethernet enhanced forward error correction
CN106850465B (zh) * 2016-12-27 2019-10-25 深圳市海思半导体有限公司 一种Flex E数据交换方法及交换设备
US10567102B2 (en) * 2017-02-06 2020-02-18 Valens Semiconductor Ltd. Efficient double parity forward error correction on a communication network
WO2018186876A1 (en) * 2017-04-07 2018-10-11 Intel Corporation Technologies for high-precision timestamping of packets
CN108880722B (zh) * 2017-05-10 2021-04-23 深圳市中兴软件有限责任公司 时钟同步的方法、系统和光传输设备
US10887211B2 (en) * 2017-09-18 2021-01-05 Microsemi Storage Solutions, Inc. Indirect packet classification timestamping system and method
US10764762B2 (en) * 2017-10-04 2020-09-01 At&T Intellectual Property I, L.P. Apparatus and methods for distributing a communication signal obtained from ultra-wideband electromagnetic waves
US11128742B2 (en) * 2019-03-08 2021-09-21 Microsemi Storage Solutions, Inc. Method for adapting a constant bit rate client signal into the path layer of a telecom signal

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN118250220A (zh) * 2024-05-28 2024-06-25 科谱半导体(天津)有限公司 数据收发方法、mac装置、电子设备及存储介质

Also Published As

Publication number Publication date
CN111201748B (zh) 2022-06-14
US11824636B2 (en) 2023-11-21
CA3078834A1 (en) 2019-04-18
EP3691175A1 (en) 2020-08-05
AU2023222964A1 (en) 2023-09-21
US20220303035A1 (en) 2022-09-22
WO2019071598A1 (zh) 2019-04-18
US20200244383A1 (en) 2020-07-30
EP3691175A4 (en) 2020-10-28
US11356188B2 (en) 2022-06-07
BR112020007273A2 (pt) 2020-10-27
CN111201748A (zh) 2020-05-26
AU2017435222A1 (en) 2020-05-07
AU2017435222B2 (en) 2023-06-01

Similar Documents

Publication Publication Date Title
CN111201748B (zh) 发送和接收时钟同步报文的方法和装置
CN111095860B (zh) 时钟同步的方法和装置
US6870837B2 (en) Circuit emulation service over an internet protocol network
CN108880722B (zh) 时钟同步的方法、系统和光传输设备
CN101014017A (zh) 执行数据分组帧通用传输的交换设备
EP2562969B1 (en) Method, apparatus and system for transmitting sdh/sonet section overhead bytes
CN109728968B (zh) 获得目标传输路径的方法、相关设备及系统
WO2019100982A1 (zh) 数据传输方法和设备
EP1798917B1 (en) Method of passing a constant bit rate digital signal through an ethernet interface and system for carrying out the method
JP2016158062A (ja) 通信装置および通信システム
CN113993163B (zh) 一种业务处理方法及装置
KR100943079B1 (ko) 이더넷 인터페이스 장치

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination