CN114840456B - 存储设备的带外管理方法、基板管理控制器和存储设备 - Google Patents

存储设备的带外管理方法、基板管理控制器和存储设备 Download PDF

Info

Publication number
CN114840456B
CN114840456B CN202210626146.1A CN202210626146A CN114840456B CN 114840456 B CN114840456 B CN 114840456B CN 202210626146 A CN202210626146 A CN 202210626146A CN 114840456 B CN114840456 B CN 114840456B
Authority
CN
China
Prior art keywords
storage device
information
control unit
baseboard management
management controller
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202210626146.1A
Other languages
English (en)
Other versions
CN114840456A (zh
Inventor
李玉芳
金范俊
李宁
尹材相
杨柳
马载宪
谭然
韩智肃
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung China Semiconductor Co Ltd
Samsung Electronics Co Ltd
Original Assignee
Samsung China Semiconductor Co Ltd
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung China Semiconductor Co Ltd, Samsung Electronics Co Ltd filed Critical Samsung China Semiconductor Co Ltd
Priority to CN202210626146.1A priority Critical patent/CN114840456B/zh
Publication of CN114840456A publication Critical patent/CN114840456A/zh
Priority to US18/142,929 priority patent/US20230393959A1/en
Priority to KR1020230069846A priority patent/KR20230167729A/ko
Application granted granted Critical
Publication of CN114840456B publication Critical patent/CN114840456B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1668Details of memory controller
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3003Monitoring arrangements specially adapted to the computing system or computing system component being monitored
    • G06F11/3034Monitoring arrangements specially adapted to the computing system or computing system component being monitored where the computing system component is a storage system, e.g. DASD based or network based
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3003Monitoring arrangements specially adapted to the computing system or computing system component being monitored
    • G06F11/3037Monitoring arrangements specially adapted to the computing system or computing system component being monitored where the computing system component is a memory, e.g. virtual memory, cache
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3055Monitoring arrangements for monitoring the status of the computing system or of the computing system component, e.g. monitoring if the computing system is on, off, available, not available
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3058Monitoring arrangements for monitoring environmental properties or parameters of the computing system or of the computing system component, e.g. monitoring of power, currents, temperature, humidity, position, vibrations
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • Quality & Reliability (AREA)
  • Mathematical Physics (AREA)
  • Debugging And Monitoring (AREA)

Abstract

提供一种存储设备的带外管理方法、基板管理控制器和存储设备。所述带外管理方法包括:通过基板管理控制器与存储设备的微控制单元进行通信,以获取存储设备的产品信息和存储设备的状态信息中的至少一种信息;基于所述至少一种信息,通过基板管理控制器对存储设备进行操作。

Description

存储设备的带外管理方法、基板管理控制器和存储设备
技术领域
本发明涉及存储领域,更具体地讲,涉及一种存储设备的带外管理方法、基板管理控制器和存储设备。
背景技术
近来,存储设备(诸如,固态驱动器(Solid State Drive,SSD)、非易失性存储器快速标准(Non-Volatile Memory express,NVMe)、嵌入式多媒体卡(Embedded Multi MediaCard,eMMC)、通用闪存(Universal flash memory,UFS)等)已被广泛使用。
通常,存储设备可在主机的管理下执行操作。主机通过接口和存储设备连接,以使得主机的操作系统可以对存储设备进行操作,这是主机管理存储设备的带内管理方式。主机上的基板管理控制器(Baseboard Management Controller,BMC)也通过接口和存储设备接连,BMC在不通过操作系统的情况下和存储设备进行通信,这是BMC管理存储设备的带外管理方式。
然而,现有的BMC对存储设备的带外管理功能是有限的,难以满足用户的需求。
发明内容
本发明的目的在于提供一种存储设备的带外管理方法、基板管理控制器和存储设备。
根据本发明的一方面,提供一种存储设备的带外管理方法,所述带外管理方法包括:通过基板管理控制器与存储设备的微控制单元进行通信,以获取存储设备的产品信息和存储设备的状态信息中的至少一种信息;基于所述至少一种信息,通过基板管理控制器对存储设备进行操作。
可选地,存储设备的产品信息包括关键产品数据信息,存储设备的状态信息包括电压、湿度、温度、电流、风扇状态信息和电源状态信息中的至少一个。
可选地,通过基板管理控制器对存储设备进行操作的步骤可包括:响应于所述至少一种信息指示存储设备处于异常状态,通过基板管理控制器向微控制单元发送用于对存储设备进行操作的信息。
可选地,通过基板管理控制器与微控制单元进行通信的步骤包括:基于内部集成电路总线或系统管理总线,通过基板管理控制器与微控制单元进行通信。
根据本发明的一方面,提供一种基板管理控制器,所述基板管理控制器包括:通信单元,被配置为与存储设备的微控制单元进行通信,以获取存储设备的产品信息和存储设备的状态信息中的至少一种信息;操作单元,被配置为基于所述至少一种信息,对存储设备进行操作。
可选地,存储设备的产品信息包括关键产品数据信息,存储设备的状态信息包括电压、湿度、温度、电流、风扇状态信息和电源状态信息中的至少一个。
可选地,操作单元可被配置为:响应于所述至少一种信息指示存储设备处于异常状态,通过通信单元向微控制单元发送用于对存储设备进行操作的信息。
可选地,通信单元被配置为:基于内部集成电路总线或系统管理总线,与微控制单元进行通信。
根据本发明的一方面,提供一种主机系统,包括处理器和基板管理控制器,其中,基板管理控制器执行如上所述的任一带外管理方法。
根据本发明的一方面,提供一种存储设备的带外管理方法,所述带外管理方法包括:通过存储设备的微控制单元监控存储设备的状态信息;通过微控制单元与基板管理控制器进行通信,以将存储设备的状态信息和存储设备的产品信息中的至少一种信息发送给基板管理控制器。
可选地,微控制单元使用持久存储器对存储设备的状态信息和产品信息进行存储。
根据本发明的一方面,提供一种存储设备,包括微控制单元,其中,微控制单元被配置为:监控存储设备的状态信息;存储存储设备的状态信息和存储设备的产品信息中的至少一种信息;通过与基板管理控制器进行通信,将所述至少一种信息发送给基板管理控制器。
可选地,微控制单元包括:持久存储器,用于对所述至少一种信息进行存储。
根据本发明的一方面,提供一种存储系统,所述存储系统包括主机和存储设备,其中,主机包括基板管理控制器,存储设备包括微控制单元,其中,基板管理控制器执行如上任一项所述的任一带外管理方法。
根据本发明的一方面,提供一种存储系统,所述存储系统包括主机和存储设备,其中,主机包括基板管理控制器,存储设备包括微控制单元,其中,微控制单元执行如上所述的任一带外管理方法。
根据本发明的一方面,提供数据中心,所述数据中心包括:应用服务器;存储服务器,被配置为通过网络与应用服务器通信,其中,应用服务器和存储服务器中的至少一个被配置为执行如上所述的任一带外管理方法。
在根据本发明的示例实施例的存储设备的带外管理方法、基板管理控制器和存储设备中,基板管理控制器可基于从微控制单元接收的信息来控制存储设备的操作,因此,增强了基板管理控制器对存储设备的管理功能(例如,带外管理功能)。
在根据本发明的示例实施例的存储设备的带外管理方法、基板管理控制器和存储设备中,基板管理控制器可在存储设备异常的情况下与微控制单元进行通信。因此,可以在存储设备异常的情况下提高基板管理控制器对存储设备的控制能力。
在根据本发明的示例实施例的存储设备的带外管理方法、基板管理控制器和存储设备中,基板管理控制器可基于内部集成电路总线或系统管理总线与微控制单元进行通信。因此,基板管理控制器可与微控制单元进行高效通信。
在根据本发明的示例实施例的存储设备的带外管理方法、基板管理控制器和存储设备中,由于微控制单元可向外部的基板管理控制器发送存储设备的状态信息和存储设备的产品信息中的至少一种信息,因此,增强了对存储设备的带外管理功能。
在根据本发明的示例实施例的存储设备的带外管理方法、基板管理控制器和存储设备中,微控制单元可包括用于对存储存储设备的状态信息和存储设备的产品信息中的至少一种信息进行存储的持久存储器。因此,存储存储设备的状态信息和存储设备的产品信息中的至少一种信息可被可靠地存储在微控制单元中。
在根据本发明的示例实施例的存储设备的带外管理方法、基板管理控制器和存储设备中,基板管理控制器可通过带外管理从微控制单元接收信息,因此,扩展了从存储设备收集信息的能力。
在根据本发明的示例实施例的存储设备的带外管理方法、基板管理控制器和存储设备中,基板管理控制器可基于通过带外管理从微控制单元接收的信息来控制存储设备的操作,因此,增强了对存储设备的控制能力。
在根据本发明的示例实施例的存储设备的带外管理方法、基板管理控制器和存储设备中,由于在微控制单元中设置了用于存储存储设备的各种信息(例如,存储设备的关键产品数据、软件信息和硬件信息中的至少一种信息)的持久存储器,因此,可由微控制单元通过带外管理向基板管理控制器发送各种信息,从而增强和扩展存储设备的带外管理能力。
在根据本发明的示例实施例的存储设备的带外管理方法、基板管理控制器和存储设备中,可通过实现基板管理控制器和微控制单元之间的软件通信协议栈,增强了基板管理控制器和微控制单元之间的通信能力,使在二者之间可以发送更多消息和命令等,增强和扩展了基板管理控制器对存储设备的带外管理能力,使基板管理控制器能够更好的监控和管理存储设备。例如,当基板管理控制器检测到主机异常掉电,基板管理控制器可以通过带外管理的方式给存储设备发送消息,让存储设备做出应对措施。这样可以保证数据完整性,预防数据丢失。
在根据本发明的示例实施例的存储设备的带外管理方法、基板管理控制器和存储设备中,由于微控制器被配置持久化存储器存储任一种信息,这样可以从存储设备中移除电可擦可编程只读存储器,节约存储设备的主板上的空间,降低了存储设备的成本。
在根据本发明的示例实施例的存储设备的带外管理方法、基板管理控制器和存储设备中,由于可使用供电单元和备用电源中的一个向微控制单元供电,因此,能够实现稳定的带外管理。
在根据本发明的示例实施例的存储设备的带外管理方法、基板管理控制器和存储设备中,当存储设备的主控制器处于异常状态,无法进行带内通信时基板管理控制器可以通过根据本发明的示例实施例的带外管理方式和存储设备进行通信,获取存储设备的主控制器发生错误前后的信息(例如,仅作为示例,硬件监控信息、日志信息等),利用这些信息进行故障分析,便于快速定位故障原因,修复故障。有效的降低故障时间,可以大大减少工业生产中因存储设备故障而导致的生产损失和成本。
在根据本发明的示例实施例的存储设备的带外管理方法、基板管理控制器和存储设备中,可通过基板管理控制器收集存储设备的内部硬件信息,并存入微控制单元自带的持久存储器,然后基板管理控制器通过带外管理的方式与微控制单元进行通信,解决了的存储设备在主控制器异常时,主机对存储设备内部硬件无法监控的问题。
附图说明
通过下面结合示例性地示出一例的附图进行的描述,本发明的上述和其他目的和特点将会变得更加清楚,其中:
图1示出根据现有技术的存储系统中的主机和存储设备之间的通信的示意图;
图2是示出根据本发明的示例实施例的存储系统的框图;
图3是示出根据本发明的示例实施例的存储系统的框图;
图4是示出根据本发明的示例实施例的存储系统的框图;
图5A是示出根据本发明的示例实施例的带外管理方法的流程图;
图5B是示出根据本发明的示例实施例的带外管理方法的流程图;
图6A示出根据本发明的示例实施例的带外管理方法的流程图;
图6B示出根据本发明的示例实施例的带外管理方法的流程图;
图6C示出根据本发明的示例实施例的带外管理方法的流程图;
图7为根据一实施例的应用了存储装置的系统的示意图;
图8为根据示例性实施例的主机存储系统的框图;
图9为根据本发明的一实施例的存储系统的框图;
图10为根据一实施例的UFS系统的框图。
图11为根据本发明的一实施例的存储系统的框图;
图12为根据本发明的一实施例的应用了存储装置的数据中心的框图。
具体实施方式
提供下面的具体实施方式以帮助读者获得对在此描述的方法、设备和/或系统的全面理解。然而,在理解本申请的公开之后,在此描述的方法、设备和/或系统的各种改变、修改和等同物将是清楚的。例如,在此描述的操作的顺序仅是示例,并且不受限于在此阐述的那些顺序,而是除了必须以特定的顺序发生的操作之外,可如在理解本申请的公开之后将是清楚地那样被改变。此外,为了增加的清楚和简明,可省略在理解本申请的公开之后已知的特征的描述。
在此描述的特征可以以不同的形式来实现,而不应被解释为受限于在此描述的示例。相反,已提供在此描述的示例,以仅示出在理解本申请的公开之后将是清楚的实现在此描述的方法、设备和/或系统的许多可行方式中的一些可行方式。
贯穿说明书,当组件被描述为“连接到”或“结合到”另一组件时,所述组件可直接“连接到”或“结合到”所述另一组件,或者可存在一个或多个介于它们之间的其它组件。相反,当元件被描述为“直接连接到”或“直接结合到”另一元件时,可不存在介于它们之间的其它元件。同样地,相似的表述(例如,“在……之间”与“紧接在……之间”以及“与……邻近”与“与……紧邻”)也应以相同的方式来解释。如在此使用的,术语“和/或”包括相关所列项中的任意一个或相关所列项中的任意两个或更多个的任意组合。
尽管诸如“第一”、“第二”和“第三”的术语在此可用于描述各种构件、组件、区域、层或者部分,但是这些构件、组件、区域、层或者部分不受这些术语所限制。相反,这些术语仅用于将一个构件、组件、区域、层或者部分与另一构件、组件、区域、层或者部分区分开。因此,在不脱离示例的教导的情况下,在此描述的示例中所称的第一构件、第一组件、第一区域、第一层或者第一部分也可被称为第二构件、第二组件、第二区域、第二层或者第二部分。
在此使用的术语仅用于描述各种示例,并将不用于限制公开。除非上下文另外清楚地指示,否则单数形式也意在包括复数形式。术语“包含”、“包括”和“具有”说明存在陈述的特征、数量、操作、构件、元件和/或它们的组合,但不排除存在或添加一个或多个其它特征、数量、操作、构件、元件和/或它们的组合。
除非另有定义,否则在此使用的所有术语(包括技术术语和科学术语)具有与基于本申请的公开的理解和本公开所属领域的普通技术人员通常理解的含义相同的含义。除非在此明确地如此定义,否则术语(诸如在通用词典中定义的术语)应被解释为具有与它们在相关领域的上下文和本申请的公开中的含义一致的含义,并且不应被理想化或过于形式化地解释。在此关于示例或实施例的术语“可”的使用(例如,关于示例或实施例可包括或实现什么)表示存在包括或实现这样的特征的至少一个示例或实施例,而所有示例不限于此。
在下文中,将参照附图详细描述示例。
图1示出根据现有技术的存储系统中的主机和存储设备之间的通信的示意图。
参照图1,主机110和存储设备120可包括在存储系统100中。
主机110可包括中央处理器(CPU)111和基板管理控制器(BMC)112。CPU 111可与BMC 112进行彼此通信。
存储设备120可包括主控制器121、微控制单元(Micro Controller Unit,MCU)122、传感器123和带电可擦可编程只读存储器(Electrically Erasable ProgrammableRead Only Memory,EEPROM)124。主控制器121可与微控制单元122进行彼此通信。微控制单元122可从传感器123接收传感器123的感测信息。作为示例,存储设备120可以包括多个传感器123。传感器123可以是集成模块,并可感测存储设备120的一种或多种参数。例如,传感器123可包括但不限于NAND电压传感器、动态随机存取存储器(Dynamic Random AccessMemory,DRAM)电压传感器、外部电压传感器、温度传感器和湿度传感器等。带电可擦可编程只读存储器124可存储诸如但不限于存储设备的关键产品数据(Vital Product Data,VPD)信息(例如,存储设备的序列号,型号等基本信息)。存储设备120的关键产品数据信息在存储设备120出厂时由存储设备120的主控制器121一次性写入带电可擦可编程只读存储器124中。关键产品数据信息写入后不会再被更改,只能被读取。带电可擦可编程只读存储器124中还包含用于检测带电可擦可编程只读存储器124的温度的温度传感器124,并将检测的温度记录在带电可擦可编程只读存储器124中。该温度的数值可随着带电可擦可编程只读存储器124的温度的变化而实时更新。
主机110对存储设备120的管理分为带内管理和带外管理两种。主机110对存储设备120的带内管理是指主机110通过中央处理器111、操作系统等和存储设备120的主控制器121进行通信,对存储设备120进行操作。主机110以带内管理的方式对存储设备120的状态信息进行监控。微控制单元122将从传感器123获取的相关的信息传给存储设备120的主控制器,主控制器121通过带内管理的方式将信息传给主机110,供主机110使用以监控和管理存储设备120的内部硬件状态。存储设备120的带外管理是指主机110的基板管理控制器112通过接口和存储设备120连接,从存储设备120的带电可擦可编程只读存储器124中读取信息的过程。
图2是示出根据本发明的示例实施例的存储系统的框图。
参照图2,根据本发明的示例实施例的存储系统200可包括主机210和存储设备220。
主机210可包括BMC 211。存储设备220可包括MCU 221。基板管理控制器211可与存储设备220的微控制单元221进行通信,以获取存储设备220中的存储介质的产品信息和存储介质的状态信息中的至少一种信息。例如,基板管理控制器211可包括通信单元(未示出)。通信单元可与存储设备220的微控制单元221进行通信,以获取存储设备220中的存储介质的产品信息和存储介质的状态信息中的至少一种信息。
之后,基于从微控制单元221获取的至少一种信息,基板管理控制器211可对存储设备220进行操作。例如,基板管理控制器211可包括操作单元(未示出)。操作单元可基于通过通信单元获取的至少一种信息对存储设备220进行操作。在一个实施例中,响应于至少一种信息指示存储设备220处于异常状态,操作单元可通过通信单元向微控制单元221发送用于对存储设备220进行操作的信息。
也就是说,根据本发明的示例实施例的基板管理控制器211可基于从微控制单元接收的信息来控制存储设备220的操作,因此,增强了基板管理控制器211对存储设备220的管理功能(例如,带外管理功能)。
更具体地讲,返回参照图1,可以看出现有技术的存储设备120的带外管理存在以下两大弊端:1)基板管理控制器112对存储设备120的带外管理功能是有限的,基板管理控制器112只能通过带外管理的方式从存储设备120的带电可擦可编程只读存储器EEPROM124中获取到存储设备120的VPD信息和带电可擦可编程只读存储器EEPROM 124的温度信息;2)主机110完全以带内管理的方式处理由存储设备120中的微控制单元122收集的信息。在这样的情况下,一旦主机CPU或存储设备的主控器异常,主机将无法获得存储设备120的状态信息,无法对CPU进行管理操作。
相比之下,本申请的基板管理控制器211具有从微控制单元获取存储设备220的状态信息的能力,因此,扩展了从存储设备220收集信息的带外管理能力。此外,根据本发明的示例实施例的基板管理控制器211可基于通过通信从微控制单元221接收的信息来控制存储设备220的操作,因此,增强了主机对存储设备220的控制能力。
存储设备220可包括用于存储数据的各种类型的存储设备(例如,易失性存储设备,非易失性存储设备)。存储设备220的产品信息可包括VPD信息。例如,VPD信息可包括诸如存储设备220的序列号,型号等基本信息。存储设备的状态信息可包括但不限于电压、湿度、温度、电流、风扇状态信息和电源状态信息中的至少一个。此外,存储设备220的状态信息可通过各种方式来获得。例如,仅作为示例,存储设备220的状态信息可通过传感器来获得。
在一个示例中,基板管理控制器211可将从微控制单元221获取的至少一种信息发送给主机210的处理器(未示出),使得主机210的处理器基于至少一种信息确定对存储设备220的操作指令。基板管理控制器211可接收主机210的处理器对存储设备220的操作指令。之后,基板管理控制器211可通过与微控制单元221进行通信,将操作指令发送给微控制单元221。例如,微控制单元222可基于接收的操作指令执行相应的操作。
在另一个示例中,基板管理控制器211可基于从微控制单元221获取的至少一种信息确定对存储设备220的操作指令。基板管理控制器211可通过与微控制单元221进行通信,将操作指令发送给微控制单元221。例如,微控制单元222可基于接收的操作指令执行相应的操作。
也就是说,基板管理控制器可基于从微控制单元221获取的至少一种信息直接或者间接控制存储设备220的操作,因此,增强了基板管理控制器211对存储设备220的管理功能(例如,带外管理功能)。
在一个实施例,响应于至少一种信息指示存储设备220处于异常状态,基板管理控制器211可向微控制单元221发送用于对存储设备220进行操作的信息。存储设备220可基于接收到的用于对存储设备220进行操作的信息执行相应的操作。例如,用于对存储设备220进行操作的信息可以是消息和命令中的至少一个。也就是说,在该实施例中,基板管理控制器211可在存储设备220异常的情况下与微控制单元221进行通信。因此,可以在存储设备220异常的情况下提高基板管理控制器211对存储设备220的控制能力。
通信可具有多种形式。在一个示例中,基板管理控制器211可与微控制单元221持续通信。在又一示例中,基板管理控制器211可与微控制单元221间接(例如,周期性或非周期性)通信。
另外,基板管理控制器211可通过各种方式来确定存储设备220是否异常。例如,基板管理控制器211可基于主机210的处理器的信号来确定存储设备220是否异常。然而,上述示例仅是示例性的,本发明不限于此。
在一个示例中,基板管理控制器211可基于内部集成电路总线或系统管理总线与微控制单元221进行通信。因此,基板管理控制器211可与微控制单元221进行高效通信。然而,上述示例仅是示例性的,本发明不限于此,通信所基于的总线或者协议可以是任意其他总线或者协议。
在存储设备220中,微控制单元221可监控存储设备220的状态信息。如上所述,存储设备的状态信息可包括但不限于电压、湿度、温度、电流、风扇状态信息和电源状态信息中的至少一个。此外,微控制单元221可存储存储设备220的状态信息和存储设备220的产品信息中的至少一种信息。如上所述,存储设备220的产品信息可包括VPD信息。例如,VPD信息可包括存储设备220的序列号,型号等基本信息。微控制单元221可通过与基板管理控制器220进行通信,将至少一种信息发送给基板管理控制器。
由于微控制单元221可向外部的基板管理控制器发送存储设备220的状态信息和存储设备220的产品信息中的至少一种信息,因此,增强了关于存储设备220的管理功能(例如,带外管理功能)。
在一个实施例中,微控制单元可包括持久存储器(未示出)。持久存储器可用于对存储存储设备220的状态信息和存储设备220的产品信息中的至少一种信息进行存储。因此,存储存储设备220的状态信息和存储设备220的产品信息中的至少一种信息可被可靠地存储在微控制单元中。
后面将结合图3至图6B对本发明的各个组件或者各个组件的操作进行描述,然而,这些描述仅是示例性的。本发明不限于此。
图3是示出根据本发明的示例实施例的存储系统的框图。
参照图3,根据本发明的示例实施例的存储系统300可包括主机310和存储设备320。存储设备320可包括MCU321。微控制单元321可获取存储设备320的信息。主机310可包括BMC311。基板管理控制器311可通过带外管理从微控制单元321接收信息,并基于信息控制存储设备320的操作。也就是说,主机310、存储设备320、微控制单元321和基板管理控制器311可分别与图2的主机210、存储设备220、微控制单元221和基板管理控制器211类似。因此,将省略重复的描述,并且下面将参照图3主要描述图3与图2的区别。
在一个实施例中,微控制单元311可包括持久存储器(Persistent memory)322。持久存储器322可存储由微控制单元321获取的存储设备320的信息。存储设备320的信息可包括存储设备320的关键产品数据、软件信息和硬件信息中的至少一种信息。例如,硬件信息可以是关于存储设备320内部的硬件的信息(例如,仅作为示例,电压、电容状态、温度、湿度、电源和风扇等),并且可以通过例如存储设备320内部的传感器来获得。软件信息可以是关于存储设备320内部的软件和/或程序的信息(例如,仅作为示例,运行状态信息等)。
返回参照图1,在图1的现有技术的存储系统100中,通过在存储设备120中设置带电可擦可编程只读存储器124来存储有限的特定信息(即,存储设备120的关键产品数据信息和带电可擦可编程只读存储器124的温度信息),这使得存储设备120的带外管理能力不足。
相比之下,在该实施例中,由于在微控制单元311中设置了用于存储存储设备320的各种信息(例如,存储设备320的关键产品数据、软件信息和硬件信息中的至少一种信息)的持久存储器322,因此,可由微控制单元311通过带外管理向基板管理控制器311发送各种信息,从而增强和扩展存储设备320的带外管理能力。
在一个实施例中,基板管理控制器311和微控制单元321之间的带外管理可通过基板管理控制器311与微控制单元321之间的软件通信协议栈来实现,其中,软件通信协议栈可包括内部集成电路总线和系统管理总线中的至少一个。
基板管理控制器311和微控制单元321之间的软件通信协议栈可使基板管理控制器311和微控制单元321具有组装消息、传输消息、接收消息、解析消息、处理消息等功能中的一个或多个。基板管理控制器311可通过自身的软件通信协议栈向MCU发送消息,微控制单元321可通过自身的软件通信协议栈接收消息并完成相关操作并向BMC回复消息,以此达到带外通信的功能。在一个示例中,基板管理控制器311与微控制单元321之间的软件通信协议栈可以是内部集成电路(Inter-Integrated Circuit,I2C)总线。在另一个示例中,基板管理控制器311与微控制单元321之间的软件通信协议栈可以是系统管理总线(SystemManagement Bus,SMBus)。然而,上述示例仅是示例性的,本发明的基板管理控制器311与微控制单元321之间的软件通信协议栈不限于此,并且可以是任何其他总线或者多个总线的组合。
在该实施例中,可通过实现基板管理控制器311和微控制单元321之间的软件通信协议栈,增强了基板管理控制器311和微控制单元321之间的通信能力,使在二者之间可以发送更多消息和命令等,增强和扩展了基板管理控制器311对存储设备的带外管理能力,使基板管理控制器311能够更好的监控和管理存储设备。例如,当基板管理控制器311检测到主机异常掉电,基板管理控制器311可以通过带外管理的方式给存储设备320发送消息,让存储设备320做出应对措施。这样可以保证数据完整性,预防数据丢失。
在一个实施例中,存储设备320可不包括电可擦可编程只读存储器。例如,电可擦可编程只读存储器可以是参照图1描述的电可擦可编程只读存储器124。换言之,存储设备320可不包括用于存储关键产品数据并包括温度传感器的电可擦可编程只读存储器(例如,图1的电可擦可编程只读存储器124)。
在该实施例中,由于从存储设备320中移除了电可擦可编程只读存储器,因此,节约了存储设备320的主板上的空间,降低了存储设备320的成本。
此外,可选地,主机310还可包括中央处理器(未示出),存储设备320还包括与微控制单元321通信的主控制器(未示出)。中央处理器可通过带内管理与主控制器通信。
另外,可选地,存储设备320还包括被配置为向微控制单元321供电的供电单元(未示出)和备用电源(未示出)。当供电单元不能够供电时,备用电源向微控制单元321供电。由于可使用供电单元和备用电源中的一个向微控制单元321供电,因此,能够实现稳定的带外管理。
在一个实施例中,当存储设备320的主控制器因故障而无法与微控制单元通信321时,基板管理控制器311可通过带外管理从微控制单元接收与故障相关的信息,并基于与故障相关的信息确定故障的原因和/或修复故障。
也就是说,当存储设备320的主控制器处于异常状态,无法进行带内通信时基板管理控制器311可以通过根据本发明的示例实施例的带外管理方式和存储设备320进行通信,获取存储设备320的主控制器发生错误前后的信息(例如,仅作为示例,硬件监控信息、日志信息等),并利用这些信息进行故障分析,以便于快速定位故障原因,修复故障。有效的降低故障时间可以大大减少工业生产中因存储设备320故障而导致的生产损失和成本。
此外,根据本发明的示例实施例的存储系统300可通过基板管理控制器311收集存储设备320的内部硬件信息,并存入微控制单元321自带的持久存储器322,然后基板管理控制器311通过带外管理的方式与微控制单元321进行通信,解决了图1中的存储设备在主控制器异常时,主机对存储设备内部硬件无法监控的问题。
图4是示出根据本发明的示例实施例的存储系统的框图。
参照图4,根据本发明的示例实施例的存储系统400可包括主机410和存储设备420。存储设备420可包括MCU 421。微控制单元421可获取存储设备420的信息。主机410可包括BMC 411。基板管理控制器411可通过带外管理从微控制单元421接收信息,并基于信息控制存储设备420的操作。微控制单元421可包括持久存储器422。持久存储器422可存储由微控制单元421获取的存储设备420的信息。也就是说,主机410、存储设备420、微控制单元421、基板管理控制器411和持久存储器422可分别与图3的主机310、存储设备320、微控制单元321、基板管理控制器311和持久存储器322类似。因此,将省略重复的描述,并且下面将参照图4主要描述图4与图3的区别。
微控制单元421可以是一个控制器件。微控制单元421可以和存储设备420内部的传感器424连接,并获取硬件信息(例如,仅作为示例,电压、电量、电流等信息)。微控制单元421包括持久存储器422。持久存储器422可用于存储收集的硬件信息、关键产品数据信息,以及其他需要用到的信息中的一个或多个。
第一供电单元(PSU1)441和第二供电单元(PSU2)442可分别向主控制器423和微控制单元421供电。在一个示例中,主控制器423可使用12V的电压进行操作,微控制单元421可使用3.3V的电压进行操作。然而,上述示例仅是示例性的,本发明的主控制器423和微控制单元421的工作电压不限于此,并且可以是任何其他电压的值。
当第一供电单元441不能供电时,备用电源432可以继续给微控制单元421供电,使带外管理继续工作,从而确保稳定的带外管理。当第二供电单元442不能供电时,备用电源432可以继续给主控制器423供电。
虽然图4中示出第一供电单元441和第二供电单元442位于主机410中,但是本发明的第一供电单元441和第二供电单元442的布置位置不限于此,并且可以是任何其他位置(例如,存储设备420中的位置或者主机410和存储设备420之外的位置)。
此外,第一供电单元441和第二供电单元442可以从外部的电源430接收电力。例如,电源430可包括交流(AC)电源431和备用电源432。
相比于图1的现有技术的存储设备100,根据本发明的示例实施例,对存储设备的硬件架构进行了改进,从存储设备400中移除了电可擦可编程只读存储器,节约了存储设备400的主板上的空间,降低了存储设备的成本。
返回参照图1,图1的现有技术的存储设备120中的电可擦可编程只读存储器124中存储的信息是有限的,电可擦可编程只读存储器124只存储了存储设备的关键产品数据信息和电可擦可编程只读存储器的温度信息。相比之下,根据本发明的示例实施例的存储系统400使用存储设备420中的微控制单元421作为存储设备420的带外管理的核心组件,微控制单元421跟存储设备420的内部的传感器相连,负责收集存储设备420内部的硬件的信息(例如,仅作为示例,电压、电容状态、温度等)和/或其他信息,这些信息都会存储微控制单元421自带的持久存储器422中。微控制单元421的持久化内存412中不仅可存储原有的存储设备的关键产品数据信息,又可存储存储设备内部的硬件的信息和/或其他信息,增强和扩展了存储设备的带外管理能力。
此外,根据本发明的示例实施例的存储系统400可通过微控制单元421收集存储设备420内部的硬件的信息和/或其他信息,并将这些信息存入微控制单元421自带的持久存储器422,然后基板管理控制器411通过带外管理的方式与微控制单元421进行通信,这解决了存储设备420在主控制器异常时,主机410(例如,CPU 412)对存储设备420内部的硬件无法监控的问题。
通常,存储设备主控制器的平均无故障时间为150万小时,而主机上的基板管理控制器和存储设备中的微控制单元是无故障时间最高的源元件,基板管理控制器平均无故障时间是73.5亿小时;微控制单元平均无故障时间是亿小时。因此,根据本发明的示例实施例的存储系统400可使用微控制单元421作为存储设备420带外管理的主要组件,通过基板管理控制器411和微控制单元421进行带外管理,扩展并增强了存储设备420的带外管理的功能,微控制单元421的高可用性也大大提升了存储设备420的带外管理的稳定性。而且当供电单元不能供电时,备用电池可以提供电压(例如,仅作为示例,3.3V)继续给微控制单元421供电,使带外管理继续工作,保证了带外管理的稳定性和可靠性。
另外,根据本发明的示例实施例的存储系统400,当存储设备420的主控制器423处于异常状态,无法进行带内通信时,基板管理控制器411可以通过带外管理方式和存储设备420进行通信,获取存储设备420的主控制器423发生错误前后的信息(例如,仅作为示例,硬件监控信息、日志信息等),利用这些信息进行故障分析,以便于快速定位故障原因,修复故障。也就是说,根据本发明的示例实施例的存储系统400可有效降低故障时间,并可以大大减少工业生产中因存储设备420故障而导致的生产损失和成本。
返回参照图1,图1的现有技术的存储系统100中的基板管理控制器112对存储设备420的带外管理只是基板管理控制器112从电可擦可编程只读存储器124中获取存储设备120的关键产品数据信息和电可擦可编程只读存储器的传感器信息,而基板管理控制器112无法通过带外管理的方式去操作或者控制存储设备120。相比之下,根据本发明的示例实施例的存储系统400,通过实现基板管理控制器411和微控制单元421之间的软件通信协议栈,增强了基板管理控制器411和存储设备420的微控制单元421之间的通信能力,使基板管理控制器411和存储设备420的微控制单元421之间可以发送更多消息,命令等,增强和扩展了基板管理控制器411对存储设备420的带外管理能力,使基板管理控制器411能够更好的监控和管理存储设备420。例如,基板管理控制器411检测到主机410异常掉电,基板管理控制器411可以通过带外管理的方式给存储设备420发送消息,让存储设备420做出应对措施。这样可以保证数据完整性,预防数据丢失。
图5A是示出根据本发明的示例实施例的带外管理方法的流程图。
参照图5A,在操作S510中,可通过基板管理控制器与存储设备的微控制单元进行通信,以获取存储设备的产品信息和存储设备的状态信息中的至少一种信息。操作S510可以是由参照图2至图4中的任意一个描述的基板管理控制器执行的操作。因此,为了简洁,这里不再具体描述操作S510。
在操作S520中,可基于至少一种信息,通过基板管理控制器对存储设备进行操作。操作S520可以是由参照图2至图4中的任意一个描述的由基板管理控制器执行的操作。因此,为了简洁,这里不再具体描述操作S520。
图5B是示出根据本发明的示例实施例的带外管理方法的流程图。
参照图5B,在操作S530中,微控制单元可监控存储设备的状态信息。操作S530可以是由参照图2至图4中的任意一个描述的由微控制单元执行的操作。因此,为了简洁,这里不再具体描述操作S530。
在操作S540中,微控制单元可存储存储设备的状态信息和存储设备的产品信息中的至少一种信息。操作S540可以是由参照图2至图4中的任意一个描述的由微控制单元可执行的操作。因此,为了简洁,这里不再具体描述操作S540。
在操作S550中,微控制单元可通过与基板管理控制器进行通信,将至少一种信息发送给基板管理控制器。操作S550可以是由参照图2至图4中的任意一个描述的由微控制单元可执行的操作。因此,为了简洁,这里不再具体描述操作S550。
图6A示出根据本发明的示例实施例的带外管理方法的流程图。
参照图6A,在操作S610a中,主机上电,BMC开始工作。在一个示例中,不管有无操作系统,操作系统是否正常,BMC都可正常工作。
在操作S620a中,BMC可通过带外管理和MCU通信,并且监控、记录并管理存储设备的相关状态及信息。在一个示例中,BMC可持续地通过带外管理的方式和MCU通信,并且监控、记录并管理存储设备的相关状态及信息。
在操作S630a中,当存储系统异常时,BMC可以通过带外通信向存储设备发送消息,存储设备可以针对异常情况采取相应的措施,以提高SSD的错误应对能力,预防存储设备的错误的发生。也就是说,根据本发明的示例实施例的方法,当存储系统(例如,存储设备)异常的状态下,带内通信已经无法工作,存储设备的带外通信不受影响,BMC仍然可以通过带外管理的方式和SSD进行通信,获取SSD的相关信息。
图6B示出根据本发明的示例实施例的带外管理方法的流程图。
参照图6B,在操作S610b中,主机上电,BMC开始工作。在一个示例中,不管有无操作系统,操作系统是否正常,BMC都可正常工作。
在操作S620b中,BMC可通过带外管理和MCU通信,并且监控、记录并管理存储设备的相关状态及信息。在一个示例中,BMC可持续地通过带外管理的方式和MCU通信,并且监控、记录并管理存储设备的相关状态及信息。
在操作S630b中,当存储设备异常时,存储设备带外通信不受影响,BMC通过带外通信获取存储设备出错前和出错后的相关信息,以进行故障分析。也就是说,在存储设备异常的状态下,带内通信已经无法工作,存储设备的带外通信不受影响,BMC仍然可以通过带外管理和存储设备进行通信,获取存储设备出错前和出错后的相关信息,进行故障分析,从而快速定位问题,修复故障。
图6C示出根据本发明的示例实施例的带外管理方法的流程图。
参照图6C,在操作S610c中,主机上电,BMC开始工作。在一个示例中,不管有无操作系统,操作系统是否正常,BMC都可正常工作。
在操作S620c中,BMC可通过带外管理和MCU通信,并且监控、记录并管理存储设备的相关状态及信息。在一个示例中,BMC可持续地通过带外管理的方式和MCU通信,并且监控、记录并管理存储设备的相关状态及信息。
在操作S630c中,当存储设备异常时,存储设备的带外通信不受影响,BMC依然可以通过带外管理的方式从存储设备处获取需要的信息。也就是说,如果存储系统出现异常情况,BMC可以通过带外管理向存储设备发送消息,让存储设备针对异常情况提前采取相应的措施,对系统错误进行抢先行动,提高存储设备的错误应对能力,预防存储设备错误的发生。
图7为根据一实施例的应用了存储装置的系统1000的示意图。图1的系统1000(例如,电子系统)基本上可以是移动系统,例如便携式通信终端(例如,移动电话)、智能手机、平板个人计算机(PC)、可穿戴装置、医疗保健装置或物联网(IOT)装置。但是,图7的系统1000不必限于移动系统,其可以是PC、膝上型计算机、服务器、媒体播放器或汽车装置(例如,导航装置)。
参照图7,系统1000可以包括主处理器1100、存储器(例如,1200a和1200b)以及存储装置(例如,1300a和1300b)。并且,系统1000可以包括图像捕获装置1410、用户输入装置1420、传感器1430、通信装置1440、显示器1450、扬声器1460、供电装置1470以及连接接口1480中的至少一个。
在一些实施例中,系统1000还包括基板管理控制器(未示出)。例如,存储器(例如,1200a和1200b)以及存储装置(例如,1300a和1300b)包括微控制单元(未示出)。基板管理控制器可以是参照图2至图6中的至少一个描述的基板管理控制器,微控制单元可以是参照图2至图6中的至少一个描述的微控制单元。
主处理器1100可以控制系统1000的所有操作,更具体地,可以控制系统1000中包括的其他组件的操作。主处理器1100可以被实现为通用处理器、专用处理器或应用程序处理器等。
主处理器1100可以包括至少一个中央处理器(CPU)核1110,并且还包括控制器1120,其用于控制存储器1200a和1200b和/或存储装置1300a和1300b。在一些实施例中,主处理器1100可以进一步包括加速器1130,其是用于诸如人工智能(AI)数据操作等的高速数据操作的专用电路。加速器1130可以包括图形处理单元(GPU)、神经处理单元(NPU)和/或数据处理单元(DPU)等,并且被实现为与主处理器1100的其他组件物理上分离的芯片。
存储器1200a和1200b可以用作系统1000的主存储装置。尽管存储器1200a和1200b可以分别包括易失性存储器,例如静态随机存取存储器(SRAM)和/或动态随机存取存储器(DRAM)等,但是存储器1200a和1200b可以分别包括非易失性存储器,例如闪存、相变随机存取存储器(PRAM)和/或电阻式随机存取存储器(RRAM)等。存储器1200a和1200b可以在与主处理器1100相同的封装中实现。
存储装置1300a和1300b可以用作非易失性存储装置,其被配置为不管是否被供电都存储数据,并且具有比存储器1200a和1200b更大的存储容量。存储装置1300a和1300b可以分别包括存储器控制器(STRG CTRL)1310a和1310b以及非易失性存储器(NVM)1320a和1320b,其被配置为经由存储器控制器1310a和1310b的控制来存储数据。尽管NVM 1320a和1320b可以包括具有二维(2D)或三维(3D)结构的V-NAND闪存,但是NVM 1320a和1320b可以包括其他类型的NVM,例如PRAM和/或RRAM等。
存储装置1300a和1300b可以与主处理器1100物理上分离并且包括在系统1000中,或者可以在与主处理器1100相同的封装中实现。另外,存储装置1300a和1300b可以具有固态装置(SSDs)或存储卡的类型,并且可以通过诸如稍后将描述的连接接口1480之类的接口与系统100的其他组件可移除地结合。存储装置1300a和1300b可以是应用了诸如通用闪存(UFS)、嵌入式多媒体卡(eMMC)或NVMe之类的标准协议的装置,但不限于此。
图像捕获装置1410可以拍摄静止图像或运动图像。图像捕获装置1410可以包括照相机、便携式摄像机和/或网络摄像头等。
用户输入装置1420可以接收由系统1000的用户输入的各种类型的数据,并且包括触摸板、键区、键盘、鼠标和麦克风等。
传感器1430可以检测可以从系统1000的外部获得的各种类型的物理量,并将所检测的物理量转换成电信号。传感器1430可以包括温度传感器、压力传感器、照度传感器、位置传感器、加速度传感器、生物传感器和/或陀螺仪传感器等。
通信装置1440可以根据各种通信协议在系统1000外部的其他装置之间发送和接收信号。通信装置1440可以包括天线、收发器或调制解调器等。
显示器1450和扬声器1460可以用作输出装置,其被配置为分别向系统1000的用户输出视觉信息和听觉信息。
供电装置1470可以适当地转换从嵌入在系统1000中的电池(未示出)和/或外部电源供应的电力,并且将所转换的电力供应给系统1000的每个组件。
连接接口1480可以提供系统1000和外部装置之间的连接,该外部装置连接到系统1000并且能够向系统1000发送数据和从系统1000接收数据。连接接口1480可以通过使用各种接口方案来实现,例如,高级技术附件(ATA)、串行ATA(SATA)、外部串行ATA(e-SATA)、小型计算机系统接口(SCSI)、串行SCSI(SAS)、外部设备互连(PCI)、PCI express(PCIe)、NVMe、IEEE 1394、通用串行总线(USB)接口、安全数码(SD)卡接口、多媒体卡(MMC)接口、嵌入式多媒体卡(eMMC)接口、UFS接口、嵌入式UFS(eUFS)接口和紧凑式闪存(CF)卡接口等。
图8为根据示例性实施例的主机存储系统8000的框图。
主机存储系统8000可以包括主机8100和存储装置8200。此外,存储装置8200可以包括存储器控制器8210和NVM 8220。根据本发明的示例性实施例,主机8100可以包括主机控制器8110和主机存储器8120。主机存储器8120可以用作缓冲存储器,其被配置为临时存储要发送到存储装置8200的数据或从存储装置8200接收的数据。
在一些实施例中,主机8100还包括基板管理控制器(未示出)。例如,存储装置8200还包括微控制单元(未示出)。基板管理控制器可以是参照图2至图6C中的至少一个描述的基板管理控制器,微控制单元可以是参照图2至图6C中的至少一个描述的微控制单元。
存储装置8200可以包括存储介质,其被配置为响应于来自主机8100的请求而存储数据。作为示例,存储装置8200可以包括SSD、嵌入式存储器和可装卸的外部存储器中的至少一个。当存储装置8200是SSD时,存储装置8200可以是符合NVMe标准的装置。当存储装置8200是嵌入式存储器或外部存储器时,存储装置8200可以是符合UFS标准或eMMC标准的装置。主机8100和存储装置8200均可以根据采用的标准协议来生成包(packet)并发送该包。
当存储装置8200的NVM 8220包括闪存时,所述闪存可以包括2DNAND存储阵列或3D(或垂直)NAND(VNAND)存储阵列。作为另一示例,存储装置8200可以包括各种其他种类的NVM。例如,存储装置8200可以包括磁性随机存取存储器(MRAM)、自旋转移扭矩MRAM、导电桥式RAM(CBRAM)、铁电RAM(FRAM)、PRAM、RRAM以及各种其他类型的存储器。
根据一实施例,主机控制器8110和主机存储器8120可以实现为单独的半导体芯片。或者,在一些实施例中,主机控制器8110和主机存储器8120可以集成在同一半导体芯片中。作为示例,主机控制器8110可以是包括在应用处理器(AP)中的多个模块中的任何一个。所述AP可以实现为片上系统(SoC)。此外,主机存储器8120可以是所述AP中包括的嵌入式存储器或所述AP外部的存储器模块。
主机控制器8110可以管理将主机存储器8120的缓冲区域的数据(例如,写入数据)存储在NVM 8220中的操作或将NVM 8220的数据(例如,读取数据)存储在缓冲区域中的操作。
存储器控制器8210可以包括主机接口8211、存储器接口8212和CPU 8213。另外,存储器控制器8210还可以包括闪存转换层(FTL)8124、包管理器8215、缓冲存储器8216、纠错码(ECC)引擎8217和高级加密标准(AES)引擎8218。存储器控制器8210可以进一步包括其中装载有FTL 8124的工作存储器(未示出)。CPU 8213可以执行FTL 8124来控制NVM 8220上的数据写入和读取操作。
主机接口8211可以向主机8100发送包和从主机8100接收包。从主机8100发送到主机接口8211的包可以包括命令或要被写入NVM 8220的数据等。从主机接口8211发送到主机8100的包可以包括对命令的响应或从NVM 8220读取的数据等。存储器接口8212可以将要被写入NVM 8220的数据发送到NVM 8220或接收从NVM 8220读取的数据。存储器接口8212可以被配置为符合诸如切换(Toggle)或开放NAND闪存接口(ONFI)的标准协议。
FTL 8124可以执行各种功能,例如地址映射操作、磨损均衡操作以及垃圾收集操作。地址映射操作可以是将从主机8100接收的逻辑地址转换为用于在NVM 8220中实际存储数据的物理地址的操作。磨损均衡操作可以是通过允许均匀地使用NVM 8220的块来防止特定块的过度退化的技术。作为示例,磨损均衡操作可以通过使用平衡物理块的擦写计数的固件技术来实现。垃圾收集操作可以是通过在将现有块的有效数据复制到新块之后擦除现有块来确保NVM 8220中的可用容量的技术。
包管理器8215可以根据同意主机8100的接口的协议生成包,或者从从主机8100接收到的包中解析各种类型的信息。另外,缓冲存储器8216可以临时存储要写入NVM 8220的数据或要从NVM 8220读取的数据。尽管缓冲存储器8216可以是包括在存储器控制器8210中的组件,但是缓冲存储器8216可以在存储器控制器8210的外部。
ECC引擎8217可以对从NVM 8220读取的读取数据执行错误检测和校正操作。更具体地,ECC引擎8217可以生成用于要写入到NVM 8220的写入数据的奇偶校验位,并且所生成的奇偶校验位可以与写入数据一起存储在NVM 8220中。在从NVM 8220读取数据期间,ECC引擎8217可以通过使用读取数据以及从NVM 8220读取的奇偶校验位来校正读取数据中的错误,并输出错误校正后的读取数据。
AES引擎8218可以通过使用对称密钥算法对输入到存储器控制器8210的数据执行加密操作和解密操作中的至少一个。
图9为根据本发明的一实施例的存储系统9000的框图。
参照图9,存储系统9000可以包括存储装置9200和存储器控制器9100。存储系统9000可以支持多个通道CH1至CHm,并且存储装置9200可以通过多个通道CH1至CHm连接到存储器控制器9100。例如,存储系统9000可以实现为诸如SSD的存储装置。
在一些实施例中,存储系统9000可对应于图2至图6C中的至少一个的存储设备。例如,存储系统9000还可包括微控制单元(未示出)。微控制单元可以是参照图2至图6C中的至少一个描述的微控制单元。
存储装置9200可以包括多个NVM装置NVM11至NVMmn。NVM装置NVM11至NVMmn中的每一个可以通过与其相对应的路径(way)连接至多个通道CH1至CHm中的一个。例如,NVM装置NVM11至NVM1n可以通过路径W11至W1n连接到第一通道CH1,并且NVM装置NVM21至NVM2n可以通过路径W21至W2n连接到第二通道CH2。在示例性实施例中,NVM装置NVM11至NVM1n中的每一个可以实现为任意存储元件,其可以根据来自存储器控制器9100的单独命令来操作。例如,NVM装置NVM11至NVM1n中的每一个可以实现为芯片(chip)或管芯(die),但是本发明不限于此。
存储器控制器9100可以通过多个通道CH1至CHm向存储装置9200发送信号和从存储装置9200接收信号。例如,存储器控制器9100可以通过通道CH1至CHm向存储装置9200发送命令CMDa至CMDm、地址ADDRa至ADDRm以及数据DATAa至DATAm,或者从存储装置9200接收数据DATAa至DATAm。
存储器控制器9100可以从通过使用通道CH1至CHm中的相应的一个从连接到通道CH1至CHm中的每一个的NVM装置NVM11至NVMmn中选择一个,并且向所选择的NVM装置发送信号和从所选择的NVM装置接收信号。例如,存储器控制器9100可以从连接到第一通道CH1的NVM装置NVM11至NVM1n中选择NVM装置NVM11。存储器控制器9100可以通过第一通道CH1发送命令CMDa、地址ADDRa和数据DATAa到所选择的NVM装置NVM11,或者从所选择的NVM装置NVM11接收数据DATAa。
存储器控制器9100可以通过彼此不同的通道并行地向存储装置9200发送信号和从存储装置9200接收信号。例如,存储器控制器9100可以在通过第一通道CH1将命令CMDa发送到存储装置9200的同时,通过第二通道CH2发送命令CMDb到存储装置9200。例如,存储器控制器9100可以在通过第一通道CH1从存储装置9200接收数据DATAa的同时,通过第二通道CH2从存储装置9200接收数据DATAb。
存储器控制器9100可以控制存储装置9200的所有操作。存储器控制器9100可以将信号发送到通道CH1至CHm,并控制连接到通道CH1至CHm的NVM装置NVM11至NVMmn中的每一个。例如,存储器控制器9100可以发送命令CMDa和地址ADDRa到第一通道CH1,并且控制选自NVM装置NVM11至NVM1n中的一个。
NVM装置NVM11至NVMmn中的每一个可以经由存储器控制器9100的控制来操作。例如,NVM装置NVM11可以基于提供给第一通道CH1的命令CMDa、地址ADDRa和数据DATAa来对数据DATAa进行编程。例如,NVM装置NVM21可以基于提供给第二通道CH2的命令CMDb和地址ADDb读取数据DATAb,并将所读取的数据DATAb发送到存储器控制器9100。
尽管图9示出了存储装置9200通过m个通道与存储器控制器9100进行通信并且包括与每个通道相对应的n个NVM装置的示例,但是可以改变通道的数量和连接到一个通道的NVM装置的数量。
图10为根据一实施例的UFS系统2000的框图。
UFS系统2000可以是符合电子工程设计发展联合协会(JEDEC)所宣布的UFS标准的系统,并且包括UFS主机2100、UFS装置2200以及UFS接口2300。在不与以下图10的描述冲突的范围内,对于图7的系统1000的以上描述也可以应用于图10的UFS系统2000。
在一些实施例中,UFS主机2100可包括基板管理控制器(未示出)。例如,UFS装置2200可包括微控制单元(未示出)。基板管理控制器可以是参照图2至图6C中的至少一个描述的基板管理控制器,微控制单元可以是参照图2至图6C中的至少一个描述的微控制单元。
参照图10,UFS主机2100可以通过UFS接口2300连接到UFS装置2200。当图10的主处理器1100为应用处理器时,UFS主机2100可以实现为应用处理器的一部分。UFS主机控制器2110和主机存储器2140可以分别对应于图7的主处理器1100的和控制器1120以及存储器1200a和1200b。UFS装置2200可以对应于图7的存储装置1300a和1300b,并且UFS装置控制器2210和NVM 2220可以分别对应于图7的存储器控制器1310a和1310b以及NVM 1320a和1320b。
UFS主机2100可以包括UFS主机控制器2110、应用程序2120、UFS驱动器2130,主机存储器2140和UFS互连(UIC)层2150。UFS装置2200可以包括UFS装置控制器2210、NVM 2220、存储接口2230、装置存储器2240、UIC层2250以及调节器2260。NVM 2220可以包括多个存储元件2221。尽管每个存储元件2221可以包括具有2D结构或3D结构的V-NAND闪存,但是每个存储元件2221可以包括另一种NVM,例如PRAM和/或RRAM等。UFS装置控制器2210可以通过存储接口2230连接到NVM 2220。存储接口2230可以设置为符合诸如Toggle或ONFI的标准协议。
应用程序2120可以指想要与UFS装置2200进行通信以使用UFS装置2200的功能的程序。应用程序2120可以发送输入-输出请求(IOR)到UFS驱动器2130,以用于UFS装置2200上的输入/输出(I/O)操作。IOR可以指数据读取请求、数据存储(或写入)请求和/或数据擦除(或丢弃)请求,但不限于此。
UFS驱动器2130可以通过UFS-主机控制器接口(UFS-HCI)来管理UFS主机控制器2110。UFS驱动器2130可以将由应用程序2120生成的IOR转换为由UFS标准定义的UFS命令,并且将UFS命令发送到UFS主机控制器2110。一个IOR可以被转换成多个UFS命令。尽管UFS命令基本上可以由SCSI标准定义,但是UFS命令可以是专用于UFS标准的命令。
UFS主机控制器2110可以通过UIC层2150和UFS接口2300将由UFS驱动器2130转换的UFS命令发送到UFS装置2200的UIC层2250。在UFS命令的发送期间,UFS主机控制器2110的UFS主机寄存器2111可以用作命令队列(CQ)。
在UFS主机2100一侧上的UIC层2150可以包括移动产业处理器接口(MIPI)M-PHY2151和MIPI UniPro 2152,并且在UFS装置2200一侧上的UIC层2150也可以包括MIPI M-PHY2251和MIPI UniPro 2252。
UFS接口2300可以包括配置为发送参考时钟信号REF_CLK的线、配置为发送UFS装置2200的硬件重置信号RESET_n的线、配置为发送一对差分输入信号DIN_t和DIN_c的一对线以及配置为发送一对差分输出信号DOUT_t和DOUT_c的一对线。
从UFS主机2100提供给UFS装置2200的参考时钟信号REF_CLK的频率可以是19.2MHz、26MHz、38.4MHz和52MHz中的一个,但不限于此。UFS主机2100可以在操作期间,即,在UFS主机2100和UFS装置2200之间的数据发送/接收操作期间,改变参考时钟信号REF_CLK的频率。UFS装置2200可以通过使用锁相环(PLL)从由UFS主机2100提供的参考时钟信号REF_CLK生成具有各种频率的时钟信号。并且,UFS主机2100可以通过使用参考时钟信号REF_CLK的频率来设置UFS主机2100和UFS装置2200之间的数据速率。即,可以根据参考时钟信号REF_CLK的频率来确定数据速率。
UFS接口2300可以支持多个通道,每个通道可以实现为一对差分线。例如,UFS接口2300可以包括至少一个接收通道和至少一个发送通道。在图10中,配置为发送一对差分输入信号DIN_T和DIN_C的一对线可以构成接收通道,并且配置为发送一对差分输出信号DOUT_T和DOUT_C的一对线可以构成发送通道。尽管在图10中示出了一个发送通道和一个接收通道,但是可以改变发送通道的数量和接收通道的数量。
接收通道和发送通道可以基于串行通信方案来发送数据。由于接收通道与发送通道分开的结构,因此可以启用UFS主机2100与UFS装置2200之间的全双工通信。即,在通过接收通道从UFS主机2100接收数据的同时,UFS装置2200可以通过发送通道向UFS主机2100发送数据。此外从UFS主机2100到UFS装置2200的控制数据(例如,命令)和要由UFS主机2100存储在UFS装置2200的NVM 2220中或从NVM 2220中读取的用户数据可以通过同一通道发送。因此,在UFS主机2100和UFS装置2200之间,除了一对接收通道和一对发送通道之外,不需要进一步提供用于数据发送的单独通道。
UFS装置2200的UFS装置控制器2210可以控制UFS装置2200的所有操作。UFS装置控制器2210可以通过使用逻辑单元(LU)2211来管理NVM 2220,该LU 2211是逻辑数据存储单元。LU 2211的数量可以是8,但不限于此。UFS装置控制器2210可以包括FTL,并且通过使用FTL的地址映射信息将从UFS主机2100接收到的逻辑数据地址(例如,逻辑块地址(LBA)转换为物理数据地址(例如,物理块地址(PBA))。配置为在UFS系统2000中存储用户数据的逻辑块可以具有预定范围内的尺寸。例如,可以设置逻辑块的最小尺寸为4Kbyte。
当通过UIC层2250将来自UFS主机2100的命令施加到UFS装置2200时,UFS装置控制器2210可以响应于该命令而执行操作,并且当操作完成时将完成响应发送给UFS主机2100。
作为示例,当UFS主机2100意在将用户数据存储在UFS装置2200中时,UFS主机2100可以向UFS装置2200发送数据存储命令。当从UFS装置2200接收到指示UFS主机2100准备好接收用户数据(就绪传输)的响应(“就绪传输”响应)时,UFS主机2100可以将用户数据发送到UFS装置2200。UFS装置控制器2210可以将接收到的用户数据临时存储在装置存储器2240中,并且基于FTL的地址映射信息,将临时存储在装置存储器2240中的用户数据存储在NVM2220的选定位置。
作为另一示例,当UFS主机2100意在读取存储在UFS装置2200中的用户数据时,UFS主机2100可以向UFS装置2200发送数据读取命令。已经接收到该命令的UFS装置控制器2210可以基于数据读取命令从NVM 2220读取用户数据,并将读取的用户数据临时存储装置存储器2240中。在读取操作期间,UFS装置控制器2210可以通过使用嵌入在其中的ECC引擎(未示出)来检测并校正读取的用户数据中的错误。更具体地,ECC引擎可以生成用于要写入NVM2220的写入数据的奇偶校验位,并且所生成的奇偶校验位可以与写入数据一起存储在NVM2220中。在从NVM 2220读取数据期间,ECC引擎可以通过使用读取数据以及从NVM 2220读取的奇偶校验位来校正读取数据中的错误,并输出错误校正后的读取数据。
另外,UFS装置控制器2210可以将临时存储在装置存储器2240中的用户数据发送到UFS主机2100。并且,UFS装置控制器2210还可以包括AES引擎(未示出)。AES引擎可以通过使用对称密钥算法对发送到UFS装置控制器2210的数据执行加密操作和解密操作中的至少一个。
UFS主机2100可以将要发送到UFS装置2200的命令顺序存储在可以用作公共队列的UFS主机寄存器2111中,并且顺序地将命令发送给UFS装置2200。在这种情况下,即使当先前发送的命令仍由UFS装置2200处理时,即,即使在接收到先前发送的命令已经由UFS装置2200处理的通知之前,UFS主机2100也可以将在CQ中待命的下一命令发送到UFS装置2200。因此,在处理先前发送的命令期间,UFS装置2200还可以从UFS主机2100接收下一命令。可以在CQ中存储的命令的最大数量(或队列深度)可以是例如32。并且,可以将CQ实现为循环队列,其中通过头指针和尾指针指示存储在队列中的命令行的开始和结束。
多个存储元件2221中的每一个可以包括存储单元阵列(未示出)和配置为控制存储单元阵列的操作的控制电路(未示出)。存储单元阵列可以包括2D存储单元阵列或3D存储单元阵列。存储单元阵列可以包括多个存储单元。尽管每个存储单元都是设置为存储1位信息的单层单元(SLC),但是每个存储单元可以是设置为存储2位或更多位信息的单元,例如多层单元(MLC)、三层单元(TLC)和四层单元(QLC)。3D存储单元阵列可以包括垂直NAND串,其中至少一个存储单元垂直定向并位于另一存储单元上。
可以将电压VCC、VCCQ和VCCQ2等作为电源电压施加到UFS装置2200。电压VCC可以是用于UFS装置2200的主电源电压,并且可以在2.4V至3.6V的范围内。电压VCCQ可以是主要用于向UFS装置控制器2210供应低压的电源电压,并且可以在1.14V至1.26V的范围内。电压VCCQ2可以是用于主要向诸如MIPI M-PHY 2251之类的I/O接口供应低于电压VCC并且高于电压VCCQ的电压的电源电压,并且可以在1.7V至1.95V的范围内。可以通过调节器2260将电源电压提供给UFS装置2200的各个组件。调节器2260可以实现为一组单元调节器,其分别连接到上述电源电压中的不同电源电压。
图11为根据本发明的一实施例的存储系统3000的框图。参照图11,存储系统3000可以包括存储装置3200和存储器控制器3100。存储装置3200可以对应于NVM装置NVM11至NVMmn中的一个,其基于图9的多个通道CH1至CHm中的一个与存储器控制器9100通信。存储器控制器3100可以对应于图9的存储器控制器9100。
在一些实施例中,存储系统3000可对应于图2至图6C中的至少一个的存储设备。例如,存储系统3000可使用微控制单元(未示出)执行参照图1至图6C中的至少一个带外管理方法。
存储装置3200可以包括第一至第八引脚P11至P18、存储器接口电路3210、控制逻辑电路3220和存储单元阵列3330。
存储器接口电路3210可以通过第一引脚P11从存储器控制器3100接收芯片使能信号nCE。存储器接口电路3210可以响应于芯片使能信号nCE而通过第二至第八引脚P12至P18向存储器控制器3100发送信号和从存储器控制器3100接收信号。例如,当芯片使能信号nCE处于使能状态(例如,低电平)时,存储器接口电路3210可以通过第二至第八引脚P12至P18向存储器控制器3100发送信号并从存储器控制器3100接收信号。
存储器接口电路3210可以通过第二至第四引脚P12至P14从存储器控制器3100接收命令锁存使能信号CLE、地址锁存使能信号ALE和写入使能信号nWE。存储器接口电路3210可以通过第七引脚P17从存储器控制器3100接收数据信号DQ,或者将数据信号DQ发送到存储器控制器3100。可以经由数据信号DQ来传输命令CMD,地址ADDR和数据。例如,数据信号DQ可以通过多条数据信号线传输。在这种情况下,第七引脚P17可以包括分别对应于多个数据信号DQ的多个引脚。
存储器接口电路3210可以基于写入使能信号nWE的切换时间点从在命令锁存使能信号CLE的使能区间(例如,高电平状态)中接收的数据信号DQ获得命令CMD。存储器接口电路3210可以基于写入使能信号nWE的切换时间点从在地址锁存使能信号ALE的使能区间(例如,高电平状态)中接收的数据信号DQ获得地址ADDR。
在示例性实施例,写入使能信号nWE可以保持在静态(例如,高电平或低电平)并且在高电平和低电平之间切换。例如,写入使能信号nWE可以在发送命令CMD或地址ADDR的区间中切换。因此,存储器接口电路3210可以基于写入使能信号nWE的切换时间点获得命令CMD或地址ADDR。
存储器接口电路3210可以通过第五引脚P15从存储器控制器3100接收读取使能信号nRE。存储器接口电路3210可以通过第六引脚P16从存储器控制器3100接收数据选通信号DQS,或者可以将数据选通信号DQS发送到存储器控制器3100。
在存储装置3200的数据(DATA)输出操作中,存储器接口电路3210可以在输出数据DATA之前接收通过第五引脚P15切换的读取使能信号nRE。存储器接口电路3210可以生成数据选通信号DQS,其基于读取使能信号nRE的切换来切换。例如,存储器接口电路3210可以基于读取使能信号nRE的切换开始时间来生成数据选通信号DQS,其在预定延迟(例如,tDQSRE)之后开始切换。存储器接口电路3210可以基于数据选通信号DQS的切换时间点来发送包括数据DATA的数据信号DQ。因此,数据DATA可以与数据选通信号DQS的切换时间点对准并且被发送到存储器控制器3100。
在存储装置3200的数据(DATA)输入操作中,当从存储器控制器3100接收到包括数据DATA的数据信号DQ时,存储器接口电路3210可以接收切换的数据选通信号DQ以及数据DATA。存储器接口电路3210可以基于数据选通信号DQS的切换时间点从数据信号DQ获得数据DATA。例如,存储器接口电路3210可以在数据选通信号DQS的上升沿和下降沿对数据信号DQ进行采样并获得数据DATA。
存储器接口电路3210可以通过第八引脚P18将就绪/忙碌输出信号nR/B发送到存储器控制器3100。存储器接口电路3210可以通过就绪/忙碌输出信号nR/B将存储装置3200的状态信息发送到存储器控制器3100。当存储装置3200处于忙碌状态时(即,当正在存储装置3200中执行操作时),存储器接口电路3210可以将指示忙碌状态的就绪/忙碌输出信号nR/B发送到存储器控制器3100。当存储装置3200处于就绪状态时(即,当在存储装置3200中未执行或完成操作时),存储器接口电路3210可以将指示就绪状态的就绪/忙碌输出信号nR/B发送到存储器控制器3100。例如,当存储装置3200响应于页面读取命令而从存储单元阵列3330读取数据DATA时,存储器接口电路3210可以发送指示忙碌状态(例如,低电平)的就绪/忙碌输出信号nR/B到存储器控制器3100。例如,当存储装置3200响应于编程命令而将数据DATA编程到存储单元阵列3330时,存储器接口电路3210可以将指示忙碌状态的就绪/忙碌输出信号nR/B发送到存储器控制器3100。
控制逻辑电路3220可以控制存储装置3200的所有操作。控制逻辑电路3220可以接收从存储器接口电路3210获得的命令/地址CMD/ADDR。控制逻辑电路3220可以响应于所接收到的命令/地址CMD/ADDR而产生用于控制存储装置3200的其他组件的控制信号。例如,控制逻辑电路3220可以生成各种控制信号,其用于将数据DATA编程到存储单元阵列3330或从存储单元阵列3330读取数据DATA。
存储单元阵列3330可以经由控制逻辑电路3220的控制来存储从存储器接口电路3210获得的数据DATA。存储单元阵列3330可以经由控制逻辑电路3220的控制将存储的数据DATA输出到存储器接口电路3210。
存储单元阵列3330可以包括多个存储单元。例如,多个存储单元可以是闪存单元。但是,本发明不限于此,并且存储单元可以是RRAM单元、FRAM单元、PRAM单元、晶闸管RAM(TRAM)单元或MRAM单元。在下文中,将主要描述其中存储单元是NAND闪存单元的实施例。
存储器控制器3100可以包括第一至第八引脚P21至P28和控制器接口电路3110。第一至第八引脚P21至P28可以分别对应于存储装置3200的第一至第八引脚P11至P18。
控制器接口电路3110可以通过第一引脚P21将芯片使能信号nCE发送到存储装置3200。控制器接口电路3110可以通过第二至第八引脚P22至P28向存储装置3200发送信号并从存储装置3200接收信号,其中,存储装置3200由芯片使能信号nCE选择。
控制器接口电路3110可以通过第二至第四引脚P22至P24将命令锁存使能信号CLE、地址锁存使能信号ALE和写入使能信号nWE发送至存储装置3200。控制器接口电路3110可以通过第七引脚P27向存储装置3200发送数据信号DQ或从存储装置3200接收数据信号DQ。
控制器接口电路3110可以将包括命令CMD或地址ADDR的数据信号DQ以及切换的写入使能信号nWE一起发送到存储装置3200。控制器接口电路3110可以通过发送具有使能状态的命令锁存使能信号CLE来向存储装置3200发送包括命令CMD的数据信号DQ。并且,控制器接口电路3110可以通过发送具有使能状态的地址锁存使能信号ALE来向存储装置3200发送包括地址ADDR的数据信号DQ。
控制器接口电路3110可以通过第五引脚P25将读取使能信号nRE发送到存储装置3200。控制器接口电路3110可以通过第六引脚P26从存储装置3200接收数据选通信号DQS或向存储装置3200发送数据选通信号DQS。
在存储装置3200的数据(DATA)输出操作中,控制器接口电路3110可以生成切换的读取使能信号nRE,并且将读取使能信号nRE发送到存储装置3200。例如,在输出数据DATA之前,控制器接口电路3110可以生成读取使能信号nRE,其从静态(例如,高电平或低电平)变为切换状态。因此,存储装置3200可以基于读取使能信号nRE生成切换的数据选通信号DQS。控制器接口电路3110可以从存储装置3200接收包括数据DATA的数据信号DQ以及切换的数据选通信号DQS。控制器接口电路3110可以基于数据选通信号DQS的切换时间点从数据信号DQ获得数据DATA。
在存储装置3200的数据(DATA)输入操作中,控制器接口电路3110可以生成切换的数据选通信号DQS。例如,在发送数据DATA之前,控制器接口电路3110可以生成数据选通信号DQS,其从静态(例如,高电平或低电平)变为切换的状态。控制器接口电路3110可以基于数据选通信号DQS的切换时间点将包括数据DATA的数据信号DQ发送到存储装置3200。
控制器接口电路3110可以通过第八引脚P28从存储装置3200接收就绪/忙碌输出信号nR/B。控制器接口电路3110可以基于就绪/忙碌输出信号nR/B来确定存储装置3200的状态信息。
图12为根据本发明的一实施例的应用了存储装置的数据中心4000的框图。
参照图12,数据中心4000可以是收集各种类型的数据并提供服务的设施,并且被称为数据存储中心。数据中心4000可以是用于操作搜索引擎和数据库的系统,并且可以是公司(诸如,银行)或政府机构所使用的计算系统。数据中心4000可以包括应用服务器4100至4100n和存储服务器4200至4200m。根据实施例,可以不同地选择应用4100至4100n的数量和存储服务器4200至4200m的数量。应用服务器4100至4100n的数量和存储服务器4200至4200m的数量可以彼此不同。
在一些实施例中,存储服务器4200和/或应用服务器4100可使用基板管理控制器(未示出)和/或微控制单元(未示出)执行参照图1至图6C中的至少一个带外管理方法。
应用服务器4100或存储服务器4200可以包括处理器4110和4210以及存储器4120和4220中的至少一个。现在将以存储服务器4200为例进行描述。处理器4210可以控制存储服务器4200的所有操作,访问存储器4220,并且执行加载到存储器4220的指令和/或数据。存储器4220可以是双数据率同步DRAM(DDR SDRAM)、高带宽存储器(HBM)、混合内存立方体(HMC)、双列直插式内存模块(DIMM)、傲腾DIMM(Optane DIMM)或非易失性DIMM(NVMDIMM)。在一些实施例中,存储服务器4200中包括的处理器4210和存储器4220的数量可以被不同地选择。在一实施例中,处理器4210和存储器4220可以提供处理器-存储器对。在一实施例中,处理器4210的数量与存储器4220的数量可以彼此不同。处理器4210可以包括单核处理器或多核处理器。对于存储服务器4200的以上描述可以类似地应用于应用服务器4100。在一些实施例中,应用服务器4100可以不包括存储装置4150。存储服务器4200可以包括至少一个存储装置4250。根据实施例,存储服务器4200中包括的存储装置4250的数量可以被不同地选择。
应用程序服务器4100至4100n可以通过网络4300与存储服务器4200至4200m通信。网络4300可以通过使用光纤信道(FC)或以太网来实现。在这种情况下,FC可以是用于相对高速的数据传输的介质,并且可以使用具有高性能和高可用性的光开关。根据网络4300的访问方法,可以将存储服务器4200至4200m设置为文件存储、块存储或对象存储。
在一实施例中,网络4300可以是专用于存储的网络,例如存储区域网络(SAN)。例如,SAN可以是FC-SAN,其使用FC网络并且根据FC协议(FCP)实现。作为另一示例,SAN可以是因特网协议(IP)-SAN,其使用传输控制协议(TCP)/IP网络并且根据TCP/IP上的SCSI或因特网SCSI(iSCSI)协议来实现。在另一实施例中,网络4300可以是通用网络,例如TCP/IP网络。例如,可以根据诸如以太网上的FC(FCoE)、网络附加存储(NAS)和结构上的NVMe(NVMe-oF)之类的协议来实现网络4300。
在下文中,将主要描述应用服务器4100和存储服务器4200。应用服务器4100的描述可以应用于另一应用服务器4100n,并且存储服务器4200的描述可以应用于另一存储服务器4200m。
应用服务器4100可以通过网络4300将用户或客户端请求存储的数据存储在存储服务器4200至4200m中的一个。此外,应用服务器4100可以通过网络4300从存储服务器4200至4200m中的一个获得由用户或客户端请求读取的数据。例如,应用程序服务器4100可以被实现为网络服务器或数据库管理系统(DBMS)。
应用服务器4100可以通过网络4300访问包括在另一应用服务器4100n中的存储器4120n或存储装置4150n。或者,应用服务器4100可以通过网络4300访问包括在存储服务器4200至4200m中的存储器4220至4220m或存储装置4250至4250m。因此,应用服务器4100可以对存储在应用服务器4100至4100n和/或存储服务器4200至4200m中的数据执行各种操作。例如,应用服务器4100可以执行用于在应用服务器4100至4100n和/或存储服务器4200至4200m之间移动或复制数据的指令。在这种情况下,可以将数据从存储服务器4200至4200m的存储装置4250至4250m通过存储服务器4200至4200m的存储器4220至4220m或直接移动到应用服务器4100至4100n的存储器4120至4120n。通过网络4300移动的数据可以是为了安全或隐私而加密的数据。
现在将以存储服务器4200为例进行描述。接口4254可以提供处理器4210和控制器4251之间的物理连接以及网络接口卡(NIC)4240和控制器4251之间的物理连接。例如,可以使用直接附加存储(DAS)方案来实现接口4254,其中存储装置4250直接与专用电缆连接。例如,接口4254可以通过使用各种接口方案来实现,例如ATA、SATA、e-SATA、SCSI、SAS、PCI、PCIe、NVMe、IEEE 1394、USB接口、SD卡接口、MMC接口、eMMC接口、UFS接口、eUFS接口和CF卡接口。
存储服务器4200可以进一步包括开关4230和网络互连(NIC)4240。开关4230可以经由处理器4210的控制来选择性地将处理器4210连接到存储装置4250,或者选择性地将NIC 4240连接到存储装置4250。
在一实施例中,NIC 4240可以包括网络接口卡和网络适配器。NIC 4240可以通过有线接口、无线接口、蓝牙接口或光接口连接到网络4300。NIC 4240可以包括内部存储器、数字信号处理器(DSP)和主机总线接口,并且通过主机总线接口连接到处理器4210和/或开关4230。主机总线接口可以被实现为接口4254的上述示例之一。在一实施例中,NIC 4240可以与处理器4210、开关4230和存储装置4250中的至少一个集成。
在存储服务器4200至4200m或应用服务器4100至4100n中,处理器可将命令发送到存储装置4150至4150n和4250至4250m或存储器4120至4120n和4220至4220m并编程或读取数据。在这种情况下,数据可以是通过ECC引擎校正了错误的数据。数据可以是对其执行数据总线倒置(DBI)操作或数据掩蔽(DM)操作的数据,并且可以包括循环冗余编码(CRC)信息。数据可以是为了安全或隐私而加密的数据。
存储装置4150至4150n和4250至4250m可以响应于从处理器接收到的读取命令向NAND闪存装置4252至4252m发送控制信号和命令/地址信号。因此,当从NAND闪存装置4252至4252m读取数据时,可以输入读取使能(RE)信号作为数据输出控制信号,因此,可以将数据输出至DQ总线。可以使用RE信号产生数据选通信号DQS。取决于写入使能(WE)信号的上升沿或下降沿,命令和地址信号可以锁存在页面缓冲器中。
控制器4251可以控制存储装置4250的所有操作。在一实施例中,控制器4251可以包括SRAM。控制器4251可以响应于写入命令将数据写入到NAND闪存装置4252,或者响应于读取命令从NAND闪存装置4252读取数据。例如,可以从存储服务器4200的处理器4210、另一存储服务器4200m的处理器4210m或应用服务器4100和4100n的处理器4110和4110n提供写入命令和/或读取命令。DRAM3253可以临时存储(或缓冲)要写入到NAND闪存装置4252的数据或从NAND闪存装置4252读取的数据。并且,DRAM3253可以存储元数据。这里,元数据可以是用户数据或由控制器4251生成的用于管理NAND闪存装置4252的数据。存储装置4250可以包括用于安全性或隐私性的安全元件(SE)。
在根据本发明的示例实施例的存储设备的带外管理方法、基板管理控制器和存储设备中,基板管理控制器可基于从微控制单元接收的信息来控制存储设备的操作,因此,增强了基板管理控制器对存储设备的管理功能(例如,带外管理功能)。
在根据本发明的示例实施例的存储设备的带外管理方法、基板管理控制器和存储设备中,基板管理控制器可在存储设备异常的情况下与微控制单元进行通信。因此,可以在存储设备异常的情况下提高基板管理控制器对存储设备的控制能力。
在根据本发明的示例实施例的存储设备的带外管理方法、基板管理控制器和存储设备中,基板管理控制器可基于内部集成电路总线或系统管理总线与微控制单元进行通信。因此,基板管理控制器可与微控制单元进行高效通信。
在根据本发明的示例实施例的存储设备的带外管理方法、基板管理控制器和存储设备中,由于微控制单元可向外部的基板管理控制器发送存储设备的状态信息和存储设备的产品信息中的至少一种信息,因此,增强了对存储设备的带外管理功能。
在根据本发明的示例实施例的存储设备的带外管理方法、基板管理控制器和存储设备中,微控制单元可包括用于对存储存储设备的状态信息和存储设备的产品信息中的至少一种信息进行存储的持久存储器。因此,存储存储设备的状态信息和存储设备的产品信息中的至少一种信息可被可靠地存储在微控制单元中。
在根据本发明的示例实施例的存储设备的带外管理方法、基板管理控制器和存储设备中,基板管理控制器可通过带外管理从微控制单元接收信息,因此,扩展了从存储设备收集信息的能力。
在根据本发明的示例实施例的存储设备的带外管理方法、基板管理控制器和存储设备中,基板管理控制器可基于通过带外管理从微控制单元接收的信息来控制存储设备的操作,因此,增强了对存储设备的控制能力。
在根据本发明的示例实施例的存储设备的带外管理方法、基板管理控制器和存储设备中,由于在微控制单元中设置了用于存储存储设备的各种信息(例如,存储设备的关键产品数据、软件信息和硬件信息中的至少一种信息)的持久存储器,因此,可由微控制单元通过带外管理向基板管理控制器发送各种信息,从而增强和扩展存储设备的带外管理能力。
在根据本发明的示例实施例的存储设备的带外管理方法、基板管理控制器和存储设备中,可通过实现基板管理控制器和微控制单元之间的软件通信协议栈,增强了基板管理控制器和微控制单元之间的通信能力,使在二者之间可以发送更多消息和命令等,增强和扩展了基板管理控制器对存储设备的带外管理能力,使基板管理控制器能够更好的监控和管理存储设备。例如,当基板管理控制器检测到主机异常掉电,基板管理控制器可以通过带外管理给存储设备发送消息,让存储设备做出应对措施。这样可以保证数据完整性,预防数据丢失。
在根据本发明的示例实施例的存储设备的带外管理方法、基板管理控制器和存储设备中,由于微控制器被配置持久化存储器存储任一种信息,这样可以从存储设备中移除电可擦可编程只读存储器,因此,节约存储设备的主板上的空间,降低了存储设备的成本。
在根据本发明的示例实施例的存储设备的带外管理方法、基板管理控制器和存储设备中,由于可使用供电单元和备用电源中的一个向微控制单元供电,因此,能够实现稳定的带外管理。
在根据本发明的示例实施例的存储设备的带外管理方法、基板管理控制器和存储设备中,当存储设备的主控制器处于异常状态,无法进行带内通信时基板管理控制器可以通过根据本发明的示例实施例的带外管理方式和存储设备进行通信,获取存储设备的主控制器发生错误前后的信息(例如,仅作为示例,硬件监控信息、日志信息等),利用这些信息进行故障分析,便于快速定位故障原因,修复故障。有效的降低故障时间,可以大大减少工业生产中因存储设备故障而导致的生产损失和成本。
在根据本发明的示例实施例的存储设备的带外管理方法、基板管理控制器和存储设备中,可通过基板管理控制器收集存储设备的内部硬件信息,并存入微控制单元自带的持久存储器,然后基板管理控制器通过带外管理的方式与微控制单元进行通信,解决了的存储设备在主控制器异常时,主机对存储设备内部硬件无法监控的问题。
根据一个或多个示例实施例,上面描述的处理器可使用硬件、硬件和软件的组合或者存储可执行的用于执行其功能的软件的非暂时性存储介质来实现。硬件可使用处理电路(诸如,但不限于,一个或多个处理器、一个或多个中央处理器(CPU)、一个或多个控制器、一个或多个算术逻辑单元(ALU)、一个或多个数字信号处理器(DSP)、一个或多个微型计算机、一个或多个现场可编程门阵列(FPGA)、一个或多个片上系统(SoC)、一个或多个可编程逻辑单元(PLU)、一个或多个微处理器、一个或多个专用集成电路(ASIC),或能够以限定的方式响应和执行指令的任何其它装置)来实现。
软件可包括用于独立地或共同地指示或配置硬件装置按照期望地进行操作的计算机程序、程序代码、指令或它们的一些组合。计算机程序和/或程序代码可包括能够由一个或多个硬件装置(诸如,上面提到的硬件装置中的一个或多个)实现的程序或计算机可读指令、软件组件、软件模块、数据文件、数据结构等。程序代码的示例包括由编译器生成的机器代码和使用解释器执行的高级程序代码二者。
例如,当硬件装置是计算机处理装置(例如,一个或多个处理器、CPU、控制器、ALU、DSP、微型计算机、微处理器等)时,计算机处理装置可被配置为执行通过根据程序代码执行算术、逻辑和输入/输出操作的程序代码。一旦程序代码被加载到计算机处理装置中,计算机处理装置可被编程为执行该程序代码,从而将计算机处理装置转换成专用计算机处理装置。在更具体的示例中,当程序代码被加载到处理器中时,处理器变得程序化以执行程序代码和与其对应的操作,从而将处理器变换为专用处理器。在另一示例中,硬件装置可以是定制为专用处理电路的集成电路(例如,ASIC)。
硬件装置(诸如,计算机处理装置)可运行操作系统(OS)以及在OS上运行的一个或多个软件应用。响应于软件的执行,计算机处理装置还可访问、存储、操控、处理并创建数据。为了简明起见,一个或多个示例实施例可被举例为一个计算机处理装置,然而,本领域的技术人员将理解,硬件装置可包括多个处理元件以及多种类型的处理元件。例如,硬件装置可包括多个处理器或者一个处理器和一个控制器。此外,其它处理配置是可行的,诸如并行处理器。
可以以任意类型的存储介质(存储介质包括,但不限于,能够将指令或数据提供给硬件装置,或者能够提供由硬件装置解释的任何机器、组件、物理或虚拟设备或计算机存储介质或者装置)来永久地或临时地实现软件和/或数据。软件还可分布在联网的计算机系统上,使得软件以分布式的方式被存储和被执行。具体地讲,例如,软件和数据可通过包括如在此讨论的有形的或非暂时性计算机可读存储介质的一个或多个计算机可读记录介质来存储。
例如,根据本发明的示例实施例,提供一种存储有计算机程序的计算机可读存储介质,其中,当计算机程序被处理器执行时实现至少如下的带外管理方法:通过基板管理控制器与存储设备的微控制单元进行通信,以获取存储设备的产品信息和存储设备的状态信息中的至少一种信息;基于所述至少一种信息,通过基板管理控制器对存储设备进行操作。又例如,根据本发明的示例实施例,提供一种存储有计算机程序的计算机可读存储介质,其中,当计算机程序被处理器执行时实现至少如下的带外管理方法:通过存储设备的微控制单元监控存储设备的状态信息;通过微控制单元与基板管理控制器进行通信,以将存储设备的状态信息和存储设备的产品信息中的至少一种信息发送给基板管理控制器。此外,本发明的其它方法也可以类似地通过存储有计算机程序的计算机可读存储介质来实现。
存储介质还可包括:在根据一个或多个示例实施例的单元和/或装置的一个或多个存储设备。一个或多个存储设备可以是有形或非暂时性计算机可读存储介质(诸如,随机存取存储器(RAM)、只读存储器(ROM)、永久大容量存储设备(诸如,磁盘驱动器)和/或能够存储和记录数据的任何其它类似的数据存储结构)。一个或多个存储设备可被配置为存储用于一个或多个操作系统和/或用于实现在此描述的示例实施例的计算机程序、程序代码、指令或它们的一些组合。还可使用驱动机制将计算机程序、程序代码、指令或它们的一些组合从单独的计算机可读存储介质加载到一个或多个存储设备和/或一个或多个计算机处理装置中。这种单独的计算机可读存储介质可包括通用串行总线(USB)闪存驱动器、记忆棒、蓝光/DVD/CD-ROM驱动器、存储卡和/或其它类似的计算机可读存储介质。计算机程序、程序代码、指令或它们的一些组合可经由网络接口而不是经由计算机可读存储介质从远程数据存储设备加载到一个或多个存储设备和/或一个或多个计算机处理装置中。此外,计算机程序、程序代码、指令或它们的一些组合可通过网络从远程计算系统加载到一个或多个存储设备和/或一个或多个处理器中,其中,该远程计算系统被配置为通过网络传送和/或分布计算机程序、程序代码、指令或它们的一些组合。远程计算系统可经由有线接口、空中接口和/或任何其它类似介质传送和/或分布计算机程序、程序代码、指令或它们的一些组合。
为了示例实施例的目的,一个或多个硬件装置、存储介质、计算机程序、程序代码、指令或它们的一些组合可被专门设计和构造,或者它们可以是为了示例实施例的目的而改变和/或修改的已知的装置。
上述内容是对示例实施例的说明,并且不应被解释成对示例实施例的限制。尽管已经描述了一些示例实施例,但是本领域技术人员将容易地理解,在不实质上脱离本发明构思的示例实施例的新颖性教导和优点的情况下,可在示例实施例中进行许多修改。因此,所有这些修改意在包括在权利要求中所限定的本发明构思的示例实施例的范围内。因此,将理解,前面的叙述是各种示例实施例的说明,不应被解释为限于公开的特定示例实施例,对公开的示例实施例的修改以及其它示例实施例意在包括在所附权利要求的范围内。

Claims (15)

1.一种存储设备的带外管理方法,包括:
通过基板管理控制器与存储设备的微控制单元进行通信,以获取存储设备的产品信息和存储设备的状态信息中的至少一种信息;
基于所述至少一种信息,通过基板管理控制器对存储设备进行操作,
其中,通过基板管理控制器与微控制单元进行通信的步骤包括:
当存储设备的主控制器处于异常状态,无法进行带内通信时,通过基板管理控制器与存储设备的微控制单元进行带外通信。
2.如权利要求1所述的带外管理方法,其中,存储设备的产品信息包括关键产品数据信息,存储设备的状态信息包括电压、湿度、温度、电流、风扇状态信息和电源状态信息中的至少一个。
3.如权利要求1所述的带外管理方法,其中,通过基板管理控制器对存储设备进行操作的步骤包括:
响应于所述至少一种信息指示存储设备处于异常状态,通过基板管理控制器向微控制单元发送用于对存储设备进行操作的信息。
4.如权利要求1所述的带外管理方法,其中,通过基板管理控制器与微控制单元进行通信的步骤包括:基于内部集成电路总线或系统管理总线,通过基板管理控制器与微控制单元进行通信。
5.一种基板管理控制器,包括:
通信单元,被配置为与存储设备的微控制单元进行通信,以获取存储设备的产品信息和存储设备的状态信息中的至少一种信息;
操作单元,被配置为基于所述至少一种信息,对存储设备进行操作,
其中,通信单元被配置为:
当存储设备的主控制器处于异常状态,无法进行带内通信时,与存储设备的微控制单元进行带外通信。
6.如权利要求5所述的基板管理控制器,其中,存储设备的产品信息包括关键产品数据信息,存储设备的状态信息包括电压、湿度、温度、电流、风扇状态信息和电源状态信息中的至少一个。
7.如权利要求5所述的基板管理控制器,其中,操作单元被配置为:
响应于所述至少一种信息指示存储设备处于异常状态,通过通信单元向微控制单元发送用于对存储设备进行操作的信息。
8.如权利要求5所述的基板管理控制器,其中,通信单元被配置为:基于内部集成电路总线或系统管理总线,与微控制单元进行通信。
9.一种主机系统,包括处理器和基板管理控制器,其中,基板管理控制器执行如权利要求1-4任一项所述的带外管理方法。
10.一种存储设备的带外管理方法,包括:
通过存储设备的微控制单元监控存储设备的状态信息;
通过微控制单元与基板管理控制器进行通信,以将存储设备的状态信息和存储设备的产品信息中的至少一种信息发送给基板管理控制器,
其中,通过微控制单元与基板管理控制器进行通信的步骤包括:
当存储设备的主控制器处于异常状态,无法进行带内通信时,通过微控制单元与基板管理控制器进行带外通信。
11.如权利要求10所述的带外管理方法,其中,微控制单元使用持久化存储器对存储设备的状态信息和产品信息进行存储。
12.一种存储设备,包括微控制单元,其中,微控制单元被配置为:
监控存储设备的状态信息;
存储存储设备的状态信息和存储设备的产品信息中的至少一种信息;
通过与基板管理控制器进行通信,将所述至少一种信息发送给基板管理控制器,
其中,微控制单元被配置为:
当存储设备的主控制器处于异常状态,无法进行带内通信时,与基板管理控制器进行带外通信。
13.如权利要求12所述的存储设备,微控制单元包括:持久存储器,用于对所述至少一种信息进行存储。
14.一种存储系统,包括主机和存储设备,其中,主机包括基板管理控制器,存储设备包括微控制单元,其中,基板管理控制器执行如权利要求1-4任一项所述的带外管理方法,所述存储设备执行如权利要求10-11任一项所述的带外管理方法。
15.一种数据中心,所述数据中心包括:
应用服务器;
存储服务器,被配置为通过网络与应用服务器通信,
其中,应用服务器和存储服务器中的至少一个被配置为执行如权利要求1-4和10-11任一项所述的带外管理方法。
CN202210626146.1A 2022-06-02 2022-06-02 存储设备的带外管理方法、基板管理控制器和存储设备 Active CN114840456B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202210626146.1A CN114840456B (zh) 2022-06-02 2022-06-02 存储设备的带外管理方法、基板管理控制器和存储设备
US18/142,929 US20230393959A1 (en) 2022-06-02 2023-05-03 Out-of-band management method for storage apparatus, baseboard management controller and storage apparatus
KR1020230069846A KR20230167729A (ko) 2022-06-02 2023-05-31 스토리지 장치를 위한 아웃-오브-밴드 관리 방법, 베이스보드 관리 컨트롤러 및 스토리지 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210626146.1A CN114840456B (zh) 2022-06-02 2022-06-02 存储设备的带外管理方法、基板管理控制器和存储设备

Publications (2)

Publication Number Publication Date
CN114840456A CN114840456A (zh) 2022-08-02
CN114840456B true CN114840456B (zh) 2024-08-23

Family

ID=82575260

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210626146.1A Active CN114840456B (zh) 2022-06-02 2022-06-02 存储设备的带外管理方法、基板管理控制器和存储设备

Country Status (3)

Country Link
US (1) US20230393959A1 (zh)
KR (1) KR20230167729A (zh)
CN (1) CN114840456B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN117873771B (zh) * 2024-03-11 2024-06-07 浪潮计算机科技有限公司 一种系统宕机处理方法、装置、设备、存储介质及服务器

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109558371A (zh) * 2017-09-27 2019-04-02 慧与发展有限责任合伙企业 管理控制器与微控制器之间的串行连接

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080005222A1 (en) * 2006-06-07 2008-01-03 Lambert Timothy M System and Method for Server Information Handling System Management Through Local I/O Devices
US9298524B2 (en) * 2013-03-22 2016-03-29 Insyde Software Corp. Virtual baseboard management controller
US10810085B2 (en) * 2017-06-30 2020-10-20 Western Digital Technologies, Inc. Baseboard management controllers for server chassis
US20190187909A1 (en) * 2017-12-20 2019-06-20 Samsung Electronics Co., Ltd. Local management console for storage devices
US11320990B2 (en) * 2019-05-24 2022-05-03 Dell Products L.P. NVDIMM serial interface for out-of-band management by a baseboard management controller and method therefor
US20210397577A1 (en) * 2020-06-18 2021-12-23 Samsung Electronics Co., Ltd. Systems and methods for communications within a storage chassis
CN112667483B (zh) * 2021-01-04 2023-03-28 上海兆芯集成电路有限公司 用于服务器主板的内存信息读取装置、方法及服务器

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109558371A (zh) * 2017-09-27 2019-04-02 慧与发展有限责任合伙企业 管理控制器与微控制器之间的串行连接

Also Published As

Publication number Publication date
CN114840456A (zh) 2022-08-02
US20230393959A1 (en) 2023-12-07
KR20230167729A (ko) 2023-12-11

Similar Documents

Publication Publication Date Title
CN115480707A (zh) 数据存储的方法和装置
US20230393959A1 (en) Out-of-band management method for storage apparatus, baseboard management controller and storage apparatus
US20220179724A1 (en) Method for operating storage device and host device, and storage device
CN114647374A (zh) 执行处理代码的存储装置和存储装置的操作方法
KR20240018388A (ko) 사이버 공격들로부터 내부 ssd 건강 및 저장 공간 보호를위한 멀웨어 방지 알고리즘, 하드웨어 및 소프트웨어
EP4148572A1 (en) Computational storage device and storage system including the computational storage device
US12056381B2 (en) Data processing method and data processing device
CN115291796A (zh) 存储数据的方法和装置
US20240037233A1 (en) Ransomware and malicious software protection in ssd/ufs by nvme instructions log analysis based on machine-learning
EP3992799A1 (en) Electronic device and automotive device
CN114281245A (zh) 同步写方法及装置、存储系统、电子设备
US20230153237A1 (en) Method and device for storing data
US20230393749A1 (en) Method and device of storage data
US12045468B2 (en) Storage devices configured to obtain data of external devices for debugging
EP4332773A1 (en) Storage server and operation method of storage server
EP4180965A1 (en) Storage devices configured to obtain data of external devices for debugging
US20240160511A1 (en) Failure prediction apparatus and method for storage devices
US20240069814A1 (en) Storage server and operation method of storage server
US20230068365A1 (en) Storage package, storage device and method for operating the storage device
US20240220376A1 (en) Storage system, storage device, and monitoring method
CN117008826A (zh) 数据压缩方法和装置
CN116755877A (zh) 带宽控制方法和存储装置
KR20230070158A (ko) 디버깅을 위해 외부 장치의 데이터를 획득하는 스토리지 장치
CN118113506A (zh) 存储装置的故障预测方法和装置
CN117055816A (zh) 配置zns ssd的区域的方法和装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant