CN114594973A - 一种芯片固件烧录方法、装置、系统和存储介质 - Google Patents
一种芯片固件烧录方法、装置、系统和存储介质 Download PDFInfo
- Publication number
- CN114594973A CN114594973A CN202210242552.8A CN202210242552A CN114594973A CN 114594973 A CN114594973 A CN 114594973A CN 202210242552 A CN202210242552 A CN 202210242552A CN 114594973 A CN114594973 A CN 114594973A
- Authority
- CN
- China
- Prior art keywords
- chip firmware
- firmware burning
- program
- burning program
- transmitted
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F8/00—Arrangements for software engineering
- G06F8/60—Software deployment
- G06F8/65—Updates
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/08—Error detection or correction by redundancy in data representation, e.g. by using checking codes
- G06F11/10—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
- G06F11/1004—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's to protect a block of data words, e.g. CRC or checksum
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Security & Cryptography (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Software Systems (AREA)
- Quality & Reliability (AREA)
- Stored Programmes (AREA)
Abstract
本申请提供一种芯片固件烧录方法、装置、系统和存储介质,包括:初始芯片固件烧录程序和经传输的芯片固件烧录程序均携带有验证密码数据,将经传输的芯片固件烧录程序进行循环冗余校验以得到实际校验结果,将初始芯片固件烧录程序进行循环冗余校验以得到正确校验结果,当实际校验结果和正确校验结果一致时,将验证密码数据和预先定义的密码数据进行比较,若一致,则将经传输的芯片固件烧录程序烧写入存储器中,以完成芯片固件烧录。从而通过循环冗余校验和密码验证可以避免芯片固件烧录过程中芯片固件烧录程序内容被破解或产生烧录误码,可以有效防止电磁干扰造成的不利影响,提高了芯片固件烧录的安全性。
Description
技术领域
本申请涉及计算机领域,特别涉及一种芯片固件烧录方法、装置、系统和存储介质。
背景技术
在信息时代复杂的电磁环境下,传统的芯片固件烧录方法由于没有相应的代码保护措施,在程序烧写过程中,容易受到电磁干扰而导致程序内容被破解或产生烧录误码。
因此,如何提高芯片固件烧录的安全性是本领域需要解决的技术问题。
发明内容
有鉴于此,本申请的目的在于提供一种芯片固件烧录方法、装置、系统和存储介质,可以提高芯片固件烧录的安全性。
为实现上述目的,本申请有如下技术方案:
第一方面,本申请实施例提供了一种芯片固件烧录方法,包括:
获取初始芯片固件烧录程序和经传输的芯片固件烧录程序,所述经传输的芯片固件烧录程序由所述初始芯片固件烧录程序经数据传输后得到,所述初始芯片固件烧录程序和所述经传输的芯片固件烧录程序均携带有验证密码数据;
将所述经传输的芯片固件烧录程序进行循环冗余校验以得到实际校验结果;
将所述初始芯片固件烧录程序进行循环冗余校验以得到正确校验结果;
当所述实际校验结果和所述正确校验结果一致时,将所述验证密码数据和预先定义的密码数据进行比较,若一致,则将所述经传输的芯片固件烧录程序烧写入存储器中,以完成芯片固件烧录。
在一种可能的实现方式中,所述经传输的芯片固件烧录程序,具体通过以下步骤得到:
将所述初始芯片固件烧录程序经串行线调试模块传输得到所述经传输的芯片固件烧录程序。
在一种可能的实现方式中,所述存储器包括FLASH闪存。
在一种可能的实现方式中,所述方法还包括:
当所述验证密码数据和所述预先定义的密码数据进行比较一致时,则将所述经传输的芯片固件烧录程序按照FLASH通信协议的编码方式进行编码向所述FLASH闪存发送。
第二方面,本申请实施例提供了一种芯片固件烧录装置,包括:
获取单元,用于获取初始芯片固件烧录程序和经传输的芯片固件烧录程序,所述经传输的芯片固件烧录程序由所述初始芯片固件烧录程序经数据传输后得到,所述初始芯片固件烧录程序和所述经传输的芯片固件烧录程序均携带有验证密码数据;
第一校验单元,用于将所述经传输的芯片固件烧录程序进行循环冗余校验以得到实际校验结果;
第二校验单元,用于将所述初始芯片固件烧录程序进行循环冗余校验以得到正确校验结果;
烧写单元,用于当所述实际校验结果和所述正确校验结果一致时,将所述验证密码数据和预先定义的密码数据进行比较,若一致,则将所述经传输的芯片固件烧录程序烧写入存储器中,以完成芯片固件烧录。
在一种可能的实现方式中,所述获取单元,具体用于:
将所述初始芯片固件烧录程序经串行线调试模块传输得到所述经传输的芯片固件烧录程序。
在一种可能的实现方式中,所述存储器包括FLASH闪存。
在一种可能的实现方式中,所述装置还包括:
编码单元,用于当所述验证密码数据和所述预先定义的密码数据进行比较一致时,则将所述经传输的芯片固件烧录程序按照FLASH通信协议的编码方式进行编码向所述FLASH闪存发送。
第三方面,本申请实施例提供了一种芯片固件烧录系统,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如上述芯片固件烧录方法的步骤。
第四方面,本申请实施例提供了一种计算机可读存储介质,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理执行时实现如上述芯片固件烧录方法的步骤。
与现有技术相比,本申请至少具有以下优点:
本申请实施例提供了一种芯片固件烧录方法、装置、系统和存储介质,该方法包括:获取初始芯片固件烧录程序和经传输的芯片固件烧录程序,经传输的芯片固件烧录程序由初始芯片固件烧录程序经数据传输后得到,初始芯片固件烧录程序和经传输的芯片固件烧录程序均携带有验证密码数据,将经传输的芯片固件烧录程序进行循环冗余校验以得到实际校验结果,将初始芯片固件烧录程序进行循环冗余校验以得到正确校验结果,当实际校验结果和正确校验结果一致时,将验证密码数据和预先定义的密码数据进行比较,若一致,则将经传输的芯片固件烧录程序烧写入存储器中,以完成芯片固件烧录。从而通过循环冗余校验和密码验证可以避免芯片固件烧录过程中芯片固件烧录程序内容被破解或产生烧录误码,可以有效防止电磁干扰造成的不利影响,提高了芯片固件烧录的安全性。
附图说明
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图。
图1示出了本申请实施例提供的一种芯片固件烧录方法的流程图;
图2示出了本申请实施例提供的一种芯片固件烧录系统的示意图;
图3示出了本申请实施例提供的一种芯片固件烧录装置的示意图。
具体实施方式
为使本申请的上述目的、特征和优点能够更加明显易懂,下面结合附图对本申请的具体实施方式做详细的说明。
在下面的描述中阐述了很多具体细节以便于充分理解本申请,但是本申请还可以采用其它不同于在此描述的其它方式来实施,本领域技术人员可以在不违背本申请内涵的情况下做类似推广,因此本申请不受下面公开的具体实施例的限制。
正如背景技术中的描述,在信息时代复杂的电磁环境下,传统的芯片固件烧录方法由于没有相应的代码保护措施,在程序烧写过程中,容易受到电磁干扰而导致程序内容被破解或产生烧录误码。
因此,如何提高芯片固件烧录的安全性是本领域需要解决的技术问题。
为了解决以上技术问题,本申请实施例提供了一种芯片固件烧录方法、装置、系统和存储介质,该方法包括:获取初始芯片固件烧录程序和经传输的芯片固件烧录程序,经传输的芯片固件烧录程序由初始芯片固件烧录程序经数据传输后得到,初始芯片固件烧录程序和经传输的芯片固件烧录程序均携带有验证密码数据,将经传输的芯片固件烧录程序进行循环冗余校验以得到实际校验结果,将初始芯片固件烧录程序进行循环冗余校验以得到正确校验结果,当实际校验结果和正确校验结果一致时,将验证密码数据和预先定义的密码数据进行比较,若一致,则将经传输的芯片固件烧录程序烧写入存储器中,以完成芯片固件烧录。从而通过循环冗余校验和密码验证可以避免芯片固件烧录过程中芯片固件烧录程序内容被破解或产生烧录误码,可以有效防止电磁干扰造成的不利影响,提高了芯片固件烧录的安全性。
为了更好地理解本申请的技术方案和技术效果,以下将结合附图对具体的实施例进行详细的描述。
示例性方法
参见图1所示,为本申请实施例提供的一种芯片固件烧录方法的流程图,包括:
S101:获取初始芯片固件烧录程序和经传输的芯片固件烧录程序,所述经传输的芯片固件烧录程序由所述初始芯片固件烧录程序经数据传输后得到,所述初始芯片固件烧录程序和所述经传输的芯片固件烧录程序均携带有验证密码数据。
在本申请实施例中,首先需要获取初始芯片固件烧录程序和经传输的芯片固件烧录程序,以便后续可以根据初始芯片固件烧录程序和经传输的芯片固件烧录程序进行芯片固件烧录。
在一种可能的实现方式中,参见图2所示,为本申请实施例提供的一种芯片固件烧录系统的示意图,初始芯片固件烧录程序可以是基于芯片厂家或者第三方平台提供的计算机集成开发环境1,在芯片进入在线调试模式程序调试完成后得到的。
在对芯片进行固件烧录时,即对微控制单元(Microcontroller Unit;MCU)进行在线调试烧写时,可以由计算机集成开发环境1将初始芯片固件烧录程序进行发送向存储器传输。
在一种可能的实现方式中,参见图2所示,可以将初始芯片固件烧录程序经串行线调试(SWD,Serial line debug)模块2传输得到经传输的芯片固件烧录程序,具体的,可以由计算机集成开发环境1向串行线调试模块2发送初始芯片固件烧录程序,串行线调试模块2在按照串行线调试协议接收初始芯片固件烧录程序之前,可以先进行校验看初始芯片固件烧录程序是否能转换为串行线调试协议格式的数据,当判断通过时,则串行线调试模块2可以按照串行线调试协议接收初始芯片固件烧录程序;当判断不通过时,则无法实现初始芯片固件烧录程序向串行线调试协议格式的数据的转换,此时还可以由串行线调试模块2向计算机集成开发环境1反馈判断不通过的信号,以便指导计算机集成开发环境1重新调试、发送初始芯片固件烧录程序。
即在本申请实施例中,采用串行线调试模块2进行数据传输,相较于目前嵌入式领域的主流SoC(系统级芯片,System on Chip)产品芯片一般都使用JTAG(Joint TestAction Group,联合测试工作组)作为调试接口,但JTAG至少要占用4个引脚,本申请实施例提供的串行线调试模块2只占用2个引脚,即可实现对处理器内部资源的访问。相比传统的JTAG接口具有速率高、结构简单紧凑、使用引脚数少等优点,且解决了JTAG烧录器硬件资源占用过多的问题。
且传统的嵌入式领域的主流SoC产品在研发阶段主要通过仿真器对微处理器进行程序的仿真验证,生产阶段通过专用联合测试工作组(Joint Test Action Group,JTAG)烧录器完成芯片固件烧录,基本不涉及后期固件的升级维护。一旦固件程序在应用上存在漏洞,只能将设备返厂维修,导致产品后期维护费用居高不下,相较于传统的芯片固件烧录使用专用的烧录器的方法,本申请实施例无需使用专用的烧录器以及专用的bin文件转译软件,可以实现在同一个计算机集成开发软件中实现调试以及烧写的过程,具有使用成本低,使用便捷的优点。
在一种可能的实现方式中,参见图2所示,可以将上述经串行线调试模块2格式转换后的数据继续发送至通用处理器模块3,通用处理器模块3用于接收串行线调试模块2发送的数据,进一步的,可以判断数据是否接收成功,当接收成功时,可以反馈接收成功信号给串行线调试模块2,当接收不成功时,可以反馈接收不成功信号给计算机集成开发环境1,以便指导指导计算机集成开发环境1重新调试、发送初始芯片固件烧录程序。
在一种可能的实现方式中,参见图2所示,当通用处理器模块3成功接收到上述经串行线调试模块2格式转换后的数据后,可以继续将上述经串行线调试模块2格式转换后的数据发送到总线模块4,以便后续总线模块4将上述经串行线调试模块2格式转换后的数据发送到总线上指定地址的存储器接口模块5,以得到经传输的芯片固件烧录程序。
在一种可能的实现方式中,本申请实施例提供的存储器可以包括FLASH闪存。
此外,需要说明的是,初始芯片固件烧录程序和经传输的芯片固件烧录程序均携带有验证密码数据,以便可以后续根据验证密码数据进行验证,确保了该程序是由合法使用者使用,避免被他人破解使用。
S102:将所述经传输的芯片固件烧录程序进行循环冗余校验以得到实际校验结果。
S103:将所述初始芯片固件烧录程序进行循环冗余校验以得到正确校验结果。
在本申请实施例中,为了避免初始芯片固件烧录程序在传输得到经传输的芯片固件烧录程序的过程中,因电磁干扰可能产生的误码,因此在传输得到经传输的芯片固件烧录程序后,需要对经传输的芯片固件烧录程序进行循环冗余校验以得到实际校验结果,以便后续根据校验结果判断经传输的芯片固件烧录程序中是否产生了误码。
在一种可能的实现方式中,可以将经传输的芯片固件烧录程序分配到误码校验寄存器进行循环冗余校验(Cyclic Redundancy Check,CRC),即对经传输的芯片固件烧录程序进行循环冗余校验以得到实际校验结果,其中,循环冗余校验是一种根据网络数据包或计算机文件等数据产生简短固定位数校验码的一种信道编码技术,主要用来检测或校验数据传输或者保存后可能出现的错误。它是利用除法及余数的原理来作错误侦测的。
此外,为了判断在传输过程中,经传输的芯片固件烧录程序是否产生了误码,不仅要得到实际校验结果,还要将实际校验结果与正确校验结果进行比较以判断是否产生了误码,因此,可以将初始芯片固件烧录程序进行循环冗余校验以得到正确校验结果,具体的,对于初始芯片固件烧录程序的循环冗余校验可以在计算机集成开发环境1中完成,也可以在误码校验寄存器中完成,若提前在计算机集成开发环境1中完成,则可以减少本申请实施例提供芯片固件烧录方法的整个流程占用的网路资源,提高了芯片固件烧录的效率。
具体的,若提前在计算机集成开发环境1中完成对于初始芯片固件烧录程序的循环冗余校验,可以在完成后将初始芯片固件烧录程序循环冗余校验得到的正确校验结果发送至存储器通信接口模块5。
进一步的,可以将上述经传输的芯片固件烧录程序进行循环冗余校验得到的实际校验结果发送到误码校验寄存器,以便与上述存储器通信接口模块5接收到的正确校验结果进行比较判断。
S104:当所述实际校验结果和所述正确校验结果一致时,将所述验证密码数据和预先定义的密码数据进行比较,若一致,则将所述经传输的芯片固件烧录程序烧写入存储器中,以完成芯片固件烧录。
在本申请实施例中,当实际校验结果和正确校验结果一致时,说明经传输的芯片固件烧录程序在传输过程中没有受电磁干扰影响产生误码,则此时可以继续进行后续的密码验证;当实际校验结果和正确校验结果不一致时,说明经传输的芯片固件烧录程序在传输过程中受到了电磁干扰影响产生了误码,则此时可以向上述的通用处理器模块3发送校验失败信号,以便运维人员根据该校验失败信号可以做出及时调整。
进一步的,当实际校验结果和正确校验结果一致时,将验证密码数据和预先定义的密码数据进行比较,若一致,则将经传输的芯片固件烧录程序烧写入存储器中,以完成芯片固件烧录。
在一种可能的实现方式中,可以将验证密码数据分配到密码验证寄存器进行验证,将验证密码数据和预先定义的密码数据进行比较,比较一致后再将经传输的芯片固件烧录程序烧写入存储器中,以完成芯片固件烧录,避免程序被破解而导致的安全性问题。
此外,当验证密码数据和预先定义的密码数据不一致时,则可以向上述的通用处理器模块3发送验证失败信号,以便运维人员根据该验证失败信号可以做出及时调整。
在一种可能的实现方式中,在本申请实施例提供的存储器为FLASH闪存时,且当验证密码数据和预先定义的密码数据进行比较一致时,则将经传输的芯片固件烧录程序按照FLASH通信协议的编码方式进行编码向FLASH闪存发送,以便后续将经传输的芯片固件烧录程序写入FLASH闪存中,可选地,可以先对FLASH闪存先进行擦除操作,然后进行烧写操作将经传输的芯片固件烧录程序存储到flash闪存模块中,即对应图2中的存储器模块6中。
本申请实施例提供了一种芯片固件烧录方法,该方法包括:获取初始芯片固件烧录程序和经传输的芯片固件烧录程序,经传输的芯片固件烧录程序由初始芯片固件烧录程序经数据传输后得到,初始芯片固件烧录程序和经传输的芯片固件烧录程序均携带有验证密码数据,将经传输的芯片固件烧录程序进行循环冗余校验以得到实际校验结果,将初始芯片固件烧录程序进行循环冗余校验以得到正确校验结果,当实际校验结果和正确校验结果一致时,将验证密码数据和预先定义的密码数据进行比较,若一致,则将经传输的芯片固件烧录程序烧写入存储器中,以完成芯片固件烧录。从而通过循环冗余校验和密码验证可以避免芯片固件烧录过程中芯片固件烧录程序内容被破解或产生烧录误码,可以有效防止电磁干扰造成的不利影响,提高了芯片固件烧录的安全性。
示例性装置
参见图3所示,为本申请实施例提供的一种芯片固件烧录装置,包括:
获取单元301,用于获取初始芯片固件烧录程序和经传输的芯片固件烧录程序,所述经传输的芯片固件烧录程序由所述初始芯片固件烧录程序经数据传输后得到,所述初始芯片固件烧录程序和所述经传输的芯片固件烧录程序均携带有验证密码数据;
第一校验单元302,用于将所述经传输的芯片固件烧录程序进行循环冗余校验以得到实际校验结果;
第二校验单元303,用于将所述初始芯片固件烧录程序进行循环冗余校验以得到正确校验结果;
烧写单元304,用于当所述实际校验结果和所述正确校验结果一致时,将所述验证密码数据和预先定义的密码数据进行比较,若一致,则将所述经传输的芯片固件烧录程序烧写入存储器中,以完成芯片固件烧录。
在一种可能的实现方式中,所述获取单元,具体用于:
将所述初始芯片固件烧录程序经串行线调试模块传输得到所述经传输的芯片固件烧录程序。
在一种可能的实现方式中,所述存储器包括FLASH闪存。
在一种可能的实现方式中,所述装置还包括:
编码单元,用于当所述验证密码数据和所述预先定义的密码数据进行比较一致时,则将所述经传输的芯片固件烧录程序按照FLASH通信协议的编码方式进行编码向所述FLASH闪存发送。
本申请实施例提供了一种芯片固件烧录装置,利用该装置的方法包括:获取初始芯片固件烧录程序和经传输的芯片固件烧录程序,经传输的芯片固件烧录程序由初始芯片固件烧录程序经数据传输后得到,初始芯片固件烧录程序和经传输的芯片固件烧录程序均携带有验证密码数据,将经传输的芯片固件烧录程序进行循环冗余校验以得到实际校验结果,将初始芯片固件烧录程序进行循环冗余校验以得到正确校验结果,当实际校验结果和正确校验结果一致时,将验证密码数据和预先定义的密码数据进行比较,若一致,则将经传输的芯片固件烧录程序烧写入存储器中,以完成芯片固件烧录。从而通过循环冗余校验和密码验证可以避免芯片固件烧录过程中芯片固件烧录程序内容被破解或产生烧录误码,可以有效防止电磁干扰造成的不利影响,提高了芯片固件烧录的安全性。
在上述实施例的基础上,本申请实施例还提供了一种芯片固件烧录系统,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如上述芯片固件烧录方法的步骤。
在上述实施例的基础上,本申请实施例还提供了一种计算机可读存储介质,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理执行时实现如上述芯片固件烧录方法的步骤。
该计算机可读存储介质可以包括:U盘、移动硬盘、只读存储器(Read-OnlyMemory,ROM)、随机存取存储器(Random Access Memory,RAM)、磁碟或者光盘等各种可以存储程序代码的介质。
本说明书中的各个实施例均采用递进的方式描述,各个实施例之间相同相似的部分互相参见即可,每个实施例重点说明的都是与其它实施例的不同之处。尤其,对于器件实施例而言,由于其基本相似于方法实施例,所以描述得比较简单,相关之处参见方法实施例的部分说明即可。
以上所述仅是本申请的优选实施方式,虽然本申请已以较佳实施例披露如上,然而并非用以限定本申请。任何熟悉本领域的技术人员,在不脱离本申请技术方案范围情况下,都可利用上述揭示的方法和技术内容对本申请技术方案做出许多可能的变动和修饰,或修改为等同变化的等效实施例。因此,凡是未脱离本申请技术方案的内容,依据本申请的技术实质对以上实施例所做的任何的简单修改、等同变化及修饰,均仍属于本申请技术方案保护的范围内。
Claims (10)
1.一种芯片固件烧录方法,其特征在于,包括:
获取初始芯片固件烧录程序和经传输的芯片固件烧录程序,所述经传输的芯片固件烧录程序由所述初始芯片固件烧录程序经数据传输后得到,所述初始芯片固件烧录程序和所述经传输的芯片固件烧录程序均携带有验证密码数据;
将所述经传输的芯片固件烧录程序进行循环冗余校验以得到实际校验结果;
将所述初始芯片固件烧录程序进行循环冗余校验以得到正确校验结果;
当所述实际校验结果和所述正确校验结果一致时,将所述验证密码数据和预先定义的密码数据进行比较,若一致,则将所述经传输的芯片固件烧录程序烧写入存储器中,以完成芯片固件烧录。
2.根据权利要求1所述的方法,其特征在于,所述经传输的芯片固件烧录程序,具体通过以下步骤得到:
将所述初始芯片固件烧录程序经串行线调试模块传输得到所述经传输的芯片固件烧录程序。
3.根据权利要求2所述的方法,其特征在于,所述存储器包括FLASH闪存。
4.根据权利要求3所述的方法,其特征在于,所述方法还包括:
当所述验证密码数据和所述预先定义的密码数据进行比较一致时,则将所述经传输的芯片固件烧录程序按照FLASH通信协议的编码方式进行编码向所述FLASH闪存发送。
5.一种芯片固件烧录装置,其特征在于,包括:
获取单元,用于获取初始芯片固件烧录程序和经传输的芯片固件烧录程序,所述经传输的芯片固件烧录程序由所述初始芯片固件烧录程序经数据传输后得到,所述初始芯片固件烧录程序和所述经传输的芯片固件烧录程序均携带有验证密码数据;
第一校验单元,用于将所述经传输的芯片固件烧录程序进行循环冗余校验以得到实际校验结果;
第二校验单元,用于将所述初始芯片固件烧录程序进行循环冗余校验以得到正确校验结果;
烧写单元,用于当所述实际校验结果和所述正确校验结果一致时,将所述验证密码数据和预先定义的密码数据进行比较,若一致,则将所述经传输的芯片固件烧录程序烧写入存储器中,以完成芯片固件烧录。
6.根据权利要求5所述的装置,其特征在于,所述获取单元,具体用于:
将所述初始芯片固件烧录程序经串行线调试模块传输得到所述经传输的芯片固件烧录程序。
7.根据权利要求6所述的装置,其特征在于,所述存储器包括FLASH闪存。
8.根据权利要求7所述的装置,其特征在于,所述装置还包括:
编码单元,用于当所述验证密码数据和所述预先定义的密码数据进行比较一致时,则将所述经传输的芯片固件烧录程序按照FLASH通信协议的编码方式进行编码向所述FLASH闪存发送。
9.一种芯片固件烧录系统,其特征在于,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如权利要求1-4任意一项所述芯片固件烧录方法的步骤。
10.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理执行时实现如权利要求1-4任意一项所述芯片固件烧录方法的步骤。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210242552.8A CN114594973A (zh) | 2022-03-11 | 2022-03-11 | 一种芯片固件烧录方法、装置、系统和存储介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210242552.8A CN114594973A (zh) | 2022-03-11 | 2022-03-11 | 一种芯片固件烧录方法、装置、系统和存储介质 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN114594973A true CN114594973A (zh) | 2022-06-07 |
Family
ID=81809128
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210242552.8A Pending CN114594973A (zh) | 2022-03-11 | 2022-03-11 | 一种芯片固件烧录方法、装置、系统和存储介质 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN114594973A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN117170694A (zh) * | 2023-09-15 | 2023-12-05 | 合芯科技(苏州)有限公司 | 一种bmc数据烧录配置方法、装置、设备及介质 |
-
2022
- 2022-03-11 CN CN202210242552.8A patent/CN114594973A/zh active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN117170694A (zh) * | 2023-09-15 | 2023-12-05 | 合芯科技(苏州)有限公司 | 一种bmc数据烧录配置方法、装置、设备及介质 |
CN117170694B (zh) * | 2023-09-15 | 2024-05-14 | 合芯科技(苏州)有限公司 | 一种bmc数据烧录配置方法、装置、设备及介质 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106708687B (zh) | 一种基于可执行文件的芯片验证方法和装置 | |
CN106997318B (zh) | 一种支持多从机的peci总线验证方法及系统 | |
CN107329889B (zh) | 一种c编译器自动化测试的方法 | |
CN109947651B (zh) | 人工智能引擎优化方法和装置 | |
CN107368313A (zh) | 代码检测方法、装置及电子设备 | |
CN111327490A (zh) | 区块链的拜占庭容错检测方法及相关装置 | |
CN114594973A (zh) | 一种芯片固件烧录方法、装置、系统和存储介质 | |
CN107832176A (zh) | 一种Windows下硬盘压力自动测试方法及系统 | |
CN111104155A (zh) | 数据库脚本管理平台、方法及电子设备和存储介质 | |
US20090287969A1 (en) | Electronic apparatus and bit error rate tolerance method for programming non-volatile memory devices | |
CN109885432A (zh) | NVMe前端测试方法、装置、计算机设备及存储介质 | |
CN111861858A (zh) | 一种启动图像压缩功能验证的方法、装置及相关设备 | |
CN116662050A (zh) | 一种错误注入支持功能验证方法、装置、终端及介质 | |
CN116306479A (zh) | 基于uvm的以太网phy通用验证平台及验证方法 | |
CN116048887A (zh) | 一种芯片验证方法及装置、系统、电子设备、存储介质 | |
CN112463633B (zh) | 一种片上存储器的地址译码校验方法、装置、设备及介质 | |
CN114356680A (zh) | 验证方法、装置及电子设备 | |
CN114116522A (zh) | 一种基于swagger进行接口自动测试的方法 | |
CN113836825A (zh) | 神经网络处理器关键标准与验证芯片的应用方法 | |
JP2017059278A (ja) | 半導体メモリ及び半導体メモリのベリファイ方法 | |
CN110865995B (zh) | 基于解耦与合成变电站改扩建scd文件配置方法和装置 | |
CN111857664B (zh) | 一种应用开发的方法、装置、设备及存储介质 | |
CN110874275A (zh) | 数据校验方法、系统、电子设备及可读存储介质 | |
CN111031015B (zh) | 混合协议转换设计的验证方法、装置、设备及存储介质 | |
CN111104334B (zh) | 基于eeprom模块接口软件的测试方法、装置及可读取存储介质 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |