CN114527861A - 一种指令处理方法、装置、设备及存储介质 - Google Patents

一种指令处理方法、装置、设备及存储介质 Download PDF

Info

Publication number
CN114527861A
CN114527861A CN202210157160.1A CN202210157160A CN114527861A CN 114527861 A CN114527861 A CN 114527861A CN 202210157160 A CN202210157160 A CN 202210157160A CN 114527861 A CN114527861 A CN 114527861A
Authority
CN
China
Prior art keywords
instruction
program
waiting
processed
executing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210157160.1A
Other languages
English (en)
Inventor
不公告发明人
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shandong Dai Microelectronics Co ltd
Original Assignee
Shandong Dai Microelectronics Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shandong Dai Microelectronics Co ltd filed Critical Shandong Dai Microelectronics Co ltd
Priority to CN202210157160.1A priority Critical patent/CN114527861A/zh
Publication of CN114527861A publication Critical patent/CN114527861A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3243Power saving in microcontroller unit
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • G06F13/24Handling requests for interconnection or transfer for access to input/output bus using interrupt
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Sources (AREA)

Abstract

本申请公开了一种指令处理方法、装置、设备及存储介质,应用于中央处理器,包括:获取待处理操作指令;如果获取失败,则将自身工作模式切换至低功耗模式,并执行等待程序;其中,所述等待程序为基于WFI指令构建的程序;当获取到唤醒指令,则停止执行所述等待程序的步骤。可见,本申请中央处理器尝试抓取待处理操作指令,在抓取不到任何指令的情况下进入低功耗模式且执行一道基于WFI指令构建的等待程序,提高了指令处理效率,同时极大程度上降低中央处理器等待时的功耗以避免资源浪费。

Description

一种指令处理方法、装置、设备及存储介质
技术领域
本发明涉及计算机技术领域,特别涉及一种指令处理方法、装置、设备及存储介质。
背景技术
中央处理器(CPU,Central Processing Unit)是一块超大规模的集成电路,是一台计算机的运算核心(Core)和控制核心(Control Unit)。中央处理器其自身有厂家设计的TDP值做参考,其代表此CPU正常满载下的功耗,由于现有的中央处理器多带有频率自动调节的功能,因此具体中央处理器在其工作中的功耗是在一定范围内浮动的。而中央处理的等待功耗在总功耗中占比较重,现有的技术方案中对中央处理器等待功耗的控制效果并不明显,从而导致中央处理器在等待时消耗大量资源。
因此,如何有效降低中央处理器的等待功耗以提高指令处理效率是本领域技术人员亟待解决的技术问题。
发明内容
有鉴于此,本发明的目的在于提供一种指令处理方法、装置、设备及存储介质,能够提高指令处理效率,同时极大程度上降低中央处理器等待时的功耗以避免资源浪费。其具体方案如下:
本申请的第一方面提供了一种指令处理方法,应用于中央处理器,包括:
获取待处理操作指令;
如果获取失败,则将自身工作模式切换至低功耗模式,并执行等待程序;其中,所述等待程序为基于WFI指令构建的程序;
当获取到唤醒指令,则停止执行所述等待程序的步骤。
可选的,所述获取待处理操作命令之后,还包括:
判断是否获取成功,如果获取成功,则继续执行获取所述待处理操作命令的步骤直至获取所述待处理操作命令失败。
可选的,所述如果获取失败,则将自身工作模式切换至低功耗模式,包括:
如果获取失败,则将自身工作状态更改为闲置状态。
可选的,所述执行等待程序,包括:
执行所述等待程序中的WFI指令;
判断是否接收到所述唤醒指令,如果未获取到所述唤醒指令,则继续执行判断是否接收到所述唤醒指令的步骤。
可选的,所述当获取到唤醒指令,则停止执行所述等待程序的步骤,包括:
当获取到所述唤醒指令,则停止执行所述等待程序中的所述WFI指令。
可选的,所述获取待处理操作指令,包括:
获取由主机命令、GPIO信号和/或I2C信号触发生成的所述待处理操作指令。
可选的,获取到唤醒指令,包括:
获取到由主机命令、GPIO信号和/或I2C信号触发生成的中断指令。
本申请的第二方面提供了一种指令处理装置,应用于中央处理器,包括:
获取模块,用于获取待处理操作指令;
切换执行模块,用于如果获取失败,则将自身工作模式切换至低功耗模式,并执行等待程序;其中,所述等待程序为基于WFI指令构建的程序;
停止执行模块,用于当获取到唤醒指令,则停止执行所述等待程序的步骤。
本申请的第三方面提供了一种电子设备,所述电子设备包括处理器和存储器;其中所述存储器用于存储计算机程序,所述计算机程序由所述处理器加载并执行以实现前述指令处理方法。
本申请的第四方面提供了一种计算机可读存储介质,所述计算机可读存储介质中存储有计算机可执行指令,所述计算机可执行指令被处理器加载并执行时,实现前述指令处理方法。
本申请中,先获取待处理操作指令;如果获取失败,则将自身工作模式切换至低功耗模式,并执行等待程序;其中,所述等待程序为基于WFI指令构建的程序;当获取到唤醒指令,则停止执行所述等待程序的步骤。可见,本申请中央处理器尝试抓取待处理操作指令,在抓取不到任何指令的情况下进入低功耗模式且执行一道基于WFI指令构建的等待程序,提高了指令处理效率,同时极大程度上降低中央处理器等待时的功耗以避免资源浪费。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
图1为本申请提供的一种指令处理方法流程图;
图2为本申请提供的一种指令处理装置结构示意图;
图3为本申请提供的一种指令处理电子设备结构图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
现有的中央处理器多带有频率自动调节的功能,因此具体中央处理器在其工作中的功耗是在一定范围内浮动的。而中央处理的等待功耗在总功耗中占比较重,目前中对中央处理器等待功耗的控制效果并不明显,从而导致中央处理器在等待时消耗大量资源。针对上述技术缺陷,本申请提供一种指令处理方案,能够提高指令处理效率,同时极大程度上降低中央处理器等待时的功耗以避免资源浪费。
图1为本申请实施例提供的一种指令处理方法流程图。参见图1所示,该指令处理方法应用于中央处理器,包括:
S11:获取待处理操作指令。
本实施例中,首先获取待处理操作指令。具体的,获取由主机命令、GPIO信号和/或I2C信号触发生成的所述待处理操作指令。也即所述待处理操作指令的触发主体可以为主机命令(HOST CMDS)和/或GPIO信号和/或I2C信号,其中,HOST CMDS触发生成的所述待处理操作指令包括但不限于NVMe Admin、IO Commands、SATA Commands。
本实施例中,在获取所述待处理操作指令时,需要判断是否获取成功,如果获取成功,则继续执行获取所述待处理操作命令的步骤直至获取所述待处理操作命令失败。所述中央处理器不断尝试抓取所述待处理操作指令,抓取成功,则表示前端状态显示存在下一个所述待处理操作指令,此时需要持续抓取指令。抓取失败,则表示前段状态显示接下来不存在可以抓取的指令。
S12:如果获取失败,则将自身工作模式切换至低功耗模式,并执行等待程序;其中,所述等待程序为基于WFI指令构建的程序。
本实施例中,如果获取失败,则将自身工作模式切换至低功耗模式,并执行等待程序;其中,所述等待程序为基于WFI(Wait for Interrupt)指令构建的程序。也即在抓取失败的情况下,所述中央处理器将自身工作模式切换至低功耗模式。例如,如果获取失败,则将自身工作状态更改为闲置状态(idle)。闲置状态时可进入省电模式,以此节省功耗。
本实施例中,在模式切换之后,进一步执行等待程序。特别的,所述等待程序为基于WFI指令构建的程序。具体的,首先执行所述等待程序中的WFI指令,接着判断是否接收到所述唤醒指令,如果未获取到所述唤醒指令,则继续执行判断是否接收到所述唤醒指令的步骤。所述WFI指令是所述中央处理器的指令,执行所述WFI指令后,所述中央处理器就不会工作并等待被唤醒。相较于切换为闲置状态后进入一个等待回路,节省了所述中央处理器在等待时消耗的能源。因为该中央处理器无需不断地询问或轮询前端模组的状态(status),以确定是否收到驱动程序传送的命令。
S13:当获取到唤醒指令,则停止执行所述等待程序的步骤。
本实施例中,当获取到唤醒指令,则停止执行所述等待程序的步骤。具体来说,当获取到所述唤醒指令,则停止执行所述等待程序中的所述WFI指令。同样的,获取到由主机命令、GPIO信号和/或I2C信号触发生成的中断指令。也即所述唤醒指令为所述中断指令(interrupt)。若有新命令进入,则由所述中断指令触发所述中央处理器停止执行所述WFI程序,也即借由终端触发唤醒所述中央处理器来处理进程,以此降低所述中央处理器闲置时的功耗。
可见,本申请实施例先获取待处理操作指令;如果获取失败,则将自身工作模式切换至低功耗模式,并执行等待程序;其中,所述等待程序为基于WFI指令构建的程序;当获取到唤醒指令,则停止执行所述等待程序的步骤。本申请实施例中央处理器尝试抓取待处理操作指令,在抓取不到任何指令的情况下进入低功耗模式且执行一道基于WFI指令构建的等待程序,提高了指令处理效率,同时极大程度上降低中央处理器等待时的功耗以避免资源浪费。
参见图2所示,本申请实施例还相应公开了一种指令处理装置,应用于中央处理器,包括:
获取模块11,用于获取待处理操作指令;
切换执行模块12,用于如果获取失败,则将自身工作模式切换至低功耗模式,并执行等待程序;其中,所述等待程序为基于WFI指令构建的程序;
停止执行模块13,用于当获取到唤醒指令,则停止执行所述等待程序的步骤。
可见,本申请实施例先获取待处理操作指令;如果获取失败,则将自身工作模式切换至低功耗模式,并执行等待程序;其中,所述等待程序为基于WFI指令构建的程序;当获取到唤醒指令,则停止执行所述等待程序的步骤。本申请实施例中央处理器尝试抓取待处理操作指令,在抓取不到任何指令的情况下进入低功耗模式且执行一道基于WFI指令构建的等待程序,提高了指令处理效率,同时极大程度上降低中央处理器等待时的功耗以避免资源浪费。
在一些具体实施例中,所述获取模块11,具体用于获取由主机命令、GPIO信号和/或I2C信号触发生成的所述待处理操作指令。
在一些具体实施例中,所述指令处理装置,具体还包括:
判断模块,用于判断是否获取成功,如果获取成功,则继续执行获取所述待处理操作命令的步骤直至获取所述待处理操作命令失败。
在一些具体实施例中,所述切换执行模块12,具体包括:
切换单元,用于如果获取失败,则将自身工作状态更改为闲置状态;
执行单元,用于执行所述等待程序中的WFI指令,并判断是否接收到所述唤醒指令,如果未获取到所述唤醒指令,则继续执行判断是否接收到所述唤醒指令的步骤。
在一些具体实施例中,所述停止执行模块13,具体用于当获取到所述唤醒指令,则停止执行所述等待程序中的所述WFI指令。
在一些具体实施例中,所述停止执行模块13,具体还用于获取到由主机命令、GPIO信号和/或I2C信号触发生成的中断指令。
进一步的,本申请实施例还提供了一种电子设备。图3是根据一示例性实施例示出的电子设备20结构图,图中的内容不能认为是对本申请的使用范围的任何限制。
图3为本申请实施例提供的一种电子设备20的结构示意图。该电子设备20,具体可以包括:至少一个处理器21、至少一个存储器22、电源23、通信接口24、输入输出接口25和通信总线26。其中,所述存储器22用于存储计算机程序,所述计算机程序由所述处理器21加载并执行,以实现前述任一实施例公开的指令处理方法中的相关步骤。
本实施例中,电源23用于为电子设备20上的各硬件设备提供工作电压;通信接口24能够为电子设备20创建与外界设备之间的数据传输通道,其所遵循的通信协议是能够适用于本申请技术方案的任意通信协议,在此不对其进行具体限定;输入输出接口25,用于获取外界输入数据或向外界输出数据,其具体的接口类型可以根据具体应用需要进行选取,在此不进行具体限定。
另外,存储器22作为资源存储的载体,可以是只读存储器、随机存储器、磁盘或者光盘等,其上所存储的资源可以包括操作系统221、计算机程序222及数据223等,存储方式可以是短暂存储或者永久存储。
其中,操作系统221用于管理与控制电子设备20上的各硬件设备以及计算机程序222,以实现处理器21对存储器22中海量数据223的运算与处理,其可以是Windows Server、Netware、Unix、Linux等。计算机程序222除了包括能够用于完成前述任一实施例公开的由电子设备20执行的指令处理方法的计算机程序之外,还可以进一步包括能够用于完成其他特定工作的计算机程序。数据223可以包括电子设备20收集到的指令信息。
进一步的,本申请实施例还公开了一种存储介质,所述存储介质中存储有计算机程序,所述计算机程序被处理器加载并执行时,实现前述任一实施例公开的指令处理方法步骤。
本说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其它实施例的不同之处,各个实施例之间相同或相似部分互相参见即可。对于实施例公开的装置而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。
最后,还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个…”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
以上对本发明所提供的指令处理方法、装置、设备及存储介质进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。

Claims (10)

1.一种指令处理方法,其特征在于,应用于中央处理器,包括:
获取待处理操作指令;
如果获取失败,则将自身工作模式切换至低功耗模式,并执行等待程序;其中,所述等待程序为基于WFI指令构建的程序;
当获取到唤醒指令,则停止执行所述等待程序的步骤。
2.根据权利要求1所述的指令处理方法,其特征在于,所述获取待处理操作命令之后,还包括:
判断是否获取成功,如果获取成功,则继续执行获取所述待处理操作命令的步骤直至获取所述待处理操作命令失败。
3.根据权利要求1所述的指令处理方法,其特征在于,所述如果获取失败,则将自身工作模式切换至低功耗模式,包括:
如果获取失败,则将自身工作状态更改为闲置状态。
4.根据权利要求1所述的指令处理方法,其特征在于,所述执行等待程序,包括:
执行所述等待程序中的WFI指令;
判断是否接收到所述唤醒指令,如果未获取到所述唤醒指令,则继续执行判断是否接收到所述唤醒指令的步骤。
5.根据权利要求1所述的指令处理方法,其特征在于,所述当获取到唤醒指令,则停止执行所述等待程序的步骤,包括:
当获取到所述唤醒指令,则停止执行所述等待程序中的所述WFI指令。
6.根据权利要求1至5任一项所述的指令处理方法,其特征在于,所述获取待处理操作指令,包括:
获取由主机命令、GPIO信号和/或I2C信号触发生成的所述待处理操作指令。
7.根据权利要求1至5任一项所述的指令处理方法,其特征在于,获取到唤醒指令,包括:
获取到由主机命令、GPIO信号和/或I2C信号触发生成的中断指令。
8.一种指令处理装置,其特征在于,应用于中央处理器,包括:
获取模块,用于获取待处理操作指令;
切换执行模块,用于如果获取失败,则将自身工作模式切换至低功耗模式,并执行等待程序;其中,所述等待程序为基于WFI指令构建的程序;
停止执行模块,用于当获取到唤醒指令,则停止执行所述等待程序的步骤。
9.一种电子设备,其特征在于,所述电子设备包括处理器和存储器,其中:
所述存储器用于存储计算机程序;
所述计算机程序由所述处理器加载并执行以实现如权利要求1至7任一项所述的指令处理方法。
10.一种计算机可读存储介质,其特征在于,用于存储计算机可执行指令,所述计算机可执行指令被处理器加载并执行时,实现如权利要求1至7任一项所述的指令处理方法。
CN202210157160.1A 2022-02-21 2022-02-21 一种指令处理方法、装置、设备及存储介质 Pending CN114527861A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210157160.1A CN114527861A (zh) 2022-02-21 2022-02-21 一种指令处理方法、装置、设备及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210157160.1A CN114527861A (zh) 2022-02-21 2022-02-21 一种指令处理方法、装置、设备及存储介质

Publications (1)

Publication Number Publication Date
CN114527861A true CN114527861A (zh) 2022-05-24

Family

ID=81624055

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210157160.1A Pending CN114527861A (zh) 2022-02-21 2022-02-21 一种指令处理方法、装置、设备及存储介质

Country Status (1)

Country Link
CN (1) CN114527861A (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100325457A1 (en) * 2009-06-22 2010-12-23 Manish Lachwani Quiescent State Retention Mode for Processor
CN105807889A (zh) * 2016-02-29 2016-07-27 宇龙计算机通信科技(深圳)有限公司 指令处理方法、指令处理装置和终端
CN112114887A (zh) * 2020-09-24 2020-12-22 北京小米移动软件有限公司 被控设备、唤醒被控设备的方法及存储介质
CN112162710A (zh) * 2020-10-30 2021-01-01 深圳忆联信息系统有限公司 降低芯片功耗的方法、装置、计算机设备及存储介质
CN113791738A (zh) * 2021-09-16 2021-12-14 深圳忆联信息系统有限公司 基于固态硬盘的归一化低功耗处理方法、装置及计算机设备

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100325457A1 (en) * 2009-06-22 2010-12-23 Manish Lachwani Quiescent State Retention Mode for Processor
CN105807889A (zh) * 2016-02-29 2016-07-27 宇龙计算机通信科技(深圳)有限公司 指令处理方法、指令处理装置和终端
CN112114887A (zh) * 2020-09-24 2020-12-22 北京小米移动软件有限公司 被控设备、唤醒被控设备的方法及存储介质
CN112162710A (zh) * 2020-10-30 2021-01-01 深圳忆联信息系统有限公司 降低芯片功耗的方法、装置、计算机设备及存储介质
CN113791738A (zh) * 2021-09-16 2021-12-14 深圳忆联信息系统有限公司 基于固态硬盘的归一化低功耗处理方法、装置及计算机设备

Similar Documents

Publication Publication Date Title
CN102656539B (zh) 用于基于所推断的工作负载并行性控制中央处理单元功率的系统和方法
US7461278B2 (en) Power control of remote apparatus via network
US6308279B1 (en) Method and apparatus for power mode transition in a multi-thread processor
JP5635628B2 (ja) ネットワークアクセスモジュールの電源管理方法及び装置
EP0499440A2 (en) A circuit arrangement for a mobile telephone
KR101483897B1 (ko) 휴대용 컴퓨팅 디바이스의 프로세서들에 대한 슬립 상태들로의 신속한 진입 및 슬립 상태들로부터의 신속한 퇴장을 위한 방법 및 시스템
WO2016195778A1 (en) Opportunistic waking of an application processor
US7240189B2 (en) Fast resume to normal operation of a computer in a power saving mode
US6477655B1 (en) System and method to set PME—status bit and wake up the system, and selectively load device driver by searching who set the bit without requiring clock
CN113986000A (zh) 一种服务器上电方法、系统、装置及介质
CN114527861A (zh) 一种指令处理方法、装置、设备及存储介质
CN111880850A (zh) 一种辅助计算机设备关机的方法、装置、设备及存储介质
CN111897581B (zh) 息屏唤醒方法、装置、存储介质及一体机设备
EP1503270A2 (en) Apparatus and method for controlling CPU speed transition
US12008396B2 (en) Application state control method apparatus, and terminal and computer-readable storage medium
JP2002082743A (ja) 電子機器及び電子機器制御プログラムを記憶した記憶媒体
WO2024024102A1 (ja) 計算機システム、タスクスケジューラ装置、待ちプロセス起床方法およびプログラム
CN116540861A (zh) 一种服务器控制方法及装置、电子设备、存储介质
CN114415821A (zh) 一种控制方法、装置及电子设备
JP2003337634A (ja) コンピュータ装置及びプロセッサ制御方法及びプロセッサ制御方法をコンピュータに実行させるためのプログラム及びプロセッサ制御方法をコンピュータに実行させるためのプログラムを記録したコンピュータ読み取り可能な記録媒体
JPH09101847A (ja) コンピュータシステムの節電制御方法
JPH11184550A (ja) コンピュータシステムおよびタイマ割り込み制御方法
JP2002351679A (ja) プログラム、電子制御装置
KR19990074097A (ko) 예약 명령 자동 수행 기능을 갖는 컴퓨터 시스템 및 이의 제어방법
JPH11282578A (ja) コンピュータ及びビデオ・コントローラ制御方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination