CN114448368A - 一种交流耦合放大电路及其幅度衰减方法 - Google Patents
一种交流耦合放大电路及其幅度衰减方法 Download PDFInfo
- Publication number
- CN114448368A CN114448368A CN202011236824.0A CN202011236824A CN114448368A CN 114448368 A CN114448368 A CN 114448368A CN 202011236824 A CN202011236824 A CN 202011236824A CN 114448368 A CN114448368 A CN 114448368A
- Authority
- CN
- China
- Prior art keywords
- operational amplifier
- resistor
- loop operational
- main loop
- common
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45076—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
- H03F3/45179—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45479—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection
- H03F3/45632—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection in differential amplifiers with FET transistors as the active amplifying circuit
- H03F3/45636—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection in differential amplifiers with FET transistors as the active amplifying circuit by using feedback means
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Amplifiers (AREA)
Abstract
本发明提供一种交流耦合放大电路及其幅度衰减方法,包括:差分输入端口、多个增益比例电容、主环路运算放大器、共模反馈运算放大器、直流伺服环路运算放大器、差分输出端口以及幅度衰减模块;差分输入端口与多个增益比例电容连接后分别与主环路运算放大器以及直流伺服环路运算放大器连接;主环路运算放大器还分别与共模反馈运算放大器以及幅度衰减模块连接;差分输出端口分别与主环路运算放大器、共模反馈运算放大器以及幅度衰减模块连接;直流伺服环路运算放大器的第一输入端、第二输入端分别与幅度衰减模块连接;直流伺服环路运算放大器的参考信号输入端与共模反馈运算放大器的参考信号输入端连接。本发明解决在大信号输出情况下的交调问题。
Description
技术领域
本发明属于电子技术领域,尤其涉及一种交流耦合放大电路及其幅度衰减方法。
背景技术
在一些低功耗微弱信号测量场景中,在芯片内部有一个低噪声、高直流输入阻抗的交流耦合放大器是非常必要的。交流耦合放大器是将幅度较小的输入电压信号转化成幅度较大而且固定的输出电压信号的电子电路。交流耦合放大电路可以是单端放大电路,也可以是双端放大电路(也叫差分放大器)。但在高速电子线路中,双端差分形式的限幅放大器比较常见。在对信号进行放大时除了会产生畸变,还会在对多个不同频率的信号同时进行放大时,因输出很大摆幅的信号而产生新的信号。由于信号频率的广频性即大信号输出情况下,交流耦合放大电路本身的线性不佳,则将产生新的频率成份,导致信号交调,且该新的频率成份并非是所需要的,干扰了需要信号的识别。可见现有的交流耦合放大电路存在处于大信号输出情况下的交调问题。
发明内容
本发明实施例提供一种交流耦合放大电路,旨在解决现有技术中在大信号输出情况下的交调问题。
本发明实施例提供一种交流耦合放大电路,包括:
差分输入端口、多个增益比例电容、主环路运算放大器、共模反馈运算放大器、直流伺服环路运算放大器、差分输出端口以及幅度衰减模块;
所述差分输入端口与多个增益比例电容串联后通过多个增益比例电容分别与所述主环路运算放大器以及所述直流伺服环路运算放大器连接;
所述主环路运算放大器还分别与所述共模反馈运算放大器以及所述幅度衰减模块连接;
所述差分输出端口分别与所述主环路运算放大器、所述共模反馈运算放大器以及所述幅度衰减模块连接;
所述直流伺服环路运算放大器的第一输入端、第二输入端分别与所述幅度衰减模块连接;
所述直流伺服环路运算放大器的参考信号输入端与所述共模反馈运算放大器的参考信号输入端连接。
更进一步地,所述幅度衰减模块包括第一电阻、第二电阻、第三电阻以及第四电阻;
所述第一电阻、第二电阻、第三电阻以及第四电阻依次串联设置在所述共模反馈运算放大器以及所述直流伺服环路运算放大器之间;
所述第一电阻远离所述第二电阻的一端分别与所述共模反馈运算放大器、所述差分输出端口以及所述主环路运算放大器连接;
所述直流伺服环路运算放大器的第一输入端连接在所述第一电阻与所述第二电阻之间的连接线上;
所述直流伺服环路运算放大器的第二输入端连接在所述第三电阻与所述第四电阻之间的连接线上;
所述第四电阻远离所述第三电阻的一端分别与所述共模反馈运算放大器、所述差分输出端口以及所述主环路运算放大器连接。
或
所述第一电阻、第二电阻、第三电阻以及第四电阻依次串联设置在所述共模反馈运算放大器内部;
所述第一电阻远离所述第二电阻的一端分别与所述差分输出端口以及所述主环路运算放大器连接;
所述直流伺服环路运算放大器的第一输入端设置在所述第一电阻与所述第二电阻之间的连接线上;
所述直流伺服环路运算放大器的第二输入端设置在所述第三电阻与所述第四电阻之间的连接线上;
所述第四电阻远离所述第三电阻的一端分别与所述差分输出端口以及所述主环路运算放大器连接;
所述共模反馈运算放大器的共模信号端连接在所述第二电阻与所述第三电阻之间的连接线上。
更进一步地,所述第一电阻与所述第四电阻的阻值相同,所述第二电阻与所述第三电阻的阻值相同。
更进一步地,所述差分输入端口包括第一差分输入端口以及第二差分输入端口;
所述多个增益比例电容包括第一增益比例电容、第二增益比例电容、第三增益比例电容以及第四增益比例电容;
所述第一差分输入端口与所述第一增益比例电容的一端连接,所述第一增益比例电容的另一端分别与所述第四增益比例电容的一端、主环路运算放大器以及所述直流伺服环路运算放大器连接,所述第四增益比例电容的另一端与所述主环路运算放大器连接;
所述第二差分输入端口与所述第二增益比例电容的一端连接,所述第二增益比例电容的另一端分别与所述第三增益比例电容的一端、主环路运算放大器以及所述直流伺服环路运算放大器连接,所述第三增益比例电容的另一端与所述主环路运算放大器连接。
更进一步地,所述第一增益比例电容与所述第二增益比例电容的容值相同,所述第三增益比例电容与所述第四增益比例电容的容值相同。
更进一步地,所述差分输出端口包括第一差分输出端口以及第二差分输出端口;
所述第一差分输出端口分别与所述主环路运算放大器、所述第一电阻远离所述第二电阻的一端以及所述共模反馈运算放大器连接;
所述第二差分输出端口分别与所述主环路运算放大器、所述第四电阻远离所述第三电阻的一端以及所述共模反馈运算放大器连接。
更进一步地,所述差分输出端口的第一差分输出端口分别与所述主环路运算放大器以及所述第一电阻远离所述第二电阻的一端连接;
所述差分输出端口的第二差分输出端口分别与所述主环路运算放大器以及所述第四电阻远离所述第三电阻的一端连接。
更进一步地,所述幅度衰减模块为MOS管或运算放大器。
本发明实施例还提供了一种交流耦合放大电路的幅度衰减方法,所述方法应用于上述实施例提供的放大电路中,所述方法包括步骤:
通过所述幅度衰减模块基于预设衰减倍数控制所述直流伺服环路运算放大器的输入端信号的摆幅,以使所述直流伺服环路运算放大器正常工作。
更进一步地,所述控制所述直流伺服环路运算放大器的输入端信号的摆幅的具体步骤包括:通过所述幅度衰减模块中的电阻分压控制;或复用共模反馈运算放大器内部中所述幅度衰减模块的电阻抽头的共模反馈电阻控制。
本发明所达到的有益效果:通过在直流伺服环路运算放大器的输入端增加一个幅度衰减模块,降低直流伺服环路运算放大器的输入端信号的摆幅,则直流伺服环路运算放大器在差分输出端口输出大摆幅信号的情况下仍能正常工作,进而解决交流耦合放大电路在大信号输出情况下的交调问题。
附图说明
图1是本发明实施例提供的一种交流耦合放大电路的电路图;
图2是本发明实施例提供的另一种交流耦合放大电路的电路图;
图3是本发明实施例提供的另一种交流耦合放大电路的电路图;
图4是本发明实施例提供的一种交流耦合放大电路输出的频谱图;
图5是本发明实施例提供的一种交流耦合放大电路的幅度衰减方法的方法流程图。
其中,1、交流耦合放大电路;2、第一差分输入端口;3、第二差分输入端口;4、主环路运算放大器的第一输入端;5、主环路运算放大器的第二输入端;6、主环路运算放大器;7、主环路运算放大器的第一输出端;8、控制信号输入端;9、主环路运算放大器的第二输出端;10、控制信号输出端;11、共模反馈运算放大器;12、共模反馈运算放大器的第一输入端;13、参考信号输入端;14、共模反馈运算放大器的第二输入端;15、幅度衰减模块;16、直流伺服环路运算放大器的第一输入端;17、参考信号输入端;18、直流伺服环路运算放大器的第二输入端;19、直流伺服环路运算放大器的第一输出端;20、直流伺服环路运算放大器;21、直流伺服环路运算放大器的第二输出端;22、共模信号端。
具体实施方式
为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
实施例一
如图1所示,图1是本发明实施例提供的一种交流耦合放大电路的电路图。
该交流耦合放大电路1包括差分输入端口、多个增益比例电容、主环路运算放大器6、共模反馈运算放大器11、直流伺服环路运算放大器20、差分输出端口以及幅度衰减模块15。
其中,主环路运算放大器6设置有第一输入端4、第二输入端5、第一输出端7、第二输出端9、控制信号输入端8等。
该共模反馈运算放大器11设置有控制信号输出端10、第一输入端12、第二输入端14以及参考信号输入端13等。共模反馈运算放大器11主要用于保证差分输出端口的共模输出信号能保持不变,并且相等。
该直流伺服环路运算放大器20设置有第一输入端16、第二输入端18、第一输出端19、第二输出端21以及参考信号输入端17等。需要直流伺服环路运算放大器20的输出来钳位主环路运算放大器6的输入点的直流点,保证主环路运算放大器6正常工作。
在本发明实施例中,所述差分输入端口与多个增益比例电容串联后通过多个增益比例电容分别与所述主环路运算放大器6以及所述直流伺服环路运算放大器20连接。
具体的,该差分输入端口包括第一差分输入端口2(INP)以及第二差分输入端口3(INN)。
该多个增益比例电容包括第一增益比例电容C1、第二增益比例电容C2、第三增益比例电容C3以及第四增益比例电容C4。
所述第一差分输入端口2(INP)与所述第一增益比例电容C1的一端连接,所述第一增益比例电容C1的另一端分别与所述第四增益比例电容C4的一端、主环路运算放大器6(主环路运算放大器6的第一输入端4)以及所述直流伺服环路运算放大器20(直流伺服环路运算放大器20的第一输出端19)连接,所述第四增益比例电容C4的另一端与所述主环路运算放大器6(主环路运算放大器6的第一输出端7)连接。
所述第二差分输入端口3(INN)与所述第二增益比例电容C2的一端连接,所述第二增益比例电容C2的另一端分别与所述第三增益比例电容C3的一端、主环路运算放大器6(主环路运算放大器6的第二输入端5)以及所述直流伺服环路运算放大器20(直流伺服环路运算放大器20的第二输出端21)连接,所述第三增益比例电容C3的另一端与所述主环路运算放大器6(主环路运算放大器6的第二输出端9)连接。
其中,第一增益比例电容C1与所述第二增益比例电容C2的容值相同,可以表示为C1=C2。所述第三增益比例电容C3与所述第四增益比例电容C4的容值相同,可以表示为C3=C4。
主环路运算放大器6为超高增益级,以此通过环路来保证整体电路的增益为电容比例C1/C4。
在本发明实施例中,所述主环路运算放大器6还分别与所述共模反馈运算放大器11以及所述幅度衰减模块15连接。
具体的,主环路运算放大器6的控制信号输入端8与所述共模反馈运算放大器11的控制信号输出端10连接。这样共模反馈运算放大器11产生的控制信号VCMFB就可以通过控制信号输出端10和主环路运算放大器6的控制信号输入端8传入主环路运算放大器6。
主环路运算放大器6的第一输出端7分别与共模反馈运算放大器11的第一输入端12以及幅度衰减模块15连接。
主环路运算放大器6的第二输出端9分别与共模反馈运算放大器11的第二输入端14以及幅度衰减模块15连接。
在本发明实施例中,所述差分输出端口分别与所述主环路运算放大器6、所述共模反馈运算放大器11以及所述幅度衰减模块15连接。
所述直流伺服环路运算放大器20的第一输入端16、第二输入端18分别与所述幅度衰减模块15连接。
所述直流伺服环路运算放大器20的参考信号输入端17与所述共模反馈运算放大器11的参考信号输入端13连接。所述参考信号输入端13为外部输入参考信号。
具体的,差分输出端口包括第一差分输出端口OUTN以及第二差分输出端口OUTP。所述第一差分输出端口OUTN分别与所述主环路运算放大器6的第一输出端7、共模反馈运算放大器11的第一输入端12以及幅度衰减模块15连接。这样直流伺服环路运算放大器20的输入信号是差分输出端口的差模信号经过幅度衰减模块15进行增益衰减得到。共模反馈运算放大器11的第一输入端12、第二输入端14可以分别从第一差分输出端口OUTN、第二差分输出端口OUTP提取共模信号VOCM,与输入的参考信号VCM比较,产生控制信号VCMFB,反馈到主环路运算放大器6中,通过环路反馈,保持第一差分输出端口OUTN、第二差分输出端口OUTP的直流点为输入参考信号VCM。
在本发明实施例中,通过在直流伺服环路运算放大器20的输入端增加一个幅度衰减模块15,降低直流伺服环路运算放大器20的输入端信号的摆幅,则直流伺服环路运算放大器20在差分输出端口输出大摆幅信号的情况下仍能正常工作。进而解决交流耦合放大电路1在大信号输出情况下的交调问题。
实施例二
如图2所示,图2是本发明实施例提供的另一种交流耦合放大电路的电路图。所述幅度衰减模块15包括第一电阻R1、第二电阻R2、第三电阻R3以及第四电阻R4。
所述第一电阻R1、第二电阻R2、第三电阻R3以及第四电阻R4依次串联设置在所述共模反馈运算放大器11以及所述直流伺服环路运算放大器20之间。
所述第一电阻R1远离所述第二电阻R2的一端分别与所述共模反馈运算放大器11(共模反馈运算放大器11的第一输入端12)、所述差分输出端口(差分输出端口的第一差分输出端口OUTN)以及所述主环路运算放大器6(主环路运算放大器6的第一输出端7)连接。
所述直流伺服环路运算放大器20的第一输入端16连接在所述第一电阻R1与所述第二电阻R2之间的连接线上。
所述直流伺服环路运算放大器20的第二输入端18连接在所述第三电阻R3与所述第四电阻R4之间的连接线上。
所述第四电阻R4远离所述第三电阻R3的一端分别与所述共模反馈运算放大器11(共模反馈运算放大器11的第二输入端14)、所述差分输出端口(第二差分输出端口OUTP)以及所述主环路运算放大器6(主环路运算放大器6的第二输出端9)连接。
具体的,幅度衰减模块15采用电阻分压的方式来实现的幅度衰减功能。由第一电阻R1、第二电阻R2、第三电阻R3以及第四电阻R4依次串联组成衰减电路。其中,第一电阻R1与所述第四电阻R4的阻值相同,可以表示为R1=R4。所述第二电阻R2与所述第三电阻R3的阻值相同,可以表示为R2=R3。则直流伺服环路运算放大器20的第一输入端16的输入信号是第一差分输出端口OUTN的差模信号经过R2/(R1+R2)的增益衰减得到。直流伺服环路运算放大器20的第二输入端18的一个输入信号是第二差分输出端口OUTP的差模信号经过R3/(R4+R3)的增益衰减得到。这样便于直流伺服环路运算放大器20根据第一输入端16、第二输入端18的输入信号跟输入的参考信号VCM进行比较,产生直流伺服环路运算放大器的第一输出端19、直流伺服环路运算放大器的第二输出端21,反馈到主环路运算放大器6的第一输入端4和第二输入端5中,以保证主环路运算放大器6正常工作。进而解决本交流耦合放大电路1在大信号输出情况下的交调问题。
在本发明另一实施方式中,如图3所示,图3是本发明实施例提供的另一种交流耦合放大电路的电路图。所述共模反馈运算放大器11内部电路采用电阻的方式来提取第一差分输出端口OUTN、第二差分输出端口OUTP的共模信号VOCM,那么幅度衰减模块15可以共用共模反馈运算放大器11的共模信号提取模块,幅度衰减模块15的第一电阻R1、第二电阻R2、第三电阻R3以及第四电阻R4依次串联设置在所述共模反馈运算放大器11内部。
所述第一电阻R1远离所述第二电阻R2的一端分别与所述差分输出端口(第一差分输出端口OUTN)以及所述主环路运算放大器6(主环路运算放大器6的第一输出端7)连接。
所述直流伺服环路运算放大器20的第一输入端16设置在所述第一电阻R1与所述第二电阻R2之间的连接线上。
所述直流伺服环路运算放大器20的第二输入端18设置在所述第三电阻R3与所述第四电阻R4之间的连接线上。
所述第四电阻R4远离所述第三电阻R3的一端分别与所述差分输出端口(第二差分输出端口OUTP)以及所述主环路运算放大器6(主环路运算放大器6的第二输出端9)连接。
所述共模反馈运算放大器11的共模信号端24连接在所述第二电阻R2与所述第三电阻R3之间的连接线上。
所述差分输出端口的第一差分输出端口OUTN分别与所述主环路运算放大器6(主环路运算放大器6的第一输出端7)以及所述第一电阻R1远离所述第二电阻R2的一端连接。
所述差分输出端口的第二差分输出端口OUTP分别与所述主环路运算放大器6(主环路运算放大器6的第二输出端9)以及所述第四电阻R4远离所述第三电阻R3的一端连接。
具体的,从共模反馈运算放大器11内部的电阻上来抽头,作为直流伺服环路运算放大器20的输入,如图3。共模反馈运算放大器11的内部的共模信号检测电路(幅度衰减模块15)采用第一电阻R1、第二电阻R2、第三电阻R3以及第四电阻R4实现。其中,第一电阻R1与所述第四电阻R4的阻值相同,可以表示为R1=R4。所述第二电阻R2与所述第三电阻R3的阻值相同,可以表示为R2=R3。第一差分输出端口OUTN、第二差分输出端口OUTP经过共模反馈运算放大器11的第一电阻R1、第二电阻R2、第三电阻R3、第四电阻R4中形成的共模信号端24提取出共模信号VOCM。共模反馈运算放大器11将共模信号VOCM与参考信号VCM比较,并通过共模反馈运算放大器11产生控制信号VCMFB,送给主环路运算放大器6。则直流伺服环路运算放大器20的第一输入端16的输入信号从第一电阻R1和第二电阻R2中间抽头得到,直流伺服环路运算放大器20的第二输入端18的输入信号是从第三电阻R3和第四电阻R4的中间抽头得到。其衰减倍数为R3/(R4+R3)或者R2/(R1+R2)。
这样便于直流伺服环路运算放大器20根据第一输入端16、第二输入端18的输入信号跟输入的参考信号VCM进行比较,产生直流伺服环路运算放大器的第一输出端19、直流伺服环路运算放大器的第二输出端21,反馈到主环路运算放大器6的第一输入端4和第二输入端5中,以保证主环路运算放大器6正常工作。进而解决本交流耦合放大电路1在大信号输出情况下的交调问题。相对于图2中的交流耦合放大电路1,图3中的交流耦合放大电路1降低了功耗和面积。
在本发明实施例中,不局限与使用电阻产生幅度衰减模块15,MOS管、运算放大器等形式产生的幅度衰减装置也可以达到需求。幅度衰减模块15的电路方式不限于电阻分压、MOS管分压、运算放大器方式等实现方式。
示例性的,如图4所示,图4为幅度衰减模块15为60倍衰减情况下,在差分输入端口(第一差分输入端口2(INP)、第二差分输入端口3(INN))上添加0.4伏峰峰值的1khz和5.5khz差分信号输入时,第一差分输出端口OUTN、第二差分输出端口OUTP的差分输出的频谱如图4。从频谱中可以看到,3.5khz、7.5khz的能量大幅度降低,同时谐波能量也大幅度降低,交调失真得到大幅度改善。
在本发明实施例中,一是直接采用电阻分压产生幅度衰减电路,二是通过将幅度衰减模块15设置在共模反馈运算放大器11的内部,以采用从共模反馈运算放大器11内部的电阻抽头出来,复用了共模反馈电阻,进一步降低功耗面积,以解决本交流耦合放大电路1在大信号输出情况下的交调问题。
实施例三
如图5所示,图5是本发明实施例提供的一种交流耦合放大电路的幅度衰减方法的方法流程图。所述方法应用于上述实施例提供的放大电路中,所述方法包括步骤:
步骤101、通过幅度衰减模块基于预设衰减倍数控制直流伺服环路运算放大器的输入端信号的摆幅,以使直流伺服环路运算放大器正常工作。
在本发明实施例中,通过幅度衰减模块基于预设衰减倍数降低直流伺服环路运算放大器的输入端信号的摆幅,控制直流伺服环路放大器在差分输出端输出大摆幅的情况下能够正常工作。进而解决了交流耦合放大器在大信号输出情况下的交调问题。
更进一步地,所述步骤101包括:通过幅度衰减模块中的电阻分压控制;或复用共模反馈运算放大器内部中幅度衰减模块的电阻抽头的共模反馈电阻控制。
在本发明实施例中,当通过所述幅度衰减模块中的电阻分压控制时,幅度衰减模块的电路图如图2所示,则可以采用电阻分压的方式来实现输入幅度衰减模块。电阻R1、电阻R2、电阻R3、电阻R4组成衰减电路,R1=R4,R2=R3,则直流伺服环路运算放大器的一个输入信号是OUTN的差模信号经过预设衰减倍数R2/(R1+R2)的增益衰减得到,另一个输入信号是OUTP的差模信号经过预设衰减倍数R3/(R4+R3)的增益衰减得到。进而可以直接通过电阻R1、电阻R2、电阻R3、电阻R4的分压方式产生幅度衰减电路,以实现降幅功能,降低直流伺服环路运算放大器的输入端信号的摆幅,进而控制直流伺服环路放大器在差分输出端输出大摆幅的情况下能够正常工作。从而解决了交流耦合放大器在大信号输出情况下的交调问题。
本发明实施例方式中,当复用共模反馈运算放大器内部中所述幅度衰减模块的电阻抽头的共模反馈电阻控制时,幅度衰减模块的电路图如图3所示,则可以采用从共模反馈运算放大器内部的电阻上来抽头(因为幅度衰减模块设置在从共模反馈运算放大器内部),作为直流伺服环路运算放大器的输入。共模反馈运算放大器的内部的共模信号检测电路采用电阻实现,R1=R4,R2=R3。第一差分输出端口OUTN、第二差分输出端口OUTP经过共模反馈运算放大器的电阻R1、电阻R2、电阻R3、电阻R4提取出共模信号VOCM,VOCM与VCM比较通过共模反馈运算放大器产生VCMFB,送给主环路运算放大器。则直流伺服环路运算放大器的一个输入信号从电阻R1和电阻R2中间抽头得到,另一个输入信号是从电阻R3和电阻R4的中间抽头得到。其预设衰减倍数为R3/(R4+R3)或者R2/(R1+R2)。进而降低了功耗和面积,同时实现降幅功能,降低直流伺服环路运算放大器的输入端信号的摆幅,进而控制直流伺服环路放大器在差分输出端输出大摆幅的情况下能够正常工作。从而解决了交流耦合放大器在大信号输出情况下的交调问题。
以上仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。
Claims (10)
1.一种交流耦合放大电路,其特征在于,包括:
差分输入端口、多个增益比例电容、主环路运算放大器、共模反馈运算放大器、直流伺服环路运算放大器、差分输出端口以及幅度衰减模块;
所述差分输入端口与多个增益比例电容串联后通过多个增益比例电容分别与所述主环路运算放大器以及所述直流伺服环路运算放大器连接;
所述主环路运算放大器还分别与所述共模反馈运算放大器以及所述幅度衰减模块连接;
所述差分输出端口分别与所述主环路运算放大器、所述共模反馈运算放大器以及所述幅度衰减模块连接;
所述直流伺服环路运算放大器的第一输入端、第二输入端分别与所述幅度衰减模块连接;
所述直流伺服环路运算放大器的参考信号输入端与所述共模反馈运算放大器的参考信号输入端连接。
2.如权利要求1所述的交流耦合放大电路,其特征在于,所述幅度衰减模块包括第一电阻、第二电阻、第三电阻以及第四电阻;
所述第一电阻、第二电阻、第三电阻以及第四电阻依次串联设置在所述共模反馈运算放大器以及所述直流伺服环路运算放大器之间;
所述第一电阻远离所述第二电阻的一端分别与所述共模反馈运算放大器、所述差分输出端口以及所述主环路运算放大器连接;
所述直流伺服环路运算放大器的第一输入端连接在所述第一电阻与所述第二电阻之间的连接线上;
所述直流伺服环路运算放大器的第二输入端连接在所述第三电阻与所述第四电阻之间的连接线上;
所述第四电阻远离所述第三电阻的一端分别与所述共模反馈运算放大器、所述差分输出端口以及所述主环路运算放大器连接;
或
所述第一电阻、第二电阻、第三电阻以及第四电阻依次串联设置在所述共模反馈运算放大器内部;
所述第一电阻远离所述第二电阻的一端分别与所述差分输出端口以及所述主环路运算放大器连接;
所述直流伺服环路运算放大器的第一输入端设置在所述第一电阻与所述第二电阻之间的连接线上;
所述直流伺服环路运算放大器的第二输入端设置在所述第三电阻与所述第四电阻之间的连接线上;
所述第四电阻远离所述第三电阻的一端分别与所述差分输出端口以及所述主环路运算放大器连接;
所述共模反馈运算放大器的共模信号端连接在所述第二电阻与所述第三电阻之间的连接线上。
3.如权利要求2所述的交流耦合放大电路,其特征在于,所述第一电阻与所述第四电阻的阻值相同,所述第二电阻与所述第三电阻的阻值相同。
4.如权利要求1或2中任一项所述的交流耦合放大电路,其特征在于,所述差分输入端口包括第一差分输入端口以及第二差分输入端口;
所述多个增益比例电容包括第一增益比例电容、第二增益比例电容、第三增益比例电容以及第四增益比例电容;
所述第一差分输入端口与所述第一增益比例电容的一端连接,所述第一增益比例电容的另一端分别与所述第四增益比例电容的一端、主环路运算放大器以及所述直流伺服环路运算放大器连接,所述第四增益比例电容的另一端与所述主环路运算放大器连接;
所述第二差分输入端口与所述第二增益比例电容的一端连接,所述第二增益比例电容的另一端分别与所述第三增益比例电容的一端、主环路运算放大器以及所述直流伺服环路运算放大器连接,所述第三增益比例电容的另一端与所述主环路运算放大器连接。
5.如权利要求4所述的交流耦合放大电路,其特征在于,所述第一增益比例电容与所述第二增益比例电容的容值相同,所述第三增益比例电容与所述第四增益比例电容的容值相同。
6.如权利要求2所述的交流耦合放大电路,其特征在于,所述差分输出端口包括第一差分输出端口以及第二差分输出端口;
所述第一差分输出端口分别与所述主环路运算放大器、所述第一电阻远离所述第二电阻的一端以及所述共模反馈运算放大器连接;
所述第二差分输出端口分别与所述主环路运算放大器、所述第四电阻远离所述第三电阻的一端以及所述共模反馈运算放大器连接。
7.如权利要求6所述的交流耦合放大电路,其特征在于,所述差分输出端口的第一差分输出端口分别与所述主环路运算放大器以及所述第一电阻远离所述第二电阻的一端连接;
所述差分输出端口的第二差分输出端口分别与所述主环路运算放大器以及所述第四电阻远离所述第三电阻的一端连接。
8.如权利要求1所述的交流耦合放大电路,其特征在于,所述幅度衰减模块还包括MOS管或运算放大器。
9.一种交流耦合放大电路的幅度衰减方法,其特征在于,所述方法应用于1-8任一项所述放大电路中,包括步骤:
通过所述幅度衰减模块基于预设衰减倍数控制所述直流伺服环路运算放大器的输入端信号的摆幅,以使所述直流伺服环路运算放大器正常工作。
10.如权利要求9所述的交流耦合放大电路的幅度衰减方法,其特征在于,所述控制所述直流伺服环路运算放大器的输入端信号的摆幅的具体步骤包括:通过所述幅度衰减模块中的电阻分压控制;或复用共模反馈运算放大器内部中所述幅度衰减模块的电阻抽头的共模反馈电阻控制。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202011236824.0A CN114448368A (zh) | 2020-11-06 | 2020-11-06 | 一种交流耦合放大电路及其幅度衰减方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202011236824.0A CN114448368A (zh) | 2020-11-06 | 2020-11-06 | 一种交流耦合放大电路及其幅度衰减方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN114448368A true CN114448368A (zh) | 2022-05-06 |
Family
ID=81361299
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202011236824.0A Pending CN114448368A (zh) | 2020-11-06 | 2020-11-06 | 一种交流耦合放大电路及其幅度衰减方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN114448368A (zh) |
-
2020
- 2020-11-06 CN CN202011236824.0A patent/CN114448368A/zh active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102571227B (zh) | 带直流失调消除功能的幅度检测电路 | |
US8502584B1 (en) | Capacitive isolation receiver circuitry | |
CN101826844B (zh) | 一种功率放大器和基于功率放大器的信号放大方法 | |
US8599966B2 (en) | Coupling system for data receivers | |
US20020163387A1 (en) | System and method for converting from single-ended to differential signals | |
CN103516314B (zh) | 低噪声放大器和不具有声表面滤波器的接收器 | |
US6697611B1 (en) | Method and apparatus for performing DC offset cancellation in a receiver | |
US10523470B1 (en) | Apparatus for performing baseline wander correction | |
US8217719B2 (en) | Variable gain RF amplifier | |
US20040164807A1 (en) | Limiting amplifier with active inductor | |
US6750703B1 (en) | DC offset canceling circuit applied in a variable gain amplifier | |
US8803595B2 (en) | Common mode noise cancellation circuit for unbalanced signals | |
JP6192179B2 (ja) | トランスインピーダンス増幅回路、及びその半導体装置 | |
CN116418301B (zh) | 一种输出阻抗自动匹配的方法及装置 | |
US7868688B2 (en) | Leakage independent very low bandwith current filter | |
CN114448368A (zh) | 一种交流耦合放大电路及其幅度衰减方法 | |
CN115145343B (zh) | 变压稳压电路、方法、数据信号处理模块芯片及数据线 | |
CN110557098A (zh) | 一种正反馈跨阻放大电路及调整方法 | |
EP2562929A1 (en) | High gain amplifier method using low-valued reistances | |
US20210091738A1 (en) | Input circuit with wide range input voltage compatibility | |
US6831510B2 (en) | Continuous low-frequency error cancellation in a high-speed differential amplifier | |
CN114665826B (zh) | 一种提高电源电压抑制比的非全差分电路系统 | |
CN115145342B (zh) | 变压稳压电路、方法、数据信号处理模块芯片以及数据线 | |
JP4567177B2 (ja) | 広帯域プリアンプ | |
TWI704767B (zh) | 放大裝置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |