CN114356824B - vpx刀片节点、状态监测方法、装置及存储介质 - Google Patents

vpx刀片节点、状态监测方法、装置及存储介质 Download PDF

Info

Publication number
CN114356824B
CN114356824B CN202111506042.9A CN202111506042A CN114356824B CN 114356824 B CN114356824 B CN 114356824B CN 202111506042 A CN202111506042 A CN 202111506042A CN 114356824 B CN114356824 B CN 114356824B
Authority
CN
China
Prior art keywords
vpx
pin
power supply
blade node
pins
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202111506042.9A
Other languages
English (en)
Other versions
CN114356824A (zh
Inventor
邓其生
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Kyland Technology Co Ltd
Original Assignee
Kyland Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kyland Technology Co Ltd filed Critical Kyland Technology Co Ltd
Priority to CN202111506042.9A priority Critical patent/CN114356824B/zh
Publication of CN114356824A publication Critical patent/CN114356824A/zh
Application granted granted Critical
Publication of CN114356824B publication Critical patent/CN114356824B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/16Constructional details or arrangements
    • G06F1/18Packaging or power distribution
    • G06F1/183Internal mounting support structures, e.g. for printed circuit boards, internal connecting means
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3003Monitoring arrangements specially adapted to the computing system or computing system component being monitored
    • G06F11/3027Monitoring arrangements specially adapted to the computing system or computing system component being monitored where the computing system component is a bus
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • Mathematical Physics (AREA)
  • Quality & Reliability (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Human Computer Interaction (AREA)
  • Debugging And Monitoring (AREA)

Abstract

本发明公开了一种vpx刀片节点、状态监测方法、装置及存储介质,涉及计算机技术领域。vpx刀片节点包括:连接器、现场可编程逻辑门阵列、寄存器和电源切换模块;连接器包括多个状态管脚,状态管脚用于检测VPX刀片节点与VPX主机背板的接触情况;多个状态管脚与现场可编程逻辑门阵列连接;现场可编程逻辑门阵列与寄存器连接;现场可编程逻辑门阵列用于将多个状态管脚的管脚状态写入寄存器,根据寄存器中的管脚状态确定对电源切换模块进行控制。能够将多个状态管脚的管脚状态写入寄存器,根据管脚状态确定VPX刀片节点是否完全插入VPX主机背板,进而准确识别VPX刀片节点的插入状态,提高VPX状态检测的可靠性。

Description

vpx刀片节点、状态监测方法、装置及存储介质
技术领域
本发明实施例涉及计算机应用技术,尤其涉及一种vpx刀片节点、状态监测方法、装置及存储介质。
背景技术
VPX是VITA(VME International Trade Association,VME国际贸易协会)组织在VME总线基础上提出的新一代高速串行总线标准。基于VPX总线标准通过刀片形式将满足VPX标准的处理板连接到VPX整机背板上。
目前判断VPX刀片是否在位的方式为根据VPX连接器上的单管脚的电压变化情况判断VPX刀片是否在位。然而,上述方式存在无法保证大规模整机使用的可靠性,因为单管脚侦测无法判断VPX刀片插偏的情况。若插偏,则会出现VPX刀片上一个活多个管脚短路,导致VPX主机烧机,甚至引发火灾。
发明内容
本发明提供一种vpx刀片节点、状态监测方法、装置及存储介质,以实现准确识别VPX刀片节点的插入状态,提高VPX状态检测的可靠性。
第一方面,本发明实施例提供了一种vpx刀片节点,包括:
连接器、现场可编程逻辑门阵列(Field Programmable Gate Array,FPGA)、寄存器和电源切换模块;
所述连接器包括多个状态管脚,所述状态管脚用于检测VPX刀片节点与VPX主机背板的接触情况;
所述多个状态管脚与所述现场可编程逻辑门阵列连接;
所述现场可编程逻辑门阵列与寄存器连接;
所述现场可编程逻辑门阵列用于将所述多个状态管脚的管脚状态写入所述寄存器,根据所述寄存器中的管脚状态确定对所述电源切换模块进行控制
第二方面,本发明实施例还提供了一种VPX刀片节点的状态监测方法,包括:
获取多个状态管脚的管脚状态;
根据多个所述管脚状态判断是否切断电源;
若切断电源,则控制电源切换模块切断电源。
第三方面,本发明实施例还提供了一种VPX刀片节点的状态监测装置,包括:
管脚状态获取模块,用于获取多个状态管脚的管脚状态;
判断模块,根据多个所述管脚状态判断是否切断电源;
电源控制模块,用于若切断电源,则控制电源切换模块切断电源。
第四方面,本发明实施例还提供了一种包含计算机可执行指令的存储介质,所述计算机可执行指令在由计算机处理器执行时用于执行如本申请实施例所示的VPX刀片节点的状态监测方法。
本申请在VPX刀片节点的连接器上设置多个状态管脚,现场可编程逻辑门阵列能够将多个状态管脚的管脚状态写入寄存器,根据管脚状态确定VPX刀片节点是否完全插入VPX主机背板,进而准确识别VPX刀片节点的插入状态,提高VPX状态检测的可靠性。
附图说明
图1是本发明实施例一中的一个VPX刀片节点的结构示意图;
图2是本发明实施例一中的状态管脚分布示意图;
图3是本发明实施例一中的另一个VPX刀片节点的结构示意图;
图4是本发明实施例二中的VPX刀片节点的状态监测方法的流程图;
图5是本发明实施例三中的VPX刀片节点的状态监测装置的结构示意图;
10-VPX刀片节点、101-连接器、102-现场可编程逻辑门阵列、103-寄存器、104-电源切换模块、105-状态管脚、11-VPX整机背板、1051-第一管脚、1052-第二管脚、1053-第三管脚、111-第一电源、112-第二电源、113-第三电源、114-第四引脚、115-第五引脚、116-第六引脚、117-第一电阻、106-第二电阻、118-第三电阻、107-第四电阻、119-第五电阻、108-第六电阻、12-风扇、109-VPX刀片节点处理器、110-基板管理控制器、1201-BIOS芯片、1202-发光模组。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
实施例一
图1为本发明实施例一提供的VPX刀片节点的结构示意图,包括:连接器101、现场可编程逻辑门阵列102、寄存器103和电源切换模块104;
所述连接器101包括多个状态管脚105,所述状态管脚105用于检测VPX刀片节点10与VPX主机背板的接触情况;
所述多个状态管脚105与所述现场可编程逻辑门阵列102连接;
所述现场可编程逻辑门阵列102与寄存器103连接;
所述现场可编程逻辑门阵列102用于将所述多个状态管脚105的管脚状态写入所述寄存器103,根据所述寄存器103中的管脚状态确定对所述电源切换模块104进行控制。
VPX刀片节点10具有连接器101,该连接器101用于与VPX整机背板11上的连接器连接,进而将VPX刀片节点10插入VPX整机背板11,由VPX整机背板11为VPX刀片节点10供电。VPX刀片节点10的连接器101包括多个管脚,连接器101中的管脚可以根据使用需求进行定义,包括配置多个用于进行VPX插入状态的状态管脚105。
现场可编程逻辑门阵列102根据状态管脚105的电压变化情况将管脚状态写入到寄存器103中。当VPX刀片节点10插入到VPX主机背板时,状态管脚105与VPX主机背板提供的电源连接,电压从0变为第一电压值。第一电压值与VPX主机背板提供的电源电压相关,第一电压值大于零。可以在寄存器103中为每个状态管脚105分别配置一个位以便记载状态管脚105的管脚状态。管脚状态默认为0,当上电后电压变为第一电压值,此时管脚状态为1。若设置N个状态管脚105,则寄存器103中配置N位对管脚状态进行记录。
现场可编程逻辑门阵列102读取寄存器103中的管脚状态,若管脚状态全部为1,则确定状态管脚105全部与VPX主机背板连接,VPX刀片节点10完全插入到VPX主机背板。若管脚状态存在没有置1的位,则VPX刀片节点10没有完全插入到VPX主机背板。现场可编程逻辑门阵列102控制电源切换模块104切断电源。
在上述实施方式的基础上,所述多个状态管脚105位于所述连接器101与VPX整机背板11接触面的两端位置以及中间位置。
VPX刀片节点10的连接器101与VPX整机背板11接触面上包括多个管脚,其中包括多个状态管脚105。为了使多个状态管脚105能够准确的检测VPX刀片节点10是否完全插入VPX整机背板11,在接触面的两端位置以及中间位置设置三个状态管脚105。若VPX刀片节点10插歪,则位于两端的状态管脚105的其中一个将会出现管脚状态为0的情况,同时另一个状态管脚105以及中间位置的状态管脚105的管脚状态为1,因此可以判断出VPX刀片节点10接触不良的具体位置,尤其是横向倾斜时接触不良的位置,提高VPX刀片节点10插入检测的准确性。
在上述实施方式的基础上,所述多个状态管脚105包括第一管脚1051、第二管脚1052和第三管脚1053;
所述第一管脚1051位于所述VPX连接器101的左下方;
所述第三管脚1053位于所述VPX连接器101的右下方;
所述第二管脚1052位于所述VPX连接器101的中上方。
VPX刀片节点10除了横向倾斜之外,还有可能存在纵向倾斜。为了防止纵向倾斜导致管脚接触不良,可以按照上述方式配置三个状态管脚105。如图2所示,第一管脚1051和第二管脚1052位于VPX刀片节点10连接器101与VPX整机背板11接触面的两端,且均为位于上方的管脚。第三管脚1053位于VPX刀片节点10连接器101与VPX整机背板11接触面的中间,且为位于下方的管脚。将位于VPX连接器101的左下方的第一管脚1051,位于中上方的第三管脚1053和位于右下方的第二管脚1052作为状态管脚105,使得上述三个状态管脚105形成三角形,形成一个平面,可以有效覆盖VPX连接器101的接触面。
若VPX刀片节点10纵向插歪,则位于两端的第一管脚1051和第二管脚1052状态统一,位于中间的第三管脚1053状态与第一管脚1051和第二管脚1052不同。例如第一管脚1051和第二管脚1052的管脚状态为1,第三管脚1053的管脚状态为0,则可确定VPX刀片节点10向下倾斜。因此可以判断出VPX刀片节点10接触不良的方式,尤其是纵向倾斜时接触不良的位置,提高VPX刀片节点10插入检测的准确性。
在上述实施方式的基础上,所述第一管脚1051与第一电源111连接;
所述第二管脚1052与第二电源112连接;
所述第三管脚1053与第三电源113连接;
所述第一电源111、所述第二电源112和所述第三电源113提供相同的预设电压。
预设电压低于VPX刀片节点10的工作电压,其可以使能状态管脚105即可。示例性的,预设电压可以为3.3V电压,VPX刀片节点10的工作电压可以为12V电压。
VPX整机背板11为第一管脚1051、第二管脚1052以及第三管脚1053提供的预设电压用于使能上述状态管脚105,以便VPX刀片节点10中能够对上述三个状态管脚105的使能情况进行记录,使能时寄存器103中管脚状态为1,非使能时寄存器103中管脚状态为0。
VPX整机背板11上设有第四管脚、第五管脚和第六管脚。第四管脚与VPX刀片节点10的第一管脚1051对接,第五管脚与VPX刀片节点10的第二管脚1052对接,第六管脚与VPX刀片节点10的第三管脚1053对接。第四管脚、第五管脚和第六管脚分别与预设电压的电源连接。
在上述实施方式的基础上,为了避免状态管脚105直接与电源连接电压过大,可以在状态管脚105两端设置保险电阻。示例性的,如图3所示,所述第一管脚1051通过第一电阻117与所述第一电源111连接,所述第一管脚1051通过第二电阻106接地,所述第一管脚1051与所述现场可编程逻辑门阵列102连接;所述第二管脚1052通过第三电阻118与所述第二电源112连接,所述第二管脚1052通过第四电阻107接地,所述第二管脚1052与所述现场可编程逻辑门阵列102连接;所述第三管脚1053通过第五电阻119与所述第三电源113连接,所述第三管脚1053通过第六电阻108接地,所述第三管脚1053与所述现场可编程逻辑门阵列102连接。
第一电阻117和第二电阻106用于为第一管脚1051提供安全分压,提高第一管脚1051的安全性。第三电阻118和第四电阻107用于为第二管脚1052提供安全分压,提高第二管脚1052的安全性。第五电阻119和第六电阻108用于为第三管脚1053提供安全分压,提高第三管脚1053的安全性。
进一步的,在上述实施方式的基础上,所述现场可编程逻辑门阵列102通过风扇12控制管脚与风扇12控制模块连接,所述风扇12控制模块用于根据所述现场可编程逻辑门阵列102发送的风扇12控制信号控制风扇12转动。
每个VPX刀片节点10具有一个风扇12,用于为VPX刀片节点10降温。可选的,现场可编程逻辑门阵列102可以在VPX刀片节点10完全插入到VPX整机背板11时,向风扇12控制模块发送使能信号,通过风扇12控制模块驱动风扇12转动。
通过风扇12为VPX刀片节点10进行降温能够提高VPX刀片节点10运行的稳定性。
进一步的,在上述实施方式的基础上,所述现场可编程逻辑门阵列102与VPX刀片节点处理器109和发光模组1202连接。
VPX刀片节点处理器109器可以通过SPI总线与现场可编程逻辑门阵列102连接。
现场可编程逻辑门阵列102可以根据VPX刀片节点10处理的运行需求,向风扇12控制模块发送风扇12功率的调节指令。可以根据VPX刀片节点处理器109器的运行状态控制发光模组1202发光。发光模组1202可以为LED等。示例性的,可以为红色LED灯组。
根据VPX刀片节点处理器109的运行状态控制发光模组1202的点亮,能够更加直观的展示VPX刀片节点处理器109的运行状态。
进一步的,还包括基板管理控制器(Baseboard Management Controller,BMC)110。基板管理控制器110可以通过I2C总线与现场可编程逻辑门阵列102连接,以提高数据访问速度。基板管理控制器110访问寄存器103读取状态管脚105的管脚状态并存储。基板管理控制器110可以用于在出现故障时,将读取的管脚状态提供给维护人员。
在一种实现方式中,VPX刀片节点10配置有第一管脚1051、第二管脚1052和第三管脚1053三个状态管脚105,三个状态管脚105接地,默认状态为0。VPX整机背板11对应第一管脚1051、第二管脚1052和第三管脚1053设有第四管脚、第五管脚和第六管脚,分别接3.3V电源,状态为1。当VPX刀片节点10插入VPX整机背板11上时,现场可编程逻辑门阵列102检测到3个状态管脚105的管脚状态由0变为1,现场可编程逻辑门阵列102判断出节点全部正确插入,现场可编程逻辑门阵列102发出控制管脚给电源模块,打开电源给VPX刀片节点10供电。此外,现场可编程逻辑门阵列102提供寄存器103给基板管理控制器110,基板管理控制器110通过I2C总线读取寄存器103来判断在位状态。
风扇12正常后,同时CPU开机时,CPU会发出SPI信号到现场可编程逻辑门阵列102,现场可编程逻辑门阵列102通过内部逻辑访问BIOS芯片1201,VPX刀片节点处理器109加载BIOS中的基层软件,实现开机。
基板管理控制器110可以通过I2C刷新和烧入现场可编程逻辑门阵列102连接的BIOS芯片1201。避免当服务器的BIOS需要升级或者服务器的BIOS坏掉时,需要拆机后烧入,或者本地烧入的问题。通过基板管理控制器110实现远程烧入升级,提高维护效率。
本申请在VPX刀片节点10的连接器101上设置多个状态管脚105,现场可编程逻辑门阵列102能够将多个状态管脚105的管脚状态写入寄存器103,根据管脚状态确定VPX刀片节点10是否完全插入VPX主机背板,进而准确识别VPX刀片节点10的插入状态,提高VPX状态检测的可靠性。
实施例二
图4为本发明实施例二提供的VPX刀片节点的状态监测方法的流程图,本实施例可适用于VPX刀片节点在位检测的情况,该方法可以由VPX刀片节点中的现场可编程逻辑门阵列来执行,用于对本发明实施例一提供的VPX刀片节点的状态进行监测,具体包括如下步骤:
步骤210、获取多个状态管脚的管脚状态。
可选的寄存器中可以通过三位记载上述实施例中三个状态管脚的管脚状态。每个位对应一个状态管脚的管脚状态,默认为0,若接通电源则为1。示例性的,111表示全部在位。110表示第二管脚未在位,第一管脚和第三管脚通电。101表示第三管脚未在位,第一管脚和第二管脚通电。011表示第一管脚未在位,第二管脚和第三管脚通电。100表示第一管脚在位,第二管脚和第三管脚未通电。010表示第三管脚未在位,第一管脚和第二管脚通电。001表示第二管脚在位,第一管脚和第三管脚未通电。000表示全部未在位。
步骤220、根据多个所述管脚状态判断是否切断电源。
若三个状态管脚全部插入,即寄存器中的数据为111,则判定VPX刀片节点完全插入,VPX发出GPIO控制信号,现场可编程逻辑门阵列控制电源模块使能,为VPX刀片节点供电。
若三个状态管脚不同时在位,即寄存器中的数据不是111,则判定VPX刀片节点未完全插入。现场可编程逻辑门阵列关闭电源模块,切断VPX刀片节点的电源。进而保护VPX节点安全,防止插错后上电导致烧坏主板的情况。
基板管理控制器通过I2C读取寄存器中记载的状态管脚的管脚状态,显示管脚状态。当出现故障后,BMC记录故障状态值保存,以便后续调入记录来跟踪时间点和故障点。
步骤230、若切断电源,则控制电源切换模块切断电源。
本发明实施例提供的VPX刀片节点的状态监测方法,能够在VPX刀片节点未完全插入到VPX整机背板时,切断VPX刀片节点的电源,提高VPX状态检测的可靠性,提高VPX刀片节点的安全性。
在上述实施方式的基础上,现场可编程逻辑门阵列还可以对VPX刀片节点出现的风扇故障以及处理器故障进行输出。
示例性的,VPX通过上述三个状态管脚判断VPX刀片节点是否完全插入到VPX整机背板。若未完全插入,则断开VPX刀片节点的电源。若完全插入,则使能接通VPX刀片节点的电源。若检测到有两个或一个状态管脚的管脚状态为0,则点亮发光模组,使发光模组长亮,进而提示用户VPX刀片节点未完全插入到VPX整机背板。
可选的,当VPX刀片节点插入VPX整机背板后,现场可编程逻辑门阵列接受信号后,发出开机信号给VPX刀片节点处理器,通知节点正常可以执行开机。当VPX刀片节点处理器没有开机时候,FPGA点亮发光模组,使发光模组以第一频率闪烁,表示CPU没有执行开机。现场可编程逻辑门阵列将当前状态记录寄存器,基板管理控制器通过I2C读取到现场可编程逻辑门阵列中的寄存器信息,通过数字显示到用户。
同时发出风扇控制信号通过连接器到背板到风扇,风扇开始转动给系统散热。当风扇没有接上或者风扇故障时候,发光模组以第二频率闪烁闪烁,表示风扇故障或未接上。第二频率与第一频率不同。第二频率高于第一频率。现场可编程逻辑门阵列将把当前状态记录寄存器,基板管理控制器通过I2C读取到现场可编程逻辑门阵列寄存器信息,通过数字显示到用户。
上述方式能够为用户展示VPX刀片节点出现的处理器启动故障以及风扇故障,使用户更加直观的获取VPX刀片节的工作状态。
实施例二
图5为本发明实施例二提供的VPX刀片节点的状态监测装置的结构示意图,本实施例可适用于VPX刀片节点在位检测的情况,该装置可以由VPX刀片节点中的现场可编程逻辑门阵列来执行,包括:管脚状态获取模块31、判断模块32以及电源控制模块33。
管脚状态获取模块31,用于获取多个状态管脚的管脚状态;
判断模块32,根据多个所述管脚状态判断是否切断电源;
电源控制模块33,用于若切断电源,则控制电源切换模块切断电源。
本发明实施例提供的VPX刀片节点的状态监测装置,管脚状态获取模块31,用于获取多个状态管脚的管脚状态;判断模块32,根据多个所述管脚状态判断是否切断电源;电源控制模块33,用于若切断电源,则控制电源切换模块切断电源。能够在VPX刀片节点未完全插入到VPX整机背板时,切断VPX刀片节点的电源,提高VPX状态检测的可靠性,提高VPX刀片节点的安全性。
本发明实施例所提供的VPX刀片节点的状态监测装置可执行本发明任意实施例所提供的VPX刀片节点的状态监测方法,具备执行方法相应的功能模块和有益效果。
实施例三
本发明实施例三还提供一种包含计算机可执行指令的存储介质,所述计算机可执行指令在由计算机处理器执行时用于执行一种VPX刀片节点的状态监测方法,该方法包括:
获取多个状态管脚的管脚状态;
根据多个所述管脚状态判断是否切断电源;
若切断电源,则控制电源切换模块切断电源。
当然,本发明实施例所提供的一种包含计算机可执行指令的存储介质,其计算机可执行指令不限于如上所述的方法操作,还可以执行本发明任意实施例所提供的VPX刀片节点的状态监测方法中的相关操作。
通过以上关于实施方式的描述,所属领域的技术人员可以清楚地了解到,本发明可借助软件及必需的通用硬件来实现,当然也可以通过硬件实现,但很多情况下前者是更佳的实施方式。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品可以存储在计算机可读存储介质中,如计算机的软盘、只读存储器(Read-Only Memory,ROM)、随机存取存储器(RandomAccess Memory,RAM)、闪存(FLASH)、硬盘或光盘等,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本发明各个实施例所述的方法。
值得注意的是,上述搜索装置的实施例中,所包括的各个单元和模块只是按照功能逻辑进行划分的,但并不局限于上述的划分,只要能够实现相应的功能即可;另外,各功能单元的具体名称也只是为了便于相互区分,并不用于限制本发明的保护范围。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。

Claims (9)

1.一种vpx刀片节点,其特征在于,包括:
连接器、现场可编程逻辑门阵列、寄存器和电源切换模块;
所述连接器包括多个状态管脚,所述状态管脚用于检测VPX刀片节点与VPX主机背板的接触情况;
所述多个状态管脚与所述现场可编程逻辑门阵列连接;
所述现场可编程逻辑门阵列与寄存器连接;
所述现场可编程逻辑门阵列用于将所述多个状态管脚的管脚状态写入所述寄存器,根据所述寄存器中的管脚状态确定对所述电源切换模块进行控制;
所述多个状态管脚位于所述连接器与VPX整机背板接触面的两端位置以及中间位置;
现场可编程逻辑门阵列用于读取所示寄存器中的管脚状态,若管脚状态全部为1,则确定状态管脚全部与VPX主机背板连接,所示VPX刀片节点完全插入到VPX主机背板;若管脚状态存在没有置1的位,则所示VPX刀片节点没有完全插入到VPX主机背板,现场可编程逻辑门阵列控制所示电源切换模块切断电源。
2.根据权利要求1所述的vpx刀片节点,其特征在于,
所述多个状态管脚包括第一管脚、第二管脚和第三管脚;
所述第一管脚位于所述连接器的左下方;
所述第三管脚位于所述连接器的右下方;
所述第二管脚位于所述连接器的中上方。
3.根据权利要求2所述的vpx刀片节点,其特征在于,
所述第一管脚与第一电源连接;
所述第二管脚与第二电源连接;
所述第三管脚与第三电源连接;
所述第一电源、所述第二电源和所述第三电源提供相同的预设电压。
4.根据权利要求3所述的vpx刀片节点,其特征在于,
所述第一管脚通过第一电阻与所述第一电源连接,所述第一管脚通过第二电阻接地,所述第一管脚与所述现场可编程逻辑门阵列连接;
所述第二管脚通过第三电阻与所述第二电源连接,所述第二管脚通过第四电阻接地,所述第二管脚与所述现场可编程逻辑门阵列连接;
所述第三管脚通过第五电阻与所述第三电源连接,所述第三管脚通过第六电阻接地,所述第三管脚与所述现场可编程逻辑门阵列连接。
5.根据权利要求1所述的vpx刀片节点,其特征在于,所述现场可编程逻辑门阵列通过风扇控制管脚与风扇控制模块连接,所述风扇控制模块用于根据所述现场可编程逻辑门阵列发送的风扇控制信号控制风扇转动。
6.根据权利要求1所述的vpx刀片节点,其特征在于,所述现场可编程逻辑门阵列与VPX节点处理器和发光模组连接。
7.一种VPX刀片节点的状态监测方法,其特征在于,包括:
获取多个状态管脚的管脚状态,所述多个状态管脚位于连接器与VPX整机背板接触面的两端位置以及中间位置;
根据多个所述管脚状态判断是否切断电源;
若切断电源,则控制电源切换模块切断电源;
所示根据多个所述管脚状态判断是否切断电源,包括:
若管脚状态全部为1,则确定状态管脚全部与VPX主机背板连接,所示VPX刀片节点完全插入到VPX主机背板;若管脚状态存在没有置1的位,则所示VPX刀片节点没有完全插入到VPX主机背板。
8.一种VPX刀片节点的状态监测装置,其特征在于,包括:
管脚状态获取模块,用于获取多个状态管脚的管脚状态,所述多个状态管脚位于连接器与VPX整机背板接触面的两端位置以及中间位置;
判断模块,根据多个所述管脚状态判断是否切断电源;
电源控制模块,用于若切断电源,则控制电源切换模块切断电源;
所示判断模块用于,若管脚状态全部为1,则确定状态管脚全部与VPX主机背板连接,所示VPX刀片节点完全插入到VPX主机背板;若管脚状态存在没有置1的位,则所示VPX刀片节点没有完全插入到VPX主机背板。
9.一种包含计算机可执行指令的存储介质,所述计算机可执行指令在由计算机处理器执行时用于执行如权利要求7中所述的VPX刀片节点的状态监测方法。
CN202111506042.9A 2021-12-10 2021-12-10 vpx刀片节点、状态监测方法、装置及存储介质 Active CN114356824B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111506042.9A CN114356824B (zh) 2021-12-10 2021-12-10 vpx刀片节点、状态监测方法、装置及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111506042.9A CN114356824B (zh) 2021-12-10 2021-12-10 vpx刀片节点、状态监测方法、装置及存储介质

Publications (2)

Publication Number Publication Date
CN114356824A CN114356824A (zh) 2022-04-15
CN114356824B true CN114356824B (zh) 2023-08-15

Family

ID=81098614

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111506042.9A Active CN114356824B (zh) 2021-12-10 2021-12-10 vpx刀片节点、状态监测方法、装置及存储介质

Country Status (1)

Country Link
CN (1) CN114356824B (zh)

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN203561985U (zh) * 2013-11-13 2014-04-23 曙光信息产业(北京)有限公司 一种用于atca刀片上的fpga芯片与bmc芯片协同电源管理系统
CN106933165A (zh) * 2017-05-05 2017-07-07 天津市英贝特航天科技有限公司 一种多路开关量输入输出的方法以及设备
CN112416678B (zh) * 2020-11-18 2022-02-22 北京东土科技股份有限公司 一种风扇在位检测装置和方法
CN112731860A (zh) * 2020-12-11 2021-04-30 邦彦技术股份有限公司 一种vpx刀片上电控制方法、电路和vpx刀片

Also Published As

Publication number Publication date
CN114356824A (zh) 2022-04-15

Similar Documents

Publication Publication Date Title
US9594641B2 (en) Techniques for updating memory of a chassis management module
US7558988B2 (en) Storage system and control method thereof
US20070143058A1 (en) System and method for testing an input/output functional board
US20120133520A1 (en) Computer chassis system and hard disk status display method thereof
US9680712B2 (en) Hardware management and control of computer components through physical layout diagrams
US8243572B2 (en) Disk controller and storage system
WO2011158294A1 (en) Storage apparatus and method of detecting power failure in storage apparatus
US7987387B2 (en) File sharing system and method for storing and managing failure information based on statuses of a main control and a power supply
US20060075292A1 (en) Storage system
US20150100299A1 (en) Techniques for programming and verifying backplane controller chip firmware
JP2007025933A (ja) ストレージシステム及びそのファームウェア自動更新方法
US9886335B2 (en) Techniques for validating functionality of backplane controller chips
US9971504B2 (en) Management method of hybrid storage unit and electronic apparatus having the hybrid storage unit
CN114356824B (zh) vpx刀片节点、状态监测方法、装置及存储介质
JP2007018034A (ja) 制御装置及び制御方法
US20100122027A1 (en) Storage controller
CN116149890A (zh) 磁盘簇的状态管理方法、系统、装置、器件、介质和产品
KR20030077831A (ko) 네트워킹 컴퓨터 및 아이디이 디스크 전원제어방법
JP2007018049A (ja) 記憶制御システム
Intel Intel® Desktop Board D945GTP Technical Product Specification
Intel Intel® Desktop Board D945GNT Technical Product Specification
Intel Intel® Desktop Board D945PVS Technical Product Specification
Intel Intel® Desktop Board D945GCZ Technical Product Specification
TW200949546A (en) Device for controlling status light of a blade server system
JPH1153329A (ja) 情報処理システム

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant