CN114327007A - Nvm子系统复位的实现方法、装置、计算机设备及存储介质 - Google Patents

Nvm子系统复位的实现方法、装置、计算机设备及存储介质 Download PDF

Info

Publication number
CN114327007A
CN114327007A CN202111662916.XA CN202111662916A CN114327007A CN 114327007 A CN114327007 A CN 114327007A CN 202111662916 A CN202111662916 A CN 202111662916A CN 114327007 A CN114327007 A CN 114327007A
Authority
CN
China
Prior art keywords
ssd
reset
command
subsystem
firmware
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202111662916.XA
Other languages
English (en)
Other versions
CN114327007B (zh
Inventor
沈荣娟
韩道静
刘金雷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Union Memory Information System Co Ltd
Original Assignee
Shenzhen Union Memory Information System Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Union Memory Information System Co Ltd filed Critical Shenzhen Union Memory Information System Co Ltd
Priority to CN202111662916.XA priority Critical patent/CN114327007B/zh
Publication of CN114327007A publication Critical patent/CN114327007A/zh
Application granted granted Critical
Publication of CN114327007B publication Critical patent/CN114327007B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Stored Programmes (AREA)
  • Debugging And Monitoring (AREA)

Abstract

本申请涉及一种NVM子系统复位的实现方法、装置、计算机设备及存储介质,其中该方法包括:SSD获取SSD控制器发送的子系统复位中断信号;固件跳转到中断处理函数处理事件,并判断SSD是否有命令未处理完;如果有命令没处理完,则标记用户复位模式事件并不做复位相关操作;退出中断处理函数,待SSD回到主状态机进入到重启状态,将正在进行的命令终止;所有命令均正常终止完成;固件向SSD控制器发停止LTSSM请求,SSD做PCIe核复位,等待参考时钟正常可用,SSD重新配置PCIe寄存器,SSD做NVMe核复位,SSD做NVMe初始化,固件向SSD控制器发开启LTSSM请求。本发明可以实现不同的测试平台都能测试通过的目的。

Description

NVM子系统复位的实现方法、装置、计算机设备及存储介质
技术领域
本发明涉及固态硬盘技术领域,特别是涉及一种NVM子系统复位的实现方法、装置、计算机设备及存储介质。
背景技术
目前,NVM Subsystem reset(NVM子系统复位)发生于以下3种情形:主电源应用于NVM子系统;4E564D65h(“NVMe”)被写到NSSR.NSSRC(NVM Subsystem Reset.NVM SubsystemReset Control子系统复位控制)字段;厂商定义的特殊事件发生时,NVM子系统将会reset(复位)。当NVM子系统复位时,整个NVM子系统将被重置,包括构成NVM子系统的所有控制器层级的重置,禁用与构成NVM子系统的所有控制器关联的持久内存区域,以及由NVM子系统的所有PCIe端口转换到检测LTSSM状态。
然而,现有Subsystem reset方案在sanblaze(一种SSD测试软件)测试平台上reset测试失败。该平台由于SSD正在进行读写命令,主机没等读写命令结束就下发reset请求,Device在收到reset中断时,在中断中将PCIe/NVMe Core(核心)复位,导致还未处理完的节点卡住,无法顺利完成,最终测试失败。
发明内容
基于此,有必要针对上述技术问题,提供一种NVM子系统复位的实现方法、装置、计算机设备及存储介质。
一种NVM子系统复位的实现方法,所述方法包括:
SSD获取SSD控制器发送的子系统复位中断信号;
固件跳转到中断处理函数处理事件,并判断SSD是否有命令未处理完;
如果有命令没处理完,则标记用户复位模式事件并不做复位相关操作;
退出中断处理函数,待SSD回到主状态机进入到重启状态,将正在进行的命令终止;
等待所有命令均正常终止完成;
固件向SSD控制器发停止LTSSM请求,SSD做PCIe核复位,等待参考时钟正常可用,SSD重新配置PCIe寄存器,SSD做NVMe核复位,SSD做NVMe初始化,固件向SSD控制器发开启LTSSM请求,写NSSRO寄存器表示子系统复位已发生过,链路重新开始训练。
在其中一个实施例中,在所述固件跳转到中断处理函数处理该事件,并判断SSD是否有命令未处理完的步骤还包括:
如果所有命令都已处理完,则标记中断复位模式事件并跳转到所述固件向SSD控制器发停止LTSSM请求的步骤。
在其中一个实施例中,在所述SSD收到SSD控制器发送的子系统复位中断信号的步骤之前还包括:
SSD上电后正常处理命令,并执行NVM子系统复位测试脚本;
主机发送子系统复位请求给SSD。
在其中一个实施例中,在所述链路重新开始训练的步骤之后还包括:
等待主机发送控制器配置寄存器使能命令,重新开始处理命令。
一种NVM子系统复位的实现装置,所述装置包括:
获取模块,所述获取模块用于SSD获取SSD控制器发送的子系统复位中断信号;
判断模块,所述判断模块用于固件跳转到中断处理函数处理事件,并判断SSD是否有命令未处理完;
第一标记模块,所述第一标记模块用于如果有命令没处理完,则标记用户复位模式事件并不做复位相关操作;
命令终止模块,所述命令终止模块用于退出中断处理函数,待SSD回到主状态机进入到重启状态,将正在进行的命令终止,等待所有命令均正常终止完成;
子流程模块,所述子流程模块用于固件向SSD控制器发停止LTSSM请求,SSD做PCIe核复位,等待参考时钟正常可用,SSD重新配置PCIe寄存器,SSD做NVMe核复位,SSD做NVMe初始化,固件向SSD控制器发开启LTSSM请求,写NSSRO寄存器表示子系统复位已发生过,链路重新开始训练。
在其中一个实施例中,所述装置还包括第二标记模块,所述第二标记模块用于:
如果所有命令都已处理完,则标记中断复位模式事件并跳转至子流程模块。
在其中一个实施例中,所述装置还包括请求模块,所述请求模块用于:
SSD上电后正常处理命令,并执行NVM子系统复位测试脚本;
主机发送子系统复位请求给SSD。
在其中一个实施例中,所述装置还包括等待模块,所述等待模块用于:
等待主机发送控制器配置寄存器使能命令,重新开始处理命令。
一种计算机设备,包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,所述处理器执行所述计算机程序时实现上述任意一项方法的步骤。
一种计算机可读存储介质,其上存储有计算机程序,所述计算机程序被处理器执行时实现上述任意一项方法的步骤。
上述NVM子系统复位的实现方法、装置、计算机设备及存储介质通过SSD获取SSD控制器发送的子系统复位中断信号;固件跳转到中断处理函数处理事件,并判断SSD是否有命令未处理完;如果有命令没处理完,则标记用户复位模式事件并不做复位相关操作;退出中断处理函数,待SSD回到主状态机进入到重启状态,将正在进行的命令终止;所有命令均正常终止完成;固件向SSD控制器发停止LTSSM请求,SSD做PCIe核复位,等待参考时钟正常可用,SSD重新配置PCIe寄存器,SSD做NVMe核复位,SSD做NVMe初始化,固件向SSD控制器发开启LTSSM请求,写NSSRO寄存器表示子系统复位已发生过,链路重新开始训练。本发明所提供的方案可以根据收到主机发送的子系统复位请求时SSD是否正在处理读写命令来采用不同的方案来处理复位事件,达到不同的测试平台都能测试通过的目的。
附图说明
图1为传统技术中NVM Subsystem reset方案的示意图;
图2为一个实施例中NVM子系统复位的实现方法的流程示意图;
图3为另一个实施例中NVM子系统复位的实现方法的流程示意图;
图4为一个实施例中NVM Subsystem reset方案的示意图;
图5为一个实施例中NVM子系统复位的实现装置的结构框图;
图6为另一个实施例中NVM子系统复位的实现装置的结构框图;
图7为再一个实施例中NVM子系统复位的实现装置的结构框图;
图8为又一个实施例中NVM子系统复位的实现装置的结构框图;
图9为一个实施例中计算机设备的内部结构图。
具体实施方式
为了使本申请的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本申请进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本申请,并不用于限定本申请。
目前,参考图1所示的传统技术中的NVM Subsystem reset方案。现有Subsystemreset方案在sanblaze(一种SSD测试软件)测试平台上reset测试失败。该平台由于SSD正在进行读写命令,主机没等读写命令结束就下发reset请求,Device在收到reset中断时,在中断中将PCIe/NVMe Core(核心)复位,导致还未处理完的节点卡住,无法顺利完成,最终测试失败。
本发明提出一种NVM子系统复位的实现方法,旨在能够解决在sanblaze测试平台上测试失败的问题。
在一个实施例中,如图2所示,提供了一种NVM子系统复位的实现方法,该方法包括:
步骤202,SSD获取SSD控制器发送的子系统复位中断信号;
步骤204,固件跳转到中断处理函数处理事件,并判断SSD是否有命令未处理完;
步骤206,如果有命令没处理完,则标记用户复位模式事件并不做复位相关操作;
步骤208,退出中断处理函数,待SSD回到主状态机进入到重启状态,将正在进行的命令终止;
步骤210,等待所有命令均正常终止完成;
步骤212,固件向SSD控制器发停止LTSSM请求,SSD做PCIe核复位,等待参考时钟正常可用,SSD重新配置PCIe寄存器,SSD做NVMe核复位,SSD做NVMe初始化,固件向SSD控制器发开启LTSSM请求,写NSSRO寄存器表示子系统复位已发生过,链路重新开始训练。
在本实施例中,提供了一种NVM子系统复位的实现方法,该方法可用于sanblaze测试平台。SanBlaze公司的仿真和验证产品提供可扩展性,高性能和可配置的仿真测试环境用来测试FC,FCoE,iSCSI,SAS/SATA,NVMe,NVMe over Fabric(NVMoF)以及NVMe over FC(FC-NVMe)等技术涉及的启动器(initiator,即主机)和目标器(target,即存储系统或者SSD盘)。SanBlaze的仿真产品已经广泛部署在全球绝大多数的主流存储硬件和软件厂商。
具体地,首先,SSD获取SSD控制器发送的子系统复位中断信号。接着,固件跳转到中断处理函数处理事件,并判断SSD是否有命令未处理完,并根据不同的判断结果进行不同的复位处理。
如果所有命令都已处理完,则标记中断复位模式事件,然后再执行如图4中所示的子流程。
如果有命令没处理完,则标记用户复位模式事件并不做复位相关操作。退出中断处理函数,待SSD回到主状态机进入到重启状态,将正在进行的命令终止;等待所有命令均正常终止完成再执行如图4中所示的子流程。
具体地,图4中所示的子流程包括:固件向SSD控制器发停止LTSSM请求,SSD做PCIe核复位,等待参考时钟正常可用,SSD重新配置PCIe寄存器,SSD做NVMe核复位,SSD做NVMe初始化,固件向SSD控制器发开启LTSSM请求,写NSSRO寄存器表示子系统复位已发生过,链路重新开始训练。
在一个实施例中,在链路重新开始训练的步骤之后还包括:等待主机发送控制器配置寄存器使能命令,重新开始处理命令。
在本实施例中,通过SSD获取SSD控制器发送的子系统复位中断信号;固件跳转到中断处理函数处理事件,并判断SSD是否有命令未处理完;如果有命令没处理完,则标记用户复位模式事件并不做复位相关操作;退出中断处理函数,待SSD回到主状态机进入到重启状态,将正在进行的命令终止;所有命令均正常终止完成;固件向SSD控制器发停止LTSSM请求,SSD做PCIe核复位,等待参考时钟正常可用,SSD重新配置PCIe寄存器,SSD做NVMe核复位,SSD做NVMe初始化,固件向SSD控制器发开启LTSSM请求,写NSSRO寄存器表示子系统复位已发生过,链路重新开始训练。本方案所提供的方案可以根据收到主机发送的子系统复位请求时SSD是否正在处理读写命令来采用不同的方案来处理复位事件,达到不同的测试平台都能测试通过的目的。
在一个实施例中,如图3所示,提供了一种NVM子系统复位的实现方法,该方法还包括:
步骤302,SSD上电后正常处理命令,并执行NVM子系统复位测试脚本;
步骤304,主机发送子系统复位请求给SSD;
步骤306,SSD获取SSD控制器发送的子系统复位中断信号;
步骤308,固件跳转到中断处理函数处理事件,并判断SSD是否有命令未处理完;
步骤310,如果所有命令都已处理完,则标记中断复位模式事件;
步骤312,固件向SSD控制器发停止LTSSM请求,SSD做PCIe核复位,等待参考时钟正常可用,SSD重新配置PCIe寄存器,SSD做NVMe核复位,SSD做NVMe初始化,固件向SSD控制器发开启LTSSM请求,写NSSRO寄存器表示子系统复位已发生过,链路重新开始训练
在本实施例中,可参考图4所示的NVM Subsystem reset方案的流程示意图,其具体的实现过程如下:
1、正常上电后,SSD正常处理命令,执行NVM Subsystem reset(NVM子系统复位)测试脚本。
2、主机发Subsystem复位请求(通过写NVMe寄存器的NSSR.NSSRC(NVM SubsystemReset.NVM Subsystem Reset Control子系统复位控制)字段4E564D65h来触发)。
3、SSD收到SSD Controller(控制器)发来的Subsystem reset中断信号。
4、FW(固件)跳转到中断处理函数处理该事件;此时判断SSD是否有命令未处理完。
5、如果有命令没处理完,则标记reset-user(用户复位模式)事件,不做reset相关操作;退出中断函数并跳转到步骤7。
6、如果所有命令都已处理完,则标记reset-isr(中断复位模式)事件,并跳转到步骤9。
7、SSD回到主状态机,进入到reset状态,首先将正在进行的命令终止。
8、等待所有命令均正常终止掉。
9、FW向SSD Controller发停止LTSSM(Link training status State machine链路训练状态机)请求。
10、SSD做PCIe核复位。
11、等待参考时钟正常可用。
12、SSD重新配置PCIe寄存器。
13、SSD做NVMe核复位。
14、SSD做NVMe初始化。
15、FW向SSD Controller发开启LTSSM请求。
16、写NSSRO(NVM Subsystem Reset Occurred发生NVM子系统复位)寄存器,表示子系统复位已发生过。
17、链路重新开始训练。
18、等待主机发CC EN(控制器配置寄存器使能),重新开始处理命令。
应该理解的是,虽然图1-4的流程图中的各个步骤按照箭头的指示依次显示,但是这些步骤并不是必然按照箭头指示的顺序依次执行。除非本文中有明确的说明,这些步骤的执行并没有严格的顺序限制,这些步骤可以以其它的顺序执行。而且,图1-4中的至少一部分步骤可以包括多个子步骤或者多个阶段,这些子步骤或者阶段并不必然是在同一时刻执行完成,而是可以在不同的时刻执行,这些子步骤或者阶段的执行顺序也不必然是依次进行,而是可以与其它步骤或者其它步骤的子步骤或者阶段的至少一部分轮流或者交替地执行。
在一个实施例中,如图5所示,提供了一种NVM子系统复位的实现装置500,该装置包括:
获取模块501,所述获取模块用于SSD获取SSD控制器发送的子系统复位中断信号;
判断模块502,所述判断模块用于固件跳转到中断处理函数处理事件,并判断SSD是否有命令未处理完;
第一标记模块503,所述第一标记模块用于如果有命令没处理完,则标记用户复位模式事件并不做复位相关操作;
命令终止模块504,所述命令终止模块用于退出中断处理函数,待SSD回到主状态机进入到重启状态,将正在进行的命令终止,等待所有命令均正常终止完成;
子流程模块505,所述子流程模块用于固件向SSD控制器发停止LTSSM请求,SSD做PCIe核复位,等待参考时钟正常可用,SSD重新配置PCIe寄存器,SSD做NVMe核复位,SSD做NVMe初始化,固件向SSD控制器发开启LTSSM请求,写NSSRO寄存器表示子系统复位已发生过,链路重新开始训练。
在一个实施例中,如图6所示,提供了一种NVM子系统复位的实现装置500,该装置还包括第二标记模块506,所述第二标记模块用于:
如果所有命令都已处理完,则标记中断复位模式事件并跳转至子流程模块。
在一个实施例中,如图7所示,提供了一种NVM子系统复位的实现装置500,该装置还包括请求模块507,所述请求模块用于:
SSD上电后正常处理命令,并执行NVM子系统复位测试脚本;
主机发送子系统复位请求给SSD。
在一个实施例中,如图8所示,提供了一种NVM子系统复位的实现装置500,该装置还包括等待模块508,所述等待模块用于:
等待主机发送控制器配置寄存器使能命令,重新开始处理命令。
关于NVM子系统复位的实现装置的具体限定可以参见上文中对于NVM子系统复位的实现方法的限定,在此不再赘述。
在一个实施例中,提供了一种计算机设备,其内部结构图可以如图9所示。该计算机设备包括通过装置总线连接的处理器、存储器以及网络接口。其中,该计算机设备的处理器用于提供计算和控制能力。该计算机设备的存储器包括非易失性存储介质、内存储器。该非易失性存储介质存储有操作装置、计算机程序和数据库。该内存储器为非易失性存储介质中的操作装置和计算机程序的运行提供环境。该计算机设备的网络接口用于与外部的终端通过网络连接通信。该计算机程序被处理器执行时以实现一种NVM子系统复位的实现方法。
本领域技术人员可以理解,图9中示出的结构,仅仅是与本申请方案相关的部分结构的框图,并不构成对本申请方案所应用于其上的计算机设备的限定,具体的计算机设备可以包括比图中所示更多或更少的部件,或者组合某些部件,或者具有不同的部件布置。
在一个实施例中,提供了一种计算机设备,包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,处理器执行计算机程序时实现以上各个方法实施例中的步骤。
在一个实施例中,提供了一种计算机可读存储介质,其上存储有计算机程序,计算机程序被处理器执行时实现以上各个方法实施例中的步骤。
本领域普通技术人员可以理解实现上述实施例方法中的全部或部分流程,是可以通过计算机程序来指令相关的硬件来完成,所述的计算机程序可存储于一非易失性计算机可读取存储介质中,该计算机程序在执行时,可包括如上述各方法的实施例的流程。其中,本申请所提供的各实施例中所使用的对存储器、存储、数据库或其它介质的任何引用,均可包括非易失性和/或易失性存储器。非易失性存储器可包括只读存储器(ROM)、可编程ROM(PROM)、电可编程ROM(EPROM)、电可擦除可编程ROM(EEPROM)或闪存。易失性存储器可包括随机存取存储器(RAM)或者外部高速缓冲存储器。作为说明而非局限,RAM以多种形式可得,诸如静态RAM(SRAM)、动态RAM(DRAM)、同步DRAM(SDRAM)、双数据率SDRAM(DDRSDRAM)、增强型SDRAM(ESDRAM)、同步链路(Synchlink)DRAM(SLDRAM)、存储器总线(Rambus)直接RAM(RDRAM)、直接存储器总线动态RAM(DRDRAM)、以及存储器总线动态RAM(RDRAM)等。
以上实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上所述实施例仅表达了本申请的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本申请构思的前提下,还可以做出若干变形和改进,这些都属于本申请的保护范围。因此,本申请专利的保护范围应以所附权利要求为准。

Claims (10)

1.一种NVM子系统复位的实现方法,其特征在于,所述方法包括:
SSD获取SSD控制器发送的子系统复位中断信号;
固件跳转到中断处理函数处理事件,并判断SSD是否有命令未处理完;
如果有命令没处理完,则标记用户复位模式事件并不做复位相关操作;
退出中断处理函数,待SSD回到主状态机进入到重启状态,将正在进行的命令终止;
等待所有命令均正常终止完成;
固件向SSD控制器发停止LTSSM请求,SSD做PCIe核复位,等待参考时钟正常可用,SSD重新配置PCIe寄存器,SSD做NVMe核复位,SSD做NVMe初始化,固件向SSD控制器发开启LTSSM请求,写NSSRO寄存器表示子系统复位已发生过,链路重新开始训练。
2.根据权利要求1所述的NVM子系统复位的实现方法,其特征在于,在所述固件跳转到中断处理函数处理该事件,并判断SSD是否有命令未处理完的步骤还包括:
如果所有命令都已处理完,则标记中断复位模式事件并跳转到所述固件向SSD控制器发停止LTSSM请求的步骤。
3.根据权利要求2所述的NVM子系统复位的实现方法,其特征在于,在所述SSD收到SSD控制器发送的子系统复位中断信号的步骤之前还包括:
SSD上电后正常处理命令,并执行NVM子系统复位测试脚本;
主机发送子系统复位请求给SSD。
4.根据权利要求1-3任一项所述的NVM子系统复位的实现方法,其特征在于,在所述链路重新开始训练的步骤之后还包括:
等待主机发送控制器配置寄存器使能命令,重新开始处理命令。
5.一种NVM子系统复位的实现装置,其特征在于,所述装置包括:
获取模块,所述获取模块用于SSD获取SSD控制器发送的子系统复位中断信号;
判断模块,所述判断模块用于固件跳转到中断处理函数处理事件,并判断SSD是否有命令未处理完;
第一标记模块,所述第一标记模块用于如果有命令没处理完,则标记用户复位模式事件并不做复位相关操作;
命令终止模块,所述命令终止模块用于退出中断处理函数,待SSD回到主状态机进入到重启状态,将正在进行的命令终止,等待所有命令均正常终止完成;
子流程模块,所述子流程模块用于固件向SSD控制器发停止LTSSM请求,SSD做PCIe核复位,等待参考时钟正常可用,SSD重新配置PCIe寄存器,SSD做NVMe核复位,SSD做NVMe初始化,固件向SSD控制器发开启LTSSM请求,写NSSRO寄存器表示子系统复位已发生过,链路重新开始训练。
6.根据权利要求5所述的NVM子系统复位的实现装置,其特征在于,所述装置还包括第二标记模块,所述第二标记模块用于:
如果所有命令都已处理完,则标记中断复位模式事件并跳转至子流程模块。
7.根据权利要求6所述的NVM子系统复位的实现装置,其特征在于,所述装置还包括请求模块,所述请求模块用于:
SSD上电后正常处理命令,并执行NVM子系统复位测试脚本;
主机发送子系统复位请求给SSD。
8.根据权利要求5-7任一项所述的NVM子系统复位的实现装置,其特征在于,所述装置还包括等待模块,所述等待模块用于:
等待主机发送控制器配置寄存器使能命令,重新开始处理命令。
9.一种计算机设备,包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,其特征在于,所述处理器执行所述计算机程序时实现权利要求1至4中任一项所述方法的步骤。
10.一种计算机可读存储介质,其上存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现权利要求1至4中任一项所述的方法的步骤。
CN202111662916.XA 2021-12-31 2021-12-31 Nvm子系统复位的实现方法、装置、计算机设备及存储介质 Active CN114327007B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111662916.XA CN114327007B (zh) 2021-12-31 2021-12-31 Nvm子系统复位的实现方法、装置、计算机设备及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111662916.XA CN114327007B (zh) 2021-12-31 2021-12-31 Nvm子系统复位的实现方法、装置、计算机设备及存储介质

Publications (2)

Publication Number Publication Date
CN114327007A true CN114327007A (zh) 2022-04-12
CN114327007B CN114327007B (zh) 2023-10-10

Family

ID=81021626

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111662916.XA Active CN114327007B (zh) 2021-12-31 2021-12-31 Nvm子系统复位的实现方法、装置、计算机设备及存储介质

Country Status (1)

Country Link
CN (1) CN114327007B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20160004294A1 (en) * 2013-03-14 2016-01-07 Seagate Technology Llc Device power control
US9292301B1 (en) * 2015-04-06 2016-03-22 Psikick, Inc. Systems, methods, and apparatus for controlling the power-on or boot sequence of an integrated circuit based on power harvesting conditions
US20170286349A1 (en) * 2016-04-01 2017-10-05 Intel Corporation Method, apparatus, and system for plugin mechanism of computer extension bus
CN107624178A (zh) * 2015-06-26 2018-01-23 英特尔公司 快速归零的机柜式架构(rsa)和共享存储器控制器(smc)技术
CN109739328A (zh) * 2018-12-28 2019-05-10 郑州云海信息技术有限公司 一种m.3ssd的复位电路及方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20160004294A1 (en) * 2013-03-14 2016-01-07 Seagate Technology Llc Device power control
US9292301B1 (en) * 2015-04-06 2016-03-22 Psikick, Inc. Systems, methods, and apparatus for controlling the power-on or boot sequence of an integrated circuit based on power harvesting conditions
CN107624178A (zh) * 2015-06-26 2018-01-23 英特尔公司 快速归零的机柜式架构(rsa)和共享存储器控制器(smc)技术
US20170286349A1 (en) * 2016-04-01 2017-10-05 Intel Corporation Method, apparatus, and system for plugin mechanism of computer extension bus
CN109739328A (zh) * 2018-12-28 2019-05-10 郑州云海信息技术有限公司 一种m.3ssd的复位电路及方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
刘志祥: "基于RDMA的非易失性内存文件系统设计与实现", 《中国优秀硕士学位论文全文数据库信息科技辑》, pages 137 - 48 *

Also Published As

Publication number Publication date
CN114327007B (zh) 2023-10-10

Similar Documents

Publication Publication Date Title
US10120694B2 (en) Embedded system boot from a storage device
US8782469B2 (en) Request processing system provided with multi-core processor
KR100988157B1 (ko) 메모리 디바이스 구성을 검출하기 위한 방법 및 장치와, 메모리 디바이스 구성을 검출하기 위한 방법을 수행하기 위한 명령들을 포함하는 컴퓨터 판독 가능 매체
US20140365823A1 (en) Information processing device, information processing method, and computer program
JP2015008005A (ja) セキュア・リカバリ装置及び方法
KR100843136B1 (ko) 비휘발성 메모리에서 연산 처리를 제어하는 장치 및 그방법
WO2016206514A1 (zh) 启动处理方法及装置
JP2012198878A (ja) 半導体不揮発性メモリ装置のリフレッシュ操作開始方法およびシステム
US20200394144A1 (en) Information processing system, information processing device, bios updating method for information processing device, and bios updating program for information processing device
JP4829370B1 (ja) メモリ制御装置、メモリ装置および停止制御方法
CN112015447B (zh) 电子设备的系统更新方法及装置、电子设备及存储介质
CN111338698A (zh) 一种bios准确引导服务器启动的方法及系统
CN105468390B (zh) Boot在线升级装置及方法
US9250942B2 (en) Hardware emulation using on-the-fly virtualization
CN114328024A (zh) PCIe功能层级复位的实现方法、装置、计算机设备及存储介质
CN116450244B (zh) 芯片启动方法、装置、计算机设备和存储介质
CN111341380B (zh) Ssd控制器复位的测试方法、装置和计算机设备
CN114327007B (zh) Nvm子系统复位的实现方法、装置、计算机设备及存储介质
US10509746B2 (en) Information processing apparatus, storage medium and information processing method
KR101300443B1 (ko) 바이패스 경로를 이용하여 신뢰성 검증을 할 수 있는 플래시 메모리 저장 장치, 및 이를 이용한 플래시 메모리 저장 장치의 신뢰성 검증 시스템 및 방법
EP2730993B1 (en) Reset method and network device
TWI554876B (zh) 節點置換處理方法與使用其之伺服器系統
KR101764509B1 (ko) 컨트롤러의 신뢰성을 검증 가능한 차지 스토리지 메모리 장치
CN114415939A (zh) 硬盘控制方法、装置、计算机设备、存储介质和程序产品
CN114670869A (zh) 系统、系统启动方法、装置及自动驾驶车辆

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant