CN114297135B - 动态调整高速输入输出通道分配的方法、装置及存储介质 - Google Patents

动态调整高速输入输出通道分配的方法、装置及存储介质 Download PDF

Info

Publication number
CN114297135B
CN114297135B CN202111504360.1A CN202111504360A CN114297135B CN 114297135 B CN114297135 B CN 114297135B CN 202111504360 A CN202111504360 A CN 202111504360A CN 114297135 B CN114297135 B CN 114297135B
Authority
CN
China
Prior art keywords
chip
speed input
json file
model
output channel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202111504360.1A
Other languages
English (en)
Other versions
CN114297135A (zh
Inventor
翟庆伟
王兴隆
李金锋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Inspur Intelligent Technology Co Ltd
Original Assignee
Suzhou Inspur Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Inspur Intelligent Technology Co Ltd filed Critical Suzhou Inspur Intelligent Technology Co Ltd
Priority to CN202111504360.1A priority Critical patent/CN114297135B/zh
Publication of CN114297135A publication Critical patent/CN114297135A/zh
Application granted granted Critical
Publication of CN114297135B publication Critical patent/CN114297135B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Stored Programmes (AREA)

Abstract

本申请涉及一种动态调整高速输入输出通道分配的方法、装置及存储介质。所述方法应用于基本输入输出系统BIOS中,所述方法包括:在更换片上系统后,获取所述片上系统的型号;读取基板管理控制器BMC中的视频图形阵列共享内存中JSON文件的内容,根据所述片上系统的型号确定所述片上系统使用的高速输入输出通道,所述JSON文件是用户通过带外通信方式设置的;根据确定的所述片上系统使用的高速输入输出通道,进行所述高速输入输出通道的分配。本方法在更换SOC时不需要重新更新BIOS,只需要一条BMC带外设置命令,即可以实时动态进行HISO资源的重新分配,一次启动生效,灵活快捷,提升了效率。

Description

动态调整高速输入输出通道分配的方法、装置及存储介质
技术领域
本申请涉及计算机技术领域,特别是涉及一种动态调整高速输入输出通道分配的方法、装置及存储介质。
背景技术
在边缘服务器领域,例如Intel Atom系列的片上系统(SoC)或是Intel Xeon-D系列的片上系统(SoC)都是以高速输入输出通道(HSIO Lane)的形式来分配资源,基本输入输出系统(BIOS)在开机过程中需要根据硬件连接来配置这些HSIO Lane用作PCIE、SATA或是USB。但是对同一块主板往往需要支持安装不同型号的SoC,这就要求对HSIO资源的分配进行重新设置,例如Intel Atom C3758型号SoC有20条HSIO Lane,而Intel Atom C3508型号SoC只有8条Lane,当用户需要由C3758更换为C3508,BIOS开发者就需要提供给用户可以选择使用20条Lane里任意8条Lane对应的硬件资源的途径。在这种情况下,一般的方法是更新BIOS版本来适配这种SOC并通过BIOS重新进行HSIO配置,但是当换回原先的SOC时,又得需要更新回原来的BIOS,这样的解决方法成本较高,耗时耗力,效率较低。因此如何提供一种可以动态调整HSIO Lane分配的方法就成为了当前亟须解决的问题。
图1示出了现有技术中对HSIO进行选通的方法,首先检测多个所述上行连接器的对端连接器的连接状态,然后根据所述连接状态,通过输出选通信号控制所述HSIO-mux的选通以及边带信号的通断,最后控制所述HSIO-mux利用选通后的线缆输出信号。
该技术主要利用了硬件连接器的连接状态进行HSIO信号的选通,并不能解决在已有的HSIO Lane中选择特定的HSIO Lane来适配不同的SOC的问题。
发明内容
基于此,有必要针对上述技术问题,提供一种动态调整高速输入输出通道分配的方法、装置及存储介质,在更换SOC时不需要重新更新BIOS,只需要一条BMC带外设置命令,即可以实时动态进行HSIO资源的重新分配,一次启动生效,灵活快捷,提升了效率。
一方面,提供一种动态调整高速输入输出通道分配的方法,所述方法应用于基本输入输出系统BIOS中,所述方法包括:
在更换片上系统后,获取所述片上系统的型号;
读取基板管理控制器BMC中的视频图形阵列共享内存中JSON文件的内容,根据所述片上系统的型号确定所述片上系统使用的高速输入输出通道,所述JSON文件是用户通过带外通信方式设置的;
根据确定的所述片上系统使用的高速输入输出通道,进行所述高速输入输出通道的分配。
在其中一个实施例中,所述获取所述片上系统的型号包括:
通过读取所述片上系统的CPUID的方式来获取当前所述片上系统的型号。
在其中一个实施例中,所述方法包括:
在视频图形阵列共享内存中存储所述JSON文件,所述JSON文件包括每种型号的片上系统对高速输入输出通道的使用需求。
在其中一个实施例中,所述根据所述片上系统的型号确定所述片上系统使用的高速输入输出通道包括:
根据所述JSON文件中高速输入输出通道的使用需求与高速输入输出通道的使用状况之间的对应关系确定所述片上系统使用的高速输入输出通道,所述对应关系根据用户的设置动态变化。
在其中一个实施例中,所述方法包括:
在所述片上系统的高速输入输出通道分配完成之前,进行视频图形阵列设备的初始化,使其能够访问。
在其中一个实施例中,所述JSON文件是用户通过带外通信方式设置的,包括:
接收用户的修改指令,或用户导入的JSON文件,完成对JSON文件的设置。
另一方面,提供了一种动态调整高速输入输出通道分配的装置,所述装置应用于基本输入输出系统BIOS中,所述装置包括:
处理模块,用于在更换片上系统后,获取所述片上系统的型号;
确定模块,用于读取基板管理控制器BMC中的视频图形阵列共享内存中JSON文件的内容,根据所述片上系统的型号确定所述片上系统使用的高速输入输出通道,所述JSON文件是用户通过带外通信方式设置的;
分配模块,用于根据确定的所述片上系统使用的高速输入输出通道,进行所述高速输入输出通道的分配。
在其中一个实施例中,所述处理模块用于:
通过读取所述片上系统的CPUID的方式来获取当前所述片上系统的型号。
在其中一个实施例中,所述装置还包括存储模块,所述存储模块用于:
在视频图形阵列共享内存中存储所述JSON文件,所述JSON文件包括每种型号的片上系统对高速输入输出通道的使用需求。
又一方面,提供了一种计算机可读存储介质,其上存储有计算机程序,所述计算机程序被处理器执行时实现以下步骤:
在更换片上系统后,获取所述片上系统的型号;
读取基板管理控制器BMC中的视频图形阵列共享内存中JSON文件的内容,根据所述片上系统的型号确定所述片上系统使用的高速输入输出通道,所述JSON文件是用户通过带外通信方式设置的;
根据确定的所述片上系统使用的高速输入输出通道,进行所述高速输入输出通道的分配。
上述动态调整高速输入输出通道分配的方法、装置及存储介质,在更换片上系统后获取所述片上系统的型号,读取视频图形阵列共享内存中用户通过带外通信方式设置JSON文件的内容,确定所述片上系统使用的高速输入输出通道,进行所述高速输入输出通道的分配,更换SOC时不需要重新更新BIOS,只需要一条BMC带外设置命令,即可以实时动态进行HSIO资源的重新分配,一次启动生效,灵活快捷,提升了效率。
附图说明
图1为现有技术中对HSIO进行选通的方法流程示意图;
图2为本发明的动态调整高速输入输出通道分配方法的流程示意图;
图3为本发明的动态调整高速输入输出通道分配装置的结构框图。
实施方式
为了使本申请的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本申请进行进一步详细说明。应当理解,此处描述的具体实施例仅仅用以解释本申请,并不用于限定本申请。
在一个实施例中,如图2所示,提供一种动态调整高速输入输出通道分配的方法,所述方法应用于基本输入输出系统BIOS中,所述方法包括:
S1:在更换片上系统后,获取所述片上系统的型号。
具体地,在在更换片上系统后,可以由BIOS自动获取片上系统SoC的型号,所述型号包括C3758型号SoC、C3558型号SoC和C3508型号SoC等。
S2:读取基板管理控制器BMC中的视频图形阵列共享内存中JSON文件的内容,根据所述片上系统的型号确定所述片上系统使用的高速输入输出通道,所述JSON文件是用户通过带外通信方式设置的。
具体地,预先将JSON文件存储在视频图形阵列VGA共享内存中,所述JSON文件包括SoC型号与用户设置的需要使用的高速输入输出通道HSIO Lane的状况之间的对应关系,用户可以通过带外通信的方式对JSON文件的内容进行设置。
S3:根据确定的所述片上系统使用的高速输入输出通道,进行所述高速输入输出通道的分配。
具体地,在确定了SoC型号对应的HSIO Lane的使用情况之后,对SoC型号使用的通道进行动态分配。
上述动态调整高速输入输出通道分配的方法,在更换片上系统后获取所述片上系统的型号,读取视频图形阵列共享内存中用户通过带外通信方式设置JSON文件的内容,确定所述片上系统使用的高速输入输出通道,进行所述高速输入输出通道的分配,更换SOC时不需要重新更新BIOS,只需要一条BMC带外设置命令,即可以实时动态进行HSIO资源的重新分配,一次启动生效,灵活快捷,提升了效率。
在其中一个实施例中,所述获取所述片上系统的型号包括:
通过读取所述片上系统的CPUID的方式来获取当前所述片上系统的型号。
具体地,BIOS在开机的早期阶段通过读取SoC的CPUID的方式来确认当前SoC的型号。
在其中一个实施例中,所述方法包括:
在视频图形阵列共享内存中存储所述JSON文件,所述JSON文件包括每种型号的片上系统对高速输入输出通道的使用需求。
具体地,BMC在VGA共享内存中以JSON文件方式存储每种型号的SoC对HSIO Lane的使用需求,如表1所示:
表1:JSON文件的数据存储格式
例如对于Intel Atom系列SoC,硬件设计一般是是基于最多的20条Lane进行资源分配,当用户选择C3758型号SoC时,可以选择20条Lane全用,选择C3558型号SoC时,可以选择其中12条Lane使用,选择C3508型号SoC时,可以选择其中8条Lane使用。
在其中一个实施例中,所述根据所述片上系统的型号确定所述片上系统使用的高速输入输出通道包括:
根据所述JSON文件中高速输入输出通道的使用需求与高速输入输出通道的使用状况之间的对应关系确定所述片上系统使用的高速输入输出通道,所述对应关系根据用户的设置动态变化。
具体地,如表1所示,第1列表示SoC型号,第2列的数值表示对Lane的使用需求,第3到第22列则是根据第2列的数值变化动态列出了哪些Lane被使用了。
在其中一个实施例中,所述方法包括:
在所述片上系统的高速输入输出通道分配完成之前,进行视频图形阵列设备的初始化,使其能够访问。
具体地,BIOS在在SoC HSIO Lane分配完成之前,进行BMC VGA设备的初始化,使其能够访问,保证了再更换SoC后可以一次启动生效。
在其中一个实施例中,所述JSON文件是用户通过带外通信方式设置的,包括:
接收用户的修改指令,或用户导入的JSON文件,完成对JSON文件的设置。
具体地,BMC提供给用户可通过带外方式设置此文件内特定SoC使用了哪些Lane,此处可通过命令修改,即通过命令修改原来的JSON文件,得到新的JSON文件,也可通过导入新的JSON文件,替换原来的JSON文件。
在用户设置完成JSON文件后,BIOS通过MMIO的方式读取VGA共享内存中JSON文件的内容,通过已经获得的SoC型号拿到第2列中的Lane的使用需求,然后BIOS继续进行Lane的分配,完成Lane的选通以及属性、带宽的设置。
应该理解的是,虽然图2的流程图中的各个步骤按照箭头的指示依次显示,但是这些步骤并不是必然按照箭头指示的顺序依次执行。除非本文中有明确的说明,这些步骤的执行并没有严格的顺序限制,这些步骤可以以其它的顺序执行。而且,图2中的至少一部分步骤可以包括多个子步骤或者多个阶段,这些子步骤或者阶段并不必然是在同一时刻执行完成,而是可以在不同的时刻执行,这些子步骤或者阶段的执行顺序也不必然是依次进行,而是可以与其它步骤或者其它步骤的子步骤或者阶段的至少一部分轮流或者交替地执行。
在一个实施例中,如图3所示,提供了一种动态调整高速输入输出通道分配的装置,所述装置可以部署在BIOS中,也可独立部署在BIOS之外,所述装置包括:
处理模块302,用于在更换片上系统后,获取所述片上系统的型号;
确定模块303,用于读取基板管理控制器BMC中的视频图形阵列共享内存中JSON文件的内容,根据所述片上系统的型号确定所述片上系统使用的高速输入输出通道,所述JSON文件是用户通过带外通信方式设置的;
分配模块304,用于根据确定的所述片上系统使用的高速输入输出通道,进行所述高速输入输出通道的分配。
在其中一个实施例中,所述处理模块302用于:
通过读取所述片上系统的CPUID的方式来获取当前所述片上系统的型号。
在其中一个实施例中,所述装置还包括存储模块301,所述存储模块301用于:
在视频图形阵列共享内存中存储所述JSON文件,所述JSON文件包括每种型号的片上系统对高速输入输出通道的使用需求。
在其中一个实施例中,所述确定模块303用于:
根据所述JSON文件中高速输入输出通道的使用需求与高速输入输出通道的使用状况之间的对应关系确定所述片上系统使用的高速输入输出通道,所述对应关系根据用户的设置动态变化。
在其中一个实施例中,所述处理模块302用于:
在所述片上系统的高速输入输出通道分配完成之前,进行视频图形阵列设备的初始化,使其能够访问。
在其中一个实施例中,所述处理模块302用于:
接收用户的修改指令,或用户导入的JSON文件,完成对JSON文件的设置。
关于动态调整高速输入输出通道分配的装置的具体限定可以参见上文中对于动态调整高速输入输出通道分配方法的限定,在此不再赘述。上述动态调整高速输入输出通道分配的装置中的各个模块可全部或部分通过软件、硬件及其组合来实现。上述各模块可以硬件形式内嵌于或独立于计算机设备中的处理器中,也可以以软件形式存储于计算机设备中的存储器中,以便于处理器调用执行以上各个模块对应的操作。
在一个实施例中,提供了一种计算机可读存储介质,其上存储有计算机程序,所述计算机程序被处理器执行时实现以下步骤:
在更换片上系统后,获取所述片上系统的型号;
读取基板管理控制器BMC中的视频图形阵列共享内存中JSON文件的内容,根据所述片上系统的型号确定所述片上系统使用的高速输入输出通道,所述JSON文件是用户通过带外通信方式设置的;
根据确定的所述片上系统使用的高速输入输出通道,进行所述高速输入输出通道的分配。
在一个实施例中,计算机程序被处理器执行时还实现以下步骤:
通过读取所述片上系统的CPUID的方式来获取当前所述片上系统的型号。
在一个实施例中,计算机程序被处理器执行时还实现以下步骤:
在视频图形阵列共享内存中存储所述JSON文件,所述JSON文件包括每种型号的片上系统对高速输入输出通道的使用需求。
在一个实施例中,计算机程序被处理器执行时还实现以下步骤:
根据所述JSON文件中高速输入输出通道的使用需求与高速输入输出通道的使用状况之间的对应关系确定所述片上系统使用的高速输入输出通道,所述对应关系根据用户的设置动态变化。
在一个实施例中,计算机程序被处理器执行时还实现以下步骤:
在所述片上系统的高速输入输出通道分配完成之前,进行视频图形阵列设备的初始化,使其能够访问。
在一个实施例中,计算机程序被处理器执行时还实现以下步骤:
接收用户的修改指令,或用户导入的JSON文件,完成对JSON文件的设置。
本领域普通技术人员可以理解实现上述实施例方法中的全部或部分流程,是可以通过计算机程序来指令相关的硬件来完成,所述的计算机程序可存储于一非易失性计算机可读取存储介质中,该计算机程序在执行时,可包括如上述各方法的实施例的流程。其中,本申请所提供的各实施例中所使用的对存储器、存储、数据库或其它介质的任何引用,均可包括非易失性和/或易失性存储器。非易失性存储器可包括只读存储器(ROM)、可编程ROM(PROM)、电可编程ROM(EPROM)、电可擦除可编程ROM(EEPROM)或闪存。易失性存储器可包括随机存取存储器(RAM)或者外部高速缓冲存储器。作为说明而非局限,RAM以多种形式可得,诸如静态RAM(SRAM)、动态RAM(DRAM)、同步DRAM(SDRAM)、双数据率SDRAM(DDRSDRAM)、增强型SDRAM(ESDRAM)、同步链路(Synchlink) DRAM(SLDRAM)、存储器总线(Rambus)直接RAM(RDRAM)、直接存储器总线动态RAM(DRDRAM)、以及存储器总线动态RAM(RDRAM)等。
以上实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上所述实施例仅表达了本申请的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本申请构思的前提下,还可以做出若干变形和改进,这些都属于本申请的保护范围。因此,本申请专利的保护范围应以所附权利要求为准。

Claims (7)

1.一种动态调整高速输入输出通道分配的方法,其特征在于,所述方法应用于基本输入输出系统BIOS中,所述方法包括:
在更换片上系统后,获取所述片上系统的型号;
读取基板管理控制器BMC中的视频图形阵列共享内存中JSON文件的内容,根据所述片上系统的型号确定所述片上系统使用的高速输入输出通道,所述JSON文件是用户通过带外通信方式设置的;
根据确定的所述片上系统使用的高速输入输出通道,进行所述高速输入输出通道的分配;
所述方法还包括:
在视频图形阵列共享内存中存储所述JSON文件,所述JSON文件包括每种型号的片上系统对高速输入输出通道的使用需求;
所述根据所述片上系统的型号确定所述片上系统使用的高速输入输出通道包括:
根据所述JSON文件中高速输入输出通道的使用需求与高速输入输出通道的使用状况之间的对应关系确定所述片上系统使用的高速输入输出通道,所述对应关系根据用户的设置动态变化。
2.如权利要求1所述的方法,其特征在于,所述获取所述片上系统的型号包括:
通过读取所述片上系统的CPUID的方式来获取当前所述片上系统的型号。
3.如权利要求1所述的方法,其特征在于,所述方法包括:
在所述片上系统的高速输入输出通道分配完成之前,进行视频图形阵列设备的初始化,使其能够访问。
4.如权利要求1所述的方法,其特征在于,所述JSON文件是用户通过带外通信方式设置的,包括:
接收用户的修改指令,或用户导入的JSON文件,完成对JSON文件的设置。
5.一种动态调整高速输入输出通道分配的装置,其特征在于,所述装置应用于基本输入输出系统BIOS中,所述装置包括:
处理模块,用于在更换片上系统后,获取所述片上系统的型号;
确定模块,用于读取基板管理控制器BMC中的视频图形阵列共享内存中JSON文件的内容,根据所述片上系统的型号确定所述片上系统使用的高速输入输出通道,所述JSON文件是用户通过带外通信方式设置的;
分配模块,用于根据确定的所述片上系统使用的高速输入输出通道,进行所述高速输入输出通道的分配;
所述装置还包括存储模块,所述存储模块用于:
在视频图形阵列共享内存中存储所述JSON文件,所述JSON文件包括每种型号的片上系统对高速输入输出通道的使用需求;
所述根据所述片上系统的型号确定所述片上系统使用的高速输入输出通道包括:
根据所述JSON文件中高速输入输出通道的使用需求与高速输入输出通道的使用状况之间的对应关系确定所述片上系统使用的高速输入输出通道,所述对应关系根据用户的设置动态变化。
6.如权利要求5所述的装置,其特征在于,所述处理模块用于:
通过读取所述片上系统的CPUID的方式来获取当前所述片上系统的型号。
7.一种计算机可读存储介质,其上存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现权利要求1至4中任一项所述的方法的步骤。
CN202111504360.1A 2021-12-10 2021-12-10 动态调整高速输入输出通道分配的方法、装置及存储介质 Active CN114297135B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111504360.1A CN114297135B (zh) 2021-12-10 2021-12-10 动态调整高速输入输出通道分配的方法、装置及存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111504360.1A CN114297135B (zh) 2021-12-10 2021-12-10 动态调整高速输入输出通道分配的方法、装置及存储介质

Publications (2)

Publication Number Publication Date
CN114297135A CN114297135A (zh) 2022-04-08
CN114297135B true CN114297135B (zh) 2023-11-14

Family

ID=80967329

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111504360.1A Active CN114297135B (zh) 2021-12-10 2021-12-10 动态调整高速输入输出通道分配的方法、装置及存储介质

Country Status (1)

Country Link
CN (1) CN114297135B (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103399840A (zh) * 2013-07-31 2013-11-20 华为技术有限公司 一种计算机配置文件的带外修改方法及计算机
CN107408090A (zh) * 2015-03-27 2017-11-28 英特尔公司 输入/输出控制器访问通道的动态配置
CN113553172A (zh) * 2021-06-11 2021-10-26 济南浪潮数据技术有限公司 一种ipmi服务执行方法、装置及存储介质

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103399840A (zh) * 2013-07-31 2013-11-20 华为技术有限公司 一种计算机配置文件的带外修改方法及计算机
CN107408090A (zh) * 2015-03-27 2017-11-28 英特尔公司 输入/输出控制器访问通道的动态配置
CN113553172A (zh) * 2021-06-11 2021-10-26 济南浪潮数据技术有限公司 一种ipmi服务执行方法、装置及存储介质

Also Published As

Publication number Publication date
CN114297135A (zh) 2022-04-08

Similar Documents

Publication Publication Date Title
CN108804232B (zh) 一种支持云端fpga部署的方法、主机服务器及系统
CN104461698A (zh) 虚拟磁盘动态挂载的方法、管理装置及分布式存储系统
CN111338779B (zh) 资源分配方法、装置、计算机设备和存储介质
US11481315B2 (en) Booting an application from multiple memories
CN111880916A (zh) Gpu中多绘制任务处理方法、装置、终端、介质及主机
CN110633130A (zh) 一种基于内存热插拔技术的虚拟内存管理方法和装置
CN115454512A (zh) 一种芯片驱动加载配置方法、装置、设备和存储介质
CN111522602A (zh) 通信装置的启动方法
CN114297135B (zh) 动态调整高速输入输出通道分配的方法、装置及存储介质
WO2017202128A1 (zh) 非linux系统软件boot参数传递方法及系统
CN104700255B (zh) 多进程处理方法、装置和系统
CN117077221A (zh) 一种硬盘丝印分配方法、装置、计算机设备及介质
CN110222019B (zh) 文件系统所占空间的调整方法及装置
CN115878327A (zh) 总线预留方法、装置、服务器、电子设备和存储介质
US20200174064A1 (en) Allocation of test resources to perform a test of memory components
CN113220368B (zh) 一种存储客户端资源隔离方法、系统、终端及存储介质
US20220188380A1 (en) Data processing method and apparatus applied to graphics processing unit, and electronic device
CN109271538A (zh) 一种图片存储方法及相关设备
CN109656720B (zh) 地址空间分配方法和装置
WO2023287407A1 (en) Hardware component initialization
CN113986451A (zh) 虚拟机迁移方法、装置、电子设备和存储介质
CN109144399B (zh) 一种数据存储方法、装置及电子设备
CN112579305A (zh) 任务处理方法及装置、非易失性存储介质和设备
CN115665335B (zh) 图像处理方法、装置、图像形成设备及介质
CN104951406A (zh) 一种分页式地址空间管理方法以及控制器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant