CN114173367A - 时间同步路径保护方法、装置及可读存储介质 - Google Patents

时间同步路径保护方法、装置及可读存储介质 Download PDF

Info

Publication number
CN114173367A
CN114173367A CN202111591709.XA CN202111591709A CN114173367A CN 114173367 A CN114173367 A CN 114173367A CN 202111591709 A CN202111591709 A CN 202111591709A CN 114173367 A CN114173367 A CN 114173367A
Authority
CN
China
Prior art keywords
node
slave clock
value
clockclass
clock port
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202111591709.XA
Other languages
English (en)
Other versions
CN114173367B (zh
Inventor
陈朝辉
黄诚
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fiberhome Telecommunication Technologies Co Ltd
Original Assignee
Fiberhome Telecommunication Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fiberhome Telecommunication Technologies Co Ltd filed Critical Fiberhome Telecommunication Technologies Co Ltd
Priority to CN202111591709.XA priority Critical patent/CN114173367B/zh
Publication of CN114173367A publication Critical patent/CN114173367A/zh
Application granted granted Critical
Publication of CN114173367B publication Critical patent/CN114173367B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W24/00Supervisory, monitoring or testing arrangements
    • H04W24/04Arrangements for maintaining operational condition
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W56/00Synchronisation arrangements
    • H04W56/001Synchronization between nodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

本申请涉及一种时间同步路径保护方法、装置及可读存储介质,涉及分组时间同步技术领域,包括:各个节点基于主用从时钟端口接收的Announce消息进行时间同步;各个节点比较基于主用从时钟端口接收的Announce消息中的第一clockClass值与基于从备用从时钟端口接收的Announce消息中的第二clockClass值的大小;若检测到第一clockClass值大于第二clockClass值,各个节点基于备用从时钟端口接收的Announce消息进行时间同步。通过本申请,不仅可实现路径的选择和快速切换,且可满足特定应用场景对确定性的需求,还能有效实现链路故障的监测。

Description

时间同步路径保护方法、装置及可读存储介质
技术领域
本申请涉及分组时间同步技术领域,特别涉及一种时间同步路径保护方法、装置及可读存储介质。
背景技术
高精度时间同步是5G承载的关键需求之一,且根据不同技术实现或业务场景需求需要提供不同的同步精度。其中,5G同步需求主要体现在三个方面:基本业务时间同步需求、协同业务时间同步需求和新业务同步需求。
目前采用的主流时间同步技术是基于1588v2(一种精确时间同步协议)技术来实现,因此对于普遍采用的边界时钟(BC)和普通时钟(OC)而言,时间同步的跟踪路径一般是通过1588v2定义的BMC(Best Master Clock algorithm,最佳主时钟算法)算法来进行决策,不过由于其跟踪路径具有不确定性。因此,在一些工业互联网等特定的应用场景中,希望同步链路能够按照设计约束组织,即采用时间同步路径规划模式,而不是依靠BMC算法来自动决策,以满足特定应用场景的确定性需求。
相关技术中,时间同步路径规划模式的同步路径和PTP(Precision TimeProtocol,精确时间协议)端口的主从跟踪状态通常由人工或规划软件进行配置,因此当规划的同步路径出现故障时,就需要通过人工或规划软件重新配置同步路径方可实现同步恢复,以致存在切换实时性差的问题,进而无法满足应用对同步性能的要求;此外,由于人工配置的时间同步路径规划模式缺乏时间源信息的传递,以致无法对同步链路进行有效的监测和故障分析。
发明内容
本申请提供一种时间同步路径保护方法、装置及可读存储介质,以解决相关技术中存在的同步切换实时性差、链路故障监测难的问题。
第一方面,提供了一种时间同步路径保护方法,包括以下步骤:
各个节点基于主用从时钟端口接收的Announce消息进行时间同步;
各个节点比较基于主用从时钟端口接收的Announce消息中的第一clockClass值与基于从备用从时钟端口接收的Announce消息中的第二clockClass值的大小;
若检测到第一clockClass值大于第二clockClass值,各个节点基于备用从时钟端口接收的Announce消息进行时间同步。
一些实施例中,在主用同步路径上,上游节点的备用从时钟端口与其相邻的下游节点的主用从时钟端口连接,所述各个节点基于备用从时钟端口接收的Announce消息进行时间同步,包括:
各个节点分别将备用从时钟端口的工作状态从M状态设置为S状态、主用从时钟端口的工作状态从S状态设置为M状态,其中,工作状态为M状态的从时钟端口将Announce消息发送至与其连接的工作状态为S状态的从时钟端口;
各个节点基于工作状态为S状态的备用从时钟端口接收的Announce消息进行时间同步。
一些实施例中,在所述各个节点基于备用从时钟端口接收的Announce消息进行时间同步的步骤之后,还包括:
各个节点比较基于备用从时钟端口接收的Announce消息中的第三clockClass值与基于从主用从时钟端口接收的Announce消息中的第四clockClass值的大小;
若检测到第三clockClass值大于第四clockClass值,各个节点分别将主用从时钟端口的工作状态从M状态设置为S状态、备用从时钟端口的工作状态从S状态设置为M状态;
各个节点基于工作状态为S状态的主用从时钟端口接收的Announce消息进行时间同步时间。
一些实施例中,所述方法还包括:
中间节点比较第一clockClass值、第二clockClass值和本地时钟的第五clockClass值;
若检测到第一clockClass值和第二clockClass值相等且大于第五clockClass值,中间节点基于本地时钟进行时间同步。
一些实施例中,所述中间节点基于本地时钟进行时间同步,包括:
中间节点将从时钟端口的工作状态设置为M状态;
中间节点将本地时钟信息通过工作状态为M状态的从时钟端口发送至相邻下一中间节点的工作状态为M状态的从时钟端口上,使得中间节点的同步时钟切换至本地时钟。
一些实施例中,在所述各个节点比较基于主用从时钟端口接收的Announce消息中Announce消息的第一clockClass值与基于从备用从时钟端口接收的Announce消息的第二clockClass值的大小的步骤之前,还包括:
若某一上游节点检测到所述Announce消息中存在降质信息和/或告警信息,则将所述Announce消息以预设发送频率发送至与其连接的相邻下游节点,所述预设发送频率大于原始发送频率。
一些实施例中,在主用同步路径上,末端节点的同步阻塞端口与首节点的主时钟端口连接。
一些实施例中,所述主用从时钟端口的预设值为Slave,备用从时钟端口的预设值为preSlave,预设值为Slave和preSlave的从时钟端口用于接收Announce消息。
第二方面,提供了一种时间同步路径保护装置,包括:
第一同步单元,其用于各个节点基于主用从时钟端口接收的Announce消息进行时间同步;
第二同步单元,其用于各个节点比较基于主用从时钟端口接收的Announce消息的第一clockClass值与基于从备用从时钟端口接收的Announce消息的第二clockClass值的大小;若检测到第一clockClass值大于第二clockClass值,各个节点基于备用从时钟端口接收的Announce消息进行时间同步。
第三方面,提供了一种计算机可读存储介质,所述计算机存储介质存储有计算机程序,当所述计算机程序被处理器执行时,以实现前述的时间同步路径保护方法。
本申请提供的技术方案带来的有益效果包括:不仅可实现路径的选择和快速切换,且可满足特定应用场景对确定性的需求,还能有效实现链路故障的监测。
本申请提供了一种时间同步路径保护方法、装置及可读存储介质,包括:各个节点基于主用从时钟端口接收的Announce消息进行时间同步;各个节点比较基于主用从时钟端口接收的Announce消息中的第一clockClass值与基于从备用从时钟端口接收的Announce消息中的第二clockClass值的大小;若检测到第一clockClass值大于第二clockClass值,各个节点基于备用从时钟端口接收的Announce消息进行时间同步。通过本申请,各个节点可基于主用从时钟端口和备用从时钟端口接收Announce消息,并根据Announce消息中的clockClass值进行比较决策来实现路径的选择和快速切换,不仅能够更好的保证切换过程中的同步性能,且实现了路径的可规划性,进而满足特定应用场景对确定性的需求;同时通过Announce消息实现时间同步路径规划模式下的时间源信息的传递,进而有效实现链路故障的监测。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例提供的一种时间同步路径保护方法的流程示意图;
图2为本申请实施例提供的同步路径规划示意图;
图3为本申请实施例提供的同步路径故障切换示意图;
图4为本申请实施例提供的一种时间同步路径保护装置的结构示意图。
具体实施方式
为使本申请实施例的目的、技术方案和优点更加清楚,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本申请的一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本申请保护的范围。
本申请实施例提供了一种时间同步路径保护方法、装置及可读存储介质,其能解决相关技术中存在的同步切换实时性差、链路故障监测难的问题。
图1是本申请实施例提供的一种时间同步路径保护方法,包括以下步骤:
步骤S10:各个节点基于主用从时钟端口接收的Announce消息进行时间同步;
示范性的,在本申请实施例中,为了实现同步路径以及备用路径(备用路径即保护路径)的可规划性,对PTP端口进行预设值设置,并对每个节点中的预设值进行合规分析,对于不符合规则的配置数据进行告警且不予响应,例如一个节点中出现多个预设值为Slave的错误;具体的预设值以及对应端口的含义参见表1所示,不同的预设值代表PTP端口具有不同的数据处理功能;比如,预设值为Slave和preSlave的PPT端口能够接收Announce消息,而预设值为Master、Passive和Disable的PPT端口不能接收Announce消息,即对于接收到的Announce消息均进行丢弃处理,因此,本实施例中只有主用从时钟端口和备用从时钟端口可以接收Announce消息。所以通过预设值可实现对同步路径和备用路径的规划,即通过引入“preSlave”这个参数来实现备用路径的规划。
表1 PTP端口预设值说明
预设值 含义
Slave 主用从时钟端口
preSlave 备用从时钟端口
Master 主时钟端口
Passive 同步阻塞端口
Disable 不使能同步端口
其中,前述表1仅是实例性呈现,还可以根据需要扩充其他预设值或调整前述预设值的含义。
不过PTP端口的预设值,并非指代PTP端口的同步工作状态,PTP端口的同步工作状态需要通过clockClass比较决策算法来确定,进一步的,本实施例还可对PPT端口的工作状态进行设定,比如只有工作状态为M状态(M状态指代的是通常意义中PPT端口的“Master”工作状态,该“Master”用于发布同步时钟,同理,S状态指代的是“Slave”工作状态,用于接收同步时钟,P状态指代的是“Passive”工作状态,表示不参与时钟同步,D状态指代的是“Disable”工作状态,表示不使能)的PPT端口可以向外发送Announce消息,其他工作状态的PPT端口不能向外发送Announce消息。
在时间同步网中,普遍采用的时钟模型是BC和OC。而时间信息的传递路径规划需要基于采用的时钟模型来逐跳跟踪并向下游节点传递。本实施例中的时间同步路径的规划通过PTP端口的预设值来实现,其中,特定应用场景的时间同步路径的规划需要考虑主用时间同步路径规划和备用时间同步路径规划,且需要考虑同步定时环的破环。具体规划方法如下:
针对OC节点而言,仅需根据节点属性,对其唯一的PTP端口的预设值进行设置:
对于时间基准源节点,其上的PTP端口的预设值设为Master;
对于末端同步应用节点,其上的PTP端口预设值为Slave;
对于BC节点而言,由于存在多个PTP端口,所以其配置规则相对复杂,具体如下:
规划为主用同步方向的PTP端口的预设值设为Slave,即代表主用从时钟端口;
规划为备用同步方向的PTP端口的预设值设为preSlave,即代表备用从时钟端口;
而对于其它PTP端口,如果该PPT端口为非破环点端口,则其预设值设为Master,即代表主时钟端口;如果该PPT端口为破环点端口,则其预设值设为Passive或Disable,通常将不作预设操作的PTP端口的预设值默认为Disable;其中,预设值为Passive的PTP端口,可以完成同步OAM(Operation Administration and Maintenance,操作维护管理)中定义的对比测试功能;而预设值为Disabl”的PTP端口,则不运行PTP协议。
以时钟为BC为例,参见图2所示,节点1~节点4环形组网,从节点1连接的是规划的主用时间基准源(PRTC1),节点4连接的是规划的备用时间基准源(PRTC2),并将PTP端口的同步状态预设值分别设为:Slave、preSlave、Master和Passive。其中,规划的主用同步路径是PRTC1->节点1->节点2->节点3->节点4,其上游节点的备用从时钟端口与其相邻的下游节点的主用从时钟端口连接;且节点1和节点4之间通过预设值Passive进行破坏处理,即末端节点的同步阻塞端口与首节点的主时钟端口连接,避免信息环回风险,使得Announce消息的发送无需按跳数进行延时处理;而规划的备用同步路径则是PRTC2->节点4->节点3->节点2->节点1。
其中,图2中的时间跟踪关系受PTP端口预设值的约束:节点只能通过预设值为Slave或preSlave的PTP端口跟踪上游节点,可以通过工作状态预设为M状态且预设值为Slave或preSlave或Master的PPT端口发送同步消息;而预设值为Passive的PTP端口,在开启同步OAM对比检测功能时,能够运行PTP协议,否则不接收和发送同步报文;因此,对于启动Announce消息的接收和发送:节点只能通过预设值为Slave或preSlave的PPT端口接收Announce消息,并通过工作状态为M状态的PPT端口发送Announce消息。
具体的,图2中括号前的内容代表PPT端口的预设值,括号内的内容表示PPT端口的工作状态,其中,“S”表示S状态,“M”表示M状态,“P”表示P状态。例如:preslave(M)表示的是PTP端口的预设值为preSlave,而同步工作状态为“Master”工作状态。
因此,在主用同步路径正常的情况下,各个节点基于主用从时钟端口接收的Announce消息进行时间同步,即节点1通过预设值为Slave、工作状态为S状态的主用从时钟端口接收PRTC1发送的Announce消息并同步PRTC1,然后通过预设值为preSlave、工作状态为M状态的备用从时钟端口将Announce消息发送至节点2,同理,节点2至节点4以相同的方式进行消息的接收与发送以及时间的同步,因此,此时的时间同步路径为PRTC1->节点1->节点2->节点3->节点4。
步骤S20:各个节点比较基于主用从时钟端口接收的Announce消息中的第一clockClass值与基于从备用从时钟端口接收的Announce消息中的第二clockClass值的大小;
更进一步的,在步骤S20之前,还包括步骤:若某一上游节点检测到所述Announce消息中存在降质信息和/或告警信息,则将所述Announce消息以预设发送频率发送至与其连接的相邻下游节点,所述预设发送频率大于原始发送频率。
示范性的,在本申请实施例中,参见图3所示,当主用同步路径中的节点1至节点2之间的链路出现故障时,节点2的跟踪端口会检测到物理端口告警或检测到Announce接收超时,亦或是接收到上游节点(比如节点1)发送的包含降质信息的Announce消息(例如:Announce消息中的第一clockClass值=187,而正常的主用时间基准源和备用时间基准源的clockClass值=6),此时节点2会自动进入时间保持模式,此时节点2至节点4中的各个端口的工作状态还是保持图2所示的状态;同时节点2将按照预设的最快发送频率(例如:16包/秒)并通过预设值为preSlave、工作状态为S状态的备用从时钟端口向下游节点(例如节点3)发送n个包含降质信息的Announce消息(默认n=3,当然也可根据实际需求进行设定,在此不作限定)后,再恢复为原始发送频率发送Announce消息,该操作可以使得下游节点在第一时间知道主用同步路径出现故障,进而在第一时间快速切换至备用同步路径,降低了时延,提高了切换的实时性。
其中,Announce消息发送频率可以进行以下设置:
当同步路径处于稳定状态时,Announce消息的发送按PTP端口属性中配置的原始发送频率进行发送;
当处于同步监听或保持状态,节点在比较决策出新的最优时钟时,节点将以最快发送频率发送n个Announce消息至下一节点后,再恢复原始发送频率,其中,Announce消息通常采用的最快发送频率是16包/秒,而n值可根据实际需求配置,在此不作限定;
同样的,当同步路径出现异常情况时,节点也会以最快发送频率发送n个Announce消息至下一节点后,再恢复原始发送频率。其中,异常情况有两种:一种是监测到工作状态为S状态的PTP端口异常,该异常可能是检测到PTP端口物理层告警,也可能是PTP协议层检测到告警;另一种是工作状态为S状态的PTP端口接收到包含降质信息的Announce消息。
当节点3收到节点2发送的包含降质信息的Announce消息时,也会以最快发送频率并通过预设值为preSlave、工作状态为S状态的备用从时钟端口向节点4发送n个包含降质信息的Announce消息,使得降质信息能够在同步链路中快速传递;而当节点4基于主用从时钟端口收到包含降质信息的Announce消息后,会将该Announce消息中的第一clockClass值与基于从预设值为preSlave的备用从时钟端口接收的Announce消息中的第二clockClass值进行比较,根据第一clockClass值和第二clockClass值的大小确定待跟踪的最佳时钟。
步骤S30:若检测到第一clockClass值大于第二clockClass值,各个节点基于备用从时钟端口接收的Announce消息进行时间同步。
具体的,所述各个节点基于备用从时钟端口接收的Announce消息进行时间同步的具体步骤包括:
各个节点分别将备用从时钟端口的工作状态从M状态设置为S状态、主用从时钟端口的工作状态从S状态设置为M状态,其中,工作状态为M状态的从时钟端口将Announce消息发送至与其连接的工作状态为S状态的从时钟端口;
各个节点基于工作状态为S状态的备用从时钟端口接收的Announce消息进行时间同步。
更进一步的,所述方法还包括:中间节点比较第一clockClass值、第二clockClass值和本地时钟的第五clockClass值;
若检测到第一clockClass值和第二clockClass值相等且大于第五clockClass值,中间节点基于本地时钟进行时间同步。
具体的,所述中间节点基于本地时钟进行时间同步的具体步骤包括:
中间节点将从时钟端口的工作状态设置为M状态;
中间节点将本地时钟信息通过工作状态为M状态的从时钟端口发送至相邻下一中间节点的工作状态为M状态的从时钟端口上,使得中间节点的同步时钟切换至本地时钟。
示范性的,在本申请实施例中,对clockClass值的比较以及状态决策进行预设,其中,clockClass值的比较过程具体如下:
当节点从不同PTP端口接收到Announce消息时,首先比较本地时钟是否要优于PRTC1和PRTC2,通过比较时钟的clockClass值来实现,且clockClass值小的优胜;因此若本地时钟同时优于PRTC1和PRTC2,说明PRTC1和PRTC2出现异常,则删除PRTC1和PRTC2的信息,并输出本地时钟作为优选结果输出,此时节点将不再跟踪外部性能劣化的时间基准(比如PRTC1和PRTC2)。
若比较结果为PRTC1优于本地时钟,而PRTC2劣于本地时钟,则清除PRTC2的信息,并输出比较结果为PRTC1优胜;若比较结果为PRTC2优于本地时钟,而PRTC1劣于本地时钟,则清除PRTC1的信息,并输出比较结果为PRTC2优胜。
但是,若PRTC1和PRTC2均优于本地时钟,则比较PRTC1和PRTC2的优劣,此时,若PRTC1优于PRTC2,则输出比较结果为A优胜;如果PRTC1劣于PRTC2,则输出比较结果为B优胜;不过,当PRTC1和PRTC2的比较结果为相等时,则需要进一步判断PRTC1和PRTC2的消息中,哪个是由预设值为Slave的PTP端口接收,比如PRTC1是由预设值Slave的PTP端口接收,则输出PRTC1优胜。其中,在本实施例中,由于仅预设值为Slave和preSlave的PTP端口能够接收Announce消息,因此一定会存在预设值为Slave的PTP端口接收的消息,否则输出错误,所以,本实施例中可以设定为预设值为Slave的PTP端口接收到的时间基准源作为优先选择。
此外,若节点仅从一个PTP端口收到Announce消息,那么只要这个PPT端口的预设值为Slave或preSlave,则判定该Announce消息中所包含的时间基准源就是这个节点的最优时钟。而若节点从多个预设值为preSlave的PPT端口收到Announce消息,则需要通过比较两个PPT端口设置的“portPri”参数进行决策,根据“portPri”参数确定优先级,以优先级高的PPT端口接收到的时间基准源作为优先选择;当出现“portPri”参数相等的情况时,若两个Announce消息是基于同一个PPT端口接收到的,则以最新接收到的Announce消息对应的时间基准源作为优先选择;若两个Announce消息不是基于同一个PPT端口接收到的,则输出错误。另外,在预设的决策周期内,若节点没有收到任何Announce消息,则用本地时钟作为该节点的最优时钟。
状态决策需基于clockClass值的比较结果进行,具体如下:
每个节点会将clockClass值的比较结果进行输出,该输出包括最优时钟信息等,并判断该最优时钟是否为本地时钟,若是,则节点直接输出本地时钟信息,而不跟踪外部时间基准,因此,该节点的所有PPT端口的工作状态决策为M状态;若否,则对节点的各个PPT端口进行轮询,判断该时钟信息的入端口:首先判断PPT端口的预设值是否为Disable,若是,则该PPT端口的工作状态可以直接决策为D状态;若否,则判断该最优时钟是否来源于该PTP端口,若最优时钟来源于该PTP端口,则该PTP端口的工作状态决策为S状态;若该最优时钟不是来源于该PTP端口,则需要分析该PTP端口的预设值才能进行状态决策,如果其预设值为Slave或preSlave或Master,则该PTP端口的工作状态可以决策为Master,如果其预设值为Passive,则该PTP端口的工作状态可以决策为P状态;非以上预设值,则PTP端口的工作状态可以决策为D状态。
以下结合图3和上述clockClass值的比较以及状态决策过程进行同步路径的切换和时间同步的阐释说明。
当节点4检测到第一clockClass值(第一clockClass值=187)大于第二clockClass值(第二clockClass值=6)时,对于节点4而言,本地时钟的第五clockClass值=128必然大于第二clockClass值,说明PRTC2优于PRTC1和本地时钟,由于此时包含第二clockClass值的Announce消息来源于预设值为preSlave的备用从时钟端口,因此将该备用从时钟端口的工作状态由M状态设置为S状态,并将其他预设值为Slave的主用从时钟端口的工作状态从S状态设置为M状态,而其他同步阻塞端口、主时钟端口和不使能端口的工作状态不变;同时将包含第二clockClass值的Announce消息从预设值为Slave、工作状态为M状态的主用从时钟端口与其连接的节点3的预设值为preSlave的备用从时钟端口;
节点3在收到包含第二clockClass值的Announce消息时,也会将该第二clockClass值、第一clockClass值和本地时钟的第五clockClass值进行比较,若此时第二clockClass值依然等于6,那么节点3也会比较出最优时钟为PRTC2,并通过状态决策算法决策出预设值为preSlave的备用从时钟端口的工作状态从M状态更新为S状态,而预设值为Slave的主用从时钟端口的工作状态从S状态更新为M状态,锁定时间同步方向,并向其他方向发送携带质量正常的消息,即同时将包含第二clockClass值的Announce消息从预设值为Slave、工作状态为M状态的主用从时钟端口与其连接的节点2的预设值为preSlave的备用从时钟端口,同理,节点2和节点1也会重复上述比较和决策过程,进而将节点2和节点1上的预设值为preSlave的备用从时钟端口的工作状态从M状态更新为S状态,而预设值为Slave的主用从时钟端口的工作状态从S状态更新为M状态,实现将主用同步路径:PRTC1->节点1->节点2->节点3->节点4切换至备用同步路:PRTC2->节点4->节点3->节点2,PRTC1->节点1,完成时间同步。
不过,若此时节点3收到的第二clockClass值=187,说明此时节点3与节点4之间也出现了故障,那么节点3会以最快发送频率向节点2发送3个包含降质信息的Announce消息,同时会比较决策出最优时钟为本地时钟,且不再跟踪PRTC1和PRTC2,而是输出本地时钟信息,并将节点3上的主用从时钟端口和备用从时钟端口的工作状态均更新为M状态,进行本地时钟的时间同步。同理,节点2也进行本地时钟的时间同步,在此不再赘述。
更进一步的,在本申请实施例中,在步骤S30之后,还包括:
各个节点比较基于备用从时钟端口接收的Announce消息中的第三clockClass值与基于从主用从时钟端口接收的Announce消息中的第四clockClass值的大小;
若检测到第三clockClass值大于第四clockClass值,各个节点分别将主用从时钟端口的工作状态从M状态设置为S状态、备用从时钟端口的工作状态从S状态设置为M状态;
各个节点基于工作状态为S状态的主用从时钟端口接收的Announce消息进行时间同步时间。
示范性的,本实施例中,当同步路径从主用同步路径切换至备用同步路径之后,各个节点会比较基于备用从时钟端口接收的Announce消息中的第三clockClass值与基于从主用从时钟端口接收的Announce消息中的第四clockClass值的大小,以判断主用同步路径的故障是否已清除,处于正常状态。
比如,节点1和节点2之间的故障已解除,说明主用同步链路恢复正常,则节点2的端口告警消失,并且重新从预设值为Slave的主用从时钟端口接收到包含第四clockClass值=6的Announce消息;此时节点2会将从备用从时钟端口接收到的第三clockClass值和主用从时钟端口接收到第四clockClass值进行比较,此时若第四clockClass值小于第三clockClass值,则节点2会直接比较决策出最佳时钟为PRTC1,而若第四clockClass值等于第三clockClass值,由于第三clockClass值是从预设值为Slave的主用从时钟端口接收到的,所以节点2也会比较决策出最佳时钟为PRTC1,并将预设值为Slave的主用从时钟端口的工作状态从M状态更新为S状态,预设值为preSlaved备用从时钟端口的工作状态从S状态设置为M状态,从而锁定时间同步方向,即基于工作状态为S状态的主用从时钟端口接收的Announce消息进行时间同步时间,并以最快发送频率向节点3发送3个包含第四clockClass值的Announce消息,使得同步链路上的节点能够快速切换同步方向,即节点3和节点4根据接收到的消息进行比较决策后快速切回规划的主用同步路径上。
通过本申请,各个节点可基于主用从时钟端口和备用从时钟端口接收Announce消息,并根据Announce消息中的clockClass值进行比较决策来实现路径的选择和快速切换,不仅能够更好的保证切换过程中的同步性能,提升了时间同步链路的鲁棒性,降低了对设备硬件的性能要求,且实现了路径的可规划性,进而满足特定应用场景对确定性的需求;同时通过Announce消息实现时间同步路径规划模式下的时间源信息的传递,进而有效实现链路故障的监测。
参见图4所示,本申请实施例还提供了一种时间同步路径保护装置,包括:
第一同步单元,其用于各个节点基于主用从时钟端口接收的Announce消息进行时间同步;
第二同步单元,其用于各个节点比较基于主用从时钟端口接收的Announce消息的第一clockClass值与基于从备用从时钟端口接收的Announce消息的第二clockClass值的大小;若检测到第一clockClass值大于第二clockClass值,各个节点基于备用从时钟端口接收的Announce消息进行时间同步。
通过本申请,各个节点可基于主用从时钟端口和备用从时钟端口接收Announce消息,并根据Announce消息中的clockClass值进行比较决策来实现路径的选择和快速切换,不仅能够更好的保证切换过程中的同步性能,提升了时间同步链路的鲁棒性,降低了对设备硬件的性能要求,且实现了路径的可规划性,进而满足特定应用场景对确定性的需求;同时通过Announce消息实现时间同步路径规划模式下的时间源信息的传递,进而有效实现链路故障的监测。
更进一步的,在本申请实施例中,在主用同步路径上,上游节点的备用从时钟端口与其相邻的下游节点的主用从时钟端口连接,所述第二同步单元具体用于:
各个节点分别将备用从时钟端口的工作状态从M状态设置为S状态、主用从时钟端口的工作状态从S状态设置为M状态,其中,工作状态为M状态的从时钟端口将Announce消息发送至与其连接的工作状态为S状态的从时钟端口;
各个节点基于工作状态为S状态的备用从时钟端口接收的Announce消息进行时间同步。
更进一步的,在本申请实施例中,所述装置还包括第三同步单元,其用于:
各个节点比较基于备用从时钟端口接收的Announce消息中的第三clockClass值与基于从主用从时钟端口接收的Announce消息中的第四clockClass值的大小;
若检测到第三clockClass值大于第四clockClass值,各个节点分别将主用从时钟端口的工作状态从M状态设置为S状态、备用从时钟端口的工作状态从S状态设置为M状态;
各个节点基于工作状态为S状态的主用从时钟端口接收的Announce消息进行时间同步时间。
更进一步的,在本申请实施例中,所述装置还包括第四同步单元,其用于:
中间节点比较第一clockClass值、第二clockClass值和本地时钟的第五clockClass值;
若检测到第一clockClass值和第二clockClass值相等且大于第五clockClass值,中间节点基于本地时钟进行时间同步。
更进一步的,在本申请实施例中,所述第四同步单元具体用于:
中间节点将从时钟端口的工作状态设置为M状态;
中间节点将本地时钟信息通过工作状态为M状态的从时钟端口发送至相邻下一中间节点的工作状态为M状态的从时钟端口上,使得中间节点的同步时钟切换至本地时钟。
更进一步的,在本申请实施例中,所述第一同步单元具体还用于:
若某一上游节点检测到所述Announce消息中存在降质信息和/或告警信息,则将所述Announce消息以预设发送频率发送至与其连接的相邻下游节点,所述预设发送频率大于原始发送频率。
更进一步的,在本申请实施例中,在主用同步路径上,末端节点的同步阻塞端口与首节点的主时钟端口连接。
更进一步的,在本申请实施例中,所述主用从时钟端口的预设值为Slave,备用从时钟端口的预设值为preSlave,预设值为Slave和preSlave的从时钟端口用于接收Announce消息。
需要说明的是,所属本领域的技术人员可以清楚地了解到,为了描述的方便和简洁,上述描述的装置和各单元的具体工作过程,可以参考前述时间同步路径保护方法实施例中的对应过程,在此不再赘述。
本申请实施例还提供了一种计算机可读存储介质,其上存储有计算机程序,计算机程序被处理器执行时实现前述的时间同步路径保护方法的全部步骤或部分步骤。
本申请实施例实现前述的全部或部分流程,也可以通过计算机程序来指令相关的硬件来完成,计算机程序可存储于一计算机可读存储介质中,该计算机程序在被处理器执行时,可实现上述各个方法的步骤。其中,计算机程序包括计算机程序代码,计算机程序代码可以为源代码形式、对象代码形式、可执行文件或某些中间形式等。计算机可读介质可以包括:能够携带计算机程序代码的任何实体或装置、记录介质、U盘、移动硬盘、磁碟、光盘、计算机存储器、只读存储器(Read-Only memory,ROM)、随机存取存储器(Random Accessmemory,RAM)、电载波信号、电信信号以及软件分发介质等。需要说明的是,计算机可读介质包含的内容可以根据司法管辖区内立法和专利实践的要求进行适当的增减,例如在某些司法管辖区,根据立法和专利实践,计算机可读介质不包括电载波信号和电信信号。
本领域内的技术人员应明白,本发明的实施例可提供为方法、系统、服务器或计算机程序产品。因此,本发明可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本发明可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器和光学存储器等)上实施的计算机程序产品的形式。
本发明是参照根据本发明实施例的方法、设备(系统)和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
需要说明的是,在本文中,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者系统不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者系统所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括该要素的过程、方法、物品或者系统中还存在另外的相同要素。
上述本发明实施例序号仅仅为了描述,不代表实施例的优劣。
以上所述仅是本申请的具体实施方式,使本领域技术人员能够理解或实现本申请。对这些实施例的多种修改对本领域的技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本申请的精神或范围的情况下,在其它实施例中实现。因此,本申请将不会被限制于本文所示的这些实施例,而是要符合与本文所申请的原理和新颖特点相一致的最宽的范围。

Claims (10)

1.一种时间同步路径保护方法,其特征在于,包括以下步骤:
各个节点基于主用从时钟端口接收的Announce消息进行时间同步;
各个节点比较基于主用从时钟端口接收的Announce消息中的第一clockClass值与基于从备用从时钟端口接收的Announce消息中的第二clockClass值的大小;
若检测到第一clockClass值大于第二clockClass值,各个节点基于备用从时钟端口接收的Announce消息进行时间同步。
2.如权利要求1所述的时间同步路径保护方法,其特征在于,在主用同步路径上,上游节点的备用从时钟端口与其相邻的下游节点的主用从时钟端口连接,所述各个节点基于备用从时钟端口接收的Announce消息进行时间同步,包括:
各个节点分别将备用从时钟端口的工作状态从M状态设置为S状态、主用从时钟端口的工作状态从S状态设置为M状态,其中,工作状态为M状态的从时钟端口将Announce消息发送至与其连接的工作状态为S状态的从时钟端口;
各个节点基于工作状态为S状态的备用从时钟端口接收的Announce消息进行时间同步。
3.如权利要求2所述的时间同步路径保护方法,其特征在于,在所述各个节点基于备用从时钟端口接收的Announce消息进行时间同步的步骤之后,还包括:
各个节点比较基于备用从时钟端口接收的Announce消息中的第三clockClass值与基于从主用从时钟端口接收的Announce消息中的第四clockClass值的大小;
若检测到第三clockClass值大于第四clockClass值,各个节点分别将主用从时钟端口的工作状态从M状态设置为S状态、备用从时钟端口的工作状态从S状态设置为M状态;
各个节点基于工作状态为S状态的主用从时钟端口接收的Announce消息进行时间同步时间。
4.如权利要求2所述的时间同步路径保护方法,其特征在于,所述方法还包括:
中间节点比较第一clockClass值、第二clockClass值和本地时钟的第五clockClass值;
若检测到第一clockClass值和第二clockClass值相等且大于第五clockClass值,中间节点基于本地时钟进行时间同步。
5.如权利要求4所述的时间同步路径保护方法,其特征在于,所述中间节点基于本地时钟进行时间同步,包括:
中间节点将从时钟端口的工作状态设置为M状态;
中间节点将本地时钟信息通过工作状态为M状态的从时钟端口发送至相邻下一中间节点的工作状态为M状态的从时钟端口上,使得中间节点的同步时钟切换至本地时钟。
6.如权利要求1所述的时间同步路径保护方法,其特征在于,在所述各个节点比较基于主用从时钟端口接收的Announce消息中Announce消息的第一clockClass值与基于从备用从时钟端口接收的Announce消息的第二clockClass值的大小的步骤之前,还包括:
若某一上游节点检测到所述Announce消息中存在降质信息和/或告警信息,则将所述Announce消息以预设发送频率发送至与其连接的相邻下游节点,所述预设发送频率大于原始发送频率。
7.如权利要求1所述的时间同步路径保护方法,其特征在于:在主用同步路径上,末端节点的同步阻塞端口与首节点的主时钟端口连接。
8.如权利要求1所述的时间同步路径保护方法,其特征在于:所述主用从时钟端口的预设值为Slave,备用从时钟端口的预设值为preSlave,预设值为Slave和preSlave的从时钟端口用于接收Announce消息。
9.一种时间同步路径保护装置,其特征在于,包括:
第一同步单元,其用于各个节点基于主用从时钟端口接收的Announce消息进行时间同步;
第二同步单元,其用于各个节点比较基于主用从时钟端口接收的Announce消息的第一clockClass值与基于从备用从时钟端口接收的Announce消息的第二clockClass值的大小;若检测到第一clockClass值大于第二clockClass值,各个节点基于备用从时钟端口接收的Announce消息进行时间同步。
10.一种计算机可读存储介质,其特征在于:所述计算机存储介质存储有计算机程序,当所述计算机程序被处理器执行时,以实现权利要求1至8中任一项所述的时间同步路径保护方法。
CN202111591709.XA 2021-12-23 2021-12-23 时间同步路径保护方法、装置及可读存储介质 Active CN114173367B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111591709.XA CN114173367B (zh) 2021-12-23 2021-12-23 时间同步路径保护方法、装置及可读存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111591709.XA CN114173367B (zh) 2021-12-23 2021-12-23 时间同步路径保护方法、装置及可读存储介质

Publications (2)

Publication Number Publication Date
CN114173367A true CN114173367A (zh) 2022-03-11
CN114173367B CN114173367B (zh) 2023-11-03

Family

ID=80487999

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111591709.XA Active CN114173367B (zh) 2021-12-23 2021-12-23 时间同步路径保护方法、装置及可读存储介质

Country Status (1)

Country Link
CN (1) CN114173367B (zh)

Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101170373A (zh) * 2007-11-27 2008-04-30 上海自动化仪表股份有限公司 环网中时钟同步的实现方法
CN102868516A (zh) * 2012-10-09 2013-01-09 盛科网络(苏州)有限公司 同步以太网中时钟信息分发的方法和装置
CN102957488A (zh) * 2011-08-18 2013-03-06 中兴通讯股份有限公司 一种时间同步选源方法及装置
US20160013876A1 (en) * 2012-12-31 2016-01-14 Zte Corporation Time synchronization method and system
CN106209337A (zh) * 2015-04-29 2016-12-07 中国移动通信集团公司 一种时间同步报文发送频率自适应方法、装置及设备
US20170177527A1 (en) * 2015-12-22 2017-06-22 Thomas D. Lovett Exascale fabric time synchronization
CN107046449A (zh) * 2016-02-06 2017-08-15 华为技术有限公司 用于时间同步的方法和时钟
CN108990086A (zh) * 2017-06-02 2018-12-11 中国移动通信有限公司研究院 一种同步网络告警方法和装置
CN109218007A (zh) * 2017-07-03 2019-01-15 中兴通讯股份有限公司 路径选择方法、设备及存储介质
CN112511255A (zh) * 2020-11-23 2021-03-16 中国联合网络通信集团有限公司 一种时间同步方法及装置
CN112771817A (zh) * 2019-09-06 2021-05-07 华为技术有限公司 用于实现时钟源选取的方法、装置、系统及存储介质
CN112769606A (zh) * 2020-12-31 2021-05-07 网络通信与安全紫金山实验室 一种时钟同步网络节能的方法、装置及储存介质

Patent Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101170373A (zh) * 2007-11-27 2008-04-30 上海自动化仪表股份有限公司 环网中时钟同步的实现方法
CN102957488A (zh) * 2011-08-18 2013-03-06 中兴通讯股份有限公司 一种时间同步选源方法及装置
CN102868516A (zh) * 2012-10-09 2013-01-09 盛科网络(苏州)有限公司 同步以太网中时钟信息分发的方法和装置
US20160013876A1 (en) * 2012-12-31 2016-01-14 Zte Corporation Time synchronization method and system
CN106209337A (zh) * 2015-04-29 2016-12-07 中国移动通信集团公司 一种时间同步报文发送频率自适应方法、装置及设备
US20170177527A1 (en) * 2015-12-22 2017-06-22 Thomas D. Lovett Exascale fabric time synchronization
CN107046449A (zh) * 2016-02-06 2017-08-15 华为技术有限公司 用于时间同步的方法和时钟
CN108990086A (zh) * 2017-06-02 2018-12-11 中国移动通信有限公司研究院 一种同步网络告警方法和装置
CN109218007A (zh) * 2017-07-03 2019-01-15 中兴通讯股份有限公司 路径选择方法、设备及存储介质
CN112771817A (zh) * 2019-09-06 2021-05-07 华为技术有限公司 用于实现时钟源选取的方法、装置、系统及存储介质
CN112511255A (zh) * 2020-11-23 2021-03-16 中国联合网络通信集团有限公司 一种时间同步方法及装置
CN112769606A (zh) * 2020-12-31 2021-05-07 网络通信与安全紫金山实验室 一种时钟同步网络节能的方法、装置及储存介质

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
MICROSEMI: "Synchronization for Next Generation Networks - The PTP Telecom Profile", Retrieved from the Internet <URL:https://www.microsemi.com/document-portal/doc_download/133176-synchronization-for-next-generation-networks-the-ptp-telecom-profile> *
王平 等: "EPA网络控制系统时钟同步主时钟控制算法研究", 系统仿真学报 *
韩柳燕 等: "1588v2时间同步网络的自动监测和管理", 《电信网技术》 *

Also Published As

Publication number Publication date
CN114173367B (zh) 2023-11-03

Similar Documents

Publication Publication Date Title
US7944815B2 (en) System and method for network recovery from multiple link failures
CN102263630B (zh) 一种时钟源的选择方法
US10181919B2 (en) Synchronization method, controller, synchronization node, synchronous network, and storage medium
EP2802097B1 (en) Clock synchronization method and device
US20110026394A1 (en) Distributed ethernet system and method for detecting fault based thereon
EP3121996B1 (en) Synchronization failure processing method and system for clock and time synchronization network
EP2852087A1 (en) Packet network synchronization method, apparatus and system
US5878095A (en) Hierarchical synchronization method
WO2015165192A1 (zh) 一种时间同步的方法及装置
CN103490840A (zh) 一种进行精确时间协议报文处理的装置和方法
CN102035680A (zh) 一种跨设备链路保护方法及系统
JPH09510059A (ja) ハイアラーキ式の同期方法
CN114826466A (zh) 一种冗余主时钟的选取以及切换方法
KR101075462B1 (ko) 서브넷에서 마스터 노드를 선출하는 방법
CN112713951B (zh) 同步时钟的切换方法及装置、存储介质及电子设备
CN114173367B (zh) 时间同步路径保护方法、装置及可读存储介质
EP0748548A1 (en) Hierarchical synchronization method
EP2698949B1 (en) METHOD AND SYSTEM FOR SETTING DETECTION FRAME TIMEOUT DURATION OF ETHERNET NODEs
US7843838B1 (en) Communication network route tracing
CN111464436B (zh) 一种解决rstp协议单端口环路的方法
Liu et al. Highly reliable clock synchronization based on port redundancy in Time-sensitive networking
JP3241104B2 (ja) クロック供給切替え方式
CN110336728B (zh) 一种报文处理方法、节点设备、电子设备和可读存储介质
CN105577484A (zh) 一种eaps故障检测方法及系统及eaps组网
CN114650113A (zh) 选择时钟源的方法及装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant