CN114153303A - 一种功耗控制系统和功耗控制方法、装置、介质 - Google Patents

一种功耗控制系统和功耗控制方法、装置、介质 Download PDF

Info

Publication number
CN114153303A
CN114153303A CN202111278728.7A CN202111278728A CN114153303A CN 114153303 A CN114153303 A CN 114153303A CN 202111278728 A CN202111278728 A CN 202111278728A CN 114153303 A CN114153303 A CN 114153303A
Authority
CN
China
Prior art keywords
power consumption
low power
request
consumption state
enter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202111278728.7A
Other languages
English (en)
Inventor
孙旭
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shandong Yunhai Guochuang Cloud Computing Equipment Industry Innovation Center Co Ltd
Original Assignee
Shandong Yunhai Guochuang Cloud Computing Equipment Industry Innovation Center Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shandong Yunhai Guochuang Cloud Computing Equipment Industry Innovation Center Co Ltd filed Critical Shandong Yunhai Guochuang Cloud Computing Equipment Industry Innovation Center Co Ltd
Priority to CN202111278728.7A priority Critical patent/CN114153303A/zh
Publication of CN114153303A publication Critical patent/CN114153303A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/324Power saving characterised by the action undertaken by lowering clock frequency

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Sources (AREA)

Abstract

本申请公开了一种功耗控制系统和功耗控制方法、装置、介质,该功耗控制方法包括:判断是否获取到CPU发送的被控设备进入低功耗状态的第一请求或总线发送的使被控设备进入低功耗状态的第二请求,其中,第二请求为总线检测到被控设备的数据交换量小于第一阈值时总线发送的请求;使各设备既能在CPU的控制下进入低功耗状态,也能够主动进入低功耗状态。若获取到第一请求或第二请求,控制被控设备进入低功耗状态。由此可见,通过本方案所提供的功耗控制方法,各设备均能够主动进入低功耗状态,能够使用户更加灵活的控制系统中设备功耗,从而实现降低设备功耗的目的。

Description

一种功耗控制系统和功耗控制方法、装置、介质
技术领域
本申请涉及芯片技术领域,特别是涉及一种功耗控制系统和功耗控制方法、装置、介质。
背景技术
随着集成电路的不断发展,对片上系统(System on Chip,SOC)芯片功耗的要求越来越高。使用低功耗芯片的集成电路能够显著减少能源浪费,具有待机时间长、使用寿命长和用途广泛的优点。
通常,低功耗芯片采用的控制方法为:主设备向从设备发起进入低功耗模式的指令,从设备获取指令后降低芯片功耗,进入低功耗模式。在这一过程中,只有主设备发出控制指令后从设备才能够进入低功耗模式,且主设备无法进入低功耗模式。
由此可见,如何提出一种新的功耗控制系统,使系统中各设备均能够主动进入低功耗状态,是本领域技术人员亟需解决的问题。
发明内容
本申请的目的是提供一种功耗控制系统和功耗控制方法、装置、介质,提高功耗控制系统的灵活性,使系统中各设备均能够主动进入低功耗状态。
为解决上述技术问题,本申请提供了一种功耗控制系统,包括CPU2,时钟控制器3和总线4;
所述时钟控制器3至少包括低功耗接口控制器;
所述时钟控制器3与所述CPU2和所述总线4连接,用于判断是否获取到所述CPU2发送的使被控设备1进入低功耗状态的第一请求或所述总线4发送的使所述被控设备1进入所述低功耗状态的第二请求,其中,所述第二请求为所述总线4检测到所述被控设备1的数据交换量小于第一阈值时发送的请求;
所述时钟控制器3与所述被控设备1连接,用于在获取到所述第一请求或所述第二请求后,通过所述低功耗接口控制器控制所述被控设备1进入所述低功耗状态。
优选的,所述时钟控制器3还包括:低功耗状态存储器;
所述低功耗状态存储器与所述低功耗接口控制器连接,用于记录所述被控设备1是否处于所述低功耗状态。
为解决上述技术问题,本申请还提供了一种功耗控制方法,应用于所述功耗控制系统,所述方法包括:
判断是否获取到CPU发送的使被控设备进入低功耗状态的第一请求或总线发送的使所述被控设备进入所述低功耗状态的第二请求,其中,所述第二请求为所述总线检测到所述被控设备的数据交换量小于第一阈值时发送的请求;
若获取到所述第一请求或所述第二请求,控制所述被控设备进入所述低功耗状态。
优选的,若获取到所述第一请求或第二请求,控制所述被控设备进入所述低功耗状态,包括:
获取所述第一请求或所述第二请求后,判断所述被控设备是否处于所述低功耗状态;
若不处于所述低功耗状态,则控制所述被控设备进入所述低功耗状态。
优选的,所述控制所述被控设备进入所述低功耗状态的步骤后,还包括:
若所述被控设备进入所述低功耗状态失败,判断时钟信号是否为高电平且控制所述被控设备进入所述低功耗状态的次数小于第二阈值;
若所述时钟信号为高电平且进入所述低功耗状态的次数小于第二阈值,则返回所述控制所述被控设备进入所述低功耗状态的步骤。
优选的,所述控制所述被控设备进入所述低功耗状态的步骤后,还包括:
当检测到所述被控设备将时钟信号设置为高电平时,控制所述被控设备退出所述低功耗状态;
记录所述被控设备退出低功耗状态事件。
优选的,还包括:
当检测到各所述被控设备均进入所述低功耗状态时,降低自身和所述总线的工作频率。
为解决上述技术问题,本申请还提供了一种功耗控制装置,包括:
判断模块,用于判断是否获取到CPU发送的被控设备进入低功耗状态的第一请求或总线发送的使所述被控设备进入所述低功耗状态的第二请求,其中,所述第二请求为所述总线检测到所述被控设备的数据交换量小于第一阈值时所述总线发送的请求;
控制模块,用于若获取到所述第一请求或所述第二请求,根据时钟信号控制所述被控设备进入所述低功耗状态。
为解决上述技术问题,本申请还提供了另一种功耗控制装置,包括存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现所述的功耗控制方法的步骤。
为解决上述技术问题,本申请还提供了一种计算机可读存储介质,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现所述的功耗控制方法的步骤。
本申请提供了一种功耗控制系统,该系统包括时钟控制器和总线,CPU;时钟控制器至少包括低功耗接口控制器;时钟控制器与CPU和总线连接,用于判断是否获取到CPU发送的使被控设备进入低功耗状态的第一请求或总线发送的使被控设备进入低功耗状态的第二请求,其中,第二请求为总线检测到被控设备的数据交换量小于第一阈值时发送的请求;使各设备既能在CPU的控制下进入低功耗状态,也能够主动进入低功耗状态。时钟控制器与被控设备连接,用于在获取到第一请求或第二请求后,通过低功耗接口控制器控制被控设备进入低功耗状态。由此可见,本方案所提供的功耗控制系统使各设备均能够主动进入低功耗状态,能够使用户更加灵活的控制系统中设备功耗,从而实现降低设备功耗的目的。
此外,本发明还提出了一种功耗控制方法、装置,介质,与上述功耗控制系统对应,效果同上。
附图说明
为了更清楚地说明本申请实施例,下面将对实施例中所需要使用的附图做简单的介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例所提供的一种功耗控制系统的结构图;
图2为本申请实施例所提供的一种总线的结构图;
图3为本申请实施例所提供的功耗控制方法的流程图;
图4为本申请实施例提供的一种功耗控制装置的结构图;
图5为本申请另一实施例提供的功耗控制装置的结构图;
附图标记如下:1为被控设备,2为CPU,3为时钟控制器,4为总线,5为仲裁器,6为选择器,7为缓存装置,8为译码器,9为门控时钟,10为监视器,11为判断模块,12为控制模块,20为存储器,21为处理器,22为显示屏,23为输入输出接口,24为通信接口,25为电源,26为通信总线,201为计算机程序,202为操作系统,203为数据。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下,所获得的所有其他实施例,都属于本申请保护范围。
本申请的核心是提供一种功耗控制系统和功耗控制方法、装置、介质。
为了使本技术领域的人员更好地理解本申请方案,下面结合附图和具体实施方式对本申请作进一步的详细说明。
在功耗控制系统应用场景中,包括被控设备1,CPU2,时钟控制器3和总线4,其中,时钟控制器3至少包括低功耗接口控制器和低功耗状态存储器。当时钟控制器3接收到CPU2控制被控设备1进入低功耗状态时,或总线4检测到被控设备1的数据交换量小于第一阈值时发送的使被控设备1进入低功耗状态的请求时,通过低功耗接口控制器拉低被控设备1低功耗接口的信号,使被控设备1进入低功耗状态。当检测到全部被控设备1均进入低功耗状态时,降低自身、总线4等装置的工作频率,以进一步降低功耗控制系统的功耗。
需要注意的是,本申请实施例中提到的被控设备1包括但不限于SOC芯片、智能手机、平板电脑、笔记本电脑或台式电脑等。
图1为本申请实施例所提供的一种功耗控制系统的结构图,图2为本申请实施例所提供的一种总线4的结构图,如图1或图2所示,该系统包括时钟控制器3和总线4,CPU2;
时钟控制器3至少包括低功耗接口控制器;
时钟控制器3与CPU2和总线4连接,用于判断是否获取到CPU2发送的使被控设备1进入低功耗状态的第一请求或总线4发送的使被控设备1进入低功耗状态的第二请求,其中,第二请求为总线4检测到被控设备1的数据交换量小于第一阈值时发送的请求;
时钟控制器3与被控设备1连接,用于在获取到第一请求或第二请求后,通过低功耗接口控制器控制被控设备1进入低功耗状态。
在具体实施中,时钟控制器3除包括低功耗接口控制器外,还包括时钟信号生成模块,用于为功耗控制系统提供时钟信号。其中,时钟信号生成模块包括:分频器、倍频器、锁相环、寄存器配置器等器件。可以理解的是,本方案对CPU2类型不做限定,CPU2可以为X86架构、ARM架构等。
SOC总线具有结构简单、灵活和低功耗的特点,常用的SOC总线包括:高级微控制器总线架构(Advanced Microcontroller Bus Architecture,AMBA)总线、Wishbone总线、Avalon总线,其中AMBA总线主要包括AHB总线、APB总线、AXI总线等,具有开发速度快、可移植性强、功耗低的优点。在本实施例中以AMBA总线为例,对本申请所提供的功耗控制方案进行说明。
如图2所示,总线4包括仲裁器5、选择器6、缓存装置7、译码器8、门控时钟9、监视器10等器件,其中仲裁器5用于在总线4同时接收到多个设备的访问请求后,决定各设备访问总线4的顺序,选择器6用于切换总线4功能,缓存装置7用于缓存总线4收到的指令,译码器8用于获取地址信息和指令信息等,门控时钟9用于使能总线4中各器件的开启和关断,监视器10用于监控各被控设备1与总线4的数据交换量,当某一个设备在一个时间周期内与总线4的数据交换量小于第一阈值时,使总线4向时钟控制器3发送使该被控设备1进入低功耗状态的请求。可以理解的是,总线4在总线时钟所提供的时钟信号控制下工作。
如图1所示,时钟控制器3与各被控设备1的低功耗接口连接,通过调节各低功耗接口的电压控制各被控设备1进入低功耗状态,总线4与各被控设备1连接用于监控各被控设备1与总线4的数据交换量。时钟控制器3还与CPU2和总线4连接,用于获取CPU2与总线4发送的使被控设备1进入低功耗状态的请求。
在具体实施中,时钟控制器3还可以包括用于记录低功耗状态的器件,若某被控设备1以被记录为低功耗状态,则不再对该装置进行监控和控制其进入低功耗状态的操作,节约操作时间,提高功耗控制系统的工作效率。
需要注意的是,第一阈值可以为默认值,也可以由用户自行设定。可以理解的是,第一阈值越小,被控设备1就越不容易进入低功耗状态。
在本实施例中提供了一种功耗控制系统,该系统包括时钟控制器和总线,CPU;时钟控制器至少包括低功耗接口控制器;时钟控制器与CPU和总线连接,用于判断是否获取到CPU发送的使被控设备进入低功耗状态的第一请求或总线发送的使被控设备进入低功耗状态的第二请求,其中,第二请求为总线检测到被控设备的数据交换量小于第一阈值时发送的请求;使各设备既能在CPU的控制下进入低功耗状态,也能够主动进入低功耗状态。时钟控制器与被控设备连接,用于在获取到第一请求或第二请求后,通过低功耗接口控制器控制被控设备进入低功耗状态。由此可见,本方案所提供的功耗控制系统使各设备均能够主动进入低功耗状态,能够使用户更加灵活的控制系统中设备功耗,从而实现降低设备功耗的目的。
在具体实施中,当某一设备进入低功耗状态后,时钟控制器3可能还会接收到使该设备进入低功耗状态的请求,例如:当总线4请求某一设备进入低功耗状态后,CPU2再次发送使该设备进入低功耗状态的请求;或CPU2控制某一设备进入低功耗状态后,总线4检测到该设备与总线4的数据交换量低于第一阈值,请求使该设备进入低功耗状态。为了避免这一情况的发生,在上述实施例的基础上,时钟控制器3还包括:低功耗状态存储器;
低功耗状态存储器与低功耗接口控制器连接,用于记录被控设备1是否处于低功耗状态。
各设备与低功耗状态存储器连接,当某一设备进入低功耗状态时,则将该设备所对应的标志位修改为低功耗状态。当时钟控制器3接收到使某一被控设备1进入低功耗状态的请求时,先查询低功耗状态存储器中此被控设备1是否处于低功耗状态,若处于低功耗状态,则结束此次操作,若不处于低功耗状态,则使该被控设备1进入低功耗状态。
在本实施例中,通过低功耗状态存储器记录各被控设备是否处于低功耗状态,防止对已进入低功耗状态的设备进行重复操作,减少的工作量,提高工作效率,从而进一步降低功耗控制系统的功耗。
图3为本申请实施例所提供的功耗控制方法的流程图,如图3所示,该方法应用于上述功耗控制系统,该方法包括:
S10:判断是否获取到CPU发送的使被控设备进入低功耗状态的第一请求或总线发送的使被控设备进入低功耗状态的第二请求,其中,第二请求为总线检测到被控设备的数据交换量小于第一阈值时发送的请求;
S11:若获取到第一请求或第二请求,控制被控设备进入低功耗状态。
在上述实施例中,对于功耗控制系统进行了详细描述,本申请还提供了一种应用于上述功耗控制系统的功耗控制方法,与上述实施例相对应,此处不在赘述。
在AMBA总线检测被控设备与总线的数据交换情况时,通过检测被控设备在一个时间周期内与总线的数据交换量是否小于阈值判断该被控设备是否需要进入低功耗状态。在一个时间周期内,若某个被控设备的有效信号为高时,则将计时清零,重新开始计时。
当时钟控制器获取到使某一被控设备进入低功耗状态的请求后,通过低功耗接口控制器拉低该被控设备所对应的低功耗接口的退出低功耗请求信号,当被控设备的请求时钟有效信号和退出低功耗状态确认信号均为低电平时,则该被控设备已进入低功耗状态。
在具体实施中,由于CPU与AMBA总线均能够判断被控设备是否需要进入低功耗状态并向时钟控制器发出请求,因此可能会出现使以进入低功耗状态的被控设备重复进入低功耗状态的请求,为了避免这一情况,时钟控制装置在使被控设备进入低功耗状态前,先检测被控设备是否已处于低功耗状态,如查看其与AMBA总线的数据交换量;也可以记录各被控设备的状态,每次使被控设备进入低功耗状态前先查看记录中各被控设备的状态。
可以理解的是,当时钟控制器控制被控设备进入低功耗状态时,可能存在被控设备无法进入低功耗状态的情况,此时需要再次对该被控设备进行操作,使其进入低功耗状态,或通知管理人员进行维护。
需要注意的是,当检测到各被控设备均进入低功耗状态后,时钟控制器降低自身的工作频率,并降低CPU和AMBA总线的工作频率,进一步降低系统的功耗。
进一步的,当设备进入低功耗状态后,可以在CPU的控制下退出低功耗状态,还可以主动退出低功耗状态,当时钟控制器获取到CPU使被控设备离开低功耗状态的请求后被控设备主动退出低功耗状态的请求后,使该被控设备离开低功耗状态。
在本实施例中提出了一种功耗控制方法,该方法包括:判断是否获取到CPU发送的被控设备进入低功耗状态的第一请求或总线发送的使被控设备进入低功耗状态的第二请求,其中,第二请求为总线检测到被控设备的数据交换量小于第一阈值时总线发送的请求;使各设备既能在CPU的控制下进入低功耗状态,也能够主动进入低功耗状态。若获取到第一请求或第二请求,控制被控设备进入低功耗状态。由此可见,通过本方案所提供的功耗控制方法,各设备均能够主动进入低功耗状态,能够使用户更加灵活的控制系统中设备功耗,从而实现降低设备功耗的目的。
在具体实施中,若CPU与AMBA总线均请求使某一被控设备进入低功耗状态,可能会出现使以进入低功耗状态的被控设备重复进入低功耗状态的请求,例如:CPU控制某一设备进入低功耗状态后,总线检测到该设备与总线的数据交换量低于第一阈值,请求使该设备进入低功耗状态,会造成计算资源的浪费。
为了解决这一问题,在上述实施例的基础上,若获取到第一请求或第二请求,控制被控设备进入低功耗状态,包括:
获取第一请求或第二请求后,判断被控设备是否处于低功耗状态;
若不处于低功耗状态,则控制被控设备进入低功耗状态。
当时钟控制器获取使某一被控设备进入低功耗状态的请求后,先判断该被控设备是否进入低功耗状态,可以查看该被控设备与AMBA总线的数据交换量,若数据交换量低于第一阈值,则表明该被控设备已进入低功耗状态;也可以记录各被控设备的状态,每次使被控设备进入低功耗状态前先查看记录中各被控设备的状态。本申请实施例中采用第二种方案,相较于第一种方案,第二种方案更加方便快捷,能够节省计算资源,降低系统功耗。
在本实施例中,在控制被控设备进入低功耗状态前,先判断该被控设备是否处于低功耗状态,若不处于低功耗状态则继续进行后续操作。防止重复使被控设备进入低功耗状态,节省时钟控制器的计算资源,提高工作效率。
在具体实施中,可能存在被控设备无法进入低功耗状态的情况,为了降低系统的总功耗,需要再次控制该设备进入低功耗状态。
在上述实施例的基础上,控制被控设备进入低功耗状态的步骤后,还包括:
若被控设备进入低功耗状态失败,判断时钟信号是否为高电平且控制被控设备进入低功耗状态的次数小于第二阈值;
若时钟信号为高电平且进入低功耗状态的次数小于第二阈值,则返回控制被控设备进入低功耗状态的步骤。
可以理解的是,若被控设备进入低功耗状态失败,先判断时钟信号是否为高电平。若时钟信号为低电平,则表明被控设备出现故障;若为高电平,则表明时钟信号正常,再次通过低功耗控制器将此设备的低功耗接口信号拉低,以控制该被控设备进入低功耗状态。若控制该被控设备进入低功耗状态的操作次数大于第二阈值,则表明被控设备或时钟控制器出现故障,停止该操作。
进一步的,当设备出现故障时,将设备故障信息写入日志并向管理人员发出警报,以使管理人员及时对设备进行维护。
第二阈值可以为管理人员自行设置,可以理解的是,第二阈值越小,越容易触发系统的故障报警。
在本实施例中,在控制被控设备进入低功耗状态的操作失败后,通过多次操作被控设备进入低功耗状态,若超过第二阈值后则停止操作并向管理人员发出警报以便于管理人员对设备进行维护,提高功耗控制系统的可靠性和安全性。
在具体实施中,当需要被控设备进行计算时,需要使被控设备退出低功耗模式。可以为CPU向时钟控制器发送使某一被控设备退出低功耗状态请求,时钟控制器确定该被控设备处理低功耗状态后,通过低功耗接口控制器拉高该被控设备的低功耗控制接口的电压值,使该设备退出低功耗状态;也可以为被控设备主动请求退出低功耗状态。
在上述实施例的基础上,控制被控设备进入低功耗状态的步骤后,还包括:
当检测到被控设备将时钟信号设置为高电平时,控制被控设备退出低功耗状态;
记录被控设备退出低功耗状态事件。
当被控设备主动离开低功耗状态时,需要主动拉高时钟信号,时钟控制器检测到时钟信号被被控设备拉高时,通过低功耗接口控制器拉高该被控设备的低功耗控制接口的电压值,使该被控设备退出低功耗状态。
相应的,当被控设备退出低功耗状态后,通过低功耗状态存储器记录该事件。
在本实施例中,被控设备可以通过拉高时钟信号的值,主动请求退出低功耗状态,以便于实现计算功能,使该功耗控制系统更加灵活。
在具体实施中,为了进一步降低功耗控制系统的功耗,除使被控设备进入低功耗状态外,还需要降低时钟控制器,CPU和AMBA总线的功耗。
在上述实施例的基础上,当检测到各被控设备均进入低功耗状态时,降低自身的工作频率,并降低总线的工作频率。
时钟控制器通过查看低功耗状态存储器中记录的各被控设备的工作状态,判断各被控设备是否均处于低功耗状态。若均处于低功耗状态,则通过低功耗接口控制器控制总线,使其处于低功耗状态,并在CPU的控制下降低自身分频器和倍频器的频率,将锁相环设置为旁路模式。
在本实施例中,当检测到各被控设备均进入低功耗状态时,降低自身的工作频率和总线的工作频率,使功耗控制系统进入深度低功耗状态,进一步降低功耗。
在上述实施例中,对于功耗控制方法进行了详细描述,本申请还提供功耗控制装置对应的实施例。需要说明的是,本申请从两个角度对装置部分的实施例进行描述,一种是基于功能模块的角度,另一种是基于硬件的角度。
图4为本申请实施例提供的一种功耗控制装置的结构图,如图4所示,该装置包括:
判断模块11,用于判断是否获取到CPU发送的被控设备进入低功耗状态的第一请求或总线发送的使被控设备进入低功耗状态的第二请求,其中,第二请求为总线检测到被控设备的数据交换量小于第一阈值时总线发送的请求;
控制模块12,用于若获取到第一请求或第二请求,根据时钟信号控制被控设备进入低功耗状态。
由于装置部分的实施例与方法部分的实施例相互对应,因此装置部分的实施例请参见方法部分的实施例的描述,这里暂不赘述。
本申请所提供的功耗控制装置,包括:判断是否获取到CPU发送的被控设备进入低功耗状态的第一请求或总线发送的使被控设备进入低功耗状态的第二请求,其中,第二请求为总线检测到被控设备的数据交换量小于第一阈值时总线发送的请求;使各设备既能在CPU的控制下进入低功耗状态,也能够主动进入低功耗状态。若获取到第一请求或第二请求,控制被控设备进入低功耗状态。由此可见,通过本方案所提供的功耗控制方法,各设备均能够主动进入低功耗状态,能够使用户更加灵活的控制系统中设备功耗,从而实现降低设备功耗的目的。
图5为本申请另一实施例提供的功耗控制装置的结构图,如图5所示,功耗控制装置包括:存储器20,用于存储计算机程序;
处理器21,用于执行计算机程序时实现如上述实施例功耗控制方法的步骤。
本实施例提供的被控设备可以包括但不限于智能手机、平板电脑、笔记本电脑或台式电脑等。
其中,处理器21可以包括一个或多个处理核心,比如4核心处理器、8核心处理器等。处理器21可以采用数字信号处理(Digital Signal Processing,DSP)、现场可编程门阵列(Field-Programmable Gate Array,FPGA)、可编程逻辑阵列(Programmable LogicArray,PLA)中的至少一种硬件形式来实现。处理器21也可以包括主处理器和协处理器,主处理器是用于对在唤醒状态下的数据进行处理的处理器,也称中央处理器(CentralProcessing Unit,CPU);协处理器是用于对在待机状态下的数据进行处理的低功耗处理器。在一些实施例中,处理器21可以集成有图像处理器(Graphics Processing Unit,GPU),GPU用于负责显示屏所需要显示的内容的渲染和绘制。一些实施例中,处理器21还可以包括人工智能(Artificial Intelligence,AI)处理器,该AI处理器用于处理有关机器学习的计算操作。
存储器20可以包括一个或多个计算机可读存储介质,该计算机可读存储介质可以是非暂态的。存储器20还可包括高速随机存取存储器,以及非易失性存储器,比如一个或多个磁盘存储设备、闪存存储设备。本实施例中,存储器20至少用于存储以下计算机程序201,其中,该计算机程序被处理器21加载并执行之后,能够实现前述任一实施例公开的功耗控制方法的相关步骤。另外,存储器20所存储的资源还可以包括操作系统202和数据203等,存储方式可以是短暂存储或者永久存储。其中,操作系统202可以包括Windows、Unix、Linux等。数据203可以包括但不限于记录被控设备是否处于低功耗状态的数据等。
在一些实施例中,功耗控制装置还可包括有显示屏22、输入输出接口23、通信接口24、电源25以及通信总线26。
本领域技术人员可以理解,图5中示出的结构并不构成对功耗控制装置的限定,可以包括比图示更多或更少的组件。
本申请实施例提供的功耗控制装置,包括存储器和处理器,处理器在执行存储器存储的程序时,能够实现如下方法:
判断是否获取到CPU发送的使被控设备进入低功耗状态的第一请求或总线发送的使被控设备进入低功耗状态的第二请求,其中,第二请求为总线检测到被控设备的数据交换量小于第一阈值时发送的请求;
若获取到第一请求或第二请求,控制被控设备进入低功耗状态。
最后,本申请还提供一种计算机可读存储介质对应的实施例。计算机可读存储介质上存储有计算机程序,计算机程序被处理器执行时实现如上述方法实施例中记载的步骤。
可以理解的是,如果上述实施例中的方法以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本申请的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,执行本申请各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(Read-Only Memory,ROM)、随机存取存储器(RandomAccess Memory,RAM)、磁碟或者光盘等各种可以存储程序代码的介质。
以上对本申请所提供的一种功耗控制系统和功耗控制方法、装置、介质进行了详细介绍。说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。对于实施例公开的装置而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。应当指出,对于本技术领域的普通技术人员来说,在不脱离本申请原理的前提下,还可以对本申请进行若干改进和修饰,这些改进和修饰也落入本申请权利要求的保护范围内。
还需要说明的是,在本说明书中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。

Claims (10)

1.一种功耗控制系统,其特征在于,包括CPU(2),时钟控制器(3)和总线(4);
所述时钟控制器(3)至少包括低功耗接口控制器;
所述时钟控制器(3)与所述CPU(2)和所述总线(4)连接,用于判断是否获取到所述CPU(2)发送的使被控设备(1)进入低功耗状态的第一请求或所述总线(4)发送的使所述被控设备(1)进入所述低功耗状态的第二请求,其中,所述第二请求为所述总线(4)检测到所述被控设备(1)的数据交换量小于第一阈值时发送的请求;
所述时钟控制器(3)与所述被控设备(1)连接,用于在获取到所述第一请求或所述第二请求后,通过所述低功耗接口控制器控制所述被控设备(1)进入所述低功耗状态。
2.根据权利要求1所述的功耗控制系统,其特征在于,所述时钟控制器(3)还包括:低功耗状态存储器;
所述低功耗状态存储器与所述低功耗接口控制器连接,用于记录所述被控设备(1)是否处于所述低功耗状态。
3.一种功耗控制方法,其特征在于,应用于权利要求2所述的功耗控制系统,所述方法包括:
判断是否获取到CPU发送的使被控设备进入低功耗状态的第一请求或总线发送的使所述被控设备进入所述低功耗状态的第二请求,其中,所述第二请求为所述总线检测到所述被控设备的数据交换量小于第一阈值时发送的请求;
若获取到所述第一请求或所述第二请求,控制所述被控设备进入所述低功耗状态。
4.根据权利要求3所述的功耗控制方法,其特征在于,若获取到所述第一请求或第二请求,控制所述被控设备进入所述低功耗状态,包括:
获取所述第一请求或所述第二请求后,判断所述被控设备是否处于所述低功耗状态;
若不处于所述低功耗状态,则控制所述被控设备进入所述低功耗状态。
5.根据权利要求3所述的功耗控制方法,其特征在于,所述控制所述被控设备进入所述低功耗状态的步骤后,还包括:
若所述被控设备进入所述低功耗状态失败,判断时钟信号是否为高电平且控制所述被控设备进入所述低功耗状态的次数小于第二阈值;
若所述时钟信号为高电平且进入所述低功耗状态的次数小于第二阈值,则返回所述控制所述被控设备进入所述低功耗状态的步骤。
6.根据权利要求3所述的功耗控制方法,其特征在于,所述控制所述被控设备进入所述低功耗状态的步骤后,还包括:
当检测到所述被控设备将时钟信号设置为高电平时,控制所述被控设备退出所述低功耗状态;
记录所述被控设备退出低功耗状态事件。
7.根据权利要求3所述的功耗控制方法,其特征在于,还包括:
当检测到各所述被控设备均进入所述低功耗状态时,降低自身和所述总线的工作频率。
8.一种功耗控制装置,其特征在于,包括:
判断模块,用于判断是否获取到CPU发送的被控设备进入低功耗状态的第一请求或总线发送的使所述被控设备进入所述低功耗状态的第二请求,其中,所述第二请求为所述总线检测到所述被控设备的数据交换量小于第一阈值时所述总线发送的请求;
控制模块,用于若获取到所述第一请求或所述第二请求,根据时钟信号控制所述被控设备进入所述低功耗状态。
9.一种功耗控制装置,其特征在于,包括存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如权利要求3至7任一项所述的功耗控制方法的步骤。
10.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如权利要求3至7任一项所述的功耗控制方法的步骤。
CN202111278728.7A 2021-10-31 2021-10-31 一种功耗控制系统和功耗控制方法、装置、介质 Pending CN114153303A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111278728.7A CN114153303A (zh) 2021-10-31 2021-10-31 一种功耗控制系统和功耗控制方法、装置、介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111278728.7A CN114153303A (zh) 2021-10-31 2021-10-31 一种功耗控制系统和功耗控制方法、装置、介质

Publications (1)

Publication Number Publication Date
CN114153303A true CN114153303A (zh) 2022-03-08

Family

ID=80458976

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111278728.7A Pending CN114153303A (zh) 2021-10-31 2021-10-31 一种功耗控制系统和功耗控制方法、装置、介质

Country Status (1)

Country Link
CN (1) CN114153303A (zh)

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5404546A (en) * 1991-02-14 1995-04-04 Dell Usa BIOS independent power management for portable computer
US5652895A (en) * 1995-12-26 1997-07-29 Intel Corporation Computer system having a power conservation mode and utilizing a bus arbiter device which is operable to control the power conservation mode
US20040199803A1 (en) * 2001-10-26 2004-10-07 Fujitsu Limited Semiconductor integrated circuit device, an electronic apparatus including the device, and a power consumption reduction method
US20120110351A1 (en) * 2010-10-29 2012-05-03 Texas Instruments Incorporated Power management for digital devices
CN107682918A (zh) * 2016-08-02 2018-02-09 成都鼎桥通信技术有限公司 移动终端数据传输方法及设备
CN109582374A (zh) * 2018-11-30 2019-04-05 歌尔科技有限公司 一种电子设备睡眠控制方法、系统及电子设备和存储介质
CN112800795A (zh) * 2021-03-26 2021-05-14 广州智慧城市发展研究院 一种低功耗检卡控制系统及方法
CN113050780A (zh) * 2021-03-30 2021-06-29 西南电子技术研究所(中国电子科技集团公司第十研究所) 系统级SoC芯片低功耗控制电路

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5404546A (en) * 1991-02-14 1995-04-04 Dell Usa BIOS independent power management for portable computer
US5652895A (en) * 1995-12-26 1997-07-29 Intel Corporation Computer system having a power conservation mode and utilizing a bus arbiter device which is operable to control the power conservation mode
US20040199803A1 (en) * 2001-10-26 2004-10-07 Fujitsu Limited Semiconductor integrated circuit device, an electronic apparatus including the device, and a power consumption reduction method
US20120110351A1 (en) * 2010-10-29 2012-05-03 Texas Instruments Incorporated Power management for digital devices
CN107682918A (zh) * 2016-08-02 2018-02-09 成都鼎桥通信技术有限公司 移动终端数据传输方法及设备
CN109582374A (zh) * 2018-11-30 2019-04-05 歌尔科技有限公司 一种电子设备睡眠控制方法、系统及电子设备和存储介质
CN112800795A (zh) * 2021-03-26 2021-05-14 广州智慧城市发展研究院 一种低功耗检卡控制系统及方法
CN113050780A (zh) * 2021-03-30 2021-06-29 西南电子技术研究所(中国电子科技集团公司第十研究所) 系统级SoC芯片低功耗控制电路

Similar Documents

Publication Publication Date Title
EP3210093B1 (en) Configurable volatile memory data save triggers
CN102789305B (zh) 推迟挂起
EP3190478B1 (en) Method, apparatus and system to transition system power state of a computer platform
JP2838375B2 (ja) Scsiディスクドライブパワーダウン装置
JP2017224272A (ja) ハードウェア障害回復システム
CN102057344A (zh) 睡眠处理器
CN110399034B (zh) 一种SoC系统的功耗优化方法及终端
CN111142644A (zh) 一种硬盘运行控制方法、装置及相关组件
EP2972826B1 (en) Multi-core binary translation task processing
CN102141920B (zh) 一种动态配置C-State方法和通信设备
CN101436097B (zh) 电子装置及其唤醒方法
EP2618272B1 (en) Method and apparatus for dynamic addition and dynamic removal of device
CN114461142B (zh) 一种读写Flash数据的方法、系统、装置及介质
CN114153303A (zh) 一种功耗控制系统和功耗控制方法、装置、介质
CN112631872B (zh) 一种多核系统的异常处理方法及装置
CN115729312A (zh) 自动切换处理器时钟的控制系统及芯片
CN115168052A (zh) 一种自适应内存回收控制方法、装置、终端及存储介质
CN108287670B (zh) 一种系统关机时保护数据的方法及bmc
CN113010303A (zh) 一种处理器间的数据交互方法、装置以及服务器
CN117555760B (zh) 服务器监测方法及装置、基板控制器及嵌入式系统
CN108334422B (zh) 一种控制异构混合内存系统冷重启的方法及bmc
CN114301927B (zh) 一种分布式系统中主节点选取方法、装置及介质
CN115454906A (zh) 一种数据通信系统、方法、装置及可读存储介质
CN117056114A (zh) 一种ipmi命令处理方法、装置、系统及电子设备
CN116009671A (zh) 一种服务器断电时使PCIeAIC工作的装置及方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination