CN114138588B - 一种控制器的调试信息导出方法、系统、设备以及介质 - Google Patents
一种控制器的调试信息导出方法、系统、设备以及介质 Download PDFInfo
- Publication number
- CN114138588B CN114138588B CN202111294554.3A CN202111294554A CN114138588B CN 114138588 B CN114138588 B CN 114138588B CN 202111294554 A CN202111294554 A CN 202111294554A CN 114138588 B CN114138588 B CN 114138588B
- Authority
- CN
- China
- Prior art keywords
- space
- register
- controller
- preset size
- preset
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 27
- 230000004044 response Effects 0.000 claims abstract description 18
- 238000004590 computer program Methods 0.000 claims description 9
- 238000009795 derivation Methods 0.000 claims description 9
- 230000010076 replication Effects 0.000 claims description 3
- 238000012545 processing Methods 0.000 abstract description 7
- 230000006870 function Effects 0.000 abstract description 4
- 230000008569 process Effects 0.000 description 7
- 238000010586 diagram Methods 0.000 description 3
- 238000012360 testing method Methods 0.000 description 3
- 230000009471 action Effects 0.000 description 2
- 230000014509 gene expression Effects 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/22—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
- G06F11/26—Functional testing
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02P—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
- Y02P90/00—Enabling technologies with a potential contribution to greenhouse gas [GHG] emissions mitigation
- Y02P90/02—Total factory control, e.g. smart factories, flexible manufacturing systems [FMS] or integrated manufacturing systems [IMS]
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Quality & Reliability (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Debugging And Monitoring (AREA)
Abstract
本发明公开了一种控制器的调试信息导出方法,包括以下步骤:响应于接收到第一预设命令,将第一寄存器置位;根据所述第一预设命令中携带的参数确定待导出调试信息的通道的ID;根据所述通道的ID将第二寄存器中对应的比特位置位;响应于检测到所述第一寄存器置位以及第二寄存器中对应的比特位置位,将与所述通道的ID对应的存储器中的调试信息复制到预设大小的空间,以从所述预设大小的空间中导出所述调试信息。本发明还公开了一种系统、计算机设备以及可读存储介质。本发明提出的方案通过在控制器的中断处理函数中,添加一个事件,将FCC DRAM内容dump到FCC预先申请的DDR地址中,再通过读DDR的接口,可将FCCDRAM全部的32KB的内容导出。
Description
技术领域
本发明涉及测试领域,具体涉及一种控制器的调试信息导出方法、系统、设备以及存储介质。
背景技术
在FCC调试及bug定位时,获取FCC代码执行过程中的信息对开发人员来说非常有用。
由于SSD主控芯片与FCC不是同一个,不能通过直接通过连接仿真器打断点的方式进行FCC的on-chip调试。还需要使用JTAG下载器,安装JTAG调试工具,才能进行FCC的on-chip调试,相对来说过程较为繁琐。
发明内容
有鉴于此,为了克服上述问题的至少一个方面,本发明实施例提出一种控制器的调试信息导出方法,包括以下步骤:
响应于接收到第一预设命令,将第一寄存器置位;
根据所述第一预设命令中携带的参数确定待导出调试信息的通道的ID;
根据所述通道的ID将第二寄存器中对应的比特位置位;
响应于检测到所述第一寄存器置位以及第二寄存器中对应的比特位置位,将与所述通道的ID对应的存储器中的调试信息复制到预设大小的空间,以从所述预设大小的空间中导出所述调试信息。
在一些实施例中,还包括:
将所述控制器初始化以预留出预设大小的空间。
在一些实施例中,从所述预设大小的空间中导出所述调试信息,进一步包括:
响应于所述控制器接收到第二预设命令,返回所述预设大小的空间的地址;
根据所述地址读取所述预设大小的空间中的调试信息。
在一些实施例中,还包括:
根据控制器编译生成的map文件对所述调试信息进行解析。
基于同一发明构思,根据本发明的另一个方面,本发明的实施例还提供了一种控制器的调试信息导出系统,包括:
第一置位模块,配置为响应于接收到第一预设命令,将第一寄存器置位;
确定模块,配置为根据所述第一预设命令中携带的参数确定待导出调试信息的通道的ID;
第二置位模块,配置为根据所述通道的ID将第二寄存器中对应的比特位置位;
复制模块,配置为响应于检测到所述第一寄存器置位以及第二寄存器中对应的比特位置位,将与所述通道的ID对应的存储器中的调试信息复制到预设大小的空间,以从所述预设大小的空间中导出所述调试信息。
在一些实施例中,还包括初始化模块,配置为:
将所述控制器初始化以预留出预设大小的空间。
在一些实施例中,复制模块还配置为:
响应于所述控制器接收到第二预设命令,返回所述预设大小的空间的地址;
根据所述地址读取所述预设大小的空间中的调试信息。
在一些实施例中,还包括解析模块,配置为:
根据控制器编译生成的map文件对所述调试信息进行解析。
基于同一发明构思,根据本发明的另一个方面,本发明的实施例还提供了一种计算机设备,包括:
至少一个处理器;以及
存储器,所述存储器存储有可在所述处理器上运行的计算机程序,其特征在于,所述处理器执行所述程序时执行如上所述的任一种控制器的调试信息导出方法的步骤。
基于同一发明构思,根据本发明的另一个方面,本发明的实施例还提供了一种计算机可读存储介质,所述计算机可读存储介质存储有计算机程序,所述计算机程序被处理器执行时执行如上所述的任一种控制器的调试信息导出方法的步骤。
本发明具有以下有益技术效果之一:本发明提出的方案通过在控制器的中断处理函数中,添加一个事件,将FCC DRAM内容dump到FCC预先申请的DDR地址中,再通过读DDR的接口,可将FCC DRAM全部的32KB的内容导出。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的实施例。
图1为本发明的实施例提供的控制器的调试信息导出方法的流程示意图;
图2为本发明的实施例提供的控制器的调试信息导出系统的结构示意图;
图3为本发明的实施例提供的计算机设备的结构示意图;
图4为本发明的实施例提供的计算机可读存储介质的结构示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚明白,以下结合具体实施例,并参照附图,对本发明实施例进一步详细说明。
需要说明的是,本发明实施例中所有使用“第一”和“第二”的表述均是为了区分两个相同名称非相同的实体或者非相同的参量,可见“第一”“第二”仅为了表述的方便,不应理解为对本发明实施例的限定,后续实施例对此不再一一说明。
在本发明的实施例中,JTAG(Joint Test Action Group):联合测试工作组;FCC(Flash Channel Controller):flash通道控制器;DRAM(Dynamic Random AccessMemory):动态随机存取存储器;DDR(Double Data Rate SDRAM):双倍速率同步动态随机存储器。
根据本发明的一个方面,本发明的实施例提出一种控制器的调试信息导出方法,如图1所示,其可以包括步骤:
S1,响应于接收到第一预设命令,将第一寄存器置位;
S2,根据所述第一预设命令中携带的参数确定待导出调试信息的通道的ID;
S3,根据所述通道的ID将第二寄存器中对应的比特位置位;
S4,响应于检测到所述第一寄存器置位以及第二寄存器中对应的比特位置位,将与所述通道的ID对应的存储器中的调试信息复制到预设大小的空间,以从所述预设大小的空间中导出所述调试信息。
本发明提出的方案通过在控制器的中断处理函数中,添加一个事件,将FCC DRAM内容dump到FCC预先申请的DDR地址中,再通过读DDR的接口,可将FCC DRAM全部的32KB的内容导出。
在一些实施例中,还包括:
将所述控制器初始化以预留出预设大小的空间。
具体的,可以在控制器初始化的时候,申请一个预设大小的空间,例如申请一个32KB的DDR空间。
在一些实施例中,第一预设命令可以是预先定义的diag_fcc_info_dump()串口命令,该命令定义了中断事件FCC_INT_EVENT_DUMP_DRAM,当控制器接收到该命令后,将FCCEVENT寄存器(第一寄存器)置位,同时根据命令中携带的channel id,确定FCCGPSR0寄存器(第二寄存器)待置位的比特位,由于FCC具有16个channel,因此第二寄存器为16比特位,每一个比特位对应一个channel,当其中一个比特位置位后,即可确定待导出调试内容的DDR。
需要说明的是,FCC的每一个channel各自包含一个32KB DRAM,DRAM中保存了代码执行过程中的全部信息。
在一些实施例中,从所述预设大小的空间中导出所述调试信息,进一步包括:
响应于所述控制器接收到第二预设命令,返回所述预设大小的空间的地址;
根据所述地址读取所述预设大小的空间中的调试信息。
具体的,在对FCC初始化后,在FCC中则会预留出一个预设大小的空间,但是对于用户而言,该空间是不可感知的,因此可以向FCC下发一个第二预设命令,使FCC打印出该预设大小空间的地址后,即可利用该地址得到导出的调试内容。
在一些实施例中,还包括:
根据控制器编译生成的map文件对所述调试信息进行解析。
具体的,将指定DDR的内容全部打印出来,FCC信息导出完成,参照fccNode.map文件,即可获取DRAM中每一个bit的具体含义,还原代码执行过程中的全部信息。
本发明提出的方案通过FCC中断处理,将FCC DRAM内容dump到FCC预先申请的DDR地址中,再通过读DDR的接口,可将全部的32KB的内容导出。进一步,参照FCC编译生成的map文件,即可获取DRAM中每一个bit的具体含义,还原代码执行过程中的全部信息。
基于同一发明构思,根据本发明的另一个方面,本发明的实施例还提供了一种控制器的调试信息导出系统400,如图2所示,包括:
第一置位模块401,配置为响应于接收到第一预设命令,将第一寄存器置位;
确定模块402,配置为根据所述第一预设命令中携带的参数确定待导出调试信息的通道的ID;
第二置位模块403,配置为根据所述通道的ID将第二寄存器中对应的比特位置位;
复制模块404,配置为响应于检测到所述第一寄存器置位以及第二寄存器中对应的比特位置位,将与所述通道的ID对应的存储器中的调试信息复制到预设大小的空间,以从所述预设大小的空间中导出所述调试信息。
在一些实施例中,还包括初始化模块,配置为:
将所述控制器初始化以预留出预设大小的空间。
在一些实施例中,复制模块404还配置为:
响应于所述控制器接收到第二预设命令,返回所述预设大小的空间的地址;
根据所述地址读取所述预设大小的空间中的调试信息。
在一些实施例中,还包括解析模块,配置为:
根据控制器编译生成的map文件对所述调试信息进行解析。
本发明提出的方案通过FCC中断处理,将FCC DRAM内容dump到FCC预先申请的DDR地址中,再通过读DDR的接口,可将全部的32KB的内容导出。进一步,参照FCC编译生成的map文件,即可获取DRAM中每一个bit的具体含义,还原代码执行过程中的全部信息。
基于同一发明构思,根据本发明的另一个方面,如图3所示,本发明的实施例还提供了一种计算机设备501,包括:
至少一个处理器520;以及
存储器510,存储器510存储有可在处理器上运行的计算机程序511,处理器520执行程序时执行以下步骤:
S1,响应于接收到第一预设命令,将第一寄存器置位;
S2,根据所述第一预设命令中携带的参数确定待导出调试信息的通道的ID;
S3,根据所述通道的ID将第二寄存器中对应的比特位置位;
S4,响应于检测到所述第一寄存器置位以及第二寄存器中对应的比特位置位,将与所述通道的ID对应的存储器中的调试信息复制到预设大小的空间,以从所述预设大小的空间中导出所述调试信息。
在一些实施例中,还包括:
将所述控制器初始化以预留出预设大小的空间。
在一些实施例中,从所述预设大小的空间中导出所述调试信息,进一步包括:
响应于所述控制器接收到第二预设命令,返回所述预设大小的空间的地址;
根据所述地址读取所述预设大小的空间中的调试信息。
在一些实施例中,还包括:
根据控制器编译生成的map文件对所述调试信息进行解析。
本发明提出的方案通过FCC中断处理,将FCC DRAM内容dump到FCC预先申请的DDR地址中,再通过读DDR的接口,可将全部的32KB的内容导出。进一步,参照FCC编译生成的map文件,即可获取DRAM中每一个bit的具体含义,还原代码执行过程中的全部信息。
基于同一发明构思,根据本发明的另一个方面,如图4所示,本发明的实施例还提供了一种计算机可读存储介质601,计算机可读存储介质601存储有计算机程序指令610,计算机程序指令610被处理器执行时执行以下步骤:
S1,响应于接收到第一预设命令,将第一寄存器置位;
S2,根据所述第一预设命令中携带的参数确定待导出调试信息的通道的ID;
S3,根据所述通道的ID将第二寄存器中对应的比特位置位;
S4,响应于检测到所述第一寄存器置位以及第二寄存器中对应的比特位置位,将与所述通道的ID对应的存储器中的调试信息复制到预设大小的空间,以从所述预设大小的空间中导出所述调试信息。
在一些实施例中,还包括:
将所述控制器初始化以预留出预设大小的空间。
在一些实施例中,从所述预设大小的空间中导出所述调试信息,进一步包括:
响应于所述控制器接收到第二预设命令,返回所述预设大小的空间的地址;
根据所述地址读取所述预设大小的空间中的调试信息。
在一些实施例中,还包括:
根据控制器编译生成的map文件对所述调试信息进行解析。
本发明提出的方案通过FCC中断处理,将FCC DRAM内容dump到FCC预先申请的DDR地址中,再通过读DDR的接口,可将全部的32KB的内容导出。进一步,参照FCC编译生成的map文件,即可获取DRAM中每一个bit的具体含义,还原代码执行过程中的全部信息。
最后需要说明的是,本领域普通技术人员可以理解实现上述实施例方法中的全部或部分流程,可以通过计算机程序来指令相关硬件来完成,程序可存储于一计算机可读取存储介质中,该程序在执行时,可包括如上述各方法的实施例的流程。
此外,应该明白的是,本文的计算机可读存储介质(例如,存储器)可以是易失性存储器或非易失性存储器,或者可以包括易失性存储器和非易失性存储器两者。
本领域技术人员还将明白的是,结合这里的公开所描述的各种示例性逻辑块、模块、电路和算法步骤可以被实现为电子硬件、计算机软件或两者的组合。为了清楚地说明硬件和软件的这种可互换性,已经就各种示意性组件、方块、模块、电路和步骤的功能对其进行了一般性的描述。这种功能是被实现为软件还是被实现为硬件取决于具体应用以及施加给整个系统的设计约束。本领域技术人员可以针对每种具体应用以各种方式来实现的功能,但是这种实现决定不应被解释为导致脱离本发明实施例公开的范围。
以上是本发明公开的示例性实施例,但是应当注意,在不背离权利要求限定的本发明实施例公开的范围的前提下,可以进行多种改变和修改。根据这里描述的公开实施例的方法权利要求的功能、步骤和/或动作不需以任何特定顺序执行。此外,尽管本发明实施例公开的元素可以以个体形式描述或要求,但除非明确限制为单数,也可以理解为多个。
应当理解的是,在本文中使用的,除非上下文清楚地支持例外情况,单数形式“一个”旨在也包括复数形式。还应当理解的是,在本文中使用的“和/或”是指包括一个或者一个以上相关联地列出的项目的任意和所有可能组合。
上述本发明实施例公开实施例序号仅仅为了描述,不代表实施例的优劣。
本领域普通技术人员可以理解实现上述实施例的全部或部分步骤可以通过硬件来完成,也可以通过程序来指令相关的硬件完成,程序可以存储于一种计算机可读存储介质中,上述提到的存储介质可以是只读存储器,磁盘或光盘等。
所属领域的普通技术人员应当理解:以上任何实施例的讨论仅为示例性的,并非旨在暗示本发明实施例公开的范围(包括权利要求)被限于这些例子;在本发明实施例的思路下,以上实施例或者不同实施例中的技术特征之间也可以进行组合,并存在如上的本发明实施例的不同方面的许多其它变化,为了简明它们没有在细节中提供。因此,凡在本发明实施例的精神和原则之内,所做的任何省略、修改、等同替换、改进等,均应包含在本发明实施例的保护范围之内。
Claims (10)
1.一种控制器的调试信息导出方法,其特征在于,包括以下步骤:
响应于接收到第一预设命令,将第一寄存器置位;
根据所述第一预设命令中携带的参数确定待导出调试信息的通道的ID;
根据所述通道的ID将第二寄存器中对应的比特位置位;
响应于检测到所述第一寄存器置位以及第二寄存器中对应的比特位置位,将与所述通道的ID对应的存储器中的调试信息复制到预设大小的空间,以从所述预设大小的空间中导出所述调试信息。
2.如权利要求1所述的方法,其特征在于,还包括:
将所述控制器初始化以预留出预设大小的空间。
3.如权利要求1所述的方法,其特征在于,从所述预设大小的空间中导出所述调试信息,进一步包括:
响应于所述控制器接收到第二预设命令,返回所述预设大小的空间的地址;
根据所述地址读取所述预设大小的空间中的调试信息。
4.如权利要求1所述的方法,其特征在于,还包括:
根据控制器编译生成的map文件对所述调试信息进行解析。
5.一种控制器的调试信息导出系统,其特征在于,包括:
第一置位模块,配置为响应于接收到第一预设命令,将第一寄存器置位;
确定模块,配置为根据所述第一预设命令中携带的参数确定待导出调试信息的通道的ID;
第二置位模块,配置为根据所述通道的ID将第二寄存器中对应的比特位置位;
复制模块,配置为响应于检测到所述第一寄存器置位以及第二寄存器中对应的比特位置位,将与所述通道的ID对应的存储器中的调试信息复制到预设大小的空间,以从所述预设大小的空间中导出所述调试信息。
6.如权利要求5所述的系统,其特征在于,还包括初始化模块,配置为:
将所述控制器初始化以预留出预设大小的空间。
7.如权利要求5所述的系统,其特征在于,复制模块还配置为:
响应于所述控制器接收到第二预设命令,返回所述预设大小的空间的地址;
根据所述地址读取所述预设大小的空间中的调试信息。
8.如权利要求5所述的系统,其特征在于,还包括解析模块,配置为:
根据控制器编译生成的map文件对所述调试信息进行解析。
9.一种计算机设备,包括:
至少一个处理器;以及
存储器,所述存储器存储有可在所述处理器上运行的计算机程序,其特征在于,所述处理器执行所述程序时执行如权利要求1-4任意一项所述的方法的步骤。
10.一种计算机可读存储介质,所述计算机可读存储介质存储有计算机程序,其特征在于,所述计算机程序被处理器执行时执行如权利要求1-4任意一项所述的方法的步骤。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111294554.3A CN114138588B (zh) | 2021-11-03 | 2021-11-03 | 一种控制器的调试信息导出方法、系统、设备以及介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111294554.3A CN114138588B (zh) | 2021-11-03 | 2021-11-03 | 一种控制器的调试信息导出方法、系统、设备以及介质 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN114138588A CN114138588A (zh) | 2022-03-04 |
CN114138588B true CN114138588B (zh) | 2024-01-09 |
Family
ID=80392858
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202111294554.3A Active CN114138588B (zh) | 2021-11-03 | 2021-11-03 | 一种控制器的调试信息导出方法、系统、设备以及介质 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN114138588B (zh) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109240870A (zh) * | 2018-09-25 | 2019-01-18 | 浪潮电子信息产业股份有限公司 | 一种固态硬盘故障定位方法及相关装置 |
CN110058541A (zh) * | 2018-01-18 | 2019-07-26 | 英飞凌科技奥地利有限公司 | 具有电路内调试器的微控制器系统 |
CN111782153A (zh) * | 2020-07-13 | 2020-10-16 | 苏州浪潮智能科技有限公司 | 一种基于读取数据的方法、系统、设备以及介质 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE112011106021B4 (de) * | 2011-12-22 | 2018-05-03 | Intel Corporation | Zugreifen auf Daten, die in einem Befehls-/Adressregister-Gerät gespeichert sind |
-
2021
- 2021-11-03 CN CN202111294554.3A patent/CN114138588B/zh active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110058541A (zh) * | 2018-01-18 | 2019-07-26 | 英飞凌科技奥地利有限公司 | 具有电路内调试器的微控制器系统 |
CN109240870A (zh) * | 2018-09-25 | 2019-01-18 | 浪潮电子信息产业股份有限公司 | 一种固态硬盘故障定位方法及相关装置 |
CN111782153A (zh) * | 2020-07-13 | 2020-10-16 | 苏州浪潮智能科技有限公司 | 一种基于读取数据的方法、系统、设备以及介质 |
Also Published As
Publication number | Publication date |
---|---|
CN114138588A (zh) | 2022-03-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7681180B2 (en) | Parameterized test driven development | |
CN110058880B (zh) | 独占指令的模拟 | |
CN110727597B (zh) | 一种基于日志排查无效代码补全用例的方法 | |
CN112328305B (zh) | 一种眼图测试方法、装置、电子设备及可读存储介质 | |
JP2008009721A (ja) | 評価システム及びその評価方法 | |
US9639343B2 (en) | Method for altering execution of a program, debugger, and computer-readable medium | |
CN111124921A (zh) | 内存越界的检测方法、装置、设备和存储介质 | |
CN107272441B (zh) | 用于监控错误的方法和用于监控错误的数据处理装置 | |
CN106935272B (zh) | 开启eMMC后门调试的方法和装置 | |
CN110765008B (zh) | 一种数据处理方法及装置 | |
CN114138588B (zh) | 一种控制器的调试信息导出方法、系统、设备以及介质 | |
EP3765965B1 (en) | Static software analysis tool approach to determining breachable common weakness enumerations violations | |
CN111857882A (zh) | 可扩展的ssd开卡固件加载方法、装置、计算机设备及存储介质 | |
CN108614704B (zh) | 代码编译方法及装置 | |
CN115757099A (zh) | 平台固件保护恢复功能自动测试方法和装置 | |
CN115576766A (zh) | 闪存管理算法调试方法、系统、设备和可读存储介质 | |
JP2007058450A (ja) | 半導体集積回路 | |
KR100580071B1 (ko) | 메모리 오류 검출방법 | |
CN111813673A (zh) | 硬盘填充测试方法及系统 | |
JP5120103B2 (ja) | デバッグ方法およびデバッグプログラム | |
CN106021089B (zh) | 一种补丁接口的测试方法及装置 | |
CN111176619A (zh) | Fpga执行流程控制方法、装置、计算机设备及存储介质 | |
CN112306844A (zh) | 软件开发系统的接口测试方法、装置、设备及存储介质 | |
JP2005174045A (ja) | ソースプログラム変換装置、ソースプログラム変換方法、ソースプログラム変換プログラム、および、プログラム記録媒体 | |
CN118484402B (zh) | 系统测试方法、装置、电子设备及可读介质 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |