CN114077452A - 一种pcie设备定位方法、装置及相关设备 - Google Patents

一种pcie设备定位方法、装置及相关设备 Download PDF

Info

Publication number
CN114077452A
CN114077452A CN202210051743.6A CN202210051743A CN114077452A CN 114077452 A CN114077452 A CN 114077452A CN 202210051743 A CN202210051743 A CN 202210051743A CN 114077452 A CN114077452 A CN 114077452A
Authority
CN
China
Prior art keywords
pcie
information
target
equipment
determining
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202210051743.6A
Other languages
English (en)
Other versions
CN114077452B (zh
Inventor
孙永博
林楷智
李道童
张炳会
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Inspur Intelligent Technology Co Ltd
Original Assignee
Suzhou Inspur Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Inspur Intelligent Technology Co Ltd filed Critical Suzhou Inspur Intelligent Technology Co Ltd
Priority to CN202210051743.6A priority Critical patent/CN114077452B/zh
Publication of CN114077452A publication Critical patent/CN114077452A/zh
Application granted granted Critical
Publication of CN114077452B publication Critical patent/CN114077452B/zh
Priority to PCT/CN2022/099649 priority patent/WO2023137963A1/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/4401Bootstrapping
    • G06F9/4411Configuring for operating with peripheral devices; Loading of device drivers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • G06F13/102Program control for peripheral devices where the programme performs an interfacing function, e.g. device driver
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0026PCI express

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Security & Cryptography (AREA)
  • Debugging And Monitoring (AREA)

Abstract

本申请公开了一种PCIE设备定位方法,包括获取目标PCIE设备的设备信息,并根据所述设备信息确定所述目标PCIE设备的物理插槽编号和PCIE桥信息;根据所述物理插槽编号和所述PCIE桥信息生成第一位置匹配信息;根据第一映射关系确定所述第一位置匹配信息对应的位置信息;所述第一映射关系包括各PCIE设备的第一位置匹配信息与位置信息之间的映射关系;根据所述位置信息确定所述目标PCIE设备的所在位置。应用本申请所提供的技术方案,可以有效提高PCIE设备定位的准确率。本申请还公开了一种PCIE设备定位装置、PCIE设备定位设备及计算机可读存储介质,均具有上述有益效果。

Description

一种PCIE设备定位方法、装置及相关设备
技术领域
本申请涉及电子设备技术领域,特别涉及一种PCIE设备定位方法,还涉及一种PCIE设备定位装置、PCIE设备定位设备及计算机可读存储介质。
背景技术
BIOS(Base Input / Output System,基本输入输出系统)和BMC(BaseboardManagement Controller,基板管理控制器)有对出错设备定位和记录Log(日志)的功能,其中一种设备是PCIE(Peripheral Component Interconnect Express,总线)设备。BIOS在枚举和处理PCIE设备时,会为每个PCIE设备分配一组Bus(总线)、Device(设备)、FunctionNumber(功能数值),该Bus、Device、Function Number信息组合唯一,一般可以用这三个数据的组合来唯一定位一个PCIE逻辑设备。
但是,对于设计配置有两层或者多层PCIE设备转接板卡的机器,如配置有上下两层switch转接板,为了便于复用和易于维护,一般两层转接板的设计和形制完全一致,使用相同的料号,在使用的时候不需要区分上下层。在此基础上,为了实现PCIE设备的资产信息或报错设备定位等功能,需要借用设备的physical slot number(物理插槽编号)属性值,来与PCIE设备所在的物理位置对应,要求每个PCIE设备的physical slot number值唯一,避免匹配到错误的用来标识设备物理位置的字符串。但是,在switch板上,通过switch转接的插槽/socket等连接的PCIE设备,其physical slot number往往是两两重复的,再加上机器上多使用两层或者更多层switch板来连接设备,各层switch板对应位置的PCIE设备,其physical slot number默认也是一样的。显然,这必然会造成PCIE设备定位困难的问题,大大降低了PCIE设备定位结果的准确性。
因此,如何有效提高PCIE设备定位的准确率是本领域技术人员亟待解决的问题。
发明内容
本申请的目的是提供一种PCIE设备定位方法,该PCIE设备定位方法可以有效提高PCIE设备定位的准确率;本申请的另一目的是提供一种PCIE设备定位装置、PCIE设备定位设备及计算机可读存储介质,均具有上述有益效果。
第一方面,本申请提供了一种PCIE设备定位方法,包括:
获取目标PCIE设备的设备信息,并根据所述设备信息确定所述目标PCIE设备的物理插槽编号和PCIE桥信息;
根据所述物理插槽编号和所述PCIE桥信息生成第一位置匹配信息;
根据第一映射关系确定所述第一位置匹配信息对应的位置信息;所述第一映射关系包括各PCIE设备的第一位置匹配信息与位置信息之间的映射关系;
根据所述位置信息确定所述目标PCIE设备的所在位置。
优选的,所述获取目标PCIE设备的设备信息,包括:
根据PCIE设备运行日志获取所述目标PCIE设备的设备信息。
优选的,所述设备信息包括Bus编号、Device编号、功能数值,则所述根据所述设备信息确定所述目标PCIE设备的物理插槽编号和PCIE桥信息,包括:
根据第二映射关系确定所述Bus编号、所述Device编号、所述功能数值对应的物理插槽编号;所述第二映射关系包括各PCIE设备的Bus编号、Device编号、功能数值与物理插槽编号之间的映射关系;
利用PCIE规范算法,根据所述Bus编号进行PCIE桥溯源,获得所述PCIE桥信息。
优选的,当根据所述第一映射关系确定的所述第一位置匹配信息对应的位置信息的数量超过一个时,所述方法还包括:
利用所述PCIE规范算法,根据所述Bus编号查询确定所述目标PCIE设备对应的根端口的Bus编号;
根据所述根端口的Bus编号确定所述目标PCIE设备所属的目标CPU的CPU编号;
根据所述CPU编号、所述根端口的Bus编号、所述物理插槽编号以及所述PCIE桥信息生成第二位置匹配信息;
根据第三映射关系确定所述第二位置匹配信息对应的位置信息;所述第三映射关系包括各PCIE设备对应的CPU编号、根端口的Bus编号、物理插槽编号以及PCIE桥信息与位置信息之间的映射关系;
根据所述位置信息确定所述目标PCIE设备的所在位置。
优选的,所述根据所述根端口的Bus编号确定所述目标PCIE设备所属的目标CPU的CPU编号,包括:
根据第四映射关系确定所述根端口的Bus编号对应的CPU编号;所述第四映射关系包括各PCIE设备对应的CPU编号与根端口的Bus编号之间的映射关系。
优选的,所述第四映射关系中的根端口的Bus编号通过OS指令或BIOS指令读取获得。
优选的,所述PCIE设备定位方法还包括:
当输出所述目标PCIE设备的所在位置。
第二方面,本申请还公开了一种PCIE设备定位装置,包括:
信息获取模块,用于获取目标PCIE设备的设备信息,并根据所述设备信息确定所述目标PCIE设备的物理插槽编号和PCIE桥信息;
信息组合模块,用于根据所述物理插槽编号和所述PCIE桥信息生成第一位置匹配信息;
信息匹配模块,用于根据第一映射关系确定所述第一位置匹配信息对应的位置信息;所述第一映射关系包括各PCIE设备的第一位置匹配信息与位置信息之间的映射关系;
设备定位模块,用于根据所述位置信息确定所述目标PCIE设备的所在位置。
第三方面,本申请还公开了一种PCIE设备定位设备,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如上所述的任一种PCIE设备定位方法的步骤。
第四方面,本申请还公开了一种计算机可读存储介质,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如上所述的任一种PCIE设备定位方法的步骤。
本申请所提供的一种PCIE设备定位方法,包括获取目标PCIE设备的设备信息,并根据所述设备信息确定所述目标PCIE设备的物理插槽编号和PCIE桥信息;根据所述物理插槽编号和所述PCIE桥信息生成第一位置匹配信息;根据第一映射关系确定所述第一位置匹配信息对应的位置信息;所述第一映射关系包括各PCIE设备的第一位置匹配信息与位置信息之间的映射关系;根据所述位置信息确定所述目标PCIE设备的所在位置。
应用本申请所提供的技术方案,针对系统中的PCIE设备,预先建立位置匹配信息与位置信息之间的映射关系,即上述第一映射关系,由此,在获得目标PCIE设备(即待定位PCIE设备)的设备信息之后,可先根据该设备信息确定目标PCIE设备的物理插槽编号和PCIE桥信息,然后根据二者生成唯一的位置匹配信息,由此,即可通过查询第一映射关系确定该位置匹配信息对应的位置信息,从而实现目标PCIE设备的定位。结合物理插槽编号和PCIE桥信息进行PCIE设备定位,由于基于物理插槽编号和PCIE桥信息生成的位置匹配信息具有唯一性,因此,该种实现方式可以实现PCIE设备的精准定位。
本申请所提供的一种PCIE设备定位装置、PCIE设备定位设备及计算机可读存储介质,均具有上述有益效果,在此不再赘述。
附图说明
为了更清楚地说明现有技术和本申请实施例中的技术方案,下面将对现有技术和本申请实施例描述中需要使用的附图作简要的介绍。当然,下面有关本申请实施例的附图描述的仅仅是本申请中的一部分实施例,对于本领域普通技术人员来说,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图,所获得的其他附图也属于本申请的保护范围。
图1为本申请所提供的一种PCIE设备定位方法的流程示意图;
图2为本申请所提供的一种PCIE设备定位装置的结构示意图;
图3为本申请所提供的一种PCIE设备定位设备的结构示意图。
具体实施方式
本申请的核心是提供一种PCIE设备定位方法,该PCIE设备定位方法可以有效提高PCIE设备定位的准确率;本申请的另一核心是提供一种PCIE设备定位装置、PCIE设备定位设备及计算机可读存储介质,也具有上述有益效果。
为了对本申请实施例中的技术方案进行更加清楚、完整地描述,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行介绍。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
本申请实施例提供了一种PCIE设备定位方法。
请参考图1,图1为本申请所提供的一种PCIE设备定位方法的流程示意图,该PCIE设备定位方法可包括:
S101:获取目标PCIE设备的设备信息,并根据设备信息确定目标PCIE设备的物理插槽编号和PCIE桥信息;
本步骤旨在获取目标PCIE设备的设备信息,然后基于该设备信息实现目标PCIE设备的物理插槽编号和PCIE桥信息的获取。其中,目标PCIE设备即为需要定位的PCIE设备,设备信息即为目标PCIE设备的基本信息,如上所述的Bus、Device、Function Number,当然,除此之外,还可以包括其他类型的基本设备信息,具有由技术人员根据实际情况进行设定即可,本申请对此不做限定。进一步,基于该目标PCIE设备的设备信息进行物理插槽编号和PCIE桥信息的获取,其中,PCIE桥信息是指目标PCIE设备与CPU(Central Processing Unit/ Processor,中央处理器)的PCIE根端口之间的各级PCIE桥的相关信息,包括但不限于Bus、Device、Function Number等。
S102:根据物理插槽编号和PCIE桥信息生成第一位置匹配信息;
本步骤旨在实现第一位置匹配信息的获取,该第一位置匹配信息用于实现位置信息匹配,具体可参照S103,以便于实现目标PCIE设备的位置信息的确定。具体而言,可以基于物理插槽编号和PCIE桥信息生成第一位置匹配信息,该过程可以通过字符串拼接实现,当然,字符串的拼接顺序并不影响本技术方案的实施,本申请对此不做限定。在此基础上,由于二者在进行拼接之后可以有效保证第一位置匹配信息的唯一性,可以匹配获得唯一的位置信息,进而保证PCIE设备定位的准确性。
S103:根据第一映射关系确定第一位置匹配信息对应的位置信息;第一映射关系包括各PCIE设备的第一位置匹配信息与位置信息之间的映射关系;
本步骤旨在实现第一位置匹配信息的匹配,获得该第一位置匹配信息对应的位置信息,该位置信息则用于指示目标PCIE设备的具体位置。具体而言,针对系统中的PCIE设备,预先建立位置匹配信息与位置信息之间的映射关系,即上述第一映射关系,由此,在基于S102生成第一位置匹配信息之后,即可从第一映射关系中匹配得到该第一位置匹配信息对应的位置信息。
S104:根据位置信息确定目标PCIE设备的所在位置。
本步骤旨在实现目标PCIE设备的位置确定,在基于第一映射关系匹配获得第一位置匹配信息对应的位置信息之后,即可根据该位置信息确定目标PCIE设备的所在位置,其中,第一映射关系中的位置信息可以为位置信息字符串的形式,进一步,同样可以通过信息匹配(如位置信息字符串与物理位置之间的映射关系)获得该位置信息字符串对应的物理位置,如目标PCIER设备所在插槽或位置的丝印。由此,实现了PCIE设备的精准定位。
可见,本申请所提供的PCIE设备定位方法,针对系统中的PCIE设备,预先建立位置匹配信息与位置信息之间的映射关系,即上述第一映射关系,由此,在获得目标PCIE设备(即待定位PCIE设备)的设备信息之后,可先根据该设备信息确定目标PCIE设备的物理插槽编号和PCIE桥信息,然后根据二者生成唯一的位置匹配信息,由此,即可通过查询第一映射关系确定该位置匹配信息对应的位置信息,从而实现目标PCIE设备的定位。结合物理插槽编号和PCIE桥信息进行PCIE设备定位,由于基于物理插槽编号和PCIE桥信息生成的位置匹配信息具有唯一性,因此,该种实现方式可以实现PCIE设备的精准定位。
在本申请的一个实施例中,上述获取目标PCIE设备的设备信息,可以包括:根据PCIE设备运行日志获取目标PCIE设备的设备信息。
本申请实施例提供了一种目标PCIE设备的设备信息的获取方法,可以从PCIE设备运行日志中获得。具体而言,在PCIE设备定位的一种实现场景中,可以在发现系统内存在PCIE设备异常时,通过PCIE设备定位实现异常PCIE设备位置的确定,其中,发现系统内存在PCIE设备异常,则可以通过PCIE设备运行日志确定,因此,可以根据PCIE设备运行日志实现目标PCIE设备的设备信息的获取。
在本申请的一个实施例中,上述设备信息可以包括Bus编号、Device编号、功能数值,则上述根据设备信息确定目标PCIE设备的物理插槽编号和PCIE桥信息,可以包括:根据第二映射关系确定Bus编号、Device编号、功能数值对应的物理插槽编号;第二映射关系包括各PCIE设备的Bus编号、Device编号、功能数值与物理插槽编号之间的映射关系;利用PCIE规范算法,根据Bus编号进行PCIE桥溯源,获得PCIE桥信息。
本申请实施例提供了一种具体类型的基本设备信息,以及基于该类型的基本设备信息确定物理插槽编号和PCIE桥信息的实现方法。首先,目标PCIE设备的设备信息可以包括Bus编号、Device编号以及功能数值,即上述Bus、Device、Function Number;进一步,则可以基于该Bus编号、Device编号以及功能数值确定目标PCIE设备的物理插槽编号,基于其中的Bus编号确定目标PCIE设备的PCIE桥信息。其中,基于Bus编号、Device编号以及功能数值确定目标PCIE设备的物理插槽编号可以通过第二映射关系实现,该第二映射关系中包括有系统内各PCIE设备的Bus编号、Device编号、功能数值与物理插槽编号之间的映射关系,因此,通过信息匹配进行实现物理插槽编号的确定;基于Bus编号确定目标PCIE设备的PCIE桥信息则可以通过PCIE规范算法实现,利用PCIE规范算法从目标PCIE设备的Bus编号开始溯源,直至一级一级的上溯到CPU的PCIE根端口,获得目标PCIE设备与CPU的PCIE根端口之间的各级PCIE桥的相关信息。
在本申请的一个实施例中,当根据第一映射关系确定的第一位置匹配信息对应的位置信息的数量超过一个时,该方法还可以包括:利用PCIE规范算法,根据Bus编号查询确定目标PCIE设备对应的根端口的Bus编号;根据根端口的Bus编号确定目标PCIE设备所属的目标CPU的CPU编号;根据CPU编号、根端口的Bus编号、物理插槽编号以及PCIE桥信息生成第二位置匹配信息;根据第三映射关系确定第二位置匹配信息对应的位置信息;第三映射关系包括各PCIE设备对应的CPU编号、根端口的Bus编号、物理插槽编号以及PCIE桥信息与位置信息之间的映射关系;根据位置信息确定目标PCIE设备的所在位置。
可以理解的是,系统内可能存在有多层PCIE设备转接板卡,基于物理插槽编号和PCIE桥信息仅能够确定目标PCIE设备在PCIE设备转接板卡上的位置,但却不能确定目标PCIE设备具体在哪一层PCIE设备转接板卡,造成PCIE设备定位不准确的问题。因此,为解决该技术问题,可以选择采用CPU编号与物理插槽编号组建唯一的第二位置匹配信息,进而实现目标PCIE设备的精准定位。
具体而言,当根据第一映射关系确定的第一位置匹配信息对应的位置信息的数量超过一个时,说明系统内的PCIE设备转接板卡不止一层,此时,则可以加入CPU编号和根端口的Bus编号进行目标PCIE设备的定位。在实现过程中,首先利用PCIE规范算法基于目标PCIE设备的Bus编号开始溯源,直至溯源至目标PCIE设备对应的根端口的Bus编号,然后根据该根端口的Bus编号确定目标PCIE设备所属的目标CPU的CPU编号;其次,利用CPU编号、根端口的Bus编号、物理插槽编号以及PCIE桥信息生成第二位置匹配信息,该第二位置匹配信息的生成过程可参照上述第一位置匹配信息的生成过程,本申请在此不再赘述;进一步,从第三映射关系中匹配获得第二位置匹配信息对应的位置信息,此时所获得的位置信息必然只有一个,其中,第三映射关系中包括有系统内各PCIE设备对应的CPU编号、根端口的Bus编号、物理插槽编号以及PCIE桥信息与位置信息之间的映射关系,同样的,该第三映射关系的创建过程类似于上述第一映射关系的创建过程,本申请在此不再赘述;最后,在确定位置信息之后,即可根据该位置信息确定目标PCIE设备的所在位置,从而实现目标PCIE设备的精准定位。
在本申请的一个实施例中,上述根据根端口的Bus编号确定目标PCIE设备所属的目标CPU的CPU编号,可以包括:根据第四映射关系确定根端口的Bus编号对应的CPU编号;第四映射关系包括各PCIE设备对应的CPU编号与根端口的Bus编号之间的映射关系。
本申请实施例提供了一种根据根端口Bus编号确定目标PCIE设备所属CPU的CPU编号的实现方法,该过程同样可以基于预先创建的映射关系,即上述第四映射关系实现。具体而言,可以预先采集系统内每个CPU的每个根端口的Bus编号,以及每个CPU的CPU编号,由此,即可创建得到各PCIE设备对应的CPU编号与根端口的Bus编号之间的映射关系,即第四映射关系;在此基础上,在根据目标PCIE设备的Bus编号查询得到其对应的根端口的Bus编号之后,即可从第四映射关系中匹配得到该根端口的Bus编号对应的CPU编号。
在本申请的一个实施例中,上述第四映射关系中的根端口的Bus编号可以通过OS(Operating System,操作系统)指令或BIOS指令读取获得。
本申请实施例提供了一种第四映射关系中各根端口Bus编号的获取方法,即可以根据OS指令或BIOS指令读取获得,当然,除此之外,也可以通过相关读取软件、各类规范定义等读取得到,具体实现方式由技术人员根据实际情况进行设定即可,本申请对此不做限定。
在本申请的一个实施例中,该PCIE设备定位方法还可以包括:输出目标PCIE设备的所在位置。
本申请实施例所提供的PCIE设备定位方法旨在实现目标PCIE设备的位置输出,具体的,在基于位置信息确定目标PCIE设备的所在位置之后,即可将其进行输出。除此之外,为进一步保证输出信息的完整性,还可以同时输出该目标PCIE设备的其他各类数据信息,如上述基于设备信息、物理插槽编号、PCIE桥信息、所属CPU的CPU编号、位置匹配信息、位置信息等。
本申请还提供了一种PCIE设备定位装置,请参考图2,图2为本申请所提供的一种PCIE设备定位装置的结构示意图,该PCIE设备定位装置可包括:
信息获取模块1,用于获取目标PCIE设备的设备信息,并根据设备信息确定目标PCIE设备的物理插槽编号和PCIE桥信息;
信息组合模块2,用于根据物理插槽编号和PCIE桥信息生成第一位置匹配信息;
信息匹配模块3,用于根据第一映射关系确定第一位置匹配信息对应的位置信息;第一映射关系包括各PCIE设备的第一位置匹配信息与位置信息之间的映射关系;
设备定位模块4,用于根据位置信息确定目标PCIE设备的所在位置。
可见,本申请实施例所提供的PCIE设备定位装置,针对系统中的PCIE设备,预先建立位置匹配信息与位置信息之间的映射关系,即上述第一映射关系,由此,在获得目标PCIE设备(即待定位PCIE设备)的设备信息之后,可先根据该设备信息确定目标PCIE设备的物理插槽编号和PCIE桥信息,然后根据二者生成唯一的位置匹配信息,由此,即可通过查询第一映射关系确定该位置匹配信息对应的位置信息,从而实现目标PCIE设备的定位。结合物理插槽编号和PCIE桥信息进行PCIE设备定位,由于基于物理插槽编号和PCIE桥信息生成的位置匹配信息具有唯一性,因此,该种实现方式可以实现PCIE设备的精准定位。
在本申请的一个实施例中,上述信息获取模块1可具体用于根据PCIE设备运行日志获取目标PCIE设备的设备信息。
在本申请的一个实施例中,上述设备信息可以包括Bus编号、Device编号、功能数值,则上述信息获取模块1可具体用于根据第二映射关系确定Bus编号、Device编号、功能数值对应的物理插槽编号;第二映射关系包括各PCIE设备的Bus编号、Device编号、功能数值与物理插槽编号之间的映射关系;利用PCIE规范算法,根据Bus编号进行PCIE桥溯源,获得PCIE桥信息。
在本申请的一个实施例中,当根据第一映射关系确定的第一位置匹配信息对应的位置信息的数量超过一个时,该装置还可以包括精准定位模块,用于利用PCIE规范算法,根据Bus编号查询确定目标PCIE设备对应的根端口的Bus编号;根据根端口的Bus编号确定目标PCIE设备所属的目标CPU的CPU编号;根据CPU编号、根端口的Bus编号、物理插槽编号以及PCIE桥信息生成第二位置匹配信息;根据第三映射关系确定第二位置匹配信息对应的位置信息;第三映射关系包括各PCIE设备对应的CPU编号、根端口的Bus编号、物理插槽编号以及PCIE桥信息与位置信息之间的映射关系;根据位置信息确定目标PCIE设备的所在位置。
在本申请的一个实施例中,上述基于CPU编号的定位模块可具体用于根据第四映射关系确定根端口的Bus编号对应的CPU编号;第四映射关系包括各PCIE设备对应的CPU编号与根端口的Bus编号之间的映射关系。
在本申请的一个实施例中,上述第四映射关系中的根端口的Bus编号可以通过OS指令或BIOS指令读取获得。
在本申请的一个实施例中,该PCIE设备定位装置还可以包括位置输出模块,用于输出目标PCIE设备的所在位置。
对于本申请提供的装置的介绍请参照上述方法实施例,本申请在此不做赘述。
本申请还提供了一种PCIE设备定位设备,请参考图3,图3为本申请所提供的一种PCIE设备定位设备的结构示意图,该PCIE设备定位设备可包括:
存储器,用于存储计算机程序;
处理器,用于执行计算机程序时可实现如上述任意一种PCIE设备定位方法的步骤。
如图3所示,为PCIE设备定位设备的组成结构示意图,PCIE设备定位设备可以包括:处理器10、存储器11、通信接口12和通信总线13。处理器10、存储器11、通信接口12均通过通信总线13完成相互间的通信。
在本申请实施例中,处理器10可以为中央处理器(Central Processing Unit,CPU)、特定应用集成电路、数字信号处理器、现场可编程门阵列或者其他可编程逻辑器件等。
处理器10可以调用存储器11中存储的程序,具体的,处理器10可以执行PCIE设备定位方法的实施例中的操作。
存储器11中用于存放一个或者一个以上程序,程序可以包括程序代码,程序代码包括计算机操作指令,在本申请实施例中,存储器11中至少存储有用于实现以下功能的程序:
获取目标PCIE设备的设备信息,并根据设备信息确定目标PCIE设备的物理插槽编号和PCIE桥信息;
根据物理插槽编号和PCIE桥信息生成第一位置匹配信息;
根据第一映射关系确定第一位置匹配信息对应的位置信息;第一映射关系包括各PCIE设备的第一位置匹配信息与位置信息之间的映射关系;
根据位置信息确定目标PCIE设备的所在位置。
在一种可能的实现方式中,存储器11可包括存储程序区和存储数据区,其中,存储程序区可存储操作系统,以及至少一个功能所需的应用程序等;存储数据区可存储使用过程中所创建的数据。
此外,存储器11可以包括高速随机存取存储器,还可以包括非易失性存储器,例如至少一个磁盘存储器件或其他易失性固态存储器件。
通信接口12可以为通信模块的接口,用于与其他设备或者系统连接。
当然,需要说明的是,图3所示的结构并不构成对本申请实施例中PCIE设备定位设备的限定,在实际应用中PCIE设备定位设备可以包括比图3所示的更多或更少的部件,或者组合某些部件。
本申请还提供了一种计算机可读存储介质,该计算机可读存储介质上存储有计算机程序,计算机程序被处理器执行时可实现如上述任意一种PCIE设备定位方法的步骤。
该计算机可读存储介质可以包括:U盘、移动硬盘、只读存储器(Read-OnlyMemory,ROM)、随机存取存储器(Random Access Memory,RAM)、磁碟或者光盘等各种可以存储程序代码的介质。
对于本申请提供的计算机可读存储介质的介绍请参照上述方法实施例,本申请在此不做赘述。
说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。对于实施例公开的装置而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。
专业人员还可以进一步意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、计算机软件或者二者的结合来实现,为了清楚地说明硬件和软件的可互换性,在上述说明中已经按照功能一般性地描述了各示例的组成及步骤。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本申请的范围。
结合本文中所公开的实施例描述的方法或算法的步骤可以直接用硬件、处理器执行的软件模块,或者二者的结合来实施。软件模块可以置于随机存储器(RAM)、内存、只读存储器(ROM)、电可编程ROM、电可擦除可编程ROM、寄存器、硬盘、可移动磁盘、CD-ROM或技术领域内所公知的任意其它形式的存储介质中。
以上对本申请所提供的技术方案进行了详细介绍。本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的方法及其核心思想。应当指出,对于本技术领域的普通技术人员来说,在不脱离本申请原理的前提下,还可以对本申请进行若干改进和修饰,这些改进和修饰也落入本申请的保护范围内。

Claims (10)

1.一种PCIE设备定位方法,其特征在于,包括:
获取目标PCIE设备的设备信息,并根据所述设备信息确定所述目标PCIE设备的物理插槽编号和PCIE桥信息;
根据所述物理插槽编号和所述PCIE桥信息生成第一位置匹配信息;
根据第一映射关系确定所述第一位置匹配信息对应的位置信息;所述第一映射关系包括各PCIE设备的第一位置匹配信息与位置信息之间的映射关系;
根据所述位置信息确定所述目标PCIE设备的所在位置。
2.根据权利要求1所述的PCIE设备定位方法,其特征在于,所述获取目标PCIE设备的设备信息,包括:
根据PCIE设备运行日志获取所述目标PCIE设备的设备信息。
3.根据权利要求1所述的PCIE设备定位方法,其特征在于,所述设备信息包括Bus编号、Device编号、功能数值,则所述根据所述设备信息确定所述目标PCIE设备的物理插槽编号和PCIE桥信息,包括:
根据第二映射关系确定所述Bus编号、所述Device编号、所述功能数值对应的物理插槽编号;所述第二映射关系包括各PCIE设备的Bus编号、Device编号、功能数值与物理插槽编号之间的映射关系;
利用PCIE规范算法,根据所述Bus编号进行PCIE桥溯源,获得所述PCIE桥信息。
4.根据权利要求3所述的PCIE设备定位方法,其特征在于,当根据所述第一映射关系确定的所述第一位置匹配信息对应的位置信息的数量超过一个时,所述方法还包括:
利用所述PCIE规范算法,根据所述Bus编号查询确定所述目标PCIE设备对应的根端口的Bus编号;
根据所述根端口的Bus编号确定所述目标PCIE设备所属的目标CPU的CPU编号;
根据所述CPU编号、所述根端口的Bus编号、所述物理插槽编号以及所述PCIE桥信息生成第二位置匹配信息;
根据第三映射关系确定所述第二位置匹配信息对应的位置信息;所述第三映射关系包括各PCIE设备对应的CPU编号、根端口的Bus编号、物理插槽编号以及PCIE桥信息与位置信息之间的映射关系;
根据所述位置信息确定所述目标PCIE设备的所在位置。
5.根据权利要求4所述的PCIE设备定位方法,其特征在于,所述根据所述根端口的Bus编号确定所述目标PCIE设备所属的目标CPU的CPU编号,包括:
根据第四映射关系确定所述根端口的Bus编号对应的CPU编号;所述第四映射关系包括各PCIE设备对应的CPU编号与根端口的Bus编号之间的映射关系。
6.根据权利要求5所述的PCIE设备定位方法,其特征在于,所述第四映射关系中的根端口的Bus编号通过OS指令或BIOS指令读取获得。
7.根据权利要求1所述的PCIE设备定位方法,其特征在于,还包括:
输出所述目标PCIE设备的所在位置。
8.一种PCIE设备定位装置,其特征在于,包括:
信息获取模块,用于获取目标PCIE设备的设备信息,并根据所述设备信息确定所述目标PCIE设备的物理插槽编号和PCIE桥信息;
信息组合模块,用于根据所述物理插槽编号和所述PCIE桥信息生成第一位置匹配信息;
信息匹配模块,用于根据第一映射关系确定所述第一位置匹配信息对应的位置信息;所述第一映射关系包括各PCIE设备的第一位置匹配信息与位置信息之间的映射关系;
设备定位模块,用于根据所述位置信息确定所述目标PCIE设备的所在位置。
9.一种PCIE设备定位设备,其特征在于,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如权利要求1至7任一项所述的PCIE设备定位方法的步骤。
10.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如权利要求1至7任一项所述的PCIE设备定位方法的步骤。
CN202210051743.6A 2022-01-18 2022-01-18 一种pcie设备定位方法、装置及相关设备 Active CN114077452B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202210051743.6A CN114077452B (zh) 2022-01-18 2022-01-18 一种pcie设备定位方法、装置及相关设备
PCT/CN2022/099649 WO2023137963A1 (zh) 2022-01-18 2022-06-19 一种pcie设备定位方法、装置及相关设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210051743.6A CN114077452B (zh) 2022-01-18 2022-01-18 一种pcie设备定位方法、装置及相关设备

Publications (2)

Publication Number Publication Date
CN114077452A true CN114077452A (zh) 2022-02-22
CN114077452B CN114077452B (zh) 2022-04-22

Family

ID=80284509

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210051743.6A Active CN114077452B (zh) 2022-01-18 2022-01-18 一种pcie设备定位方法、装置及相关设备

Country Status (2)

Country Link
CN (1) CN114077452B (zh)
WO (1) WO2023137963A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023137963A1 (zh) * 2022-01-18 2023-07-27 苏州浪潮智能科技有限公司 一种pcie设备定位方法、装置及相关设备

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103763129A (zh) * 2013-12-31 2014-04-30 华为技术有限公司 一种PCIe设备管理方法及装置
CN106294222A (zh) * 2016-08-03 2017-01-04 浪潮电子信息产业股份有限公司 一种确定pcie设备与插槽对应关系的方法及装置
CN109189602A (zh) * 2018-09-21 2019-01-11 郑州云海信息技术有限公司 一种PCIE Slot故障定位方法、装置以及设备

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10534732B2 (en) * 2015-06-29 2020-01-14 Vmware, Inc. Exposing memory-mapped IO devices to drivers by emulating PCI bus and PCI device configuration space
CN113886312A (zh) * 2020-07-02 2022-01-04 许继集团有限公司 一种pcie总线寻址方法及装置
CN112559425A (zh) * 2020-11-27 2021-03-26 山东云海国创云计算装备产业创新中心有限公司 一种pcie端口的拆分方法、装置、设备及介质
CN112463238A (zh) * 2020-12-04 2021-03-09 苏州浪潮智能科技有限公司 Pcie设备的报错定位方法、装置、bios和bmc
CN114077452B (zh) * 2022-01-18 2022-04-22 苏州浪潮智能科技有限公司 一种pcie设备定位方法、装置及相关设备

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103763129A (zh) * 2013-12-31 2014-04-30 华为技术有限公司 一种PCIe设备管理方法及装置
CN106294222A (zh) * 2016-08-03 2017-01-04 浪潮电子信息产业股份有限公司 一种确定pcie设备与插槽对应关系的方法及装置
CN109189602A (zh) * 2018-09-21 2019-01-11 郑州云海信息技术有限公司 一种PCIE Slot故障定位方法、装置以及设备

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023137963A1 (zh) * 2022-01-18 2023-07-27 苏州浪潮智能科技有限公司 一种pcie设备定位方法、装置及相关设备

Also Published As

Publication number Publication date
WO2023137963A1 (zh) 2023-07-27
CN114077452B (zh) 2022-04-22

Similar Documents

Publication Publication Date Title
CN111428462B (zh) 通讯协议模板构建的方法及终端设备
US10354031B2 (en) Information processing by interpenetrating signal transmission channel in design for testability of chip
CN110543404A (zh) 一种服务器、硬盘点灯方法、系统及计算机可读存储介质
CN114003538B (zh) 一种智能网卡的识别方法及智能网卡
CN114077452B (zh) 一种pcie设备定位方法、装置及相关设备
CN109492310B (zh) 一种线路检查的方法及检查装置
CN112286750A (zh) 一种gpio验证方法、装置、电子设备和介质
CN104731617A (zh) 一种固定服务器启动设备的方法
EP4325364A1 (en) Fault detection method and apparatus for security chip, electronic device, and medium
CN116542207A (zh) 电路版图的生成方法、装置、设备及存储介质
CN114327571A (zh) 文件配置方法、芯片测试机及计算机可读取存储介质
CN113742182A (zh) 硬盘点灯方法、装置、存储介质及计算机程序产品
US20100269080A1 (en) Computer-aided design system and method for simulating pcb specifications
CN109902001B (zh) 对未初始化变量的检测方法及终端设备
CN111193818A (zh) 一种获取ip地址的方法、系统、设备及介质
CN107678917B (zh) 测试机自动化管理方法、装置、设备及存储介质
TW202004501A (zh) 記憶體檢測系統、記憶體檢測方法以及用於記憶體檢測的錯誤映射表建立方法
CN116303148B (zh) 多插槽设备网卡探测方法、装置、电子设备及存储介质
CN111949430B (zh) 基于gpnv的基本输入输出系统错误信息记录方法、系统及终端
CN116400903A (zh) 基于引脚复用表的验证平台代码生成方法、设备及介质
CN114756217B (zh) 基于插件的脚本生成系统
TWI761917B (zh) 程式調試方法、裝置及可讀存儲介質
CN112069749B (zh) 一种电源连接验证方法、装置、电子设备和存储介质
CN116303058A (zh) 一种测试环境检查方法、系统、电子设备及介质
CN114356668A (zh) 一种物理插槽号处理方法、装置、设备及可读存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant