CN113965065A - 电磁干扰抑制电路及相关的传感电路 - Google Patents

电磁干扰抑制电路及相关的传感电路 Download PDF

Info

Publication number
CN113965065A
CN113965065A CN202010761867.4A CN202010761867A CN113965065A CN 113965065 A CN113965065 A CN 113965065A CN 202010761867 A CN202010761867 A CN 202010761867A CN 113965065 A CN113965065 A CN 113965065A
Authority
CN
China
Prior art keywords
circuit
signal
electromagnetic interference
sensing circuit
suppression
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202010761867.4A
Other languages
English (en)
Inventor
潘毅杰
陈安邦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huili Technology Co ltd
Original Assignee
Anapp Technologies Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Anapp Technologies Ltd filed Critical Anapp Technologies Ltd
Publication of CN113965065A publication Critical patent/CN113965065A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/12Arrangements for reducing harmonics from ac input or output
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/001Measuring interference from external sources to, or emission from, the device under test, e.g. EMC, EMI, EMP or ESD testing
    • G01R31/002Measuring interference from external sources to, or emission from, the device under test, e.g. EMC, EMI, EMP or ESD testing where the device under test is an electronic circuit
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/44Circuits or arrangements for compensating for electromagnetic interference in converters or inverters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B15/00Suppression or limitation of noise or interference
    • H04B15/02Reducing interference from electric apparatus by means located at or near the interfering apparatus
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/001Measuring interference from external sources to, or emission from, the device under test, e.g. EMC, EMI, EMP or ESD testing

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Electromagnetism (AREA)
  • Power Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Amplifiers (AREA)

Abstract

一种电磁干扰抑制电路和一种相关的感测电路。感测电路包括输入和与输入可操作地耦合的输出。输入适于连接在电力线上,并串联在负载和分流电路之间,分流电路跨接在电源和负载之间的电力线上。输出适于提供与电磁干扰信号(Vn)相关的信号(Vs),电磁干扰信号(Vn)由负载产生或在负载处产生,并被布置为由分流电路经历。信号(Vs)可用于确定抑制信号(Vn’),以减少或大体消除电磁干扰信号(Vn)。电磁干扰抑制电路包括感测电路、调节器电路和受控信号源。

Description

电磁干扰抑制电路及相关的传感电路
技术领域
本发明涉及对电路中传导的电磁干扰信号的抑制。
背景技术
电磁干扰抑制电路是已知的,并且通常用于抑制信号线或电力线上存在的传导的电磁干扰信号。这些传导的电磁干扰信号可以分为差模电磁干扰信号和共模电磁干扰信号,其中差模电磁干扰信号以相反的方向在电力供应线和电力返回线上传导,而共模电磁干扰信号以相同的方向在电力供应线和电力返回线上传导。
理论上,电磁干扰抑制电路能够产生抑制信号,以减少甚至消除不期望的电磁干扰信号。为了获得最佳的抑制性能,所产生的抑制信号应为电磁干扰信号的负值(例如,幅度相等且反相),以使两者始终彼此完全抵消。然而,实际上,很难或难以实现大体或完全的抵消。
图1示出了现有的电磁干扰抑制电路10,该电路被布置为抑制电源20和电子电路30(作为负载)之间的差模电磁干扰信号。分流电容器Cx跨电力线并联连接在电源20和电子电路30之间。电路10包括感测电路12,感测电路12跨电力线并联连接在电容器Cx和电子电路30之间,以感测由电子电路30产生的传导的电磁干扰信号Vn。电路10还包括连接到感测电路12的放大器14,以及与放大器14连接并由其控制的电压源16。放大器14放大从感测电路12获得的信号,并提供控制信号以控制电压源16,使得电压源16输出抑制信号Vn’,该抑制信号抵消干扰信号Vn,以防止干扰信号Vn进入电源20。电路10的一个潜在问题是,在操作期间,感测电路12将不仅拾取由电子电路30产生的电磁干扰信号Vn,而且还将拾取来自电源20的电磁干扰信号。来自电源20的电磁干扰信号被感测电路12检测随后被放大器14放大,因此将不可避免地影响或降低电路10的抑制性能。
发明内容
本发明的其中一个目的是解决上述需求,克服或基本上消除上述缺点,或更一般地,提供一种改进的或替代的电磁干扰抑制电路,其可以有效地减少或甚至大体上消除电路中的传导的差模电磁干扰信号,该信号例如在负载侧的电子电路产生。
在本发明的第一方面,提供了一种用于电磁干扰抑制电路的感测电路。感测电路可以被具体地配置用于电磁干扰抑制电路。感测电路包括输入和与输入可操作地耦合的输出。输入适于连接在电力线上,并串联在(1)负载(例如,电子电路)和(2)分流电路之间,分流电路跨接在电源(AC)和负载之间的电力线上。输出适于提供与电磁干扰信号相关的信号,该电磁干扰信号由负载产生或在负载处产生并被布置为分流电路经历。输出提供的信号可用于确定抑制信号,以减少或大体消除电磁干扰信号。输入和输出可以是隔离的,以使得输入端子或节点与输出端子或节点不同。可替代地,输入和输出可以是不隔离的,以使得输入端子或节点是与输出端子或节点相同的端子或节点。分流电路是高通电路。
在第一方面的一个实施例中,感测电路包括谐振器电路。谐振器电路可以提供输入,输出,或输入和输出两者。谐振器电路可以配置有谐振频率,谐振频率被布置在要被抑制的电磁干扰信号(Vn)的频率之下和在电源的频率之上。谐振器电路可以包括并联连接的电容电路和电感电路。电容电路可以包括一个或多个电容器,例如,串联、并联或部分串联和部分并联的电容器;电感电路可以包括一个或多个电感器,例如,串联、并联或部分串联和部分并联的电感器。在一个示例中,电容电路由单个电容器组成,而电感电路由单个电感器组成。感测电路可以由谐振器电路组成或大体上由谐振器电路组成,或者感测电路可以包括除谐振器电路之外的其他电路或电路部件。
在第一方面的一个实施例中,感测电路还包括与谐振器电路并联连接的变压器。变压器和谐振器电路中的一个提供感测电路的输入,而变压器和谐振器电路中的另一个提供感测电路的输出。变压器包括初级线圈和次级线圈。初级线圈可包括一个或多个线圈部分;次级线圈可包括一个或多个线圈部分。直接与谐振器电路并联的变压器线圈的电感比谐振器电路的电感大得多,以使得并联谐振的影响可以忽略不计。
在第一方面的一个实施例中,感测电路包括具有初级线圈和次级线圈的变压器,以及与变压器并联连接的电容电路。初级线圈可包括一个或多个线圈部分;次级线圈可包括一个或多个线圈部分。电容电路可以包括一个或多个电容器。变压器和电容电路中的一个提供输入,而变压器和电容电路中的另一个提供输出。电容电路可以包括一个或多个电容器,例如,串联、并联或部分串联和部分并联的电容器。在一个示例中,电容电路由单个电容器组成。
在一种实施方式中,电容电路与初级线圈并联连接以限定谐振器电路。在另一实施方式中,电容电路与次级线圈并联连接以限定谐振器电路。在任一种情况下,谐振器电路可以被配置为具有谐振频率,该谐振频率被布置为低于要被抑制的电磁干扰信号(Vn)的频率并且高于电源的频率。
在本发明的第二方面,提供了一种电磁干扰抑制电路,其包括:第一方面的感测电路,其输入连接在电力线上并且串联在电源(AC)和负载(例如,电子电路)之间。电磁干扰抑制电路还包括调节器电路,调节器电路被布置成调节由感测电路提供的信号(Vs)以提供调节后的信号;以及受控信号源,受控信号源被布置为基于调节后的信号提供抑制信号(Vn’),以减少或大体消除电磁干扰信号(Vn)。抑制信号(Vn’)可以被布置为将电磁干扰信号(Vn)减小至少90%或至少95%。抑制信号(Vn’)可以具有与电磁干扰信号(Vn)大体相同的幅度,或者与电磁干扰信号(Vn)具有约180度的相移,或两者都有。
在第二方面的一个实施例中,受控信号源和感测电路连接在同一电力线上,即高电势电力线或低电势电力线中的任一个。在第二方面的另一实施例中,受控信号源和感测电路连接在不同的电力线上,或者在电力线的不同侧,例如,一个在高电势电力线上,另一个在低电势电力线上。高电势电力线可以被称为电力供应线,并且可以处于正电势;低电势电力线可以被称为电力返回线,并且可以处于负电势。
在第二方面的一个实施例中,受控信号源是受控电压源,其被布置为以抑制电压信号的形式提供抑制信号(Vn’)。与电磁干扰信号(Vn)相关联的信号(Vs)是电压信号,并且电磁干扰信号(Vn)是电压信号。
在第二方面的一个实施例中,受控信号源包括变压器。在一个示例中,受控信号源可以由变压器组成或大体上由变压器组成。变压器包括初级线圈和次级线圈。初级线圈可包括一个或多个线圈部分;次级线圈可包括一个或多个线圈部分。初级线圈可以用作输入;次级线圈可以用作提供抑制信号(Vn’)的输出。输出可以连接在电力线上。
在第二方面的一个实施例中,调节器电路包括放大器。放大器可以是运算放大器。在一个示例中,调节器电路可以由放大器组成或大体上由放大器组成。放大器可以与电力线中的一条或两条连接,以从所连接的电力线获取电力。
在第二方面的一个实施例中,感测电路具有增益因子Ks,调节器电路具有增益因子Ka,并且受控信号源具有增益因子Kv。在一个示例中,信号(Vs)可以等于电磁干扰信号(Vn)乘以感测电路的增益因子。增益因子Ks、Ka和Kv中的每一个可以取任何值,只要受控信号源可以提供可以减少电磁干扰信号(Vn)的抑制信号即可。在一个示例中,Ks、Ka和Kv的乘积可以为1。根据电路的结构,乘积的其他值也是可能的,只要受控信号源可以提供可以减少或者大体上消除电磁干扰信号(Vn)的抑制信号即可。
在第二方面的一个实施例中,电磁干扰抑制电路还包括跨接在电源和负载(例如,电子电路)之间的电力线上的分流电路。分流电路适于经历电磁干扰信号(Vn)(例如由于负载两端的噪声信号(Vno)而产生的)。
在第二方面的一个实施例中,受控信号源和感测电路中的一个连接在电源和分流电路之间,而受控信号源和感测电路中的另一个连接在负载和分流电路之间。
在第二方面的一个实施例中,分流电路包括电容电路。电容电路可以包括一个或多个电容器,例如,串联、并联或部分串联和部分并联的电容器。在一个示例中,电容电路由单个电容器组成。分流电路可以是适于经历电磁干扰信号(Vn)的任何其他高通电路。
在第二方面的一个实施例中,电磁干扰抑制电路是独立的电路。例如,电磁干扰抑制电路可以被加装到具有电源和负载的电路。
在本发明的第三方面,提供了一种电气设备,其包括第一方面的感测电路或第二方面的电磁干扰抑制电路。
在本文中使用诸如“约”、“大体上”等之类的程度术语是考虑到与各种电路部件相关联的一般公差和非理想特性以及在实践中不可避免的信号波动。在本文中使用“增益因子”等之类的表达来一般地表示乘法因子,该乘法因子可以取大于1、等于1或小于1的任何数值。
通过考虑详细描述和附图,本发明的其他特征、方面、目的和优点对于本领域技术人员将变得显而易见。例如,在适当和适用的情况下,本文关于一个方面或实施例描述的任何一个或多个特征可以与本文关于任何其他方面或实施例描述的任何一个或多个其他特征相组合。
附图说明
现在将参考附图通过示例的方式描述本发明的实施例,其中:
图1是现有的用于抑制电磁干扰信号的电路的电路图;
图2是在本发明的一个实施例中用于抑制电磁干扰信号的控制电路的电路图;
图3是在本发明的一个实施例中图2的控制电路的一部分的实施方式的电路图;
图4是在本发明的一个实施例中图2的控制电路的一部分的实施方式的电路图;
图5是在本发明的一个实施例中图2的控制电路的一部分的实施方式的电路图;以及
图6是在本发明的一个实施例中图2的控制电路的一部分的实施方式的电路图。
具体实施方式
图2示出了本发明的一个实施例的用于抑制差模电磁干扰信号的控制电路100。控制电路100被布置在电源20和电子电路30(作为负载)之间。电源20适于为电子电路30供电。在一种应用中,控制电路100可以抑制由电子电路30产生的差模电磁干扰信号。
控制电路100包括分流电路和电磁干扰抑制电路。分流电路由连接在电源20和电子电路30之间的电容器Cx形成。电磁干扰抑制电路包括感测电路102,感测电路102连接在电力线上,并且串联布置在电容器Cx和电子电路30之间。感测电路102具有增益因子Ks,并且包括在电力线上的输入(例如,输入端子/节点),以及输出(例如,输出端子/节点)。感测电路102的输入和输出可以是隔离的(即,输入端子/节点与输出端子/节点不同),或者可以不是隔离的(即,输入端子/节点与输出端子/节点相同),如以下更详细解释的那样。感测电路102适于检测由于电子电路30产生的噪声信号Vn0而在电容器Cx两端的电磁干扰信号Vn(要被抑制的),从而防止干扰信号到达电源20。基于该检测,感测电路102适于输出与电磁干扰信号Vn相关联(例如,与之相关)的信号Vs。在一个示例中,信号Vs等于干扰信号Vn乘以感测电路102的增益因子Ks。如果因子Ks约为1,则信号Vs与电磁干扰信号Vn大体相同。
电磁干扰抑制电路还包括调节器电路(形式为放大器104)以及受控电压源106。放大器104具有增益因子Ka,并且包括与感测电路102的输出端子连接的两个输入端子,以及与受控电压源连接的输出端子。放大器104可以将信号Vs作为输入,以增益因子Ka对其进行调节,并且产生等于信号Vs乘以放大器104的增益因子Ka的输出信号。受控电压源连接到电力供应线,并且串联地布置在电源20和电容器Cx之间。受控电压源106具有增益因子Kv,并且包括与放大器104的输出连接的输入以及连接在电源20和电容器Cx之间的电力供应线上的输出。受控电压源106的输出信号Vn’等于从放大器104输出的信号乘以受控电压源106的增益因子Kv。在一个实施方式中,受控电压源106由变压器形成,其中初级线圈作为输入并且次级线圈作为输出,并且变压器的匝数比N(变压器的次级线圈匝数除以初级线圈匝数)限定增益系数Kv。在一个示例中,信号Vs与电磁干扰信号Vn大体相同,并且增益因子Ks、Ka和Kv的乘积具有约1的幅度和与电磁干扰信号Vn相差约180度的相位差。这防止了干扰信号Vn传播到电源20中。在该实施例中,电磁干扰抑制电路形成环路。
在该实施例中,信号Vn、Vn0、Vs和Vn’是电压信号的形式。感测电路102基于基尔霍夫电压定律来感测干扰电压信号Vn,以实现其功能。参考图2,根据基尔霍夫电压定律,感测电路102的输入两端的电压和电容器Cx两端的干扰电压信号Vn之和应等于电子电路30两端出现(例如,由电子电路30产生)的干扰信号Vn0。在感测电路102的输入和输出不隔离的一个实施例中,来自感测电路102的输出电压信号Vs与在感测电路102的输入处的信号相同。在感测电路102的输入和输出隔离的一个实施例中,来自感测电路102的输出电压信号Vs等于感测电路102的输入处的信号乘以感测电路102的增益因子。电磁干扰抑制电路的布置,特别是感测电路102的布置,将来自电源20的干扰信号对电磁干扰抑制性能的影响最小化。对来自电源20的干扰信号的较高抗扰性是由于电容器Cx为来自电源20的干扰信号(为高频信号)提供了低阻抗路径。与串联的感测电路102的输入的阻抗和电子电路20两端的阻抗相比,这种路径具有相对较低的阻抗。此外,由感测电路102看到的、来自电源20的干扰信号大大地减少了,因为由于来自电源20的干扰信号而出现在电容器Cx处的干扰信号被划分,该划分基于感测电路102的阻抗与感测电路102的阻抗和电子电路30的输入阻抗之和的比值。这种布置与某些现有电路(例如图1所示的电路)相比提供了改进的电磁干扰抑制性能。
图3示出了一个实施例中的感测电路102A的实施方式。在该实施例中,感测电路102A的输入和输出不隔离。感测电路102A的端子/节点串联连接在干扰信号源Vn0和电容器Cx之间。感测电路102A包括电容器Cs和电感器Lp,它们并联连接以形成谐振器电路。谐振器电路的谐振频率被布置为低于在电容器Cx两端的要被抑制的电磁干扰信号Vn的最小频率,并且高于电源20的频率,以使得感测电路102A可以根据需要提供高通和低通功能,例如,对于高频信号被认为是电容器以及对于低频信号被认为是电感器。
根据基尔霍夫电压定律,可以将在电容器Cx两端的要被抑制的干扰信号Vn和感测电路102A输出的信号Vs视为噪声信号Vno的电容分压器,如以下表达式所示:
Figure BDA0002613306190000061
Figure BDA0002613306190000062
因此
Figure BDA0002613306190000071
或者
Figure BDA0002613306190000072
在该示例中,感测电路102A的增益因子Ks等于电容器Cx的电容除以电容器Cs的电容。电感器Lp可以使电力(例如,电流,本质上是低频的)能够从电源20流到电子电路30,而电容器Cs提供高阻抗以防止电力(例如,电流,本质上是低频的)从电源20流到电子电路30。
图4示出了一个实施例中的感测电路102B的另一种实施方式。在该实施例中,感测电路102B的输入和输出是隔离的。感测电路102B的输入端子/节点串联连接在干扰信号源Vn0和电容器Cx之间。感测电路102B包括:电容器Cs和电感器Lp,其并联连接以形成谐振器电路并且被布置在感测电路102B的输入处;以及变压器,其与谐振器电路并联连接并且布置在感测电路102B的输出处。变压器包括具有Np匝的初级线圈和具有Ns匝的次级线圈,其限定匝数比N(Ns/Np)。初级线圈直接与电感器Lp并联。变压器在感测电路102B的输入和输出之间提供隔离,并且附加的电压增益因子等于匝数比N。谐振器电路的谐振频率被布置为低于在电容器Cx两端的要被抑制的电磁干扰信号Vn的最小频率,并且高于电源20的频率,以使得感测电路102B可以根据需要提供高通和低通功能,例如,对于高频信号被认为是电容器以及对于低频信号被认为是电感器。在该实施方式中,变压器的初级线圈的电感远大于电感器Lp的电感,从而可忽略并联谐振效应。
根据基尔霍夫电压定律,可以将在电容器Cx两端的要被抑制的干扰信号Vn和在传感电路102B输入处的感测信号Vs’视为噪声信号Vno的电容分压器,如以下表达式所示:
Figure BDA0002613306190000073
Figure BDA0002613306190000074
因此
Figure BDA0002613306190000075
或者
Figure BDA0002613306190000081
变压器的次级线圈用作感测电路102B的输出,其输出电压Vs等于(N是变压器的匝数比):
Figure BDA0002613306190000082
在该示例中,感测电路102B的增益因子Ks等于变压器的匝数比N与电容器Cx的电容的乘积除以电容器Cs的电容。电感器Lp可以使电力(例如,电流,本质上是低频的)能够从电源20流到电子电路30,而电容器Cs提供高阻抗以防止电力(例如,电流,本质上是低频的)从电源20流到电子电路30。变压器初级线圈的电感应远大于电感器Lp的电感,以使谐振频率大体上不受影响,并且电力电流主要流经电感器Lp。
图5示出了一个实施例中的感测电路102C的另一种实施方式。在该实施例中,感测电路102C的输入和输出是隔离的。感测电路102C的输入端子/节点串联连接在干扰信号源Vn0和电容器Cx之间。感测电路102C包括:电容器Cs,其布置在感测电路102C的输入处;以及变压器,其与电容器Cs并联连接并且布置在感测电路102C的输出处。变压器包括具有Np匝的初级线圈和具有Ns匝的次级线圈,其限定匝数比N(Ns/Np)。变压器在感测电路102C的输入和输出之间提供隔离。变压器的初级线圈直接与电容器Cs并联连接以形成谐振器电路。谐振器电路的谐振频率被布置为低于在电容器Cx两端的要被抑制的电磁干扰信号Vn的最小频率,并且高于电源20的频率,以使得感测电路102C可以根据需要提供高通和低通功能,例如,对于高频信号被认为是电容器以及对于低频信号被认为是电感器(变压器的初级侧)。
根据基尔霍夫电压定律,可以将在电容器Cx两端的要被抑制的干扰信号Vn和感测电路102C输入(电容器Cs)处的感测信号Vs'视为噪声信号Vno的电容分压器,如以下表达式所示:
Figure BDA0002613306190000083
Figure BDA0002613306190000084
因此
Figure BDA0002613306190000085
或者
Figure BDA0002613306190000091
变压器的次级线圈用作感测电路102C的输出,其输出电压Vs等于(N是变压器的匝数比):
Figure BDA0002613306190000092
在该示例中,感测电路102C的增益因子Ks等于变压器的匝数比N与电容器Cx的电容的乘积除以电容器Cs的电容。变压器的初级侧可以使电力(例如,电流,本质上是低频的)能够从电源20流到电子电路30,而电容器Cs提供高阻抗以防止电力(例如,电流,本质上是低频的)从电源20流到电子电路30。
图6示出了一个实施例中的感测电路102D的另一实施方式。图6中的感测电路102D类似于图5中的感测电路102C,除了电容器被移动到感测电路102D的输出(图6)之外。在该实施例中,感测电路102D的输入和输出是隔离的。感测电路102D的输入端子/节点串联连接在干扰信号源Vn0和电容器Cx之间。感测电路102D包括:布置在感测电路102D的输入处的变压器,以及电容器Cs’,其与该变压器并联连接并且布置在感测电路102D的输出处。变压器包括具有Np匝的初级线圈和具有Ns匝的次级线圈,其限定匝数比N(Ns/Np)。变压器在感测电路102D的输入和输出之间提供隔离。变压器的次级线圈直接与电容器Cs’并联连接以形成谐振器电路。谐振器电路的谐振频率被布置为低于在电容器Cx两端的要被抑制的电磁干扰信号Vn的最小频率,并且高于电源20的频率,以使得感测电路102D可以根据需要提供高通和低通功能,例如,对于高频信号被认为是电容器以及对于低频信号被认为是电感器(变压器的初级侧和次级侧)。
根据基尔霍夫电压定律,可以将在电容Cx两端的要被抑制的干扰信号Vn和感测电路102D的输入处(变压器的初级侧)的感测信号Vs'视为噪声信号Vno的电容分压器,如以下表达式所示:
Figure BDA0002613306190000093
Figure BDA0002613306190000094
因此
Figure BDA0002613306190000095
或者
Figure BDA0002613306190000101
变压器的次级线圈用作感测电路102D的输出,其输出电压Vs等于(N是变压器的匝数比):
Figure BDA0002613306190000102
在该示例中,感测电路102D的增益因子Ks等于电容器Cx的电容除以变压器的匝数比N与电容器Cs’的电容的乘积。变压器的初级侧可以使电力(例如,电流,本质上是低频的)从电源20流到电子电路30,而电容器Cs’提供高阻抗以防止电力(例如,电流,本质上是低频的)从电源20流到电子电路30。与图5的实施例相比,在此实施例中,将电容器Cs’布置在输出处而不是感测电路的输入处,可以按变压器匝数比N的平方来缩放电容器Cs’的电容,从而使电容器Cs'具有较小的电容。
以上实施例中的控制电路和电磁干扰抑制电路可以应用于在说明书和/或附图中未具体示出的电路应用。
本领域的技术人员将认识到,在不脱离权利要求所限定的本发明的范围的情况下,可以针对特定实施例对所示的本发明进行不同的变化和/或修改。因此,所描述的本发明的实施例在所有方面都是说明性的而非限制性的。
例如,分流电路不必由单个电容器形成,而是可以由形成高通电路的不同电子部件形成。感测电路可以包括谐振器电路和/或变压器的不同构造。谐振器电路可以由不同的电容电路和电感电路形成。谐振器电路的谐振频率不必严格地低于电磁干扰信号Vn的频率并且不高于电源的频率。放大器可以替换为其他调节器电路和/或受控电压源可以替换为其他电路部件,只要它们可以与感测电路和受控电压源协作以达到抑制电磁干扰信号的目的。感测电路和/或受控电压源可以连接在供应线或返回线上;感测电路和受控电压源可以连接在不同的线上或同一条线上。所示电容器可以由任何一个或多个电容电路或一个或多个电路部件来体现;图示的电感器可以由任何一个或多个电感电路或一个或多个电路部件来体现。在使用变压器的实施例中,可以根据需要选择匝数比,只要整体的电路可以抑制电磁干扰信号即可。同样,感测电路、放大器和受控电压源的增益因子可以是任何的值,只要整体的电路可以抑制电磁干扰信号即可。信号的抑制不必完全消除,而可以是例如减少至少90%。

Claims (21)

1.一种用于电磁干扰抑制电路的感测电路,包括:
输入,其适于连接在电力线上,并串联在负载和分流电路之间,所述分流电路跨接在电源和所述负载之间的电力线上;
输出,其与所述输入可操作地耦合,并且适于提供与电磁干扰信号(Vn)相关的信号(Vs),以用于确定抑制信号(Vn’),从而减少或大体消除所述电磁干扰信号(Vn),其中所述电磁干扰信号(Vn)由所述负载产生或在所述负载处产生并被布置为由所述分流电路经历。
2.根据权利要求1所述的感测电路,其中所述输入和输出是隔离的。
3.根据权利要求1所述的感测电路,其中所述输入和输出是不隔离的。
4.根据权利要求1所述的感测电路,其中所述感测电路包括:
谐振器电路,其提供所述输入、所述输出、或所述输入和所述输出两者。
5.根据权利要求4所述的感测电路,其中所述谐振器电路配置有谐振频率,所述谐振频率被布置在要被抑制的所述电磁干扰信号(Vn)的频率以下和在所述电源的频率以上。
6.根据权利要求4所述的感测电路,其中所述谐振器电路包括并联连接的电容电路和电感电路。
7.根据权利要求4至6中任一项所述的感测电路,其中所述感测电路还包括:
与所述谐振器电路并联连接的变压器;
其中所述变压器和所述谐振器电路中的一个提供所述输入,而所述变压器和所述谐振器电路中的另一个提供所述输出。
8.根据权利要求1所述的感测电路,其中所述感测电路包括:
具有初级线圈和次级线圈的变压器;以及
与所述变压器并联的电容电路,
其中,所述变压器和所述电容电路中的一个提供所述输入,而所述变压器和所述电容电路中的另一个提供所述输出。
9.根据权利要求8所述的感测电路,其中所述电容电路与所述初级线圈并联连接以限定谐振器电路。
10.根据权利要求8所述的感测电路,其中所述电容电路与所述次级线圈并联连接以限定谐振器电路。
11.根据权利要求9或10所述的感测电路,其中所述谐振器电路配置有谐振频率,所述谐振频率被布置在要被抑制的所述电磁干扰信号(Vn)的频率以下和在所述电源的频率以上。
12.一种电磁干扰抑制电路,包括:
根据权利要求1至11中任一项所述的感测电路,其中所述输入连接在所述电力线上;
调节器电路,其适于调节由所述感测电路提供的信号(Vs),以提供调节后的信号;以及
受控信号源,其适于基于所述调节后的信号提供抑制信号(Vn’),以减少或大体消除所述电磁干扰信号(Vn)。
13.根据权利要求12所述的电磁干扰抑制电路,
其中所述抑制信号(Vn’)与所述电磁干扰信号(Vn)具有大体相同的幅度;和/或
其中所述抑制信号(Vn’)与所述电磁干扰信号(Vn)具有约180度的相移。
14.根据权利要求12所述的电磁干扰抑制电路,
其中所述受控信号源与所述感测电路连接在同一电力线上;或者
其中所述受控信号源与所述感测电路连接在不同的电力线上。
15.根据权利要求12所述的电磁干扰抑制电路,
其中所述受控信号源是受控电压源,其适于以抑制电压信号的形式提供所述抑制信号(Vn’)。
16.根据权利要求12所述的电磁干扰抑制电路,其中所述受控信号源包括变压器。
17.根据权利要求12所述的电磁干扰抑制电路,其中所述调节器电路包括放大器。
18.根据权利要求12至17中任一项所述的电磁干扰抑制电路,还包括:
所述分流电路跨接在所述电源和所述负载之间的电力线上。
19.根据权利要求18所述的电磁干扰抑制电路,其中所述受控信号源和所述感测电路中的一个连接在所述电源和所述分流电路之间,并且所述受控信号源和所述感测电路中的另一个连接在所述负载和所述分流电路之间。
20.根据权利要求18所述的电磁干扰抑制电路,其中所述分流电路包括电容电路。
21.一种电气设备,包括:
根据权利要求1至11中任一项所述的感测电路;或者
根据权利要求12至20中任一项所述的电磁干扰抑制电路。
CN202010761867.4A 2020-07-21 2020-07-31 电磁干扰抑制电路及相关的传感电路 Pending CN113965065A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
PCT/CN2020/103351 WO2022016395A1 (en) 2020-07-21 2020-07-21 Electromagnetic interference suppression circuit and related sensing circuit
CNPCT/CN2020/103351 2020-07-21

Publications (1)

Publication Number Publication Date
CN113965065A true CN113965065A (zh) 2022-01-21

Family

ID=79459177

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010761867.4A Pending CN113965065A (zh) 2020-07-21 2020-07-31 电磁干扰抑制电路及相关的传感电路

Country Status (5)

Country Link
US (1) US11754611B2 (zh)
EP (1) EP4005077A4 (zh)
CN (1) CN113965065A (zh)
TW (1) TW202220353A (zh)
WO (1) WO2022016395A1 (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116015048B (zh) * 2023-03-27 2023-05-30 杭州顺元微电子有限公司 一种电磁辐射均衡器
CN117330848B (zh) * 2023-09-27 2024-06-14 广州汽车集团股份有限公司 一种车内复杂电磁环境下线束间耦合抗扰测试方法

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0744816B1 (en) * 1995-05-26 2000-09-20 AT&T IPM Corp. Power factor control for switched mode rectifiers
WO2002037674A1 (fr) * 2000-10-31 2002-05-10 Tdk Corporation Filtre antiparasite pour ligne a haute tension
JP4721431B2 (ja) 2006-02-24 2011-07-13 キヤノン株式会社 電源、画像形成装置およびic
CN100403633C (zh) 2006-04-27 2008-07-16 西安交通大学 高衰减超小型共模传导电磁干扰有源滤波器
US7898827B2 (en) * 2008-05-22 2011-03-01 Honeywell International Inc. Active EMI filtering using magnetic coupling cancellation
US8264270B2 (en) * 2009-05-05 2012-09-11 City University Of Hong Kong Method and apparatus to provide active cancellation of the effects of the parasitic elements in capacitors
JPWO2013111360A1 (ja) 2012-01-27 2015-05-11 三菱電機株式会社 高周波電流低減装置
US9048817B2 (en) * 2013-03-29 2015-06-02 Hamilton Sundstrand Corporation Voltage fed feed forward active EMI filter
TWI521843B (zh) 2014-12-16 2016-02-11 晶焱科技股份有限公司 消弭電源式電磁干擾之濾波器
CN104578755B (zh) 2014-12-22 2017-07-18 晶焱科技股份有限公司 电源式电磁干扰抑制滤波器
CN204408189U (zh) 2015-01-27 2015-06-17 佛山市顺德区美的电热电器制造有限公司 具有抑制谐波功能的电磁谐振电路和烹饪器具
DE102017104894B4 (de) 2017-03-08 2022-01-20 Tdk Electronics Ag Aktive Kompensationsschaltung und System
US10404160B2 (en) 2018-01-09 2019-09-03 AnApp Technologies Limited Auxiliary converter circuit and its method of operation
US10396656B1 (en) 2018-11-09 2019-08-27 AnApp Technologies Limited Control circuit for suppressing electromagnetic interference signals

Also Published As

Publication number Publication date
EP4005077A4 (en) 2023-04-26
WO2022016395A1 (en) 2022-01-27
EP4005077A1 (en) 2022-06-01
TW202220353A (zh) 2022-05-16
US11754611B2 (en) 2023-09-12
US20220026480A1 (en) 2022-01-27

Similar Documents

Publication Publication Date Title
US20210058070A1 (en) Isolated type active emi filter having no additional elements on power line
EP1289108B1 (en) Apparatus for noise current reduction in power converters
KR100569748B1 (ko) 전력선 잡음 필터
US9048817B2 (en) Voltage fed feed forward active EMI filter
US8823448B1 (en) Feed forward active EMI filters
WO2003098799A1 (fr) Circuit suppresseur de bruit
US7256662B2 (en) Common mode signal suppressing circuit and normal mode signal suppressing circuit
CN113965065A (zh) 电磁干扰抑制电路及相关的传感电路
US20070252664A1 (en) Noise Suppression Circuit
US6879500B2 (en) Apparatus for noise current reduction in power converters
JP2002204189A (ja) 電力線雑音フィルタ
EP3651385B1 (en) Control circuit for suppressing electromagnetic interference signals
US4999594A (en) AC line filter with tapped balun winding
US4937540A (en) Filter for switchmode power converters
CN112234824A (zh) 一种dc/dc变换器及通信电源
JP4424476B2 (ja) ノイズ抑制回路
US11664777B2 (en) DC filter device
JP2004080436A (ja) コモンモード信号抑制回路
US20220115173A1 (en) A common mode choke
TW201809945A (zh) 具有消除雜訊的電壓穩壓電路
US20230421134A1 (en) Emi active filter
CN111614094A (zh) 电磁干扰滤波电路
US20230163681A1 (en) Electromagnetic interference suppression circuit
US20230327539A1 (en) Switching power supply device
WO2024008311A1 (en) Bidirectional active filter

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
TA01 Transfer of patent application right

Effective date of registration: 20240320

Address after: 1999 Harrison Street, Oakland, California, USA, Room 1800

Applicant after: Huili Technology Co.,Ltd.

Country or region after: U.S.A.

Address before: Room D, 27th Floor, Fuyuan Plaza, 37 Wing Kang Street, Lai Chi Kok, Kowloon, Hong Kong, China

Applicant before: ANAPP TECHNOLOGIES Ltd.

Country or region before: Hongkong, China

TA01 Transfer of patent application right