CN113886186A - 处理器异常追踪系统及方法 - Google Patents

处理器异常追踪系统及方法 Download PDF

Info

Publication number
CN113886186A
CN113886186A CN202111208802.8A CN202111208802A CN113886186A CN 113886186 A CN113886186 A CN 113886186A CN 202111208802 A CN202111208802 A CN 202111208802A CN 113886186 A CN113886186 A CN 113886186A
Authority
CN
China
Prior art keywords
processor
unit
pointer
monitoring
operation unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202111208802.8A
Other languages
English (en)
Other versions
CN113886186B (zh
Inventor
施旺根
李峰
朱凌
王娜
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nanjing Dayu Semiconductor Co ltd
Original Assignee
Nanjing Dayu Semiconductor Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nanjing Dayu Semiconductor Co ltd filed Critical Nanjing Dayu Semiconductor Co ltd
Priority to CN202111208802.8A priority Critical patent/CN113886186B/zh
Publication of CN113886186A publication Critical patent/CN113886186A/zh
Application granted granted Critical
Publication of CN113886186B publication Critical patent/CN113886186B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3003Monitoring arrangements specially adapted to the computing system or computing system component being monitored
    • G06F11/3024Monitoring arrangements specially adapted to the computing system or computing system component being monitored where the computing system component is a central processing unit [CPU]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3065Monitoring arrangements determined by the means or processing involved in reporting the monitored data

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Quality & Reliability (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • Mathematical Physics (AREA)
  • Advance Control (AREA)

Abstract

本申请提供一种处理器异常追踪系统及方法,涉及处理器技术领域。该处理器异常追踪系统包括:至少一个处理器构成的处理器群、监视运转单元、存储单元和定时单元,处理器群中每个处理器的指针接口通过监视运转单元连接存储单元,用于将每个处理器的指针存储在存储单元中,定时单元与每个处理器连接,用于以预设周期下处理器发送交互信号,若预设周期内未接收到处理器的反馈信号,则生成处理器异常信号。通过本申请可对处理器的异常进行追踪。

Description

处理器异常追踪系统及方法
技术领域
本发明涉及处理器技术领域,具体而言,涉及一种处理器异常追踪系统及方法。
背景技术
随着半导体工艺在深亚微米逐步演进,片上系统(SoC)的组件数量、规模大小及交互复杂性,正呈现指数级上升趋势。
片上系统中处理器的指针(PC)跳转具有随机性,访问类型多种多样。在超大规模SoC中,一旦处理器的PC跳转到错误地址,或者发出了非法的访问,往往会引起系统异常,如挂机,重启或乱码等。如何快速定位异常的PC跳转或指令(I)/数据(D)端口访问,成为越来越具有挑战性的技术问题。
传统技术方面,通过将处理器连接仿真器,查看实时PC值,从而期望能定位问题,但如果处理器已挂机或进入死循环,则仿真器也无法访问并定位异常问题。
发明内容
本发明的目的在于,针对上述现有技术中的不足,提供一种处理器异常追踪系统及方法,以便对处理器的异常进行追踪。
为实现上述目的,本申请实施例采用的技术方案如下:
第一方面,本申请实施例提供了一种处理器异常追踪系统,所述系统包括:至少一个处理器构成的处理器群、监视运转单元、存储单元和定时单元;
所述处理器群中每个处理器的指针接口通过所述监视运转单元连接所述存储单元,用于将所述每个处理器的指针存储在所述存储单元中;
所述定时单元与所述每个处理器连接,用于以预设周期向每个所述处理器发送交互信号,若预设周期内未接收到所述处理器的反馈信号,则生成处理器异常信号。
可选的,所述系统还包括:重启单元;
所述重启单元与所述定时单元连接,用于接收所述定时单元发送的所述处理器异常信号;
所述重启单元还与所述监视运转单元连接,用于接收所述监视运转单元发送的存储状态信号,以根据所述处理器异常信号和所述存储状态信号对所述处理器进行重启,其中,所述存储状态信号用于指示所述存储单元已将所述每个处理器的指针完成存储。
可选的,所述系统还包括:配置单元;
所述配置单元与所述监视运转单元的指针配置通道连接,用于配置指针监视范围,以使得所述监视运转单元监视到所述指针进入所述指针监视范围时,将所述指针存储在所述存储单元中。
可选的,所述处理器群中每个处理器的指令接口通过所述监视运转单元连接所述存储单元,以将所述每个处理器的指令存储在所述存储单元中;
所述配置单元与所述监视运转单元的指令配置通道连接,对指令监视范围进行配置,以使得所述监视运转单元监视到所述指令进入所述指令监视范围时,将所述指令存储在所述存储单元中。
可选的,所述处理器群中每个处理器的数据接口通过所述监视运转单元连接所述存储单元,以将所述每个处理器的数据存储在所述存储单元中;
所述配置单元与所述监视运转单元的数据配置通道连接,用于对数据监视范围进行配置,以使得所述监视运转单元监视到所述数据进入所述数据监视范围时,将所述数据存储在所述存储单元中。
第二方面,本申请实施例还提供一种处理器异常追踪方法,应用于上述实施例任一项所述的系统,所述方法包括:
监视运转单元通过处理器群中每个处理器的指针接口监视所述处理器群中每个处理器的指针,并对所述每个处理器的指针进行存储;
定时单元以预设周期向所述每个处理器发送交互信号,若预设周期内未接收到所述每个处理器的反馈信号,则生成处理器异常信号。
可选的,所述系统还包括:重启单元;所述方法还包括:
重启单元接收所述定时单元发送的所述处理器异常信号;
所述重启单元接收所述监视运转单元发送的存储状态信号,其中,所述存储状态信号用于指示所述存储单元已将所述每个处理器的指针完成存储;
所述重启单元根据所述处理器异常信号和所述存储状态信号对所述处理器进行重启。
可选的,所述系统还包括:配置单元;所述方法还包括:
所述配置单元配置指针监视范围,以使得所述监视运转单元监视到所述指针进入所述指针监视范围时,将所述指针存储在所述存储单元中。
可选的,所述配置单元配置指针监视范围,包括:
所述配置单元对指令监视范围进行配置,以使得所述监视运转单元监视到所述指令进入所述指令监视范围时,将所述指令存储在所述存储单元中。
可选的,所述配置单元配置指针监视范围,包括:
所述配置单元对数据监视范围进行配置,以使得所述监视运转单元监视到所述数据进入所述数据监视范围时,将所述数据存储在所述存储单元中。
通过所述监视单元还监视处理器群中每个处理器的指令,并对所述每个处理器的指令进行存储。
本申请的有益效果是:
本申请提供一种处理器异常追踪系统及方法,其中,处理器异常追踪系统包括:至少一个处理器构成的处理器群、监视运转单元、存储单元和定时单元,处理器群中每个处理器的指针接口通过监视运转单元连接存储单元,用于将每个处理器的指针存储在存储单元中,定时单元与每个处理器连接,用于以预设周期下处理器发送交互信号,若预设周期内未接收到处理器的反馈信号,则生成处理器异常信号。通过本申请可将每个处理器的指针存储在存储单元中,以便在处理器发生异常时根据存储单元中存储的指针对处理器的异常进行分析,避免了采用仿真器在处理器异常时无法访问的问题。
附图说明
为了更清楚地说明本发明实施例的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,应当理解,以下附图仅示出了本发明的某些实施例,因此不应被看作是对范围的限定,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他相关的附图。
图1为本申请实施例提供的第一种处理器异常追踪系统的结构示意图;
图2为本申请实施例提供的第二种处理器异常追踪系统的结构示意图;
图3为本申请实施例提供的第一种处理器异常追踪方法的流程示意图;
图4为本申请实施例提供的第二种处理器异常追踪方法的流程示意图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。
因此,以下对在附图中提供的本申请的实施例的详细描述并非旨在限制要求保护的本申请的范围,而是仅仅表示本申请的选定实施例。基于本申请中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
在本申请的描述中,需要说明的是,若出现术语“上”、“下”、等指示的方位或位置关系为基于附图所示的方位或位置关系,或者是该申请产品使用时惯常摆放的方位或位置关系,仅是为了便于描述本申请和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。
此外,本发明的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本发明的实施例能够以除了在这里图示或描述的那些以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
需要说明的是,在不冲突的情况下,本申请的实施例中的特征可以相互结合。
图1为本申请实施例提供的第一种处理器异常追踪系统的结构示意图;如图1所示,该系统包括:至少一个处理器10构成的处理器群、监视运转单元20、存储单元30和定时单元40。
处理器群中每个处理器10的指针接口pc通过监视运转单元20连接存储单元30,用于将每个处理器10的指针存储在存储单元30中。
定时单元40与每个处理器10连接,用于以预设周期向每个处理器10发送交互信号,若预设周期内未接收到处理器10的反馈信号,则生成处理器异常信号。
具体的,处理器群是片上系统(Soc)的核心,每个片上系统根据系统的复杂度包括至少一个处理器10,每个处理器10通过执行计算机程序以实现处理器的逻辑功能。在处理器10执行计算机程序的过程中,指针用于指示计算机程序中变量的内存地址。
监视运转单元20(Monitor)用于对每个处理器10的运转状态进行监视,监视运转单元20监视到处理器10开始运转后,通过处理器10的指针接口获取处理器10的指针,并按照处理器10执行计算机程序的顺序,将指针以序列的形式存储在存储单元30(TraceRam)中。
定时单元40本质为处理器10的监控单元,用于对处理器10的运行状态进行监控,定时单元40以预设周期向处理器10发送用于询问处理器10运行状态的交互信号,处理器10在接收到交互信号后需要在预设周期内向定时单元40发送关于处理器10运行状态的反馈信号。若定时单元40向处理器10发送交互信号后在一定时长内都未收到处理器10发送的反馈信号,则定时单元40判定处理器10发生异常,定时单元40生成处理器异常信号,该处理器异常信号可以是:syscrash。
示例的,处理器10可以为中央处理器(central processing unit,CPU)或者数字信号处理器(Digital Signal Processor,DSP),定时单元40可以为监控芯片,例如看门狗(watchdog)。
本申请实施例提供一种处理器异常追踪系统,包括:至少一个处理器构成的处理器群、监视运转单元、存储单元和定时单元,处理器群中每个处理器的指针接口通过监视运转单元连接存储单元,用于将每个处理器的指针存储在存储单元中,定时单元与每个处理器连接,用于以预设周期下处理器发送交互信号,若预设周期内未接收到处理器的反馈信号,则生成处理器异常信号。通过本申请实施例可将每个处理器的指针存储在存储单元中,以便在处理器发生异常时根据存储单元中存储的指针对处理器的异常进行分析,避免了采用仿真器在处理器异常时无法访问的问题。
在上述实施例的基础上,本申请实施例还提供一种处理器异常追踪系统,如图1所示,该系统还包括:重启单元50。
重启单元50与定时单元40连接,用于接收定时单元40发送的处理器异常信号。
重启单元50还与监视运转单元20连接,用于接收监视运转单元20发送的存储状态信号,以根据处理器异常信号和存储状态信号对处理器10进行重启,其中,存储状态信号用于指示存储单元30已将每个处理器10的指针完成存储。
具体的,当定时单元40未接收到处理器10发送的反馈信号时,定时单元40向重启单元50(RebootCtrl)发送处理器异常信号。
监视运转单元20以预设周期将处理器10的指针存储在存储单元30中,监视运转单元20控制存储单元30每完成一次指针存储,则向重启单元50发送一次存储状态信号RebootReq。
重启单元50在接收到处理器异常信号的情况下,若接收到存储状态信号,指示处理器10的指针已完成存储,此时控制处理器10进行重启,处理器10完成重启后,可从存储单元30中获取重启之前存储的指针序列,并对指针序列进行异常分析,以追踪处理器的指针异常。
本申请实施例提供的处理器异常追踪系统,还包括重启单元,重启单元与定时单元连接,用于接收定时单元发送的处理器异常信号;重启单元还与监视运转单元连接,用于接收监视运转单元发送的存储状态信号,以根据处理器异常信号和存储状态信号对处理器进行重启,其中存储状态信号用于指示存储单元已将每个处理器的指针完成存储。通过本申请实施例,可在处理器挂机或进入死循环时,从存储单元中获取处理器挂机或进入死循环之前存储的指针序列,从而分析指针异常。
在上述实施例的基础上,本申请实施例还提供一种处理器异常追踪系统,如图1所示,该系统还包括:配置单元60。
配置单元60与监视运转单元20的指针配置通道(例如MonCfg_pc)连接,用于配置指针监视范围,以使得监视运转单元20监视到指针进入指针监视范围时,将指针存储在存储单元30中。
具体的,配置单元60(MonCfg)用于配置监视运转单元20监视指针的指针监视范围,指针监视范围可以为计算机程序中指针跳转容易出现异常的范围,配置单元60通过配置监视运转单元20的指针监视范围,以使得监视运转单元20在监视指针进入指针监视范围时,将进入指针监视范围的指针序列存储在存储单元30中。通过配置指针监视范围,可以减少存储单元30需要存储的数据量,减少存储单元30的存储压力。
本申请实施例提供的处理器异常追踪系统,还包括配置单元,配置单元与监视运转单元的指针配置通道连接,用于配置指针监视范围,会议室的监视运转单元监视到指针进入指针监视范围时,将指针存储在存储单元中。通过本申请实施例,可对指针容易出现异常的指针监视范围进行配置,以便减少存储单元的存储压力。
在上述实施例的基础上,本申请实施例还提供一种处理器异常追踪系统,图2为本申请实施例提供的第二种处理器异常追踪系统的结构示意图,如图2所示,处理器群中每个处理器10的指令接口I通过监视运转单元20连接存储单元30,以将每个处理器10的指令存储在存储单元30中。
配置单元60与监视运转单元20的指令配置通道MonCfg_i连接,对指令监视范围进行配置,以使得监视运转单元20监视到指令进入指令监视范围时,将指令存储在存储单元30中。
具体的,计算机程序是一系列按照一定的逻辑顺序排列的指令,指令用于指示对数据进行处理的操作。示例的,简单的指令可以有加法指令、减法指令、乘法指令和除法指令等一系列指令。
处理器群中每个处理器10执行计算机程序时,监视运转单元20监视到处理器10开始运转后,通过处理器10的指令接口获取处理器10所执行的计算机程序中的指令,并按照处理器执行计算机程序的顺序,将指令以序列的形式存储在存储单元30中。
在一种可选实施方式中,配置单元60还可以用于配置监视运转单元20监视指令的指令监视范围,指令监视范围可以为计算机程序中容易出现执行异常的指令,配置单元60通过配置监视运转单元20的指令监视范围,以使得监视运转单元20在监视指令进入指令监视范围时,将进入指令监视范围的指令序列存储在存储单元30中。
本申请实施例提供的处理器异常追踪系统,处理器群中每个处理器的指令接口通过监视运转单元连接存储单元,以将每个处理器的指令存储在存储单元中;配置单元与监视运转单元的指令配置通道连接,对指令监视范围进行配置,以使得监视运转单元监视到指令进入指令监视范围时,将指令存储在存储单元中。通过本申请实施例,可对指令容易出现异常的指令监视范围进行配置,以便减少存储单元的存储压力。
在上述实施例的基础上,本申请实施例还提供一种处理器异常追踪系统,如图2所示,处理器群中每个处理器10的数据接口D通过监视运转单元20连接存储单元30,以将每个处理器10的数据存储在存储单元30中。
配置单元60与监视运转单元20的指令配置通道MonCfg_D连接,对数据监视范围进行配置,以使得监视运转单元20监视到数据进入数据监视范围时,将数据存储在存储单元30中。
具体的,数据为计算机程序中执行指令时所需的计算数据,例如指令为加法指令,则数据为执行加法指令时所需的两个加数,指令和数据之间存在关联关系。
处理器群中每个处理器10执行计算机程序时,监视运转单元20监视到处理器10开始运转后,通过处理器10的数据接口获取处理器10所执行的计算机程序中的指令所对应的数据,并按照处理器10执行计算机程序的顺序,将数据以序列的形式存储在存储单元30中。
在一种可选实施方式中,配置单元60还可以用于配置监视运转单元20监视指令的数据监视范围,数据监视范围可以为计算机程序中容易出现计算异常的数据,配置单元60通过配置监视运转单元20的数据监视范围,以使得监视运转单元20在监视数据进入数据监视范围时,将进入数据监视范围的数据序列存储在存储单元30中。
本申请实施例提供的处理器异常追踪系统,处理器群中每个处理器的数据接口通过监视运转单元连接存储单元,以将每个处理器的数据存储在存储单元中;配置单元与监视运转单元的数据配置通道连接,对数据监视范围进行配置,以使得监视运转单元监视到数据进入数据监视范围时,将数据存储在存储单元中。通过本申请实施例,可对容易出现计算异常的数据监视范围进行配置,以便减少存储单元的存储压力。
可选的,监视运转单元20还与每个处理器10的中断接口连接,以在监视到指针进入指针监视范围、指令进入指令监视范围或数据进入数据监视范围时,向对应的处理器10发送中断指令(Interrupt ReQuest,IRQ),使得处理器10提前中断,避免处理器10发送异常。
在一种可选实施方式中,如图2所示,可将存储单元30分为指针存储单元31、指令存储单元32和数据存储单元33,以对处理器运转过程中的指针、指令和数据分别进行存储。
在上述实施例的基础上,本申请实施例还提供一种处理器异常追踪方法,应用于上述任一实施例的处理器异常追踪系统,图3为本申请实施例提供的第一种处理器异常追踪方法的流程示意图,如图3所示,该方法包括:
S11:监视运转单元通过处理器群中每个处理器的指针接口监视处理器群中每个处理器的指针,并对每个处理器的指针进行存储。
具体的,监视运转单元连接每个处理器的指针接口,以在处理器开始运转后,对每个处理器的指针进行监视,并将每个处理器的指针存储在存储单元中。
S12:定时单元以预设周期向每个处理器发送交互信号,若预设周期内未接收到每个处理器的反馈信号,则生成处理器异常信号。
具体的,定时单元以预设周期向每个处理器发送用于询问每个处理器运行状态的交互信号,每个处理器在接收到交互信号后需要在预设周期内向定时单元发送关于自身运行状态的反馈信号。若定时单元向处理器发送交互信号后未收到处理器发送的反馈信号,则定时单元判定处理器发生异常,以生成处理器异常信号。
本申请实施例提供的处理器异常追踪方法,监视运转单元通过处理器群中每个处理器的指针接口监视处理器群中每个处理器的指针,并对每个处理器的指针进行存储,定时单元以预设周期向每个处理器发送交互信号,若预设周期内未接收到每个处理器的反馈信号,则生成处理器异常信号。通过本申请实施例可将每个处理器的指针存储在存储单元中,以便在处理器发生异常时根据存储单元中存储的指针对处理器的异常进行分析,避免了采用仿真器在处理器异常时无法访问的问题。
在上述实施例的基础上,本申请实施例还提供一种处理器异常追踪方法,图4为本申请实施例提供的第二种处理器异常追踪方法的流程示意图,如图4所示,若系统还包括重启单元,该方法还包括:
S21:重启单元接收定时单元发送的处理器异常信号。
具体的,重启单元与定时单元连接,以当定时单元未接收到处理器发送的反馈信号时,接收定时单元发送的处理器异常信号。
S22:重启单元接收监视运转单元发送的存储状态信号。
具体的,重启单元与监视运转单元连接,监视运转单元以预设周期控制存储单元对指针进行存储,每完成一次存储,监视运转单元向重启单元发送一次存储状态信号,存储状态信号用于指示存储单元已将每个处理器的指针完成存储。
S23:重启单元根据处理器异常信号和存储状态信号对处理器进行重启。
具体的,重启单元根据处理器异常信号和存储状态信号确定处理器发生异常,且指针以完成存储,此时重启单元控制处理器进行重启,处理器完成重启后,可从存储单元中获取重启之前存储的指针序列,并对指针序列进行异常分析,以追踪处理器的指针异常。
本申请实施例提供的处理器异常追踪方法,重启单元接收定时单元发送的处理器异常信号,重启单元接收监视运转单元发送的存储状态信号,重启单元根据处理器异常信号和存储状态信号对处理器进行重启。通过本申请实施例,可在处理器挂机或进入死循环时,从存储单元中获取处理器挂机或进入死循环之前存储的指针序列,从而分析指针异常。
在上述实施例的基础上,本申请实施例还提供一种处理器异常追踪方法,若系统还包括:配置单元;该方法还包括:
配置单元配置指针监视范围,以使得监视运转单元监视到指针进入指针监视范围时,将指针存储在存储单元中。
具体的,配置单元可对监视运单元的指针监视范围进行配置,指针监视范围可以为计算机程序中指针跳转容易出现异常的范围,监视运转单元在监视指针进入指针监视范围时,将进入指针监视范围的指针序列存储在存储单元中。
本申请实施例提供的处理器异常追踪方法,配置单元配置指针监视范围,以使得监视运转单元监视到指针进入指针监视范围时,将指针存储在存储单元中。通过本申请实施例,可对指针容易出现异常的指针监视范围进行配置,以便减少存储单元的存储压力。
在上述实施例的基础上,本申请实施例还提供一种处理器异常追踪方法,该方法还包括:
配置单元对指令监视范围进行配置,以使得监视运转单元监视到指令进入指令监视范围时,将指令存储在存储单元中。
具体的,配置单元可对监视运单元的指令监视范围进行配置,指令监视范围可以为计算机程序中容易出现执行异常的指令,监视运转单元在监视指令进入指令监视范围时,将进入指令监视范围的指令序列存储在存储单元中。
本申请实施例提供的处理器异常追踪方法,配置单元配置指令监视范围,以使得监视运转单元监视到指令进入指令视范围时,将指令存储在存储单元中。通过本申请实施例,可对指令容易出现异常的指令监视范围进行配置,以便减少存储单元的存储压力。
在上述实施例的基础上,本申请实施例还提供一种处理器异常追踪方法,该方法还包括:
配置单元对数据监视范围进行配置,以使得监视运转单元监视到数据进入数据监视范围时,将数据存储在存储单元中。
具体的,配置单元可对监视运单元的数据监视范围进行配置,数据监视范围可以为计算机程序中容易出现计算异常的数据,监视运转单元在监视数据进入数据监视范围时,将进入数据监视范围的数据序列存储在存储单元中。
本申请实施例提供的处理器异常追踪方法,配置单元配置数据监视范围,以使得监视运转单元监视到数据进入数据视范围时,将数据存储在存储单元中。通过本申请实施例,可对数据容易出现异常的数据监视范围进行配置,以便减少存储单元的存储压力。
在第一种可选实施方式中,监视运转单元还可以在指针进入指针监视范围时,向处理器发送中断指令,使得处理器在发生异常前提前中断,通过对存储器中的指针进行分析,以提前对处理器的指针异常进行处理,避免处理器发生异常。
在第二种可选实施方式中,监视运转单元还可以在指令进入指令监视范围时,向处理器发送中断指令,使得处理器在发生异常前提前中断,通过对存储器中的指令进行分析,以提前对处理器的指令异常进行处理,避免处理器发生异常。
在第三种可选实施方式中,监视运转单元还可以在数据进入数据监视范围时,向处理器发送中断指令,使得处理器在发生异常前提前中断,通过对存储器中的数据进行分析,以提前对处理器的数据异常进行处理,避免处理器发生异常。
上仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以权利要求的保护范围为准。

Claims (10)

1.一种处理器异常追踪系统,其特征在于,所述系统包括:至少一个处理器构成的处理器群、监视运转单元、存储单元和定时单元;
所述处理器群中每个处理器的指针接口通过所述监视运转单元连接所述存储单元,用于将所述每个处理器的指针存储在所述存储单元中;
所述定时单元与所述每个处理器连接,用于以预设周期向每个所述处理器发送交互信号,若预设周期内未接收到所述处理器的反馈信号,则生成处理器异常信号。
2.如权利要求1所述的系统,其特征在于,所述系统还包括:重启单元;
所述重启单元与所述定时单元连接,用于接收所述定时单元发送的所述处理器异常信号;
所述重启单元还与所述监视运转单元连接,用于接收所述监视运转单元发送的存储状态信号,以根据所述处理器异常信号和所述存储状态信号对所述处理器进行重启,其中,所述存储状态信号用于指示所述存储单元已将所述每个处理器的指针完成存储。
3.如权利要求1所述的系统,其特征在于,所述系统还包括:配置单元;
所述配置单元与所述监视运转单元的指针配置通道连接,用于配置指针监视范围,以使得所述监视运转单元监视到所述指针进入所述指针监视范围时,将所述指针存储在所述存储单元中。
4.如权利要求3所述的系统,其特征在于,所述处理器群中每个处理器的指令接口通过所述监视运转单元连接所述存储单元,以将所述每个处理器的指令存储在所述存储单元中;
所述配置单元与所述监视运转单元的指令配置通道连接,对指令监视范围进行配置,以使得所述监视运转单元监视到所述指令进入所述指令监视范围时,将所述指令存储在所述存储单元中。
5.如权利要求3所述的系统,其特征在于,所述处理器群中每个处理器的数据接口通过所述监视运转单元连接所述存储单元,以将所述每个处理器的数据存储在所述存储单元中;
所述配置单元与所述监视运转单元的数据配置通道连接,用于对数据监视范围进行配置,以使得所述监视运转单元监视到所述数据进入所述数据监视范围时,将所述数据存储在所述存储单元中。
6.一种处理器异常追踪方法,其特征在于,应用于权利要求1-5任一项所述的系统,所述方法包括:
监视运转单元通过处理器群中每个处理器的指针接口监视所述处理器群中每个处理器的指针,并对所述每个处理器的指针进行存储;
定时单元以预设周期向所述每个处理器发送交互信号,若预设周期内未接收到所述每个处理器的反馈信号,则生成处理器异常信号。
7.如权利要求6所述的方法,其特征在于,所述系统还包括:重启单元;所述方法还包括:
重启单元接收所述定时单元发送的所述处理器异常信号;
所述重启单元接收所述监视运转单元发送的存储状态信号,其中,所述存储状态信号用于指示所述存储单元已将所述每个处理器的指针完成存储;
所述重启单元根据所述处理器异常信号和所述存储状态信号对所述处理器进行重启。
8.如权利要求6所述的方法,其特征在于,所述系统还包括:配置单元;所述方法还包括:
所述配置单元配置指针监视范围,以使得所述监视运转单元监视到所述指针进入所述指针监视范围时,将所述指针存储在所述存储单元中。
9.如权利要求8所述的方法,其特征在于,所述方法还包括:
所述配置单元对指令监视范围进行配置,以使得所述监视运转单元监视到所述指令进入所述指令监视范围时,将所述指令存储在所述存储单元中。
10.如权利要求8所述的方法,其特征在于,所述方法还包括:
所述配置单元对数据监视范围进行配置,以使得所述监视运转单元监视到所述数据进入所述数据监视范围时,将所述数据存储在所述存储单元中。
CN202111208802.8A 2021-10-18 2021-10-18 处理器异常追踪系统及方法 Active CN113886186B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111208802.8A CN113886186B (zh) 2021-10-18 2021-10-18 处理器异常追踪系统及方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111208802.8A CN113886186B (zh) 2021-10-18 2021-10-18 处理器异常追踪系统及方法

Publications (2)

Publication Number Publication Date
CN113886186A true CN113886186A (zh) 2022-01-04
CN113886186B CN113886186B (zh) 2022-11-22

Family

ID=79003244

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111208802.8A Active CN113886186B (zh) 2021-10-18 2021-10-18 处理器异常追踪系统及方法

Country Status (1)

Country Link
CN (1) CN113886186B (zh)

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101520787A (zh) * 2008-03-19 2009-09-02 中国科学院自动化研究所 一种对实时数据进行存储的方法
CN101593143A (zh) * 2008-05-26 2009-12-02 新奥特(北京)视频技术有限公司 一种存储历史记录的方法
CN104182336A (zh) * 2013-05-20 2014-12-03 英飞凌科技股份有限公司 追踪指令指针和数据访问
US20160170768A1 (en) * 2014-12-15 2016-06-16 International Business Machines Corporation Sharing program interrupt logic in a multithreaded processor
CN106406491A (zh) * 2016-09-22 2017-02-15 杭州龙境科技有限公司 用于服务器的控制处理器单元重启的方法、装置及服务器
CN108958665A (zh) * 2018-07-25 2018-12-07 云丁智能科技(北京)有限公司 一种历史记录信息的存储方法及装置
CN112199230A (zh) * 2020-10-19 2021-01-08 广东电网有限责任公司佛山供电局 一种支持多核系统异常处理的存储控制器

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101520787A (zh) * 2008-03-19 2009-09-02 中国科学院自动化研究所 一种对实时数据进行存储的方法
CN101593143A (zh) * 2008-05-26 2009-12-02 新奥特(北京)视频技术有限公司 一种存储历史记录的方法
CN104182336A (zh) * 2013-05-20 2014-12-03 英飞凌科技股份有限公司 追踪指令指针和数据访问
US20160170768A1 (en) * 2014-12-15 2016-06-16 International Business Machines Corporation Sharing program interrupt logic in a multithreaded processor
CN106406491A (zh) * 2016-09-22 2017-02-15 杭州龙境科技有限公司 用于服务器的控制处理器单元重启的方法、装置及服务器
CN108958665A (zh) * 2018-07-25 2018-12-07 云丁智能科技(北京)有限公司 一种历史记录信息的存储方法及装置
CN112199230A (zh) * 2020-10-19 2021-01-08 广东电网有限责任公司佛山供电局 一种支持多核系统异常处理的存储控制器

Also Published As

Publication number Publication date
CN113886186B (zh) 2022-11-22

Similar Documents

Publication Publication Date Title
CN109800159B (zh) 程序调试方法、程序调试装置、终端设备及存储介质
CN105843741B (zh) 应用程序的信息处理方法和装置
US8250543B2 (en) Software tracing
EP2431876B1 (en) Method and device for exception handling in embedded system
US20070180322A1 (en) Debug support device, and program for directing computer to perform debugging method
US20070074168A1 (en) Automated step type determination
CN110879742B (zh) 虚拟机异步创建内部快照方法、装置及存储介质
EP3591485B1 (en) Method and device for monitoring for equipment failure
CN113010275B (zh) 一种中断处理方法和装置
CN106919462B (zh) 一种生成处理器故障记录的方法及装置
US8453013B1 (en) System-hang recovery mechanisms for distributed systems
JP2006277115A (ja) 異常検出プログラムおよび異常検出方法
US20080126873A1 (en) Resource efficient software tracing for problem diagnosis
CN110995539A (zh) 业务系统监控方法、装置及计算机设备
CN113886186B (zh) 处理器异常追踪系统及方法
CN107958414B (zh) 一种清除cics系统长交易的方法及系统
CN112740187A (zh) 调试程序的方法和系统
CN115499493A (zh) 异步事务处理方法、装置、存储介质及计算机设备
CN112631949B (zh) 一种调试方法、装置、计算机设备及存储介质
CN114328090A (zh) 一种程序监控方法、装置、电子设备及存储介质
CN115268956A (zh) 一种基于rpa的安卓自动化环境搭建方法
US20070074224A1 (en) Kernel based profiling systems and methods
WO2010018619A1 (ja) 情報処理装置及びハングアップ原因調査用情報取得方法
CN115220859A (zh) 数据输入方式的监测方法、装置、电子设备和存储介质
JP2009098907A (ja) デバッグ装置及びデバッグ方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant