CN113822002B - 数据处理方法、装置、计算机设备及存储介质 - Google Patents
数据处理方法、装置、计算机设备及存储介质 Download PDFInfo
- Publication number
- CN113822002B CN113822002B CN202111014876.8A CN202111014876A CN113822002B CN 113822002 B CN113822002 B CN 113822002B CN 202111014876 A CN202111014876 A CN 202111014876A CN 113822002 B CN113822002 B CN 113822002B
- Authority
- CN
- China
- Prior art keywords
- configuration information
- target
- register
- integrated circuit
- generating
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000003672 processing method Methods 0.000 title claims abstract description 33
- 238000000034 method Methods 0.000 claims abstract description 49
- 238000012795 verification Methods 0.000 claims description 62
- 238000012545 processing Methods 0.000 claims description 34
- 230000004044 response Effects 0.000 claims description 20
- 238000004590 computer program Methods 0.000 claims description 8
- 238000011022 operating instruction Methods 0.000 claims description 5
- 238000010200 validation analysis Methods 0.000 claims 1
- 230000008569 process Effects 0.000 description 29
- 238000013461 design Methods 0.000 description 13
- 230000006870 function Effects 0.000 description 11
- 230000001360 synchronised effect Effects 0.000 description 10
- 238000011161 development Methods 0.000 description 8
- 238000010586 diagram Methods 0.000 description 8
- 238000012986 modification Methods 0.000 description 8
- 230000004048 modification Effects 0.000 description 8
- 238000012827 research and development Methods 0.000 description 7
- 238000006243 chemical reaction Methods 0.000 description 5
- 238000012423 maintenance Methods 0.000 description 4
- 238000012360 testing method Methods 0.000 description 4
- 238000004891 communication Methods 0.000 description 3
- 230000008878 coupling Effects 0.000 description 3
- 238000010168 coupling process Methods 0.000 description 3
- 238000005859 coupling reaction Methods 0.000 description 3
- 238000004458 analytical method Methods 0.000 description 2
- 238000013473 artificial intelligence Methods 0.000 description 2
- 230000003542 behavioural effect Effects 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 2
- 230000010354 integration Effects 0.000 description 2
- 230000003993 interaction Effects 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- 238000006467 substitution reaction Methods 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 230000007246 mechanism Effects 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 238000011160 research Methods 0.000 description 1
- 238000003786 synthesis reaction Methods 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
- 230000001960 triggered effect Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/32—Circuit design at the digital level
- G06F30/327—Logic synthesis; Behaviour synthesis, e.g. mapping logic, HDL to netlist, high-level language to RTL or netlist
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/32—Circuit design at the digital level
- G06F30/33—Design verification, e.g. functional simulation or model checking
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Evolutionary Computation (AREA)
- Geometry (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
Abstract
本公开提供了一种数据处理方法、装置、计算机设备及存储介质,其中,该方法包括:生成寄存器配置文件;寄存器配置文件中包括目标集成电路中各个寄存器分别对应的配置信息;基于配置文件,将配置信息存储至数据库中;响应于操作指令,从数据库中获取与操作指令对应的目标配置信息;基于目标配置信息,生成与操作指令匹配的目标数据。
Description
技术领域
本公开涉及集成电路技术领域,具体而言,涉及一种数据处理方法、装置、计算机设备及存储介质。
背景技术
在集成电路设计和验证过程中,由于寄存器配置信息的整合性较差,导致根据寄存器配置信息手动编写相关代码,需要花费大量的时间查找相关寄存器配置信息,造成代码生成的效率较低;此外,由于寄存器配置信息的存储格式不统一,导致处理的数据量较大,并且数据处理过程耗时较长,进一步造成了集成电路开发效率较低的问题。
发明内容
本公开实施例至少提供一种数据处理方法、装置、计算机设备及存储介质。
第一方面,本公开实施例提供了一种数据处理方法,包括:
生成寄存器配置文件;所述寄存器配置文件中包括目标集成电路中各个寄存器分别对应的配置信息;基于所述配置文件,将所述配置信息存储至数据库中;响应于操作指令,从所述数据库中获取与所述操作指令对应的目标配置信息;基于所述目标配置信息,生成与所述操作指令匹配的目标数据。
本公开实施例中,通过寄存器配置文件对寄存器配置信息进行整合,并将寄存器配置信息存储至数据库中,以实现对寄存器配置信息的统一管理;这样,在需要使用寄存器配置信息执行后续操作的时候,可以直接基于操作指令,从数据库中获取与操作指令对应的目标配置信息,并基于目标配置信息,生成与操作指令匹配的目标数据,进而减少了目标数据生成过程中,对配置信息进行格式转换的步骤,减少了数据处理量,提高了数据处理效率,并且本公开实施例无需手动编写,即可基于配置信息自动生成与操作指令匹配的目标数据,不仅降低人工出现纰漏的风险,而且提高了目标集成电路的开发效率。
此外,基于从数据库中获取的统一格式的配置信息,生成各种文件格式的目标数据,不仅实现了目标集成电路设计和验证阶段完整的自动化流程,同时丰富了目标数据的文件格式,并且使得两个阶段的数据具有统一的编码格式,便于后续维护。
一种可选的实施方式中,所述方法还包括:响应于针对所述寄存器配置文件的修改配置信息,将所述修改配置信息同步至所述数据库;响应于所述数据库中的配置信息被修改为所述修改配置信息,基于所述修改配置信息,更新所述目标数据。
这样,当存在修改需求时,仅需要修改寄存器配置文件中的寄存器配置信息,这样就能够做到同步修改生成的目标数据;该过程无需人工重复修改目标数据,降低了人工出现纰漏的风险,同时提高了目标集成电路的设计及验证的效率,缩短了研发时间。
一种可选的实施方式中,所述生成寄存器配置文件,包括:
响应于针对寄存器配置信息的编辑操作,基于所述编辑操作输入的针对各个所述寄存器的配置信息,生成所述寄存器配置文件。
这样,通过用户的编辑操作,将各寄存器分别对应的寄存器配置信息,填写到规范格式的文本文档或表格文档中,从而生成与各寄存器分别对应的寄存器配置文件,该生成寄存器配置文件的过程是可视化的,从而更好地保证了寄存器配置文件中信息的准确度;此外,通过该方式生成的寄存器配置文件能够将寄存器配置信息进行更好的整合展示,从而便于用户对寄存器配置信息的管理。
一种可选的实施方式中,所述基于所述配置文件,将所述配置信息存储至数据库中,包括:通过执行脚本文件,从所述寄存器配置文件中读取所述配置信息,对读取的所述配置信息进行解析处理,并将解析处理后的配置信息存储至所述数据库中。
这样,通过执行脚本文件将寄存器配置文件中的配置信息转换为统一格式的配置信息,并进行存储;该过程减少了后续进行目标数据生成过程中的数据处理量,提高了数据处理效率。
一种可选的实施方式中,所述操作指令包括下述至少一种:寄存器描述语言(RealTime Logistics,RTL)生成指令、集成电路使用说明生成指令、显示指令、寄存器模型验证指令、待测集成电路生成指令、待测集成电路验证环境生成指令。
一种可选的实施方式中,所述操作指令包括RTL生成指令;所述基于所述目标配置信息,生成与所述操作指令匹配的目标数据,包括:基于所述目标配置信息,生成与所述RTL生成指令对应的RTL文件;其中,所述RTL文件用于生成所述目标集成电路的门级网表。
这样,在存在生成RTL文件的需求时,可以基于RTL生成指令,从数据库中获取生成RTL文件时所需的目标配置信息,并基于该目标配置信息,自动生成RTL文件;该过程不仅丰富了文件格式,而且无需手动编写,即可生成RTL文件,从而降低人工出现纰漏的风险,提高了目标集成电路的开发效率。
一种可选的实施方式中,所述操作指令包括集成电路使用说明生成指令;所述基于所述目标配置信息,生成与所述操作指令匹配的目标数据,包括:基于所述目标配置信息,生成与所述目标集成电路对应的电子知识产权的说明文件。
这样,在存在生成电子知识产权的说明文件的需求时,可以基于集成电路使用说明生成指令,从数据库中获取生成电子知识产权的说明文件时所需的目标配置信息,并基于该目标配置信息,自动生成电子知识产权的说明文件;该过程不仅丰富了文件格式,而且无需手动编写,即可生成电子知识产权的说明文件,从而降低人工出现纰漏的风险,提高了目标集成电路的开发效率。
一种可选的实施方式中,述操作指令包括显示指令;所述基于所述目标配置信息,生成与所述操作指令匹配的目标数据,包括:基于所述目标配置信息,生成用于展示所述目标配置信息的显示界面。
这样,在存在生成显示界面的需求时,可以基于显示指令,从数据库中获取生成显示界面时所需的目标配置信息,并基于该目标配置信息,自动生成显示界面;该过程不仅丰富了文件格式,而且无需手动编写,即可生成显示界面,从而降低人工出现纰漏的风险,提高了目标集成电路的开发效率。
一种可选的实施方式中,所述操作指令包括寄存器模型验证指令;所述基于所述目标配置信息,生成与所述操作指令匹配的目标数据,包括:基于所述目标配置信息,生成寄存器模型验证数据;所述寄存器模型验证数据用于对设计所述目标集成电路时所需的寄存器模型进行验证。
这样,在存在生成寄存器模型验证数据的需求时,可以基于寄存器模型验证指令,从数据库中获取生成寄存器模型验证数据时所需的目标配置信息,并基于该目标配置信息,自动生成寄存器模型验证数据;该过程不仅丰富了文件格式,而且无需手动编写,即可生成寄存器模型验证数据,从而降低人工出现纰漏的风险,提高了目标集成电路的开发效率。
一种可选的实施方式中,所述操作指令包括待测集成电路生成指令;所述基于所述目标配置信息,生成与所述操作指令匹配的目标数据,包括:基于所述目标配置信息,通过执行RTL文件,生成所述目标集成电路对应的待测集成电路。
这样,在存在生成待测集成电路的需求时,可以基于待测集成电路生成指令,从数据库中获取生成待测集成电路时所需的目标配置信息,并基于该目标配置信息,自动生成待测集成电路;该过程不仅丰富了文件格式,而且无需手动编写,即可生成待测集成电路,从而降低人工出现纰漏的风险,提高了目标集成电路的开发效率。
一种可选的实施方式中,所述操作指令包括待测集成电路验证环境生成指令;所述基于所述目标配置信息,生成与所述操作指令匹配的目标数据,包括:基于所述目标配置信息,通过执行RTL文件,生成所述目标集成电路对应的待测集成电路验证环境。
这样,在存在生成待测集成电路验证环境的需求时,可以基于待测集成电路验证环境生成指令,从数据库中获取生成待测集成电路验证环境时所需的目标配置信息,并基于该目标配置信息,自动生成待测集成电路验证环境;该过程不仅丰富了文件格式,而且无需手动编写,即可生成待测集成电路验证环境,从而降低人工出现纰漏的风险,提高了目标集成电路的开发效率。
第二方面,本公开实施例还提供一种数据处理装置,包括:第一生成模块,用于生成寄存器配置文件;所述寄存器配置文件中包括目标集成电路中各个寄存器分别对应的配置信息;处理模块,用于基于所述配置文件,将所述配置信息存储至数据库中;获取模块,用于响应于操作指令,从所述数据库中获取与所述操作指令对应的目标配置信息;第二生成模块,用于基于所述目标配置信息,生成与所述操作指令匹配的目标数据。
一种可选的实施方式中,所述装置还包括:数据更新模块,用于响应于针对所述寄存器配置文件的修改配置信息,将所述修改配置信息同步至所述数据库;响应于所述数据库中的配置信息被修改为所述修改配置信息,基于所述修改配置信息,更新所述目标数据。
一种可选的实施方式中,所述第一生成模块在执行生成寄存器配置文件时,具体用于:响应于针对寄存器配置信息的编辑操作,基于所述编辑操作输入的针对各个所述寄存器的配置信息,生成所述寄存器配置文件。
一种可选的实施方式中,所述处理模块在执行所述基于所述配置文件,将所述配置信息存储至数据库中时,具体用于:通过执行脚本文件,从所述寄存器配置文件中读取所述配置信息,对读取的所述配置信息进行解析处理,并将解析处理后的配置信息存储至所述数据库中。
一种可选的实施方式中,所述操作指令包括下述至少一种:寄存器描述语言RTL生成指令、集成电路使用说明生成指令、显示指令、寄存器模型验证指令、待测集成电路生成指令、待测集成电路验证环境生成指令。
一种可选的实施方式中,所述操作指令包括RTL生成指令;所述第二生成模块在执行基于所述目标配置信息,生成与所述操作指令匹配的目标数据时,具体用于:基于所述目标配置信息,生成与所述RTL生成指令对应的RTL文件;其中,所述RTL文件用于生成所述目标集成电路的门级网表。
一种可选的实施方式中,所述操作指令包括集成电路使用说明生成指令;所述第二生成模块在执行所述基于所述目标配置信息,生成与所述操作指令匹配的目标数据时,具体用于:基于所述目标配置信息,生成与所述目标集成电路对应的电子知识产权的说明文件。
一种可选的实施方式中,所述操作指令包括显示指令;所述第二生成模块在执行所述基于所述目标配置信息,生成与所述操作指令匹配的目标数据时,具体用于:基于所述目标配置信息,生成用于展示所述目标配置信息的显示界面。
一种可选的实施方式中,所述操作指令包括寄存器模型验证指令;所述第二生成模块在执行所述基于所述目标配置信息,生成与所述操作指令匹配的目标数据时,具体用于:基于所述目标配置信息,生成寄存器模型验证数据;所述寄存器模型验证数据用于对设计所述目标集成电路时所需的寄存器模型进行验证。
一种可选的实施方式中,所述操作指令包括待测集成电路生成指令;所述第二生成模块在执行所述基于所述目标配置信息,生成与所述操作指令匹配的目标数据时,具体用于:基于所述目标配置信息,通过执行RTL文件,生成所述目标集成电路对应的待测集成电路。
一种可选的实施方式中,所述操作指令包括待测集成电路验证环境生成指令;所述第二生成模块在执行所述基于所述目标配置信息,生成与所述操作指令匹配的目标数据时,具体用于:基于所述目标配置信息,通过执行RTL文件,生成所述目标集成电路对应的待测集成电路验证环境。
第三方面,本公开可选实现方式还提供一种计算机设备,处理器、存储器,所述存储器存储有所述处理器可执行的机器可读指令,所述处理器用于执行所述存储器中存储的机器可读指令,所述机器可读指令被所述处理器执行时,所述机器可读指令被所述处理器执行时执行上述第一方面,或第一方面中任一种可能的实施方式中的步骤。
第四方面,本公开可选实现方式还提供一种计算机可读存储介质,该计算机可读存储介质上存储有计算机程序,该计算机程序被运行时执行上述第一方面,或第一方面中任一种可能的实施方式中的步骤。
关于上述数据处理装置、计算机设备、及计算机可读存储介质的效果描述参见上述数据处理方法的说明,这里不再赘述。
为使本公开的上述目的、特征和优点能更明显易懂,下文特举较佳实施例,并配合所附附图,作详细说明如下。
附图说明
为了更清楚地说明本公开实施例的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,此处的附图被并入说明书中并构成本说明书中的一部分,这些附图示出了符合本公开的实施例,并与说明书一起用于说明本公开的技术方案。应当理解,以下附图仅示出了本公开的某些实施例,因此不应被看作是对范围的限定,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他相关的附图。
图1示出了本公开实施例所提供的一种数据处理方法的流程图;
图2示出了本公开实施例所提供的一种数据处理方法中,一种数据查询流程示意图;
图3示出了本公开实施例所提供的一种数据处理方法中,一种数据处理过程的具体实施例的流程图;
图4示出了本公开实施例所提供的一种数据处理方法中,一种数据传输流程的示意图;
图5示出了本公开实施例所提供的一种数据处理装置的示意图;
图6示出了本公开实施例所提供的一种计算机设备的示意图。
具体实施方式
为使本公开实施例的目的、技术方案和优点更加清楚,下面将结合本公开实施例中附图,对本公开实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本公开一部分实施例,而不是全部的实施例。通常在此处描述和示出的本公开实施例的组件可以以各种不同的配置来布置和设计。因此,以下对本公开的实施例的详细描述并非旨在限制要求保护的本公开的范围,而是仅仅表示本公开的选定实施例。基于本公开的实施例,本领域技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本公开保护的范围。
经研究发现,在集成电路设计和验证阶段,由于寄存器配置信息的整合性较差,导致根据寄存器配置信息手动编写相关代码,需要花费大量的时间查找相关寄存器配置信息,造成代码生成的效率较低;此外,由于寄存器配置信息的存储格式不统一,导致处理的数据量较大,并且数据处理过程耗时较长,进一步造成了集成电路开发效率较低的问题。
基于上述研究,本公开提供了一种数据处理方法,通过寄存器配置文件对寄存器配置信息进行整合,并将寄存器配置信息存储至数据库中,以实现对寄存器配置信息的统一管理;这样,在需要使用寄存器配置信息执行后续操作的时候,可以直接基于操作指令,从数据库中获取与操作指令对应的目标配置信息,并基于目标配置信息,生成与操作指令匹配的目标数据,进而减少了目标数据生成过程中,对配置信息进行格式转换的步骤,减少了数据处理量,提高了数据处理效率,并且本公开实施例无需手动编写,即可基于配置信息自动生成与操作指令匹配的目标数据,不仅降低人工出现纰漏的风险,而且提高了目标集成电路的开发效率。
此外,基于从数据库中获取的统一格式的配置信息,生成各种文件格式的目标数据,不仅实现了目标集成电路设计和验证阶段完整的自动化流程,同时丰富了目标数据的文件格式,并且使得两个阶段的数据具有统一的编码格式,便于后续维护。
同时,由于寄存器的配置信息会从寄存器配置文件中同步至数据库,因此实现了数据在集成电路研发的各个环节的统一,且在任一环节中对寄存器的配置信息进行更新时,都能够及时将配置信息同步至其他的环节,提升了集成电路研发的效率。
针对以上方案所存在的缺陷以及所提出的解决方案,均是发明人在经过实践并仔细研究后得出的结果,因此,上述问题的发现过程以及文中本公开针对上述问题所提出的解决方案,都应该是发明人在本公开过程中对本公开做出的贡献。
应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步定义和解释。
为便于对本实施例进行理解,首先对本公开实施例所公开的一种数据处理方法进行详细介绍,本公开实施例所提供的数据处理方法的执行主体一般为具有一定计算能力的计算机设备。在一些可能的实现方式中,该数据处理方法可以通过计算机设备中的处理器调用存储器中存储的计算机可读指令的方式来实现。
需要说明的是,寄存器是集成电路中用来存放数据实现特定功能的存储单元,随着工艺制程的不断进度,集成电路的设计逐渐趋于复杂化,其内部需要的寄存器数目也越来越多,例如对于某些系统级芯片(System On Chip,SOC),寄存器数量能达到上万级别。对于一个结构较为复杂的集成电路,其往往会从顶层拆分为多个底层的功能模块,不同的功能模块实现的功能不同,例如计算模块、重组模块等。不同的功能模块对应有实现各自功能所需的寄存器,在集成电路设计和验证阶段,不同功能模块往往需要不断修改寄存器配置信息以完善设计和验证。
参见图1所示,为本公开实施例提供的一种数据处理方法的流程图,所述方法包括步骤S101~S104,其中:
S101、生成寄存器配置文件;所述寄存器配置文件中包括目标集成电路中各个寄存器分别对应的配置信息。
其中,目标集成电路例如为要设计得到的芯片,如人工智能(ArtificialIntelligence,AI)加速卡等。目标集成电路的设计通常包括下述步骤:生成行为级描述、生成寄存器转换级电路(Register Transfer Level,RTL)描述、将行为级描述或者RTL级描述转换为门级网表、以及基于门级网表生成物理版图(集成电路)。在生成RTL描述后,还需要对RTL描述中的寄存器进行设计和验证。
如前所述,目标集成电路中包含至少一个寄存器,且在目标集成电路的设计和验证过程中,需要不断调节寄存器配置信息才能更好地完成目标集成电路的设计和验证;其中,目标集成电路中各个寄存器分别对应的配置信息例如可以包括但不限于:寄存器的名称、偏移地址、类型、读写权限、各型号域的信号名、位段定义、默认值、注释等;该各个寄存器对应的配置信息即为寄存器的描述信息。
在具体实施中,在目标集成电路设计或验证开始阶段,集成电路的设计人员可以通过编辑操作,将各个寄存器对应的配置信息填入到文本文档(即Word文档)或表格文档(即Excel文档)中,响应针对寄存器配置信息的编辑操作,基于编辑操作输入的针对各个寄存器的配置信息,生成寄存器配置文件。其中,寄存器配置文件的格式例如可以包括但不限于:文本格式(即Word格式)、表格格式(即Excel格式)中的至少一种。
为了使寄存器配置文件中的寄存器配置信息便于查找或修改,可以为目标集成电路中各个功能块分别创建对应的文本文档或表格文档,然后在各文本文档或表格文档中,填写该功能块中所包括的寄存器的配置信息。如寄存器名称、偏移地址、类型、读写权限、各型号域的信号名、位段定义、默认值、注释等,得到寄存器配置文件。
示例性的,若功能块scp_ss下存在两个功能块disp、dma;disp功能块下至少包括寄存器SCP_MODE等;dma功能块下至少包括寄存器DMA_CTRL等;则可以创建各个功能块对应的表格文档,并在各表格文档下设置名称name、开始地址start address、结束地址endaddress、属性attributions、标签tags、宽度width、域名field name、硬件接入hw access、软件访问sw access、硬件复位hw reset、时域clock domain、类型description等配置参数中的至少一种配置参数,集成电路设计人员可以将各寄存器对应的配置信息,填入到相应的表格文档中,从而生成寄存器配置文件;这里,可以生成三个寄存器配置文件,即功能块scp_ss对应的寄存器配置文件、功能块disp对应的寄存器配置文件、以及功能块dma对应的寄存器配置文件,上述三个寄存器配置文件的名称例如可以分别为scp_disp.xlxs、scp_dma.xlxs、scp_ss.xlxs;具体的scp_disp.xlxs可以如表1所示、scp_dma.xlxs可以如表2所示、scp_ss.xlxs可以如表3所示。
表1:scp_disp.xlxs
表2:scp_dma.xlxs
表3:scp_ss.xlxs
承接上述S101,本公开提供的数据处理方法还包括:
S102、基于所述配置文件,将所述配置信息存储至数据库中。
在具体实施中,为了更好地统一管理数据,可以对配置文件进行解析,得到配置文件中包括的配置信息,并将配置信息存储至数据库中,从而使任何一种格式的文件中的配置信息均可转换为一种相对合适的中间数据格式,这样方便了后续基于该中间数据格式的寄存器配置信息,生成对应的验证代码和设计代码,提高了数据处理的效率。
因此,在生成寄存器配置文件后,可以通过脚本文件,从寄存器配置文件中读取配置信息,对读取到的配置信息进行解析处理,并将解析处理后的配置信息存储至数据库中。
其中,脚本文件例如可以包括但不限于:由脚本语言python构成的脚本文件。
示例性的,在使用脚本文件,对寄存器配置文件进行查询的过程中,可以根据目标集成电路中各模块之间的数据交互关系,逐层查找寄存器配置信息,具体的查询流程示意图可以如图2所示,在查找到寄存器配置信息后,将寄存器配置信息的格式转换为中间数据格式,并将该中间数据格式的寄存器配置信息存储至数据库中。
承接上述S102,本公开实施例提供的数据处理方法还包括:
S103、响应于操作指令,从所述数据库中获取与所述操作指令对应的目标配置信息。
S104、基于所述目标配置信息,生成与所述操作指令匹配的目标数据。
在具体实施中,操作指令例如可以包括但不限于寄存器描述语言RTL生成指令、集成电路使用说明生成指令、显示指令、寄存器模型验证指令、待测集成电路生成指令、待测集成电路验证环境生成指令中的至少一种。
在实施中,可以采用但不限于下述A1~A6中的至少一种,基于目标配置信息,生成与操作指令匹配的目标数据:
A1、在操作指令包括寄存器描述语言RTL生成指令的情况下,可以响应于RTL生成指令,从数据库中获取与RTL生成指令对应的目标配置信息;基于该目标配置信息,生成与RTL生成指令对应的RTL文件。
其中,RTL文件用于生成目标集成电路的门级网表;网表是用来描述电路元件相互之间连接关系的,一般来说是一个遵循某种比较简单的标记语法的文本文件;门级指的是网表描述的电路综合级别。门级网表中描述的电路元件基本是门或同级别的元件。
A2、在操作指令包括集成电路使用说明生成指令的情况下,可以响应于集成电路使用说明生成指令,从数据库中获取与集成电路使用说明生成指令对应的目标配置信息;基于该目标配置信息,生成与目标集成电路对应的电子知识产权的说明文件。
其中,电子知识产权的说明文件用于为目标集成电路的电子设计自动化以及电子系统级工具的使用进行详细介绍说明,以使开发人员可以根据相对详细的介绍说明,使用电子系统级工具进行目标集成电路的开发。
A3、在操作指令包括显示指令的情况下,可以响应于显示指令,从数据库中获取与显示指令对应的目标配置信息;基于该目标配置信息,生成用于展示目标配置信息的显示界面,以使开发人员可以在显示界面中直观地看到目标配置信息。
A4、在操作指令包括寄存器模型验证指令的情况下,可以响应于寄存器模型验证指令,从数据库中获取与寄存器模型验证指令对应的目标配置信息;基于该目标配置信息,生成寄存器模型验证数据;其中,寄存器模型验证数据用于对设计目标集成电路时所需的寄存器模型进行验证。
A5、在操作指令包括待测集成电路生成指令的情况下,可以响应于待测集成电路生成指令,从数据库中获取与待测集成电路生成指令对应的目标配置信息;基于该目标配置信息,通过执行RTL文件,生成目标集成电路对应的待测集成电路。
A6、在操作指令包括待测集成电路验证环境生成指令的情况下,可以响应于待测集成电路验证环境生成指令,从数据库中获取与待测集成电路验证环境生成指令对应的目标配置信息;基于该目标配置信息,通过执行RTL文件,生成目标集成电路对应的待测集成电路验证环境。
其中,待测集成电路验证环境与A5中生成的待测集成电路相对应,为对A5中生成的待测集成电路进行验证时所需的环境。
在一种可能的实施方式中,若存在修改需求时,仅需要对寄存器配置文件中的寄存器配置信息进行修改。在对寄存器配置信息进行修改后,设计人员可以通过手动触发同步操作,将寄存器配置文件中的寄存器配信息存储至数据库中;也可以设置自动触发机制;在监测到存在寄存器配置文件的修改操作后,基于修改操作对应的寄存器配置文件,自动触发同步操作,将就餐器配置文件中的寄存器配置信息存储至数据库中。
生成目标数据的设备,可以实时监测目标数据在数据库中是否被修改;若监测到目标数据被修改,则从数据库中获取被修改后的目标数据,以时间上述A1~A6中生成的任一种目标数据的同步。
在具体实施中,可以响应于针对寄存器配置文件的修改配置信息,将修改配置信息同步至数据库中;响应于数据库中的配置信息被修改为修改配置信息,基于修改配置信息,更新目标数据。
示例性的,在将寄存器配置文件中的寄存器配置信息进行修改后,使用脚本文件,对寄存器配置文件进行查询,并在查找到修改配置信息后,将修改配置信息的格式转换为中间数据格式,并将该中间数据格式的修改配置信息存储至数据库中。
在将修改配置信息存储到数据库之后,可以在接收到操作指令后,从数据库中获取与操作指令对应的修改配置信息和/或寄存器配置信息,基于获取到的修改配置信息和/或寄存器配置信息,生成更新后的目标数据。在一种可选的实施方式中,在将修改配置信息存储到数据库之后,还可以基于修改配置信息,自动对已经生成目标数据进行更新,从而生成更新后的目标数据。
在本公开的另一实施例中,还提供了一种数据处理过程的具体实施例,参见图3所示,为本公开实施例提供的一种数据处理过程的具体实施例的流程图,其中:
S301、响应于针对寄存器配置信息的编辑操作,基于编辑操作输入的针对各个寄存器的配置信息,生成寄存器配置文件。
S302、使用脚本文件,对寄存器配置文件中的各寄存器配置信息进行查询,在查找到寄存器配置信息后,将寄存器配置信息的格式转换为中间数据格式,并将该中间数据格式的寄存器配置信息存储至数据库中。
S303、响应于RTL生成指令,从数据库中获取与RTL生成指令对应的目标配置信息;基于该目标配置信息,生成与RTL生成指令对应的RTL文件。
S304、响应于集成电路使用说明生成指令,从数据库中获取与集成电路使用说明生成指令对应的目标配置信息;基于该目标配置信息,生成与目标集成电路对应的电子知识产权的说明文件。
S305、响应于显示指令,从数据库中获取与显示指令对应的目标配置信息;基于该目标配置信息,生成用于展示目标配置信息的显示界面。
S306、响应于寄存器模型验证指令,从数据库中获取与寄存器模型验证指令对应的目标配置信息;基于该目标配置信息,生成寄存器模型验证数据。
S307、响应于待测集成电路生成指令,从数据库中获取与待测集成电路生成指令对应的目标配置信息;基于该目标配置信息,通过执行RTL文件,生成目标集成电路对应的待测集成电路。
S308、响应于待测集成电路验证环境生成指令,从数据库中获取与待测集成电路验证环境生成指令对应的目标配置信息;基于该目标配置信息,通过执行RTL文件,生成目标集成电路对应的待测集成电路验证环境。
具体的数据处理过程的具体实施例中的数据传输流程的示意图可以如图4所示。
本公开实施例中,通过寄存器配置文件对寄存器配置信息进行整合,并将寄存器配置信息存储至数据库中,以实现对寄存器配置信息的统一管理;这样,在需要使用寄存器配置信息执行后续操作的时候,可以直接基于操作指令,从数据库中获取与操作指令对应的目标配置信息,并基于目标配置信息,生成与操作指令匹配的目标数据,进而减少了目标数据生成过程中,对配置信息进行格式转换的步骤,减少了数据处理量,提高了数据处理效率,并且本公开实施例无需手动编写,即可基于配置信息自动生成与操作指令匹配的目标数据,不仅降低人工出现纰漏的风险,而且提高了目标集成电路的开发效率。
此外,基于从数据库中获取的统一格式的配置信息,生成各种文件格式的目标数据,不仅实现了目标集成电路设计和验证阶段完整的自动化流程,同时丰富了目标数据的文件格式,并且使得两个阶段的数据具有统一的编码格式,便于后续维护。
同时,由于寄存器的配置信息会从寄存器配置文件中同步至数据库,因此实现了数据在集成电路研发的各个环节的统一,且在任一环节中对寄存器的配置信息进行更新时,都能够及时将配置信息同步至其他的环节,提升了集成电路研发的效率。
本领域技术人员可以理解,在具体实施方式的上述方法中,各步骤的撰写顺序并不意味着严格的执行顺序而对实施过程构成任何限定,各步骤的具体执行顺序应当以其功能和可能的内在逻辑确定。
基于同一发明构思,本公开实施例中还提供了与数据处理方法对应的数据处理装置,由于本公开实施例中的装置解决问题的原理与本公开实施例上述数据处理方法相似,因此装置的实施可以参见方法的实施,重复之处不再赘述。
参照图5所示,为本公开实施例提供的一种数据处理装置的示意图,所述装置包括:第一生成模块501、处理模块502、获取模块503和第二生成模块504,其中:
第一生成模块501,用于生成寄存器配置文件;所述寄存器配置文件中包括目标集成电路中各个寄存器分别对应的配置信息。
处理模块502,用于基于所述配置文件,将所述配置信息存储至数据库中。
获取模块503,用于响应于操作指令,从所述数据库中获取与所述操作指令对应的目标配置信息。
第二生成模块504,用于基于所述目标配置信息,生成与所述操作指令匹配的目标数据。
一种可选的实施方式中,所述装置还包括:数据更新模块,用于响应于针对所述寄存器配置文件的修改配置信息,将所述修改配置信息同步至所述数据库;响应于所述数据库中的配置信息被修改,基于所述修改配置信息,更新所述目标数据。
一种可选的实施方式中,第一生成模块501在执行生成寄存器配置文件时,具体用于:响应于针对寄存器配置信息的编辑操作,基于所述编辑操作输入的针对各个所述寄存器的配置信息,生成所述寄存器配置文件。
一种可选的实施方式中,处理模块502在执行所述基于所述配置文件,将所述配置信息存储至数据库中时,具体用于:通过执行脚本文件,从所述寄存器配置文件中读取所述配置信息,对读取的所述配置信息进行解析处理,并将解析处理后的配置信息存储至所述数据库中。
一种可选的实施方式中,所述操作指令包括下述至少一种:寄存器描述语言RTL生成指令、集成电路使用说明生成指令、显示指令、寄存器模型验证指令、待测集成电路生成指令、待测集成电路验证环境生成指令。
一种可选的实施方式中,所述操作指令包括RTL生成指令;第二生成模块504在执行基于所述目标配置信息,生成与所述操作指令匹配的目标数据时,具体用于:基于所述目标配置信息,生成与所述RTL生成指令对应的RTL文件;其中,所述RTL文件用于生成所述目标集成电路的门级网表。
一种可选的实施方式中,所述操作指令包括集成电路使用说明生成指令;第二生成模块504在执行所述基于所述目标配置信息,生成与所述操作指令匹配的目标数据时,具体用于:基于所述目标配置信息,生成与所述目标集成电路对应的电子知识产权的说明文件。
一种可选的实施方式中,所述操作指令包括显示指令;第二生成模块504在执行所述基于所述目标配置信息,生成与所述操作指令匹配的目标数据时,具体用于:基于所述目标配置信息,生成用于展示所述目标配置信息的显示界面。
一种可选的实施方式中,所述操作指令包括寄存器模型验证指令;第二生成模块504在执行所述基于所述目标配置信息,生成与所述操作指令匹配的目标数据时,具体用于:基于所述目标配置信息,生成寄存器模型验证数据;所述寄存器模型验证数据用于对设计所述目标集成电路时所需的寄存器模型进行验证。
一种可选的实施方式中,所述操作指令包括待测集成电路生成指令;第二生成模块504在执行所述基于所述目标配置信息,生成与所述操作指令匹配的目标数据时,具体用于:基于所述目标配置信息,通过执行RTL文件,生成所述目标集成电路对应的待测集成电路。
一种可选的实施方式中,所述操作指令包括待测集成电路验证环境生成指令;第二生成模块504在执行所述基于所述目标配置信息,生成与所述操作指令匹配的目标数据时,具体用于:基于所述目标配置信息,通过执行RTL文件,生成所述目标集成电路对应的待测集成电路验证环境。
本公开实施例中,通过寄存器配置文件对寄存器配置信息进行整合,并将寄存器配置信息存储至数据库中,以实现对寄存器配置信息的统一管理;这样,在需要使用寄存器配置信息执行后续操作的时候,可以直接基于操作指令,从数据库中获取与操作指令对应的目标配置信息,并基于目标配置信息,生成与操作指令匹配的目标数据,进而减少了目标数据生成过程中,对配置信息进行格式转换的步骤,减少了数据处理量,提高了数据处理效率,并且本公开实施例无需手动编写,即可基于配置信息自动生成与操作指令匹配的目标数据,不仅降低人工出现纰漏的风险,而且提高了目标集成电路的开发效率。
此外,基于从数据库中获取的统一格式的配置信息,生成各种文件格式的目标数据,不仅实现了目标集成电路设计和验证阶段完整的自动化流程,同时丰富了目标数据的文件格式,并且使得两个阶段的数据具有统一的编码格式,便于后续维护。
同时,由于寄存器的配置信息会从寄存器配置文件中同步至数据库,因此实现了数据在集成电路研发的各个环节的统一,且在任一环节中对寄存器的配置信息进行更新时,都能够及时将配置信息同步至其他的环节,提升了集成电路研发的效率。
关于装置中的各模块的处理流程、以及各模块之间的交互流程的描述可以参照上述方法实施例中的相关说明,这里不再详述。
基于同一技术构思,本申请实施例还提供了一种计算机设备。参照图6所示,为本申请实施例提供的计算机设备600的结构示意图,包括处理器601、存储器602、和总线603。其中,存储器602用于存储执行指令,包括内存6021和外部存储器6022;这里的内存6021也称内存储器,用于暂时存放处理器601中的运算数据,以及与硬盘等外部存储器6022交换的数据,处理器601通过内存6021与外部存储器6022进行数据交换,当计算机设备600运行时,处理器601与存储器602之间通过总线603通信,使得处理器601执行以下指令:
生成寄存器配置文件;所述寄存器配置文件中包括目标集成电路中各个寄存器分别对应的配置信息;基于所述配置文件,将所述配置信息存储至数据库中;响应于操作指令,从所述数据库中获取与所述操作指令对应的目标配置信息;基于所述目标配置信息,生成与所述操作指令匹配的目标数据。
其中,处理器601的具体处理流程可以参照上述方法实施例的记载,这里不再赘述。
本公开实施例还提供一种计算机可读存储介质,该计算机可读存储介质上存储有计算机程序,该计算机程序被处理器运行时执行上述方法实施例中所述的数据处理方法的步骤。其中,该存储介质可以是易失性或非易失的计算机可读取存储介质。
本公开实施例还提供一种计算机程序产品,该计算机程序产品承载有程序代码,所述程序代码包括的指令可用于执行上述方法实施例中所述的数据处理方法的步骤,具体可参见上述方法实施例,在此不再赘述。
其中,上述计算机程序产品可以具体通过硬件、软件或其结合的方式实现。在一个可选实施例中,所述计算机程序产品具体体现为计算机存储介质,在另一个可选实施例中,计算机程序产品具体体现为软件产品,例如软件开发包(Software Development Kit,SDK)等等。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的系统和装置的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。在本公开所提供的几个实施例中,应该理解到,所揭露的系统、装置和方法,可以通过其它的方式实现。以上所描述的装置实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,又例如,多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些通信接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本公开各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。
所述功能如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个处理器可执行的非易失的计算机可读取存储介质中。基于这样的理解,本公开的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本公开各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(Read-OnlyMemory,ROM)、随机存取存储器(Random Access Memory,RAM)、磁碟或者光盘等各种可以存储程序代码的介质。
最后应说明的是:以上所述实施例,仅为本公开的具体实施方式,用以说明本公开的技术方案,而非对其限制,本公开的保护范围并不局限于此,尽管参照前述实施例对本公开进行了详细的说明,本领域的普通技术人员应当理解:任何熟悉本技术领域的技术人员在本公开揭露的技术范围内,其依然可以对前述实施例所记载的技术方案进行修改或可轻易想到变化,或者对其中部分技术特征进行等同替换;而这些修改、变化或者替换,并不使相应技术方案的本质脱离本公开实施例技术方案的精神和范围,都应涵盖在本公开的保护范围之内。因此,本公开的保护范围应所述以权利要求的保护范围为准。
Claims (13)
1.一种数据处理方法,其特征在于,包括:
生成寄存器配置文件;所述寄存器配置文件中包括目标集成电路中各个寄存器分别对应的配置信息;
基于所述配置文件,将所述配置信息存储至数据库中;
响应于操作指令,从所述数据库中获取与所述操作指令对应的目标配置信息;
所述操作指令包括下述至少一种:
寄存器描述语言RTL生成指令、集成电路使用说明生成指令、显示指令、寄存器模型验证指令、待测集成电路生成指令、待测集成电路验证环境生成指令;
基于所述目标配置信息,生成与所述操作指令匹配的目标数据。
2.根据权利要求1所述的数据处理方法,其特征在于,所述方法还包括:
响应于针对所述寄存器配置文件的修改配置信息,将所述修改配置信息同步至所述数据库;
响应于所述数据库中的配置信息被修改为所述修改配置信息,基于所述修改配置信息,更新所述目标数据。
3.根据权利要求1所述的数据处理方法,其特征在于,所述生成寄存器配置文件,包括:
响应于针对寄存器配置信息的编辑操作,基于所述编辑操作输入的针对各个所述寄存器的配置信息,生成所述寄存器配置文件。
4.根据权利要求1所述的数据处理方法,其特征在于,所述基于所述配置文件,将所述配置信息存储至数据库中,包括:
通过执行脚本文件,从所述寄存器配置文件中读取所述配置信息,对读取的所述配置信息进行解析处理,并将解析处理后的配置信息存储至所述数据库中。
5.根据权利要求1-4任一项所述的数据处理方法,其特征在于,所述操作指令包括RTL生成指令;
所述基于所述目标配置信息,生成与所述操作指令匹配的目标数据,包括:基于所述目标配置信息,生成与所述RTL生成指令对应的RTL文件;其中,所述RTL文件用于生成所述目标集成电路的门级网表。
6.根据权利要求1-4任一项所述的数据处理方法,其特征在于,所述操作指令包括集成电路使用说明生成指令;
所述基于所述目标配置信息,生成与所述操作指令匹配的目标数据,包括:基于所述目标配置信息,生成与所述目标集成电路对应的电子知识产权的说明文件。
7.根据权利要求1-4任一项所述的数据处理方法,其特征在于,所述操作指令包括显示指令;
所述基于所述目标配置信息,生成与所述操作指令匹配的目标数据,包括:基于所述目标配置信息,生成用于展示所述目标配置信息的显示界面。
8.根据权利要求1-4任一项所述的数据处理方法,其特征在于,所述操作指令包括寄存器模型验证指令;
所述基于所述目标配置信息,生成与所述操作指令匹配的目标数据,包括:基于所述目标配置信息,生成寄存器模型验证数据;所述寄存器模型验证数据用于对设计所述目标集成电路时所需的寄存器模型进行验证。
9.根据权利要求1-4任一项所述的数据处理方法,其特征在于,所述操作指令包括待测集成电路生成指令;
所述基于所述目标配置信息,生成与所述操作指令匹配的目标数据,包括:基于所述目标配置信息,通过执行RTL文件,生成所述目标集成电路对应的待测集成电路。
10.根据权利要求1-4任一项所述的数据处理方法,其特征在于,所述操作指令包括待测集成电路验证环境生成指令;
所述基于所述目标配置信息,生成与所述操作指令匹配的目标数据,包括:基于所述目标配置信息,通过执行RTL文件,生成所述目标集成电路对应的待测集成电路验证环境。
11.一种数据处理装置,其特征在于,包括:
第一生成模块,用于生成寄存器配置文件;所述寄存器配置文件中包括目标集成电路中各个寄存器分别对应的配置信息;
处理模块,用于基于所述配置文件,将所述配置信息存储至数据库中;
获取模块,用于响应于操作指令,从所述数据库中获取与所述操作指令对应的目标配置信息;所述操作指令包括下述至少一种:寄存器描述语言RTL生成指令、集成电路使用说明生成指令、显示指令、寄存器模型验证指令、待测集成电路生成指令、待测集成电路验证环境生成指令;
第二生成模块,用于基于所述目标配置信息,生成与所述操作指令匹配的目标数据。
12.一种计算机设备,其特征在于,包括:处理器、存储器,所述存储器存储有所述处理器可执行的机器可读指令,所述处理器用于执行所述存储器中存储的机器可读指令,所述机器可读指令被所述处理器执行时,所述处理器执行如权利要求1至10任一项所述的数据处理方法的步骤。
13.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被计算机设备运行时,所述计算机设备执行如权利要求1至10任一项所述的数据处理方法的步骤。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111014876.8A CN113822002B (zh) | 2021-08-31 | 2021-08-31 | 数据处理方法、装置、计算机设备及存储介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111014876.8A CN113822002B (zh) | 2021-08-31 | 2021-08-31 | 数据处理方法、装置、计算机设备及存储介质 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113822002A CN113822002A (zh) | 2021-12-21 |
CN113822002B true CN113822002B (zh) | 2024-03-26 |
Family
ID=78923617
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202111014876.8A Active CN113822002B (zh) | 2021-08-31 | 2021-08-31 | 数据处理方法、装置、计算机设备及存储介质 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113822002B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115599618B (zh) * | 2022-11-17 | 2023-03-31 | 深圳市楠菲微电子有限公司 | 寄存器动态改配验证方法、装置、存储介质和处理器 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110196725A (zh) * | 2019-04-23 | 2019-09-03 | 平安科技(深圳)有限公司 | 配置文件管理方法、装置、计算机设备及存储介质 |
CN111522583A (zh) * | 2020-04-08 | 2020-08-11 | 芯海科技(深圳)股份有限公司 | 一种生成配置文件的方法、装置、计算机设备及存储介质 |
CN111881112A (zh) * | 2020-07-22 | 2020-11-03 | 北京浪潮数据技术有限公司 | 一种数据库配置方法、装置及相关设备 |
US10922462B1 (en) * | 2019-11-22 | 2021-02-16 | SiFive, Inc. | Intellectual property block validation and design integration for integrated circuits |
CN112882702A (zh) * | 2021-02-03 | 2021-06-01 | 叮当快药科技集团有限公司 | 用于报表配置的信息处理方法及装置 |
CN113138808A (zh) * | 2021-04-29 | 2021-07-20 | 上海阵量智能科技有限公司 | 一种集成方法、装置、计算机设备和存储介质 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9824171B2 (en) * | 2015-08-06 | 2017-11-21 | Apple Inc. | Register file circuit design process |
CN112100954B (zh) * | 2020-08-31 | 2024-07-09 | 北京百度网讯科技有限公司 | 验证芯片的方法、装置和计算机存储介质 |
-
2021
- 2021-08-31 CN CN202111014876.8A patent/CN113822002B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110196725A (zh) * | 2019-04-23 | 2019-09-03 | 平安科技(深圳)有限公司 | 配置文件管理方法、装置、计算机设备及存储介质 |
US10922462B1 (en) * | 2019-11-22 | 2021-02-16 | SiFive, Inc. | Intellectual property block validation and design integration for integrated circuits |
CN111522583A (zh) * | 2020-04-08 | 2020-08-11 | 芯海科技(深圳)股份有限公司 | 一种生成配置文件的方法、装置、计算机设备及存储介质 |
CN111881112A (zh) * | 2020-07-22 | 2020-11-03 | 北京浪潮数据技术有限公司 | 一种数据库配置方法、装置及相关设备 |
CN112882702A (zh) * | 2021-02-03 | 2021-06-01 | 叮当快药科技集团有限公司 | 用于报表配置的信息处理方法及装置 |
CN113138808A (zh) * | 2021-04-29 | 2021-07-20 | 上海阵量智能科技有限公司 | 一种集成方法、装置、计算机设备和存储介质 |
Non-Patent Citations (2)
Title |
---|
Kim, H ; Ahn, S ; .Duplo: Lifting Redundant Memory Accesses of Deep Neural Networks for GPU Tensor Cores.53rd Annual IEEE/ACM International Symposium on Microarchitecture (MICRO).2020,725-737. * |
适用于多核处理器的扩展寄存器文件设计;肖瑞瑾;权衡;张家杰;尤凯迪;英彦;虞志益;;计算机工程(15);283-289 * |
Also Published As
Publication number | Publication date |
---|---|
CN113822002A (zh) | 2021-12-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1885295B (zh) | 使用逻辑单元建置集成电路 | |
US8887135B2 (en) | Generating test cases for functional testing of a software application | |
US8682631B2 (en) | Specifications-driven platform for analog, mixed-signal, and radio frequency verification | |
US9798840B1 (en) | Methods, systems, and computer program product for implementing a simulation platform with dynamic device model libraries for electronic designs | |
US9734214B2 (en) | Metadata-based test data generation | |
CN101842789B (zh) | 用于存储器抽象和使用该存储器抽象来验证的方法和装置 | |
US9881119B1 (en) | Methods, systems, and computer program product for constructing a simulation schematic of an electronic design across multiple design fabrics | |
US20070276644A1 (en) | Conversion of circuit description to a transaction model | |
US9934354B1 (en) | Methods, systems, and computer program product for implementing a layout-driven, multi-fabric schematic design | |
US20070156378A1 (en) | System and method for verification aware synthesis | |
WO2016026328A1 (zh) | 一种信息处理方法、装置及计算机存储介质 | |
US8965797B2 (en) | Explosions of bill-of-materials lists | |
CN112930529A (zh) | 从概念数据模型生成软件工件 | |
US9524366B1 (en) | Annotations to identify objects in design generated by high level synthesis (HLS) | |
EP1626359A2 (en) | Methods and systems for electronic device modelling | |
CN114090671A (zh) | 数据导入方法、装置、电子设备及存储介质 | |
CN111858959A (zh) | 组件关系图谱的生成方法、装置、计算机设备及存储介质 | |
CN113822002B (zh) | 数据处理方法、装置、计算机设备及存储介质 | |
CN114398282A (zh) | 测试脚本的生成方法、装置、设备及存储介质 | |
US20150088483A1 (en) | Simulated component connector definition and connection process | |
CN114091383A (zh) | 测试序列生成方法、装置、系统及相关设备 | |
US9679092B1 (en) | Constraint handling for parameterizable hardware description language | |
CN109324838B (zh) | 单片机程序的执行方法、执行装置及终端 | |
CN112464636B (zh) | 约束文件的比较方法、装置、电子设备和存储介质 | |
CN107025110B (zh) | 一种基于软件开发要素及要素之间的联系的时态建模方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
CP03 | Change of name, title or address | ||
CP03 | Change of name, title or address |
Address after: Floor 1-3, No. 24, Lane 315, Fenggu Road, Xuhui District, Shanghai, 201103 Patentee after: Shanghai Qianshi Technology Co.,Ltd. Country or region after: China Address before: 201103 unit 6-78, building 6, No. 1900, Hongmei Road, Xuhui District, Shanghai Patentee before: Shanghai shangtangqian Technology Co.,Ltd. Country or region before: China |