CN113791905A - 计算资源分配方法、装置及电子设备和存储介质 - Google Patents
计算资源分配方法、装置及电子设备和存储介质 Download PDFInfo
- Publication number
- CN113791905A CN113791905A CN202111073822.9A CN202111073822A CN113791905A CN 113791905 A CN113791905 A CN 113791905A CN 202111073822 A CN202111073822 A CN 202111073822A CN 113791905 A CN113791905 A CN 113791905A
- Authority
- CN
- China
- Prior art keywords
- pcie
- equipment
- memory
- output address
- type
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/46—Multiprogramming arrangements
- G06F9/50—Allocation of resources, e.g. of the central processing unit [CPU]
- G06F9/5005—Allocation of resources, e.g. of the central processing unit [CPU] to service a request
- G06F9/5011—Allocation of resources, e.g. of the central processing unit [CPU] to service a request the resources being hardware resources other than CPUs, Servers and Terminals
- G06F9/5016—Allocation of resources, e.g. of the central processing unit [CPU] to service a request the resources being hardware resources other than CPUs, Servers and Terminals the resource being the memory
Landscapes
- Engineering & Computer Science (AREA)
- Software Systems (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Stored Programmes (AREA)
Abstract
本申请实施例公开了一种计算资源分配方法、装置及电子设备和存储介质,在电子设备启动过程中,获取枚举到的PCIE设备发送的内存映射输入/输出地址分配请求;若确定PCIE设备所请求的内存映射输入/输出地址的类型与电子设备的启动方式不匹配,为PCIE设备分配与电子设备的启动方式匹配的类型的内存空间作为PCIE设备的内存映射输入/输出地址。避免PCIE设备所请求的内存映射输入/输出地址的类型与电子设备的启动方式不匹配导致电子设备启动后PCIE设备运行出错的问题。
Description
技术领域
本申请涉及信息处理技术领域,更具体地说,涉及一种计算资源分配方法、装置及电子设备和存储介质。
背景技术
电子设备的启动过程包括硬件初始化的过程,硬件初始化时会根据中央处理器(CPU)的外设(即显卡等PCIE设备)的地址请求为PCIE设备分配地址,该地址即为PCIE设备的内存映射输入/输出(Memory mapping I/O,MMIO)地址,用于电子设备启动后CPU与PCIE设备的交互。
电子设备启动主要是基于基本输入输出系统(Basic Input Output System,BIOS)实现,当前,比较主流的启动方式包括基于传统的BIOS(记为legacy)或基于新式的BIOS(即统一的可扩展固件接口,Unified Extensible Firmware Interface,UEFI)。在基于legacy启动电子设备时,分配给PCIE设备的MMIO地址通常在4G以下,而基于UEFI启动电子设备时,分配给PCIE设备的MMIO地址大部分在4G以上,只有少部分在4G以下。
目前,一些电子设备仅支持其中一种启动方式,而有的电子设备则兼容两种启动方式。在电子设备兼容两种启动方式时,只能选择其中一种启动方式来启动电子设备,在启动方式为legacy时,如果在启动过程中PCIE设备请求的MMIO地址为64bit的地址,则有可能会为PCIE设备分配4G以上的地址,这时就会出现PCIE设备运行错误的问题。
发明内容
本申请的目的是提供一种计算资源分配方法、装置及电子设备和存储介质,包括如下技术方案:
一种计算资源分配方法,所述方法包括:
在电子设备启动过程中,
获取枚举到的PCIE设备发送的内存映射输入/输出地址分配请求;
若确定所述PCIE设备所请求的内存映射输入/输出地址的类型与所述电子设备的启动方式不匹配,为所述PCIE设备分配与所述电子设备的启动方式匹配的类型的内存空间作为所述PCIE设备的内存映射输入/输出地址。
上述方法,优选的,所述确定所述PCIE设备所请求的内存映射输入/输出地址的类型与所述电子设备的启动方式不匹配,包括:
所述分配请求中携带的内存映射输入/输出地址类型不同于所述电子设备的启动方式对应的内存映射输入/输出地址类型;
或者,
通过枚举确定的所述PCIE设备的识别标识位于与所启动方式对应的目标设备列表中。
上述方法,优选的,所述PCIE设备的识别标识包括如下至少一项:
所述PCIE设备的厂商标识、设备标识和子设备标识。
上述方法,优选的,所述PCIE设备所请求的内存映射输入/输出地址的类型与所述电子设备的启动方式不匹配,包括:
所述PCIE设备所请求的内存映射输入/输出地址对应第一寻址空间;
所述电子设备的启动方式对应第二寻址空间;
所述第一寻址空间不同于所述第二寻址空间。
上述方法,优选的,所述所述第一寻址空间不同于所述第二寻址空间,包括:
所述第一寻址空间大于所述第二寻址空间。
上述方法,优选的,所述为所述PCIE设备分配与所述电子设备的启动方式匹配的类型的内存空间,包括:
根据所述分配请求中所携带的内存映射输入/输出地址的大小,在所述电子设备的启动方式对应的寻址空间内为所述PCIE设备分配所请求大小的内存空间。
上述方法,优选的,还包括:若确定所述PCIE设备所请求的内存映射输入/输出地址的类型与所述电子设备的启动方式匹配,为所述PCIE设备分配与所述电子设备的启动方式匹配的类型的内存空间作为所述PCIE设备的内存映射输入/输出地址。
一种计算资源分配装置,包括:
请求获取模块,用于在电子设备启动过程中,获取枚举到的PCIE设备发送的内存映射输入/输出地址分配请求;
请求处理模块,用于若确定所述PCIE设备所请求的内存映射输入/输出地址的类型与所述电子设备的启动方式不匹配,为所述PCIE设备分配与所述电子设备的启动方式匹配的类型的内存空间作为所述PCIE设备的内存映射输入/输出地址。
一种电子设备,包括:
存储器,用于存储程序;
处理器,用于调用并执行所述存储器中的所述程序,通过执行所述程序实现如上任一项所述的计算资源分配方法的各个步骤。
一种可读存储介质,其上存储有计算机程序,所述计算机程序被处理器执行时,实现如上任一项所述的计算资源分配方法的各个步骤。
通过以上方案可知,本申请提供的一种计算资源分配方法、装置及电子设备和存储介质,在电子设备启动过程中,获取枚举到的PCIE设备发送的内存映射输入/输出地址分配请求;若确定PCIE设备所请求的内存映射输入/输出地址的类型与电子设备的启动方式不匹配,为PCIE设备分配与电子设备的启动方式匹配的类型的内存空间作为PCIE设备的内存映射输入/输出地址。本申请在电子设备启动过程中,如果获取到枚举到的PCIE设备发送的内存映射输入/输出地址分配请求,不是直接为PCIE设备分配所请求的内存映射输入/输出地址,而是先判断PCIE设备所请求的内存映射输入/输出地址的类型与电子设备的启动方式是否匹配,如果不匹配则为PCIE设备分配与电子设备的启动方式匹配的类型的内存空间作为PCIE设备的内存映射输入/输出地址,从而避免PCIE设备所请求的内存映射输入/输出地址的类型与电子设备的启动方式不匹配导致电子设备启动后PCIE设备运行出错的问题。
附图说明
为了更清楚地说明本申请实施例的技术方案,下面将对实施例所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例提供的计算资源分配方法的一种实现流程图;
图2为本申请实施例提供的计算资源分配装置的一种结构示意图;
图3为本申请实施例提供的电子设备的一种结构示意图。
说明书和权利要求书及上述附图中的术语“第一”、“第二”、“第三”“第四”等(如果存在)是用于区别类似的部分,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本申请的实施例,能够以除了在这里图示的以外的顺序实施。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有付出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
本申请实施例提供的计算资源分配方法用于电子设备中,该电子设备中配置有基本输入/输出系统和PCIE设备,电子设备在启动过程中,会根据中央处理器CPU的外设(即PCIE设备)会向CPU发送地址请求,以请求CPU为PCIE设备分配MIMO地址,以便于电子设备启动后,CPU与PCIE设备进行交互。
本申请实施例提供的计算资源分配方法用于电子设备启动过程中,如图1所示,为本申请实施例提供的计算资源分配方法的一种实现流程图,可以包括:
步骤S101:获取枚举到的PCIE设备发送的内存映射输入/输出地址分配请求。
电子设备枚举PCIE设备的过程可以包括:在启动过程中,枚举电子设备的所有总线,查看总线上是否挂载有PCIE设备,将总线上挂载的PCIE设备确定为枚举到的PCIE设备。
PCIE设备可以包括但不限于以下至少一种:显卡、独立声卡、独立网卡、无线网卡、USB接口扩展卡、磁盘阵列RAID(Redundant Arrays ofIndependent Disks)卡、固态硬盘SSD(Solid State Drives)等。
在电子设备启动过程中,PCIE设备会向CPU发送MMIO地址分配请求。
步骤S102:若确定PCIE设备所请求的内存映射输入/输出地址的类型与电子设备的启动方式不匹配,为PCIE设备分配与电子设备的启动方式匹配的类型的内存空间作为PCIE设备的内存映射输入/输出地址。为PCIE设备分配的MMIO地址即为为PCIE设备分配的计算资源。
电子设备的启动方式可以包括但不限于至少以下两种中的任意一种:基于传统的BIOS的启动方式,即legacy启动方式;基于新式的BIOS的启动方式,即UEFI启动方式。不同的启动方式,对应不同类型的寻址空间。通常UEFI启动方式对应的寻址空间大于legacy启动方式对应的寻址空间,比如,UEFI启动方式对应的是36bit的寻址空间,即寻址空间的大小是64G,legacy启动方式对应的是32bit的寻址空间,即寻址空间的大小是4G。
当PCIE设备所请求的内存映射输入/输出地址的类型与电子设备的启动方式不匹配时,说明为PCIE设备分配其所请求类型的MMIO地址后,电子设备有可能存在运行报错,PCIE设备异常等情况。此时,不再为PCIE设备分配其请求类型的内存空间作为MMIO地址,而是为PCIE设备分配与电子设备的启动方式匹配的类型的内容空间作为PCIE设备的MMIO地址。
其中,内存空间的类型可以是指寻址采用的地址位数,比如,内存空间的类型可以是32bit的,或者,内存空间的类型是36bit的。为了区分内存空间的不同类型,可以将内存空间称为32bit的内存空间,或者是36bit的内存空间等。
本申请实施例提供的计算资源分配方法,在电子设备启动过程中,如果获取到枚举到的PCIE设备发送的内存映射输入/输出地址分配请求,不是直接为PCIE设备分配所请求的内存映射输入/输出地址,而是先判断PCIE设备所请求的内存映射输入/输出地址的类型与电子设备的启动方式是否匹配,如果不匹配则为PCIE设备分配与电子设备的启动方式匹配的类型的内存空间作为PCIE设备的内存映射输入/输出地址,从而避免PCIE设备所请求的内存映射输入/输出地址的类型与电子设备的启动方式不匹配导致电子设备启动后PCIE设备运行出错的问题,提高了电子设备的启动方式的兼容性,增强电子设备的整个系统的稳定行。
在一可选的实施例中,上述确定PCIE设备所请求的内存映射输入/输出地址的类型与电子设备的启动方式不匹配的一种实现方式可以为:
如果分配请求中携带的内存映射输入/输出地址类型不同于电子设备的启动方式对应的内存映射输入/输出地址类型,则确定PCIE设备所请求的内存映射输入/输出地址的类型与电子设备的启动方式不匹配;否则,确定PCIE设备所请求的内存映射输入/输出地址的类型与电子设备的启动方式匹配。
PCIE设备发送的MMIO地址分配请求中携带了其请求的MMIO地址的类型,在启动过程中,启动方式是已知的(比如,在上电后用户选择的,或者是默认的启动方式),因此启动方式对应的MMIO地址类型也是已知的,因此,通过直接比较请求的MMIO地址的类型可以确定PCIE设备所请求的内存映射输入/输出地址的类型与电子设备的启动方式不匹配。
在一可选的实施例中,上述确定PCIE设备所请求的内存映射输入/输出地址的类型与电子设备的启动方式不匹配的另一种实现方式可以为:
如果通过枚举确定的PCIE设备的识别标识位于与所启动方式对应的目标设备列表中,确定PCIE设备所请求的内存映射输入/输出地址的类型与电子设备的启动方式不匹配,否则确定PCIE设备所请求的内存映射输入/输出地址的类型与电子设备的启动方式匹配。
本申请实施例中,预先配置了与启动方式不匹配的PCIE设备列表(即上述目标设备列表),该目标设备列表中记载了请求的内存映射输入/输出地址的类型与电子设备的启动方式不匹配的PCIE设备的标识,从而在电子设备启动过程中,通过判断枚举到的PCIE设备的识别标识是否位于目标设备列表中来确定PCIE设备所请求的内存映射输入/输出地址的类型与电子设备的启动方式是否匹配。
在一可选的实施例中,PCIE设备的识别标识可以包括如下至少一项:PCIE设备的厂商标识、设备标识、子设备标识。
通常,一台电子设备中可能会配置多个厂商提供的PCIE设备,基于此,如果电子设备中某个厂商提供的所有PCIE设备请求的MMIO地址的类型均是与电子设备的启动方式不匹配的,则对应该厂商提供的PCIE设备,只在目标设备列表中记录厂商标识即可,如果同一厂商提供的不同PCIE设备中,只有部分PCIE设备请求的MMIO地址的类型均是与电子设备的启动方式不匹配的,则对于需要在目标设备列表中记录的PCIE设备,需要在目标设备列表中记录其设备标识。在一些场景下,不同厂商提供的设备的设备标识有可能会相同,此时仅通过设备标识无法区分设备,因此,需要在目标设备列表中记录其厂商标识和设备标识。另外,还有一些情况是,电子设备中的PCIE设备有可能是电子设备的厂商提供的,也有可能是其它厂商提供的,在电子设备的厂商和PCIE设备的厂商是不同的的情况下,电子设备的厂商可能会对其它厂商提供的PCIE设备配置新的设备标识,且同一厂商提供的PCIE设备配置的设备标识相同,此时,PCIE设备的识别标识中还可以包括子设备标识,该子设备标识即是PCIE设备的厂商为PCIE设备配置的设备标识。
在一可选的实施例中,上述PCIE设备所请求的内存映射输入/输出地址的类型与电子设备的启动方式不匹配可以包括:
PCIE设备所请求的内存映射输入/输出地址对应第一寻址空间;
电子设备的启动方式对应第二寻址空间;
第一寻址空间与第二寻址空间不同。
可选的,第一寻址空间大于第二寻址空间。比如,第一寻址空间为36bit的寻址空间,具体大小为64G,第二寻址空间为32bit的寻址空间,具体大小为4G。
在一可选的实施例中,上述为PCIE设备分配与电子设备的启动方式匹配的类型的内存空间的一种实现方式可以为:
根据分配请求中携带的内存映射输入/输出地址的大小,在电子设备的启动方式对应的寻址空间内为PCIE设备分配所请求大小的内容空间。
比如,假设电子设备以legacy方式启动的过程中,某个PCIE设备请求的是36bit的输入/输出地址,大小是256M,则基于本申请,为该PCIE设备提供的32bit的输入/输出地址,大小是256M。
在一可选的实施例中,本申请实施例提供的计算资源分配方法还可以包括:
若确定PCIE设备所请求的内存映射输入/输出地址的类型与电子设备的启动方式匹配,为PCIE设备分配与电子设备的启动方式匹配的类型的内存空间作为PCIE设备的内存映射输入/输出地址。
比如,假设电子设备以legacy方式启动的过程中,某个PCIE设备请求的是32bit的输入/输出地址,大小是128M,则基于本申请,为该PCIE设备提供的32bit的输入/输出地址,大小是128M。
与方法实施例相对应,本申请实施例还提供一种计算资源分配装置,本申请实施例提供的计算资源分配装置的一种结构示意图如图2所示,可以包括:
请求获取模块201和请求处理模块202;其中,
请求获取模块201用于在电子设备启动过程中,获取枚举到的PCIE设备发送的内存映射输入/输出地址分配请求;
请求处理模块202用于在电子设备启动过程中,若确定所述PCIE设备所请求的内存映射输入/输出地址的类型与所述电子设备的启动方式不匹配,为所述PCIE设备分配与所述电子设备的启动方式匹配的类型的内存空间作为所述PCIE设备的内存映射输入/输出地址。
本申请实施例提供的计算资源分配装置,在电子设备启动过程中,如果获取到枚举到的PCIE设备发送的内存映射输入/输出地址分配请求,不是直接为PCIE设备分配所请求的内存映射输入/输出地址,而是先判断PCIE设备所请求的内存映射输入/输出地址的类型与电子设备的启动方式是否匹配,如果不匹配则为PCIE设备分配与电子设备的启动方式匹配的类型的内存空间作为PCIE设备的内存映射输入/输出地址,从而避免PCIE设备所请求的内存映射输入/输出地址的类型与电子设备的启动方式不匹配导致电子设备启动后PCIE设备运行出错的问题,提高了电子设备的启动方式的兼容性,增强电子设备的整个系统的稳定行。
在一可选的实施例中,上述所述PCIE设备所请求的内存映射输入/输出地址的类型与所述电子设备的启动方式不匹配,可以包括:
所述分配请求中携带的内存映射输入/输出地址类型不同于所述电子设备的启动方式对应的内存映射输入/输出地址类型;
或者,
通过枚举确定的所述PCIE设备的识别标识位于与所启动方式对应的目标设备列表中。
在一可选的实施例中,所述PCIE设备的识别标识包括如下至少一项:
所述PCIE设备的厂商标识、设备标识和子设备标识。
在一可选的实施例中,所述PCIE设备所请求的内存映射输入/输出地址的类型与所述电子设备的启动方式不匹配,包括:
所述PCIE设备所请求的内存映射输入/输出地址对应第一寻址空间;
所述电子设备的启动方式对应第二寻址空间;
所述第一寻址空间不同于所述第二寻址空间。
在一可选的实施例中,所述所述第一寻址空间不同于所述第二寻址空间,包括:
所述第一寻址空间大于所述第二寻址空间。
在一可选的实施例中,所述请求处理模块在为所述PCIE设备分配与所述电子设备的启动方式匹配的类型的内存空间时,用于:
根据所述分配请求中所携带的内存映射输入/输出地址的大小,在所述电子设备的启动方式对应的寻址空间内为所述PCIE设备分配所请求大小的内存空间。
在一可选的实施例中,所述请求处理模块还可以用于:
若确定所述PCIE设备所请求的内存映射输入/输出地址的类型与所述电子设备的启动方式匹配,为所述PCIE设备分配与所述电子设备的启动方式匹配的类型的内存空间作为所述PCIE设备的内存映射输入/输出地址。
与方法实施例相对应,本申请还提供一种电子设备,该电子设备的一种结构示意图如图3所示,可以包括:至少一个处理器1,至少一个通信接口2,至少一个存储器3和至少一个通信总线4;
在本申请实施例中,处理器1、通信接口2、存储器3、通信总线4的数量为至少一个,且处理器1、通信接口2、存储器3通过通信总线4完成相互间的通信;
处理器1可能是一个中央处理器CPU,或者是特定集成电路ASIC(ApplicationSpecific Integrated Circuit),或者是被配置成实施本申请实施例的一个或多个集成电路等;
存储器3可能包含高速RAM存储器,也可能还包括非易失性存储器(non-volatilememory)等,例如至少一个磁盘存储器;
其中,存储器3存储有程序,处理器1可调用存储器3存储的程序,所述程序用于:
在电子设备启动过程中,
获取枚举到的PCIE设备发送的内存映射输入/输出地址分配请求;
若确定所述PCIE设备所请求的内存映射输入/输出地址的类型与所述电子设备的启动方式不匹配,为所述PCIE设备分配与所述电子设备的启动方式匹配的类型的内存空间作为所述PCIE设备的内存映射输入/输出地址。
可选的,所述程序的细化功能和扩展功能可参照上文描述。
本申请实施例还提供一种存储介质,该存储介质可存储有适于处理器执行的程序,所述程序用于:
在电子设备启动过程中,
获取枚举到的PCIE设备发送的内存映射输入/输出地址分配请求;
若确定所述PCIE设备所请求的内存映射输入/输出地址的类型与所述电子设备的启动方式不匹配,为所述PCIE设备分配与所述电子设备的启动方式匹配的类型的内存空间作为所述PCIE设备的内存映射输入/输出地址。
可选的,所述程序的细化功能和扩展功能可参照上文描述。
本领域普通技术人员可以意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、或者计算机软件和电子硬件的结合来实现。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本申请的范围。
在本申请所提供的几个实施例中,应该理解到,所揭露的系统、装置和方法,可以通过其它的方式实现。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本申请各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。
应当理解,本申请实施例中,从权、各个实施例、特征可以互相组合结合,都能实现解决前述技术问题。
所述功能如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本申请的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本申请各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(ROM,Read-OnlyMemory)、随机存取存储器(RAM,Random Access Memory)、磁碟或者光盘等各种可以存储程序代码的介质。
对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本申请。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本申请的精神或范围的情况下,在其它实施例中实现。因此,本申请将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。
Claims (10)
1.一种计算资源分配方法,所述方法包括:
在电子设备启动过程中,
获取枚举到的PCIE设备发送的内存映射输入/输出地址分配请求;
若确定所述PCIE设备所请求的内存映射输入/输出地址的类型与所述电子设备的启动方式不匹配,为所述PCIE设备分配与所述电子设备的启动方式匹配的类型的内存空间作为所述PCIE设备的内存映射输入/输出地址。
2.根据权利要求1所述的方法,所述确定所述PCIE设备所请求的内存映射输入/输出地址的类型与所述电子设备的启动方式不匹配,包括:
所述分配请求中携带的内存映射输入/输出地址类型不同于所述电子设备的启动方式对应的内存映射输入/输出地址类型;
或者,
通过枚举确定的所述PCIE设备的识别标识位于与所启动方式对应的目标设备列表中。
3.根据权利要求2所述的方法,所述PCIE设备的识别标识包括如下至少一项:
所述PCIE设备的厂商标识、设备标识和子设备标识。
4.根据权利要求1所述的方法,所述PCIE设备所请求的内存映射输入/输出地址的类型与所述电子设备的启动方式不匹配,包括:
所述PCIE设备所请求的内存映射输入/输出地址对应第一寻址空间;
所述电子设备的启动方式对应第二寻址空间;
所述第一寻址空间不同于所述第二寻址空间。
5.根据权利要求4所述的方法,所述所述第一寻址空间不同于所述第二寻址空间,包括:
所述第一寻址空间大于所述第二寻址空间。
6.根据权利要求1所述的方法,所述为所述PCIE设备分配与所述电子设备的启动方式匹配的类型的内存空间,包括:
根据所述分配请求中所携带的内存映射输入/输出地址的大小,在所述电子设备的启动方式对应的寻址空间内为所述PCIE设备分配所请求大小的内存空间。
7.根据权利要求1所述的方法,还包括:若确定所述PCIE设备所请求的内存映射输入/输出地址的类型与所述电子设备的启动方式匹配,为所述PCIE设备分配与所述电子设备的启动方式匹配的类型的内存空间作为所述PCIE设备的内存映射输入/输出地址。
8.一种计算资源分配装置,包括:
请求获取模块,用于在电子设备启动过程中,获取枚举到的PCIE设备发送的内存映射输入/输出地址分配请求;
请求处理模块,用于若确定所述PCIE设备所请求的内存映射输入/输出地址的类型与所述电子设备的启动方式不匹配,为所述PCIE设备分配与所述电子设备的启动方式匹配的类型的内存空间作为所述PCIE设备的内存映射输入/输出地址。
9.一种电子设备,包括:
存储器,用于存储程序;
处理器,用于调用并执行所述存储器中的所述程序,通过执行所述程序实现如权利要求1-7中任一项所述的计算资源分配方法的各个步骤。
10.一种可读存储介质,其上存储有计算机程序,所述计算机程序被处理器执行时,实现如权利要求1-7中任一项所述的计算资源分配方法的各个步骤。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111073822.9A CN113791905A (zh) | 2021-09-14 | 2021-09-14 | 计算资源分配方法、装置及电子设备和存储介质 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111073822.9A CN113791905A (zh) | 2021-09-14 | 2021-09-14 | 计算资源分配方法、装置及电子设备和存储介质 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN113791905A true CN113791905A (zh) | 2021-12-14 |
Family
ID=79183291
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202111073822.9A Pending CN113791905A (zh) | 2021-09-14 | 2021-09-14 | 计算资源分配方法、装置及电子设备和存储介质 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113791905A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2024113884A1 (zh) * | 2022-11-30 | 2024-06-06 | 苏州元脑智能科技有限公司 | 外接设备的资源分配方法、装置、服务器及存储介质 |
-
2021
- 2021-09-14 CN CN202111073822.9A patent/CN113791905A/zh active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2024113884A1 (zh) * | 2022-11-30 | 2024-06-06 | 苏州元脑智能科技有限公司 | 外接设备的资源分配方法、装置、服务器及存储介质 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10990415B2 (en) | Disk management method and apparatus in ARM device and ARM device | |
US11507421B2 (en) | Information handling system and method to allocate peripheral component interconnect express (PCIe) bus resources | |
US8380971B2 (en) | Information handling systems including network adapters and methods of booting the information handling systems using boot configuration information from remote sources | |
US7363480B1 (en) | Method, system, and computer-readable medium for updating the firmware of a computing device via a communications network | |
US6934956B1 (en) | Method and apparatus for installing an operating system | |
CN111857840B (zh) | 基本输入输出系统bios启动方法及装置 | |
WO2013089907A1 (en) | Adapter configuration and operation as virtual peripheral component interconnect root to expansion rom emulation | |
CN112306581B (zh) | 一种基板管理控制器管理bios配置的方法及介质 | |
US9965292B2 (en) | Method of bluetooth pairing with UEFI firmware and computer system thereof | |
US7886095B2 (en) | I/O space request suppressing method for PCI device | |
US10838861B1 (en) | Distribution of memory address resources to bus devices in a multi-processor computing system | |
US11861349B2 (en) | Modular firmware updates in an information handling system | |
CN110297726B (zh) | 具有串行存在检测数据的计算机系统及内存模块控制方法 | |
CN113791905A (zh) | 计算资源分配方法、装置及电子设备和存储介质 | |
WO2024113884A1 (zh) | 外接设备的资源分配方法、装置、服务器及存储介质 | |
US20060047858A1 (en) | ROM scan memory expander | |
CN116627472A (zh) | 高速外围组件设备的固件程序升级方法及服务器 | |
US10628309B1 (en) | Loading a serial presence detect table according to jumper settings | |
CN115878327A (zh) | 总线预留方法、装置、服务器、电子设备和存储介质 | |
CN115794232A (zh) | 一种vpd获取方法、装置、设备及计算机可读存储介质 | |
US11372792B1 (en) | Automatic bus resource adjustment in a multiple root bridge computing system | |
US7103767B2 (en) | Method and apparatus to support legacy master boot record (MBR) partitions | |
US7162568B2 (en) | Apparatus and method for flash ROM management | |
US20050160319A1 (en) | System and method for detecting and reporting resource conflicts | |
TW201328246A (zh) | 雲端伺服系統的管理方法及管理系統 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |