CN113778927B - 基于基板管理控制器的服务器网口芯片管理方法、装置、设备 - Google Patents

基于基板管理控制器的服务器网口芯片管理方法、装置、设备 Download PDF

Info

Publication number
CN113778927B
CN113778927B CN202111041149.0A CN202111041149A CN113778927B CN 113778927 B CN113778927 B CN 113778927B CN 202111041149 A CN202111041149 A CN 202111041149A CN 113778927 B CN113778927 B CN 113778927B
Authority
CN
China
Prior art keywords
network port
chip
management
management controller
packet code
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202111041149.0A
Other languages
English (en)
Other versions
CN113778927A (zh
Inventor
秦珍彬
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Tong Tai Yi Information Technology Co ltd
Original Assignee
Shenzhen Tong Tai Yi Information Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Tong Tai Yi Information Technology Co ltd filed Critical Shenzhen Tong Tai Yi Information Technology Co ltd
Priority to CN202111041149.0A priority Critical patent/CN113778927B/zh
Publication of CN113778927A publication Critical patent/CN113778927A/zh
Application granted granted Critical
Publication of CN113778927B publication Critical patent/CN113778927B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0026PCI express
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Debugging And Monitoring (AREA)
  • Information Transfer Systems (AREA)

Abstract

本发明公开了一种基于基板管理控制器的服务器网口芯片管理方法、装置、设备。其中,所述方法包括:将计算机芯片的高速串行计算机扩展总线标准通道分别连接到不同的物理网口芯片,和通过通用输入/输出口对该物理网口芯片所关联的每个包编码配置为不同值,以及基于基板管理控制器只通过一路简化媒体独立接口通道,对该配置为不同值的每个包编码进行最大化管理。通过上述方式,能够实现只通过一路简化媒体独立接口通道就能够完成对8个不同的包编码的控制访问。

Description

基于基板管理控制器的服务器网口芯片管理方法、装置、设备
技术领域
本发明涉及计算机技术领域,尤其涉及一种基于基板管理控制器的服务器网口芯片管理方法、装置、设备。
背景技术
相关技术中,为了管理服务器网口,除了在HOST OS(Host Operating System,主机操作系统)上可以进行有效的网口资源管理,还可以通过BMC(Baseboard ManagerController,基板管理控制器)进行带外的管理,而BMC主要是通过NCSI(NetworkConnectivity Status Indicator,网络连接状况指示器)协议技术来管理服务器网口;而实现NCSI协议技术管理,除了需要网口固件本身的支持外,还需要BMC的用户接口技术进行对接,才能实现对服务器网口的有效管理。
现有的实现的单板大多数只对板载在单板上的网口;网口的包(Package)往往是固定默认为0和channel(通道)最大为8,也就是说一个网卡最大可以支持8个服务器网口的管理。另外,NCSI协议可以通过RMII通道传输到网口芯片上,实现对网口芯片的管理。同时,PackageID(包编码)可以通过GPIO(General-purpose input/output,通用输入/输出口),固定配置为0,RMII(Reduced Media Independent Interface,简化媒体独立接口)的消息流数据可以通过第一网口、第二网口和用户进行传输。
按照协议规定,一条RMII连接的线路,最多可以控制8个不同的PackageID,每个PackageID下最多32个channel。为了让BMC更多的去控制网口芯片,那么就需要BMC提供更多的RMII通道,去控制网口芯片,这样会消耗更多的BMC物理资源,而现有的网口芯片只有2路网口资源,一路已经用于BMC的管理网口,可提供的只有一路。
然而,由于网口PackageID的限制,PackageID=0,已经分配给了板载网口芯片,如果想在一条RMII通道上继续管理网口芯片;PCIE卡必须分配不同的PackageID才可以,这对同一个PCIE(peripheral component interconnect express,高速串行计算机扩展总线标准)卡网口芯片来讲,如果不通过外部控制,是无法实现的,无法实现只通过一路简化媒体独立接口通道就能够完成对8个不同的包编码的控制访问。
发明内容
有鉴于此,本发明的目的在于提出一种基于基板管理控制器的服务器网口芯片管理方法、装置、设备,能够实现只通过一路简化媒体独立接口通道就能够完成对8个不同的包编码的控制访问。
根据本发明的一个方面,提供一种基于基板管理控制器的服务器网口芯片管理方法,包括:将计算机芯片的高速串行计算机扩展总线标准通道分别连接到不同的物理网口芯片;通过通用输入/输出口对所述物理网口芯片所关联的每个包编码配置为不同值;基于基板管理控制器只通过一路简化媒体独立接口通道,对所述配置为不同值的每个包编码进行最大化管理。
其中,所述通过通用输入/输出口对所述物理网口芯片所关联的每个包编码配置为不同值,包括:采用复杂可编程逻辑器件的输入/输出接口对包编码进行配置的方式,通过通用输入/输出口对所述物理网口芯片所关联的每个包编码配置为不同值。
其中,所述基于基板管理控制器只通过一路简化媒体独立接口通道,对所述配置为不同值的每个包编码进行最大化管理,包括:采用将第一网口、第二网口、第三网口至第八网口共8个网口进行串联的方式,基于基板管理控制器只通过一路简化媒体独立接口通道,对所述配置为不同值的每个包编码进行最大化管理。
其中,在所述基于基板管理控制器只通过一路简化媒体独立接口通道,对所述配置为不同值的每个包编码进行最大化管理之后,还包括:按预设时间频率,对所述进行最大化管理的每个包编码进行维护。
根据本发明的另一个方面,提供一种基于基板管理控制器的服务器网口芯片管理装置,包括:连接模块、配置模块和管理模块;所述连接模块,用于将计算机芯片的高速串行计算机扩展总线标准通道分别连接到不同的物理网口芯片;所述配置模块,用于通过通用输入/输出口对所述物理网口芯片所关联的每个包编码配置为不同值;所述管理模块,用于基于基板管理控制器只通过一路简化媒体独立接口通道,对所述配置为不同值的每个包编码进行最大化管理。
其中,所述配置模块,具体用于:采用复杂可编程逻辑器件的输入/输出接口对包编码进行配置的方式,通过通用输入/输出口对所述物理网口芯片所关联的每个包编码配置为不同值。
其中,所述管理模块,具体用于:采用将第一网口、第二网口、第三网口至第八网口共8个网口进行串联的方式,基于基板管理控制器只通过一路简化媒体独立接口通道,对所述配置为不同值的每个包编码进行最大化管理。
其中,所述基于基板管理控制器的服务器网口芯片管理装置,还包括:维护模块;所述维护模块,用于按预设时间频率,对所述进行最大化管理的每个包编码进行维护。
根据本发明的又一个方面,提供一种计算机设备,包括:至少一个处理器;以及,与所述至少一个处理器通信连接的存储器;其中,所述存储器存储有可被所述至少一个处理器执行的指令,所述指令被所述至少一个处理器执行,以使所述至少一个处理器能够执行如上述任一项所述的基于基板管理控制器的服务器网口芯片管理方法。
根据本发明的再一个方面,提供一种计算机可读存储介质,存储有计算机程序,所述计算机程序被处理器执行时实现如上述任一项所述的基于基板管理控制器的服务器网口芯片管理方法。
可以发现,以上方案,可以将计算机芯片的高速串行计算机扩展总线标准PCIE通道分别连接到不同的物理网口芯片,和可以通过通用输入/输出口GPIO对该物理网口芯片所关联的每个包编码packageID配置为不同值,以及可以基于基板管理控制器BMC只通过一路简化媒体独立接口RMII通道,对该配置为不同值的每个包编码packageID进行最大化管理,能够实现只通过一路简化媒体独立接口通道就能够完成对8个不同的包编码的控制访问。
进一步的,以上方案,可以采用复杂可编程逻辑器件的输入/输出IO接口对包编码packageID进行配置的方式,通过通用输入/输出口GPIO对该物理网口芯片所关联的每个包编码packageID配置为不同值,这样的好处是能够实现兼容不同芯片的的高速串行计算机扩展总线标准插卡,确保包编码不冲突。
进一步的,以上方案,可以采用将第一网口、第二网口、第三网口至第八网口共8个网口进行串联的方式,基于基板管理控制器BMC只通过一路简化媒体独立接口RMII通道,对该配置为不同值的每个包编码packageID进行最大化管理,这样的好处是能够实现只通过一路简化媒体独立接口通道就能够完成对8个不同的包编码的控制访问。
进一步的,以上方案,可以按预设时间频率,对该进行最大化管理的每个包编码packageID进行维护,这样的好处是能够实现只通过一路简化媒体独立接口通道就能够持续稳定的完成对8个不同的包编码的控制访问。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明基于基板管理控制器的服务器网口芯片管理方法一实施例的流程示意图;
图2是本发明基于基板管理控制器的服务器网口芯片管理方法另一实施例的流程示意图;
图3是本发明基于基板管理控制器的服务器网口芯片管理装置一实施例的结构示意图;
图4是本发明基于基板管理控制器的服务器网口芯片管理装置另一实施例的结构示意图;
图5是本发明计算机设备一实施例的结构示意图。
具体实施方式
下面结合附图和实施例,对本发明作进一步的详细描述。特别指出的是,以下实施例仅用于说明本发明,但不对本发明的范围进行限定。同样的,以下实施例仅为本发明的部分实施例而非全部实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其它实施例,都属于本发明保护的范围。
本发明提供一种基于基板管理控制器的服务器网口芯片管理方法,能够实现只通过一路简化媒体独立接口通道就能够完成对8个不同的包编码的控制访问。
请参见图1,图1是本发明基于基板管理控制器的服务器网口芯片管理方法一实施例的流程示意图。需注意的是,若有实质上相同的结果,本发明的方法并不以图1所示的流程顺序为限。如图1所示,该方法包括如下步骤:
S101:将计算机芯片的高速串行计算机扩展总线标准PCIE通道分别连接到不同的物理网口芯片。
在本实施例中,该物理网口芯片可以支持网络连接状况指示器NCSI协议,也可以支持简化媒体独立接口RMII通道,还可以同时支持网络连接状况指示器NCSI协议和简化媒体独立接口RMII通道等,本发明不加以限定。
在本实施例中,该物理网口芯片可以根据芯片类型、业务场景等来确定外出网口的个数,该外出网口的个数可以是不超过32个网口,也可以是32个网口,还可以是超过32个网口等,本发明不加以限定。
S102:通过通用输入/输出口GPIO对该物理网口芯片所关联的每个包编码packageID配置为不同值。
其中,该通过通用输入/输出口GPIO对该物理网口芯片所关联的每个包编码packageID配置为不同值,可以包括:
采用CPLD(Complex Programmable Logic Device,复杂可编程逻辑器件)的IO(input/output,输入/输出)接口对包编码packageID进行配置的方式,通过通用输入/输出口GPIO对该物理网口芯片所关联的每个包编码packageID配置为不同值,这样的好处是能够实现兼容不同芯片的的高速串行计算机扩展总线标准插卡,确保包编码不冲突。
在本实施例中,由于PackageID可以通过CPLD的IO进行配置,每个芯片所需的GPIO数量可以不超过3个,也可以是3个,还可以是超过3个等,本发明不加以限定。
S103:基于基板管理控制器BMC只通过一路简化媒体独立接口RMII通道,对该配置为不同值的每个包编码packageID进行最大化管理。
其中,该基于基板管理控制器BMC只通过一路简化媒体独立接口RMII通道,对该配置为不同值的每个包编码packageID进行最大化管理,可以包括:
采用将第一网口、第二网口、第三网口至第八网口共8个网口进行串联的方式,基于基板管理控制器BMC只通过一路简化媒体独立接口RMII通道,对该配置为不同值的每个包编码packageID进行最大化管理,这样的好处是能够实现只通过一路简化媒体独立接口通道就能够完成对8个不同的包编码的控制访问。
其中,在该基于基板管理控制器BMC只通过一路简化媒体独立接口RMII通道,对该配置为不同值的每个包编码packageID进行最大化管理之后,还可以包括:
按预设时间频率,对该进行最大化管理的每个包编码packageID进行维护,这样的好处是能够实现只通过一路简化媒体独立接口通道就能够持续稳定的完成对8个不同的包编码的控制访问。
可以发现,在本实施例中,可以将计算机芯片的高速串行计算机扩展总线标准PCIE通道分别连接到不同的物理网口芯片,和可以通过通用输入/输出口GPIO对该物理网口芯片所关联的每个包编码packageID配置为不同值,以及可以基于基板管理控制器BMC只通过一路简化媒体独立接口RMII通道,对该配置为不同值的每个包编码packageID进行最大化管理,能够实现只通过一路简化媒体独立接口通道就能够完成对8个不同的包编码的控制访问。
进一步的,在本实施例中,可以采用复杂可编程逻辑器件的输入/输出IO接口对包编码packageID进行配置的方式,通过通用输入/输出口GPIO对该物理网口芯片所关联的每个包编码packageID配置为不同值,这样的好处是能够实现兼容不同芯片的的高速串行计算机扩展总线标准插卡,确保包编码不冲突。
进一步的,在本实施例中,可以采用将第一网口、第二网口、第三网口至第八网口共8个网口进行串联的方式,基于基板管理控制器BMC只通过一路简化媒体独立接口RMII通道,对该配置为不同值的每个包编码packageID进行最大化管理,这样的好处是能够实现只通过一路简化媒体独立接口通道就能够完成对8个不同的包编码的控制访问。
请参见图2,图2是本发明基于基板管理控制器的服务器网口芯片管理方法另一实施例的流程示意图。本实施例中,该方法包括以下步骤:
S201:将计算机芯片的高速串行计算机扩展总线标准PCIE通道分别连接到不同的物理网口芯片。
可如上S101所述,在此不作赘述。
S202:通过通用输入/输出口GPIO对该物理网口芯片所关联的每个包编码packageID配置为不同值。
可如上S102所述,在此不作赘述。
S203:基于基板管理控制器BMC只通过一路简化媒体独立接口RMII通道,对该配置为不同值的每个包编码packageID进行最大化管理。
可如上S103所述,在此不作赘述。
S204:按预设时间频率,对该进行最大化管理的每个包编码packageID进行维护。
可以发现,在本实施例中,可以按预设时间频率,对该进行最大化管理的每个包编码packageID进行维护,这样的好处是能够实现只通过一路简化媒体独立接口通道就能够持续稳定的完成对8个不同的包编码的控制访问。
本发明还提供一种基于基板管理控制器的服务器网口芯片管理装置,能够实现只通过一路简化媒体独立接口通道就能够完成对8个不同的包编码的控制访问。
请参见图3,图3是本发明基于基板管理控制器的服务器网口芯片管理装置一实施例的结构示意图。本实施例中,该基于基板管理控制器的服务器网口芯片管理装置30包括连接模块31、配置模块32和管理模块33。
该连接模块31,用于将计算机芯片的高速串行计算机扩展总线标准PCIE通道分别连接到不同的物理网口芯片。
该配置模块32,用于通过通用输入/输出口GPIO对该物理网口芯片所关联的每个包编码packageID配置为不同值。
该管理模块33,用于基于基板管理控制器BMC只通过一路简化媒体独立接口RMII通道,对该配置为不同值的每个包编码packageID进行最大化管理。
可选地,该配置模块32,可以具体用于:
采用复杂可编程逻辑器件的输入/输出IO接口对包编码packageID进行配置的方式,通过通用输入/输出口GPIO对该物理网口芯片所关联的每个包编码packageID配置为不同值。
可选地,该管理模块33,可以具体用于:
采用将第一网口、第二网口、第三网口至第八网口共8个网口进行串联的方式,基于基板管理控制器BMC只通过一路简化媒体独立接口RMII通道,对该配置为不同值的每个包编码packageID进行最大化管理。
请参见图4,图4是本发明基于基板管理控制器的服务器网口芯片管理装置另一实施例的结构示意图。区别于上一实施例,本实施例所述基于基板管理控制器的服务器网口芯片管理装置40还包括维护模块41。
该维护模块41,用于按预设时间频率,对该进行最大化管理的每个包编码packageID进行维护。
该基于基板管理控制器的服务器网口芯片管理装置30/40的各个单元模块可分别执行上述方法实施例中对应步骤,故在此不对各单元模块进行赘述,详细请参见以上对应步骤的说明。
本发明又提供一种计算机设备,如图5所示,包括:至少一个处理器51;以及,与至少一个处理器51通信连接的存储器52;其中,存储器52存储有可被至少一个处理器51执行的指令,指令被至少一个处理器51执行,以使至少一个处理器51能够执行上述的基于基板管理控制器的服务器网口芯片管理方法。
其中,存储器52和处理器51采用总线方式连接,总线可以包括任意数量的互联的总线和桥,总线将一个或多个处理器51和存储器52的各种电路连接在一起。总线还可以将诸如外围设备、稳压器和功率管理电路等之类的各种其他电路连接在一起,这些都是本领域所公知的,因此,本文不再对其进行进一步描述。总线接口在总线和收发机之间提供接口。收发机可以是一个元件,也可以是多个元件,比如多个接收器和发送器,提供用于在传输介质上与各种其他装置通信的单元。经处理器51处理的数据通过天线在无线介质上进行传输,进一步,天线还接收数据并将数据传送给处理器51。
处理器51负责管理总线和通常的处理,还可以提供各种功能,包括定时,外围接口,电压调节、电源管理以及其他控制功能。而存储器52可以被用于存储处理器51在执行操作时所使用的数据。
本发明再提供一种计算机可读存储介质,存储有计算机程序。计算机程序被处理器执行时实现上述方法实施例。
可以发现,以上方案,可以将计算机芯片的高速串行计算机扩展总线标准PCIE通道分别连接到不同的物理网口芯片,和可以通过通用输入/输出口GPIO对该物理网口芯片所关联的每个包编码packageID配置为不同值,以及可以基于基板管理控制器BMC只通过一路简化媒体独立接口RMII通道,对该配置为不同值的每个包编码packageID进行最大化管理,能够实现只通过一路简化媒体独立接口通道就能够完成对8个不同的包编码的控制访问。
进一步的,以上方案,可以采用复杂可编程逻辑器件的输入/输出IO接口对包编码packageID进行配置的方式,通过通用输入/输出口GPIO对该物理网口芯片所关联的每个包编码packageID配置为不同值,这样的好处是能够实现兼容不同芯片的的高速串行计算机扩展总线标准插卡,确保包编码不冲突。
进一步的,以上方案,可以采用将第一网口、第二网口、第三网口至第八网口共8个网口进行串联的方式,基于基板管理控制器BMC只通过一路简化媒体独立接口RMII通道,对该配置为不同值的每个包编码packageID进行最大化管理,这样的好处是能够实现只通过一路简化媒体独立接口通道就能够完成对8个不同的包编码的控制访问。
进一步的,以上方案,可以按预设时间频率,对该进行最大化管理的每个包编码packageID进行维护,这样的好处是能够实现只通过一路简化媒体独立接口通道就能够持续稳定的完成对8个不同的包编码的控制访问。
在本发明所提供的几个实施方式中,应该理解到,所揭露的系统,装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施方式仅仅是示意性的,例如,模块或单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施方式方案的目的。
另外,在本发明各个实施方式中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
集成的单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)或处理器(processor)执行本发明各个实施方式方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、磁碟或者光盘等各种可以存储程序代码的介质。
以上所述仅为本发明的部分实施例,并非因此限制本发明的保护范围,凡是利用本发明说明书及附图内容所作的等效装置或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。

Claims (10)

1.一种基于基板管理控制器的服务器网口芯片管理方法,其特征在于,包括:
将计算机芯片的高速串行计算机扩展总线标准通道分别连接到不同的物理网口芯片;
通过通用输入/输出口对所述物理网口芯片所关联的每个包编码配置为不同值;
基于基板管理控制器只通过一路简化媒体独立接口通道,对所述配置为不同值的每个包编码进行最大化管理。
2.如权利要求1所述的基于基板管理控制器的服务器网口芯片管理方法,其特征在于,所述通过通用输入/输出口对所述物理网口芯片所关联的每个包编码配置为不同值,包括:
采用复杂可编程逻辑器件的输入/输出接口对包编码进行配置的方式,通过通用输入/输出口对所述物理网口芯片所关联的每个包编码配置为不同值。
3.如权利要求1所述的基于基板管理控制器的服务器网口芯片管理方法,其特征在于,所述基于基板管理控制器只通过一路简化媒体独立接口通道,对所述配置为不同值的每个包编码进行最大化管理,包括:
采用将第一网口、第二网口、第三网口至第八网口共8个网口进行串联的方式,基于基板管理控制器只通过一路简化媒体独立接口通道,对所述配置为不同值的每个包编码进行最大化管理。
4.如权利要求1所述的基于基板管理控制器的服务器网口芯片管理方法,其特征在于,在所述基于基板管理控制器只通过一路简化媒体独立接口通道,对所述配置为不同值的每个包编码进行最大化管理之后,还包括:
按预设时间频率,对所述进行最大化管理的每个包编码进行维护。
5.一种基于基板管理控制器的服务器网口芯片管理装置,其特征在于,包括:
连接模块、配置模块和管理模块;
所述连接模块,用于将计算机芯片的高速串行计算机扩展总线标准通道分别连接到不同的物理网口芯片;
所述配置模块,用于通过通用输入/输出口对所述物理网口芯片所关联的每个包编码配置为不同值;
所述管理模块,用于基于基板管理控制器只通过一路简化媒体独立接口通道,对所述配置为不同值的每个包编码进行最大化管理。
6.如权利要求5所述的基于基板管理控制器的服务器网口芯片管理装置,其特征在于,所述配置模块,具体用于:
采用复杂可编程逻辑器件的输入/输出接口对包编码进行配置的方式,通过通用输入/输出口对所述物理网口芯片所关联的每个包编码配置为不同值。
7.如权利要求5所述的基于基板管理控制器的服务器网口芯片管理装置,其特征在于,所述管理模块,具体用于:
采用将第一网口、第二网口、第三网口至第八网口共8个网口进行串联的方式,基于基板管理控制器只通过一路简化媒体独立接口通道,对所述配置为不同值的每个包编码进行最大化管理。
8.如权利要求5所述的基于基板管理控制器的服务器网口芯片管理装置,其特征在于,所述基于基板管理控制器的服务器网口芯片管理装置,还包括:
维护模块;
所述维护模块,用于按预设时间频率,对所述进行最大化管理的每个包编码进行维护。
9.一种计算机设备,其特征在于,包括:至少一个处理器;以及,与所述至少一个处理器通信连接的存储器;其中,所述存储器存储有可被所述至少一个处理器执行的指令,所述指令被所述至少一个处理器执行,以使所述至少一个处理器能够执行如所述权利要求1至4任一项所述的基于基板管理控制器的服务器网口芯片管理方法。
10.一种计算机可读存储介质,其特征在于,存储有计算机程序,所述计算机程序被处理器执行时实现如所述权利要求1至4任一项所述的基于基板管理控制器的服务器网口芯片管理方法。
CN202111041149.0A 2021-09-03 2021-09-03 基于基板管理控制器的服务器网口芯片管理方法、装置、设备 Active CN113778927B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111041149.0A CN113778927B (zh) 2021-09-03 2021-09-03 基于基板管理控制器的服务器网口芯片管理方法、装置、设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111041149.0A CN113778927B (zh) 2021-09-03 2021-09-03 基于基板管理控制器的服务器网口芯片管理方法、装置、设备

Publications (2)

Publication Number Publication Date
CN113778927A CN113778927A (zh) 2021-12-10
CN113778927B true CN113778927B (zh) 2023-06-16

Family

ID=78841424

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111041149.0A Active CN113778927B (zh) 2021-09-03 2021-09-03 基于基板管理控制器的服务器网口芯片管理方法、装置、设备

Country Status (1)

Country Link
CN (1) CN113778927B (zh)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN206575515U (zh) * 2017-02-24 2017-10-20 广州网纵信息技术有限公司 计算机外设网线延长器及远程计算机控制设备
CN111800226A (zh) * 2020-06-30 2020-10-20 西安微电子技术研究所 一种基于硬件仲裁的边带管理电路及方法

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10007632B2 (en) * 2014-01-22 2018-06-26 Lenovo Enterprise Solutions (Singapore) Pte. Ltd. Computing device interface connectors for peripheral component interconnect compliant devices and other devices
US9729440B2 (en) * 2015-02-22 2017-08-08 Mellanox Technologies, Ltd. Differentiating among multiple management control instances using IP addresses
US9942935B2 (en) * 2015-11-17 2018-04-10 Dell Products, Lp System and method for providing a wireless failover of a management connection in a server rack of a data center

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN206575515U (zh) * 2017-02-24 2017-10-20 广州网纵信息技术有限公司 计算机外设网线延长器及远程计算机控制设备
CN111800226A (zh) * 2020-06-30 2020-10-20 西安微电子技术研究所 一种基于硬件仲裁的边带管理电路及方法

Also Published As

Publication number Publication date
CN113778927A (zh) 2021-12-10

Similar Documents

Publication Publication Date Title
CN107409053B (zh) 有源以太网供电方法和系统
CN104899170A (zh) 分布式智能平台管理总线ipmb连接方法及atca机框
US11703910B2 (en) Docking station, electrical device, and method for configuring basic input output system
CN102571450A (zh) 网络接口模块的端口配置方法、装置及框式通信设备
EP3489836B1 (en) Data processing method and system, peripheral component interconnect express device and host
CN110635982B (zh) 通讯总线上双主机通讯方法、系统、工控网关及储存介质
CN110808948A (zh) 远程过程调用方法、装置及系统
CN110213147B (zh) 一种云网络互通方法、装置、存储介质及终端设备
US20130132634A1 (en) Routing switch apparatus, network switch system, and routing switching method
CN104798010A (zh) 至少部分的串行存储协议兼容帧转换
CN112527709A (zh) 一种PCIe扩展交换系统、方法及电子设备和存储介质
CN113419983A (zh) 一种串口服务器及串口服务器的实现方法
US9779037B2 (en) Establishing connectivity of modular nodes in a pre-boot environment
CN116166434A (zh) 处理器分配方法及系统、装置、存储介质、电子设备
CN112511621B (zh) 数据发送方法及装置、存储介质、电子装置
CN118193408A (zh) 内存资源的访问系统和方法、存储介质及电子设备
CN113778927B (zh) 基于基板管理控制器的服务器网口芯片管理方法、装置、设备
CN107181702B (zh) 一种实现RapidIO和以太网融合交换的装置
CN112217592B (zh) 一种新前传网络的管理控制方法和设备
CN110740085A (zh) 一种基于并机系统的通信方法、通信装置及终端
CN106685588B (zh) 一种适配器、数据传输系统及方法
CN108170091A (zh) 一种plc控制器、plc控制器集群系统
CN104917704A (zh) 同一架构中复用10GBase-R PCS和40GBase-R PCS的方法及系统
CN113110950A (zh) 处理器及通信方法、存储介质及计算设备
CN112217594A (zh) 一种新前传网络的管理控制方法和设备

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant