CN113764022B - 用于存储器系统的主机识别 - Google Patents
用于存储器系统的主机识别 Download PDFInfo
- Publication number
- CN113764022B CN113764022B CN202110600507.0A CN202110600507A CN113764022B CN 113764022 B CN113764022 B CN 113764022B CN 202110600507 A CN202110600507 A CN 202110600507A CN 113764022 B CN113764022 B CN 113764022B
- Authority
- CN
- China
- Prior art keywords
- memory system
- operating parameters
- value
- memory
- index value
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0629—Configuration or reconfiguration of storage systems
- G06F3/0632—Configuration or reconfiguration of storage systems by initialisation or re-initialisation of storage systems
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/10—Programming or data input circuits
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/0604—Improving or facilitating administration, e.g. storage management
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/062—Securing storage systems
- G06F3/0622—Securing storage systems in relation to access
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0668—Interfaces specially adapted for storage systems adopting a particular infrastructure
- G06F3/0671—In-line storage system
- G06F3/0673—Single storage device
- G06F3/0679—Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/04—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
- G11C16/0483—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells having several storage transistors connected in series
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/04—Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
- G11C29/08—Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
- G11C29/12—Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details
- G11C29/38—Response verification devices
- G11C29/42—Response verification devices using error correcting codes [ECC] or parity check
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L9/00—Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols
- H04L9/32—Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols including means for verifying the identity or authority of a user of the system or for message authentication, e.g. authorization, entity authentication, data integrity or data verification, non-repudiation, key authentication or verification of credentials
- H04L9/321—Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols including means for verifying the identity or authority of a user of the system or for message authentication, e.g. authorization, entity authentication, data integrity or data verification, non-repudiation, key authentication or verification of credentials involving a third party or a trusted authority
- H04L9/3213—Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols including means for verifying the identity or authority of a user of the system or for message authentication, e.g. authorization, entity authentication, data integrity or data verification, non-repudiation, key authentication or verification of credentials involving a third party or a trusted authority using tickets or tokens, e.g. Kerberos
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Human Computer Interaction (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computer Security & Cryptography (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
Abstract
本申请针对用于存储器系统的主机识别。存储器系统可从主机系统接收与所述主机系统的识别相关联的索引值。所述存储器系统可基于接收所述索引值而识别与所述索引值相关联的一或多个操作参数。存储器系统控制器可基于识别所述操作参数而配置所述存储器系统来利用与所述索引值相关联的一或多个操作参数。所述存储器系统可向所述主机系统输出与所述索引值相关联的所述操作参数被配置成由所述存储器系统利用的指示。
Description
交叉参考
本专利申请要求Liang等在2020年6月3日提交的标题为“用于存储器系统的主机识别(HOST IDENTIFICATION FOR A MEMORY SYSTEM)”的第16/891,650号美国专利申请的优先权,所述美国专利申请转让给本受让人且明确地以全文引用的方式并入本文中。
技术领域
技术领域是关于用于存储器系统的主机识别。
背景技术
存储器装置广泛用于将信息存储在例如计算机、无线通信装置、相机、数字显示器等各种电子装置中。通过将存储器装置内的存储器单元编程为各种状态来存储信息。举例来说,二进制存储器单元可编程到常常对应于逻辑1或逻辑0的两个支持状态中的一个。在一些实例中,单个存储器单元可支持两个以上可能状态,存储器单元可存储所述两个可能状态中的任一个。为了存取由存储器装置存储的信息,组件可读取或感测存储器装置内的一或多个存储器单元的状态。为了存储信息,组件可将存储器装置内的一或多个存储器单元写入或编程到对应状态。
存在各种类型的存储器装置,包含磁性硬盘、随机存取存储器(RAM)、只读存储器(ROM)、动态RAM(DRAM)、同步动态RAM(SDRAM)、铁电RAM(FeRAM)、磁性RAM(MRAM)、电阻式RAM(RRAM)、快闪存储器、相变存储器(PCM)、三维交叉点存储器(3D XPoint)、或非(NOR)和与非(NAND)存储器装置等。存储器装置可以是易失性或非易失性的。易失性存储器单元(例如,DRAM单元)除非由外部电源周期性地刷新,否则可能随时间推移而丢失其编程状态。非易失性存储器单元(例如,NAND存储器单元)即使在不存在外部电源的情况下仍可维持其编程状态很长一段时间。
发明内容
描述一种设备。在一些实例中,所述设备可包含存储器系统和与存储器系统相关联的控制组件。控制组件可被配置成致使所述设备:从主机系统接收与主机系统的识别相关联的索引值;至少部分地基于与主机系统的识别相关联的索引值识别存储器系统的一或多个操作参数;至少部分地基于识别所述一或多个操作参数配置存储器系统来使用所述一或多个操作参数;以及至少部分地基于配置存储器系统向主机系统输出存储器系统被配置成使用与索引值相关联的所述一或多个操作参数的指示。
描述一种存储代码的非暂时性计算机可读介质。在一些实例中,所述代码可包含指令,所述指令在由电子装置的处理器执行时致使电子装置:从主机系统接收与主机系统的识别相关联的索引值;至少部分地基于与主机系统的识别相关联的索引值识别存储器系统的一或多个操作参数;至少部分地基于识别所述一或多个操作参数配置存储器系统来使用所述一或多个操作参数;以及至少部分地基于配置存储器系统向主机系统输出存储器系统被配置成使用与索引值相关联的所述一或多个操作参数的指示。
描述一种方法。在一些实例中,所述方法可包含:从主机系统接收与主机系统的识别相关联的索引值;至少部分地基于与主机系统的识别相关联的索引值识别存储器系统的一或多个操作参数;至少部分地基于识别所述一或多个操作参数配置存储器系统来使用所述一或多个操作参数;以及至少部分地基于配置存储器系统向主机系统输出存储器系统被配置成使用与索引值相关联的所述一或多个操作参数的指示。
附图说明
图1示出根据本文所公开的实例支持用于存储器系统的主机识别的系统的实例。
图2示出根据本文所公开的实例的过程流程图的实例,其示出支持用于存储器系统的主机识别的方法。
图3示出根据本文所公开的实例支持用于存储器系统的主机识别的命令信号的实例。
图4展示根据本公开的方面支持用于存储器系统的主机识别的存储器系统的框图。
图5展示根据本文所公开的实例的流程图,其示出支持用于存储器系统的主机识别的一或多种方法。
具体实施方式
主机系统可执行多种操作、应用和处理任务。为了执行这些功能,主机系统可向耦合到主机系统的存储器系统请求自定义特征。一些主机系统可随时间向存储器系统请求额外自定义特征。存储器系统可通过修正安装在存储器系统上的固件来实现自定义特征。存储器系统还可利用专用集成电路(ASIC)的不同微调设定和不同用途来实现自定义特征。此外,为了实现存储器系统中的自定义特征,可使用资源来开发和支持配置自定义特征。开发和支持这些自定义特征可能减弱制造通用存储器系统来满足市场需求的能力。举例来说,可延迟存储器系统的自定义直至已知主机系统的请求为止。在各种主机系统请求的情况下,所利用的制造时间和资源可能增加,从而减弱满足市场需求的能力。
描述用于使用包含不同的可激活和可自定义特殊特征的一般固件解决方案来向存储器系统提供多个操作参数的系统、装置及技术。存储器系统可在初始化程序期间从主机系统接收指示,例如主机识别符(例如,主机ID)。主机ID可包含从主机系统到存储器系统的利用自定义操作参数的特定子集来支持主机系统的功能的请求。举例来说,主机ID可请求由存储器系统利用的特定微调设定、固件修正和硬件组件。此外,存储器系统可使用校验过程来校验主机ID。如果存储器系统可校验主机ID,则存储器系统可被配置成通过触发各种可激活和可自定义特殊特征而使用来自主机系统的所请求操作参数操作。如果存储器系统未能校验主机ID,则存储器系统可避免利用任何操作参数。在此些情况下,校验过程可有助于确保存储器系统不针对未经授权的主机操作。因为自定义操作参数是一般固件解决方案的一部分,所以存储器系统的制造时间可缩短。此些系统、装置及技术可增强制造通用存储器系统和在制造之后配置那些通用存储器系统以供特定用途的能力。
首先在如参考图1所描述的系统、装置和电路的上下文中描述本公开的特征。在如参考图2和3描述的过程流程图和命令信号的上下文中描述本公开的特征。进一步通过如参考图4和5所描述的涉及存储器系统中的主机识别的设备图和流程图来示出且参考所述设备图和流程图描述本公开的这些和其它特征。
图1是根据本文所公开的实例支持存储器系统中的主机识别的系统100的实例。系统100包含与存储器系统110耦合的主机系统105。
存储器系统110可为或包含任何装置或装置的集合,其中装置或装置的集合包含至少一个存储器阵列。举例来说,存储器系统110可为或包含通用快闪存储(UFS)装置、嵌入式多媒体控制器(eMMC)装置、快闪装置、通用串行总线(USB)快闪装置、安全数字(SD)卡、固态驱动器(SSD)、硬盘驱动器(HDD)、双列直插式存储器模块(DIMM)、小型DIMM(SO-DIMM),或非易失性DIMM(NVDIMM),以及其它可能性。
系统100可包含在计算装置中,所述计算装置例如台式计算机、膝上型计算机、网络服务器、移动装置、运载工具(例如,飞机、无人机、火车、汽车或其它运输工具)、具有物联网(IoT)功能的装置、嵌入式计算机(例如,运载工具、工业设备或联网商业装置中包含的嵌入式计算机),或包含存储器及处理装置的任何其它计算装置。
系统100可包含可与存储器系统110耦合的主机系统105。主机系统105可包含一或多个装置,并且在一些情况下,可包含处理器芯片组及通过处理器芯片组执行的软件堆栈。举例来说,主机系统105可包含被配置用于与存储器系统110或其中的装置通信的应用。处理器芯片组可包含一或多个核心、一或多个高速缓存(例如,主机系统105本地的或包含在所述主机系统中的存储器)、存储器控制器(例如,NVDIMM控制器)和存储协议控制器(例如,PCIe控制器、SATA控制器)。主机系统105可使用存储器系统110,例如,将数据写入到存储器系统110及从存储器系统110读取数据。尽管图1中展示一个存储器系统110,但主机系统105可与任何数量的存储器系统110耦合。
主机系统105可经由至少一个物理主机接口与存储器系统110耦合。在一些情况下,主机系统105及存储器系统110可被配置成使用相关联协议经由物理主机接口通信(,例如,在存储器系统110与主机系统105之间交换或以其它方式传送控制、地址、数据及其它信号)。物理主机接口的实例可包含(但不限于)串行高级技术附件(SATA)接口、UFS接口、eMMC接口、外围组件互连高速(PCIe)接口、USB接口、光纤通道、小型计算机系统接口(SCSI)、串行附接SCSI(SAS)、双数据速率(DDR)存储器总线、DIMM接口(例如,支持DDR的DIMM套接接口)、开放NAND快闪接口(ONFI)、低功率双数据速率(LPDDR)。在某些情况下,主机系统105可针对存储器系统110中包含的每一存储器装置130或存储器装置140经由相应物理主机接口,或针对存储器系统110中包含的每种类型的存储器装置130或存储器装置140经由相应物理主机接口与存储器系统110耦合。
存储器系统110可包含存储器系统控制器115、存储器装置130和存储器装置140。存储器装置130可包含第一类型的存储器单元(例如,一种类型的非易失性存储器单元)的一或多个存储器阵列,并且存储器装置140可包含第二类型的存储器单元(例如,一种类型的易失性存储器单元)的一或多个存储器阵列。尽管在图1的实例中展示一个存储器装置130和一个存储器装置140,但存储器系统110可包含任何数量的存储器装置130和存储器装置140,并且在一些情况下,存储器系统110可缺乏存储器装置130或存储器装置140。
存储器系统控制器115可与主机系统105耦合和通信(例如,经由物理主机接口)。存储器系统控制器115还可与存储器装置130或存储器装置140耦合和通信以执行例如在存储器装置130或存储器装置140处读取数据、写入数据、擦除数据或刷新数据等操作,以及可通常被称作存取操作的其它此类操作。在一些情况下,存储器系统控制器115可从主机系统105接收命令且与一或多个存储器装置130或存储器装置140通信以执行此类命令(例如,在所述一或多个存储器装置130或存储器装置140内的存储器阵列处)。举例来说,存储器系统控制器115可从主机系统105接收命令或操作,并且可将命令或操作转换成指令或适当的命令,以实现对存储器装置130或存储器装置140的所要存取。且在一些情况下,存储器系统控制器115可与主机系统105及一或多个存储器装置130或存储器装置140交换数据(例如,响应于或或以其它方式结合来自主机系统105的命令)。举例来说,存储器系统控制器115可将与存储器装置130或存储器装置140相关联的响应(例如,数据包或其它信号)转换成用于主机系统105的相应信号。
存储器系统控制器115可以被配置成用于与存储器装置130或存储器装置140相关联的其它操作。举例来说,存储器系统控制器115可执行或管理操作,例如,耗损均衡操作、垃圾收集操作、比如错误检测操作或错误校正操作等错误检查操作或错误校正码(ECC)操作、加密操作、高速缓存操作、媒体管理操作,及与来自主机系统105的命令相关联的逻辑地址(例如,逻辑块地址(LBA))和与存储器装置130或存储器装置140内的存储器单元相关联的物理地址(例如,物理块地址)之间的地址转译。
存储器系统控制器115可包含硬件,例如一或多个集成电路或离散组件、缓冲存储器,或其组合。硬件可包含具有专用(例如,硬译码)逻辑的电路系统,以执行本文中归于存储器系统控制器115的操作。存储器系统控制器115可以是或包含微控制器、专用逻辑电路系统(例如,现场可编程门阵列(FPGA)、ASIC、数字信号处理器(DSP)),或任何其它合适的处理器或处理电路系统。
存储器系统控制器115还可包含本地存储器120。在一些情况下,本地存储器120可包含只读存储器(ROM)或其它存储器,其可存储可由存储器系统控制器115执行的操作代码(例如,可执行指令)以执行本文中归于存储器系统控制器115的功能。在一些情况下,本地存储器120可另外或替代地包含静态随机存取存储器(SRAM)或其它存储器,其可由存储器系统控制器115使用以用于例如与本文中归于存储器系统控制器115的功能有关的内部存储或运算。另外或替代地,本地存储器120可充当用于存储器系统控制器115的高速缓存器。举例来说,在从存储器装置130或存储器装置140读取或者向存储器装置130或存储器装置140写入时,数据可存储到本地存储器120,并且可在本地存储器120内可用以用于根据高速缓存策略由主机系统105后续检索或操纵(更新)(例如,在相对于存储器装置130或存储器装置140的减少的时延的情况下)。
尽管图1中的存储器系统110的实例已示出为包含存储器系统控制器115,但在某些情况下存储器系统110可不包含存储器系统控制器115。举例来说,存储器系统110可另外或替代地依赖于外部控制器(例如,由主机系统105实施)或可分别在存储器装置130或存储器装置140内部的一或多个本地控制器135或本地控制器145,以执行本文中归于存储器系统控制器115的功能。一般来说,本文归于存储器系统控制器115的一或多个功能可在一些情况下改为由主机系统105、本地控制器135或本地控制器145或其任何组合执行。
存储器装置140可包含易失性存储器单元的一或多个阵列。举例来说,存储器装置140可包含随机存取存储器(RAM)存储器单元,例如动态RAM(DRAM)存储器单元和同步DRAM(SDRAM)存储器单元。在一些实例中,存储器装置140可在相对于存储器装置130的减小的时延的情况下支持随机接入操作(例如,由主机系统105进行),或可提供相对于存储器装置130的一或多个其它性能差异。
存储器装置130可包含非易失性存储器单元的一或多个阵列。举例来说,存储器装置130可包含NAND(例如,NAND快闪)存储器、ROM、相变存储器(PCM)、自选存储器、其它基于硫族化物的存储器、铁电RAM(FeRAM)、磁性RAM(MRAM)、NOR(例如,NOR快闪)存储器、自旋转移力矩(STT)-MRAM、导电桥接RAM(CBRAM)、电阻式随机存取存储器(RRAM)、基于氧化物的RRAM(OxRAM)和电可擦除可编程ROM(EEPROM)。
在一些实例中,存储器装置130或存储器装置140可分别包含(例如,在同一裸片上或同一封装内)本地控制器135或本地控制器145,其可执行存储器装置130或存储器装置140的一或多个存储器单元上的操作。本地控制器135或本地控制器145可结合存储器系统控制器115操作,或可执行本文中归于存储器系统控制器115的一或多个功能。在一些情况下,包含本地控制器135或本地控制器145的存储器装置130或存储器装置140可被称为受管理存储器装置,并且可包含存储器阵列和相关电路系统(例如,与本地(例如,裸片上或封装内)控制器(例如,本地控制器135或本地控制器145)组合)。受管理存储器装置的实例是受管理NAND(MNAND)装置。
在一些情况下,存储器装置130可为或包含NAND装置(例如,NAND快闪装置)。存储器装置130可为包含一或多个裸片160的封装。在一些实例中,裸片160可为从晶片切割的一块电子级半导体(例如,从硅晶片切割的硅裸片)。每一裸片160可包含一或多个平面165,并且每一平面165可包含相应的一组块170,其中每一块170可包含相应的一组页175,并且每一页175可包含一组存储器单元。
在一些情况下,NAND存储器装置130可包含被配置成各自存储一个信息位的存储器单元,其可称为单层级单元(SLC)。另外或替代地,NAND存储器装置130可包含被配置成各自存储多个信息位的存储器单元,如果被配置成各自存储两个信息位,则其可称为多层级单元(MLC),如果被配置成各自存储三个信息位,则其可称为三层级单元(TLC),如果被配置成各自存储四个信息位,则其可称为四层级单元(QLC),或更一般地称为多层级存储器单元。多层级存储器单元可相对于SLC存储器单元提供更大的存储密度,但是在一些情况下,可涉及用于支持电路系统的更窄读取或写入裕度或更大复杂度。
在一些情况下,平面165可指代块170的群组,并且在一些情况下,可在不同平面165内发生并行操作。举例来说,可对不同块170内的存储器单元执行并行操作,只要不同块170处于不同平面165中。在一些情况下,在不同平面165中执行并行操作可受制于一或多个限制,例如对不同页175内的存储器单元执行相同操作,所述存储器单元在其相应平面165内具有相同页地址(例如,与命令解码、页地址解码电路系统,或跨平面165共享的其它电路系统相关)。
在一些情况下,块170可包含组织成行(页175)及列(例如,串,未展示)的存储器单元。举例来说,同一页175中的存储器单元可共享共同字线(例如,与其耦合),并且同一串中的存储器单元可共享共同数字线(其可替代地称为位线)(例如,与其耦合)。
对于一些NAND架构,存储器单元可在第一粒度级别(例如,在页粒度级别)读取及编程(例如,写入),但是可在第二粒度级别(例如,在块粒度级别)擦除。也就是说,页175可为可独立地编程或读取(例如,作为单个编程或读取操作的一部分同时编程或读取)的存储器(例如,存储器单元的集合)的最小单位,并且块170可为可独立地擦除(例如,作为单个擦除操作的一部分同时擦除)的存储器(例如,存储器单元的集合)的最小单位。此外,在一些情况下,NAND存储器单元可在可使用新数据重新写入之前被擦除。因此,举例来说,在不擦除包含页175的整个块170的情况下可不更新所使用的页175。
在一些情况下,可维护L2P表且可在页粒度级别上将数据标记为有效或无效,并且页175可含有效数据、无效数据或不包含数据。无效数据可为由于数据的最新版本或更新版本存储在存储器装置130的不同页175中而过时的数据。无效数据先前已被编程到无效页175,但可能不再与有效逻辑地址(例如由主机系统105参考的逻辑地址)相关联。有效数据可为存储在存储器装置130上的此数据的最新版本。不包含数据的页175可以是尚未被写入或已被擦除的页175。在一些实例中,存储器系统控制器115可标记存储无效数据的页175的LBA内的区。在一些实例中,L2P表也可更新以展示无效数据存储在何处。
在某些情况下,存储器系统控制器115、本地控制器135或本地控制器145可执行存储器装置130或存储器装置140的操作(例如,作为一或多个媒体管理算法的一部分),例如耗损均衡、后台刷新、垃圾收集、清理、块扫描、健康监测,或其它操作,或其任何组合。举例来说,在存储器装置130内,块170可具有含有有效数据的一些页175和含有无效数据的一些页175。为了避免等待块170中的页175中的一些或全部具有无效数据以便擦除以及重复使用块170,可调用称为“垃圾收集”的算法,以允许块170被擦除和释放,作为用于后续写入操作的空闲块。垃圾收集可指一组媒体管理操作,其包含例如选择含有有效和无效数据的块170、选择块中含有有效数据的页175、将来自所选页175的有效数据复制到新位置(例如,另一块170中的空闲页175)、将先前选择的页175中的数据标记为无效,以及擦除选定块170。因此,可增加已擦除的块170的数目,使得可使用更多的块170来存储后续数据(例如,随后从主机系统105接收到的数据)。在一些实例中,存储器装置130可促进垃圾收集操作。命令或指令可指示页175的哪些部分存储无效数据。在此些情况下,因为经由微调设定识别保持无效数据的页175,所以可更高效地执行垃圾收集。
存储器装置130可与错误控制单元150(ECU)通信。ECU 150可执行例如错误检测操作、错误校正操作、错误校正码操作或其组合等操作。本地控制器135可将信息发送到ECU150以及从ECU 150接收信息。
在一些实例中,主机系统105可请求由存储器系统110利用特定自定义操作参数。随时间推移,主机系统105可发送针对新的自定义操作参数的额外请求。举例来说,主机系统105可请求存储器装置130具有特定微调设定或固件修正。存储器系统110可被配置成在制造过程期间实施所请求的自定义操作参数。在一些实例中,可利用额外资源以所请求的自定义操作参数(例如,由主机系统105请求的特定微调设定)制造存储器系统110。在此些情况下,额外资源的使用可能减弱制造通用存储器系统来满足市场需求的能力。
此处,存储器系统110可包含使用一般固件解决方案的多个自定义操作参数。存储器系统110可基于使用一般固件解决方案在多个配置中进行配置。也就是说,存储器系统110中的所述多个操作参数可包含多个操作参数集合,其中每一操作参数集合可对应于主机系统105的唯一请求(例如,索引值)。在一些实例中,通过具有所述多个操作参数,存储器系统110可能够具有可基于从主机系统105接收的索引值自定义的配置,例如基于从主机系统105接收索引值从主机系统105的所述多个操作参数选择特定操作参数集合。举例来说,主机系统105可发送与来自所述多个操作参数的第一操作参数集合相关联的索引值。存储器系统110可接收和校验索引值。如果索引值经校验,则存储器系统控制器115可致使用与索引值相关联的操作参数配置存储器系统110。也就是说,存储器系统控制器115可识别一般固件解决方案的哪一操作参数集合对应于索引值且配置存储器系统110以利用所述操作参数集合。通过实施一般固件解决方案,可增强制造通用存储器系统的能力。
系统100可包含支持用于存储器系统的主机识别的任何数量的非暂时性计算机可读介质。举例来说,主机系统105、存储器系统控制器115、存储器装置130或存储器装置140可包含或以其它方式可存取一或多个非暂时性计算机可读介质,所述非暂时性计算机可读介质存储指令(例如,固件)以执行本文中归于主机系统105、存储器系统控制器115、存储器装置130或存储器装置140的功能。举例来说,此些指令当由主机系统105(例如,由主机系统控制器106)、由存储器系统控制器115、由存储器装置130(例如,由本地控制器135)或由存储器装置140(例如,由本地控制器145)执行时可致使主机系统105、存储器系统控制器115、存储器装置130或存储器装置140执行如本文中所描述的相关联功能。
图2示出根据本文所公开的实例支持用于存储器系统的主机识别的过程流程图。方法200可由处理逻辑执行,所述处理逻辑可包含硬件(例如,处理系统、电路系统、专用逻辑、可编程逻辑、微码、装置的硬件、集成电路等)、软件(例如,处理装置上运行或执行的指令),或其组合。在一些实例中,方法200可由如参考图1所描述的系统(例如,系统100)执行。举例来说,方法200可由主机系统205(例如,如参考图1所描述的主机系统105)和存储器系统210(例如,如参考图2所描述的存储器系统110)执行。在一些实例中,存储器系统可执行代码的集合以控制存储器装置的功能元件来执行下文描述的功能。虽然以特定序列或次序展示,但除非另外说明,否则可修改过程的次序。因此,所说明的实例用作实例,且所说明的过程可以不同次序执行,且一些过程可并行地执行。另外,可在各种实例中省略一或多个过程。因此,在每个实例中并不使用所有过程。其它过程流程也是可能的。
主机系统205可执行多种功能(例如,起始操作、起始应用、处理数据和发送命令)。主机系统205可请求存储器系统210利用自定义操作参数来执行功能。随时间推移,当主机系统205执行较复杂功能时,主机系统205可向存储器系统210请求额外自定义操作参数。在一些实例中,主机系统205可请求特定微调设定、固件修正和硬件组件来执行各种功能。举例来说,如果存储器系统210包含NAND存储器单元(例如,如参考图1所描述的存储器装置130),则主机系统205可请求特定微调设定以便于垃圾收集操作。在其它实例中,一个主机系统205可请求存储器系统210提供已执行编程-擦除(P/E)循环的次数,而另一主机系统205可请求P/E循环信息和从存储器系统210读取的数据量。可以特定微调设定、固件修正和硬件组件用途来制造存储器系统210,以实现主机系统205所请求的自定义操作参数。在一些实例中,额外资源可用于制造存储器系统210以实现自定义操作参数。举例来说,存储器系统210可等待被配置,直至接收到来自主机系统205的请求为止。也就是说,制造过程可被延迟且在接收到主机系统205的请求的时候经历高处理量。在其它实例中,当制造存储器系统210时,每一自定义操作参数可利用单独的子积且致使使用额外资源。在至少一些制造过程完成或接近完成之后自定义存储器系统210可能减弱制造通用存储器系统来满足市场需求的能力。
如本文所公开,存储器系统210可包含使用一般固件解决方案的多个自定义操作参数,所述一般固件解决方案基于由主机系统205发送的请求包含不同可激活操作参数。也就是说,存储器系统210可具有包含多个配置可能性的一般固件解决方案,每一配置具有主机系统205可利用的若干不同微调设定、固件修正和硬件组件用途。因为存储器系统210被配置成在制造过程之后利用自定义操作参数,所以本文中所公开的系统、装置及技术可减少制造过程中利用的资源。方法200可以是存储器系统210被配置成基于由主机系统205发送的请求使用特定自定义操作参数的一个实例。
在215处,可接收索引值(例如,主机识别符)。举例来说,存储器系统210从主机系统205接收索引值。可在存储器系统控制器(例如,如参考图1所描述的存储器系统控制器115)处接收索引值。在一些实例中,可在初始化程序期间首次接通(例如,加电)存储器系统时接收索引值。在此些情况下,主机系统205可避免在初始化程序之后的时间发送索引值。在某些情况下,索引值可对于每一主机系统205(例如,主机ID)是唯一的。在其它实例中,存储器系统210可基于所接收的索引值确定在什么类型的装置中利用主机系统205(例如,膝上型计算机、网络服务器、移动装置、运载工具)。另外或替代地,索引值可与主机系统205所请求的特定操作参数相关联。也就是说,主机系统205可通过发送索引值指示存储器系统210被配置成使用的操作参数。如本文和参看图3所描述,可在通常用于在存储器系统210和主机系统205之间通信的同一消息中接收索引值。
在220处,可发送存储器系统识别符。举例来说,主机系统205可从存储器系统210接收存储器系统识别符。存储器系统识别符可由存储器系统控制器215发送。在一些实例中,在从主机系统205接收索引值之后,存储器系统210可校验索引值。也就是说,因为存储器系统210包含一般固件解决方案,所以假的主机系统(例如,错误的主机系统)尝试确认存储器系统210的操作参数的机率可能增加。另外或替代地,利用一般固件解决方案,存储器系统210还可增加利用未能满足主机系统205的请求的操作参数的机率。在一些实例中,存储器系统可实施校验过程以降低利用不正确的操作参数或向假的主机系统揭示操作参数的风险。作为校验过程的一部分,主机系统205可请求和提取存储器系统识别符。存储器系统识别符可对于存储器系统210是唯一的。也就是说,可在制造过程中向每一存储器系统210指派唯一存储器系统识别符。存储器系统识别符还可被称作存储器系统210的序列数。
在225处,可生成令牌值。举例来说,主机系统205可基于从存储器系统220接收存储器系统识别符而生成令牌值。在一些实例中,主机系统205可通过用与主机系统205相关联的安全密钥加密(例如,签名)存储器系统识别符来生成令牌值。在一些实例中,唯一安全密钥(例如,私用密钥)可指派到存储器系统的每一消费者或用户。也就是说,可为属于特定消费者的每一主机系统205给定相同安全密钥,只要每一消费者被指派不同安全密钥即可。在其它实例中,可由存储器系统或联合系统的制造商向每一主机系统205指派唯一安全密钥。在任一实例中(例如,安全密钥指派到每一特定消费者或每一特定主机系统205),存储器系统210可减小将信息发送到假主机的机率。也就是说,假主机可能不能够生成令牌值,因为假主机将缺乏唯一安全密钥。
在230处,可接收令牌值。举例来说,存储器系统210从主机系统205接收令牌值。可在存储器系统控制器处接收令牌值。在一些实例中,主机系统205可基于生成令牌值而将令牌值发送到存储器系统210,作为校验过程的一部分。
在235处,可校验令牌值。举例来说,存储器系统210校验从主机系统205接收的令牌值。可在存储器系统控制器处校验令牌值。在一些实例中,存储器系统控制器可通过将令牌值与所存储制造商密钥(例如,第二值)进行比较来校验令牌值。也就是说,每一存储器系统210可存储制造商密钥,且通过将从主机系统205接收的令牌值与所存储的制造商密钥进行比较来确定令牌值是否经校验。在一些实例中,制造商密钥可同经加密的存储器系统识别符与安全密钥的可能组合相关联。举例来说,如果制造商使得向三个消费者各自指派不同安全密钥,则制造商密钥可表示生成的令牌值可采取的三个可能性。在某些情况下,存储器系统110可基于指派或停用新的安全密钥而更新制造商密钥。在一些实例中,如果存储器系统210确定令牌值满足制造商密钥,则存储器系统还可确定索引值经校验。也就是说,校验索引值可基于校验令牌值。
在240处,令牌值可能未通过校验过程。举例来说,存储器系统210可确定从主机系统205接收的令牌值未能满足校验过程。在一些实例中,存储器系统控制器可确定令牌值未能满足制造商密钥。举例来说,假主机可能不能够生成令人满意的令牌值,因为假主机可能未能拥有所指派的安全密钥。如果存储器系统控制器将令牌值与所存储的制造密钥进行比较且确定校验已经失败,则存储器系统210可避免利用任何操作参数。在某些情况下,存储器系统210可断电(例如,关机)且避免与主机系统205通信。在某些情况下,存储器系统210可避免完全初始化且向主机系统205提供减少的功能性(例如,在一些实例中,无功能性)。
在245处,可识别操作参数。举例来说,存储器系统210基于校验索引值来识别利用哪些操作参数。操作参数的识别可在存储器系统控制器处发生。如本文及上文所描述,在一些实例中,存储器系统210可包含一般固件解决方案。在此些情况下,存储器系统210可包含多个操作参数。在校验索引值之后,存储器系统控制器可从所述多个操作参数识别与索引值相关联的操作参数集合。也就是说,存储器系统210中包含的所述多个操作参数可包含多个操作参数集合,每一操作参数集合对应于多个索引值中的相应索引值。举例来说,存储器系统210可以各种组合来配置,且每一组合可与存储器系统210可接收的潜在索引值相关联。在此实例中,索引值可指示主机系统205向存储器系统210请求来自所述多个操作参数的哪一特定操作参数集合。基于指示,存储器系统210可从所述多个操作参数识别所述特定操作参数集合。在一些实例中,索引值的校验可阻止存储器系统210识别不正确的操作参数。在某些情况下,令牌值可与消费者相关联,且索引值可与存储器系统210将实施的特定操作参数相关联。
在250处,可配置操作参数。举例来说,存储器系统控制器可配置存储器系统210以利用操作参数集合。在一些实例中,所述配置可基于识别操作参数集合。在此些情况下,存储器系统210可被配置成利用由主机系统经由索引值请求的操作参数集合。举例来说,存储器系统210可被配置成基于所接收的索引值利用特定固件修正、微调设定和ASIC用途。在一些实例中,存储器系统210可被配置成基于用以利用主机系统205所请求的操作参数的配置将已执行的P/E循环的次数和从存储器系统210读取的数据量发送到主机系统205。
在255处,可发送配置的指示。举例来说,主机系统205接收配置完成的指示。所述指示可从存储器系统控制器发送。主机系统205可基于接收配置的指示确定存储器系统210正确地配置且可供使用。
在260处,可检查对固件的更新。举例来说,主机系统205可检查固件更新。在一些实例中,主机系统205可请求存储器系统210未能满足的新的自定义操作参数(例如,操作参数集合)。在此些情况下,主机系统205可起始对存储器系统210的固件的更新。在某些情况下,主机系统205从制造商接收与固件更新相关联的信息。在一些实例中,主机系统205可在从制造商接收信息之后将第二索引值(例如,固件更新信息)发送到存储器系统210。可在更新之后基于接收第二索引值重新配置存储器系统210以利用新的自定义操作参数。也就是说,存储器系统210可在经更新的固件中从所述多个操作参数识别新的操作参数集合,且被配置成利用所述新的操作参数集合。存储器系统210还可将第二指示发送到主机系统205以指示将存储器系统210配置成利用新的操作参数集合。
图3示出根据本文所公开的实例支持用于存储器系统的主机识别的命令信号300。在一些实例中,命令信号300可由如参考图1和2所描述的系统执行。举例来说,命令信号300可从主机系统(例如,如参考图1所描述的主机系统105)发送到存储器系统(例如,如参考图1所描述的存储器系统110)。在一些实例中,存储器系统可包含UFS接口。在某些情况下,命令信号300可以是由如参考图1所描述的主机系统发送的命令的实例(例如,用于存取操作、耗损均衡操作、ECC操作、初始化操作等的命令)。
在一些实例中,主机系统可经由命令信号300与存储器系统通信。命令信号300可包含多个部分305。命令信号300的每一部分305可包含偏移310、大小315、字段320、值325、配置330和描述335。偏移310可被配置成指示距已知存储器地址的距离。举例来说,偏移310可指示命令信号300中的特定部分305为距所发送的第一部分的特定距离,以字节计(例如40)(例如,偏移310为零)。大小315可被配置成指示命令信号300中的指定部分305的数据大小。举例来说,大小315为八可指示命令信号300内的部分305包含八个数据位。字段320可被配置成指示命令信号300中的指定部分305的名称。值325可被配置成指示正在指定部分305中传送什么类型的字段320。举例来说,值325可指示字段320是否为数量、整数、ID和索引、协议等。配置330可被配置成指示特定部分305是否与存储器系统的配置设定相关联。描述335可被配置成识别命令信号300中的指定部分305的目的。
在一些实例中,命令信号300可由存储器系统以预留部分305接收。也就是说,命令信号300中的一些部分305可包含不传送信息的空(例如,未使用的)位。在此些情况下,可在以其它方式预留(例如,未使用)的命令信号300的部分305中发送索引值(例如,如参考图2所描述的215处的索引值)。也就是说,索引值可在通常预留且具有命令信号300中的空位的部分305中发送。举例来说,可在具有偏移310为40h、大小315为八、字段320标记为gHostID、值325为00h的部分305中发送索引值,其指示在第一命令信号300中以其它方式预留的配置330空间中的配置设定。在一些实例中,存储器系统可接收第二命令信号300,其包含与用于在第一命令信号中发送索引值的部分305相同的位置中的预留部分305。也就是说,第二命令信号300可具有被预留位于40h偏移310处的部分305。
举例来说,第一命令信号300可包含六个部分305,其中两个部分被预留且其中一个部分包含索引值。在此些情况下,第二命令信号300还可包含六个部分305,其中三个部分被预留,包含在第一命令信号300中保持索引值信息的部分305。也就是说,存储器系统可在具有与由主机系统发送的普通的命令相同大小的命令信号300中接收索引值。
如本文所描述且参考图2,存储器系统可包含具有多个操作参数的一般固件解决方案。在发送索引值时利用预留部分305可便于存储器系统识别主机系统所请求的操作参数集合。也就是说,部分305中发送的索引值可指示主机系统正请求哪些操作参数。此外,利用预留部分305来发送索引值可增强制造通用存储器系统来满足市场需求的能力,因为所述配置可在制造过程之后在存储器系统处接收索引值时发生。
图4展示根据本文所公开的实例的支持用于存储器系统的主机识别的存储器系统405的框图400。存储器系统405可为如参考图1-3所描述的存储器系统的方面的实例。存储器系统405可包含索引接收器组件410、操作参数组件415、状态指示器组件420、校验组件425和令牌值接收器组件430。这些模块中的每一个可直接或间接地彼此通信(例如,经由一或多个总线)。
索引接收器组件410可从主机系统接收与主机系统的识别相关联的索引值。在一些实例中,索引接收器组件410可从主机系统接收第一命令信号,所述第一命令信号具有一定数量的位且包含第一命令信号的一部分中指示的索引值。在某些情况下,从主机系统接收包含所述数量的位的第二命令信号,其中第二命令信号的所述部分包含一或多个预留位。在一些例子中,索引接收器组件410可从主机系统接收与不同于所述一或多个操作参数的操作参数集合相关联的第二索引值。在某些情况下,索引值由存储器系统接收,作为初始化程序的一部分。
操作参数组件415可基于与主机系统的识别相关联的索引值识别存储器系统的一或多个操作参数。在一些实例中,操作参数组件415可基于识别所述一或多个操作参数而配置存储器系统来使用所述一或多个操作参数。在某些情况下,操作参数组件415可基于确定令牌值不同于第二值而避免配置存储器系统来使用所述一或多个操作参数。在一些例子中,操作参数组件415可从由存储器系统存储的操作参数集合识别与索引值相关联的所述一或多个操作参数,其中配置存储器系统是基于所述识别。在一些实例中,操作参数组件415可基于接收第二索引值而配置存储器系统来使用操作参数集合。在某些情况下,操作参数组件415的所述一或多个操作参数可包含存储器系统的微调参数。
状态指示器组件420可基于配置存储器系统向主机系统输出存储器系统被配置成使用与索引值相关联的所述一或多个操作参数的指示。在一些例子中,状态指示器组件420可基于配置存储器系统向主机系统输出存储器系统被配置成使用操作参数集合的指示。
校验组件425可在存储器系统处以由存储器系统存储的与所述一或多个操作参数相关联的值校验索引值,其中配置存储器系统是基于以所述值校验所述索引值。在一些实例中,校验组件425可确定令牌值与由存储器系统存储的与所述一或多个操作参数相关联的第二值匹配,其中校验索引值是基于确定所述令牌值与所述第二值匹配。在某些情况下,校验组件425可向主机系统输出存储器系统识别符。在一些例子中,校验组件425可确定令牌值不同于由存储器系统存储的与所述一或多个操作参数相关联的第二值。在一些实例中,校验组件425可将令牌值与由存储器系统存储的与所述一或多个操作参数相关联的第二值进行比较,其中校验索引值是基于将所述令牌值与所述第二值进行比较。
令牌值接收器组件430可从主机系统接收与索引值相关联的令牌值。在某些情况下,令牌值接收器组件430可从主机系统接收基于存储器系统识别符和与主机系统相关联的安全密钥生成的令牌值,其中校验所述索引值是基于接收所述令牌值。
图5展示根据本公开的方面的流程图,其示出支持用于存储器系统的主机识别的一或多种方法500。方法500的操作可由如本文所描述的存储器系统或其组件实施。举例来说,方法500的操作可由如参考图4所描述的存储器系统执行。在一些实例中,存储器系统可执行指令集以控制存储器系统的功能元件来执行所描述的功能。另外或替代地,存储器系统可使用专用硬件执行所描述的功能的方面。
在505处,存储器系统可从主机系统接收与主机系统的识别相关联的索引值。可根据本文中所描述的方法来执行505的操作。在一些实例中,505的操作的方面可由如参考图4所描述的索引接收器组件执行。
在510处,存储器系统可基于与主机系统的识别相关联的索引值识别存储器系统的一或多个操作参数。可根据本文中所描述的方法来执行510的操作。在一些实例中,510的操作的方面可由如参考图4所描述的操作参数组件执行。
在515处,存储器系统可基于识别所述一或多个操作参数而配置存储器系统来使用所述一或多个操作参数。可根据本文中所描述的方法来执行515的操作。在一些实例中,515的操作的方面可由如参考图4所描述的操作参数组件执行。
在520处,存储器系统可基于配置存储器系统向主机系统输出存储器系统被配置成使用与索引值相关联的所述一或多个操作参数的指示。可根据本文中所描述的方法来执行520的操作。在一些实例中,520的操作的方面可由如参考图4所描述的状态指示器组件执行。
在一些实例中,如本文中所描述的设备可执行一或多种方法,例如方法500。所述设备可包含用于以下操作的特征、构件或指令(例如,存储可由处理器执行的指令的非暂时性计算机可读介质):从主机系统接收与主机系统的识别相关联的索引值;基于与主机系统的识别相关联的索引值识别存储器系统的一或多个操作参数;基于识别所述一或多个操作参数而配置存储器系统来使用所述一或多个操作参数;以及基于配置存储器系统向主机系统输出存储器系统被配置成使用与索引值相关联的所述一或多个操作参数的指示。
本文中所描述的方法500和设备的一些案例可进一步包含用于以下操作的操作、特征、构件或指令:在存储器系统处以由存储器系统存储的可与所述一或多个操作参数相关联的值校验索引值,其中配置存储器系统可基于以所述值校验所述索引值。
本文中所描述的方法500和设备的一些例项可进一步包含用于以下操作的操作、特征、构件或指令:从主机系统接收可与索引值相关联的令牌值;以及确定令牌值与由存储器系统存储的且可与所述一或多个操作参数相关联的第二值匹配,其中校验索引值可基于确定令牌值与第二值匹配。
本文中所描述的方法500和设备的一些实例可进一步包含用于以下操作的操作、特征、构件或指令:向主机系统输出存储器系统识别符;以及从主机系统接收可基于存储器系统识别符和与主机系统相关联的安全密钥生成的令牌值,其中校验索引值可基于接收令牌值。
本文中所描述的方法500和设备的一些案例可进一步包含用于以下操作的操作、特征、构件或指令:确定令牌值可不同于由存储器系统存储的且可与所述一或多个操作参数相关联的第二值;以及基于确定令牌值可不同于第二值而阻止配置存储器系统来使用所述一或多个操作参数。
本文中所描述的方法500和设备的一些例项可进一步包含用于以下操作的操作、特征、构件或指令:将令牌值与由存储器系统存储的且可与所述一或多个操作参数相关联的第二值进行比较,其中校验索引值可基于将令牌值与第二值进行比较。
在本文中所描述的方法500和设备的一些实例中,接收索引值可进一步包括用于以下操作的操作、特征、构件或指令:从主机系统接收第一命令信号,所述第一命令信号具有一定数量的位且包含第一命令信号的一部分中指示的索引值。
本文中所描述的方法500和设备的一些案例可进一步包含用于以下操作的操作、特征、构件或指令:从主机系统接收包含所述数量的位的第二命令信号,其中第二命令信号的所述部分包含一或多个预留位。
本文中所描述的方法500和设备的一些例项可进一步包含用于以下操作的操作、特征、构件或指令:从由存储器系统存储的操作参数集合识别与索引值相关联的所述一或多个操作参数,其中配置存储器系统可基于所述识别。
本文中所描述的方法500和设备的一些实例可进一步包含用于以下操作的操作、特征、构件或指令:从主机系统接收可与不同于所述一或多个操作参数的操作参数集合相关联的第二索引值;基于接收第二索引值配置存储器系统来使用所述操作参数集合;以及基于配置存储器系统向主机系统输出存储器系统可被配置成使用所述操作参数集合的指示。
在本文中所描述的方法500和设备的一些案例中,存储器系统包含一组NAND存储器单元。
在本文中所描述的方法500和设备的一些案例中,存储器系统的所述一或多个操作参数包含存储器系统的微调参数。
在本文中所描述的方法500和设备的一些案例中,索引值可由存储器系统接收,作为初始化程序的一部分。
应注意,上文所描述的方法描述了可能的实施方案,且操作和步骤可经重新布置或以其它方式修改,且其它实施方案是可能的。此外,可以组合来自方法中的两个或更多个的部分。
描述一种设备。所述设备可包含存储器系统、控制组件,所述控制组件与存储器系统相关联且被配置成致使所述设备:基于与主机系统的识别相关联的索引值识别存储器系统的一或多个操作参数;基于识别所述一或多个操作参数配置存储器系统来使用所述一或多个操作参数;以及基于配置存储器系统向主机系统输出存储器系统被配置成使用与索引值相关联的所述一或多个操作参数的指示。
在某些情况下,控制器可进一步被配置成:在存储器系统处以由存储器系统存储的可与所述一或多个操作参数相关联的值校验索引值,其中配置存储器系统可基于以所述值校验索引值。
在一些例子中,控制器可进一步被配置成:从主机系统接收可与索引值相关联的令牌值;以及确定令牌值与由存储器系统存储的可与所述一或多个操作参数相关联的第二值匹配,其中校验索引值可基于确定令牌值与第二值匹配。
在一些实例中,控制器可进一步被配置成:向主机系统输出存储器系统识别符;以及从主机系统接收可基于存储器系统识别符和与主机系统相关联的安全密钥生成的令牌值,其中校验索引值可基于接收令牌值。
在某些情况下,控制器可进一步被配置成确定令牌值可不同于由存储器系统存储的可与所述一或多个操作参数相关联的第二值,且基于确定令牌值可不同于第二值而避免配置存储器系统来使用所述一或多个操作参数。
在一些例子中,控制器可进一步被配置成将令牌值与由存储器系统存储的可与所述一或多个操作参数相关联的第二值进行比较,其中校验索引值可基于将令牌值与第二值进行比较。
在一些实例中,控制器可进一步被配置成从主机系统接收第一命令信号,所述第一命令信号具有一定数量的位且包含第一命令信号的一部分中指示的索引值。在某些情况下,控制器可进一步被配置成从主机系统接收包含所述数量的位的第二命令信号,其中第二命令信号的所述部分包含一或多个预留位。在一些例子中,控制器可进一步被配置成从由存储器系统存储的操作参数集合识别与索引值相关联的所述一或多个操作参数,其中配置存储器系统是基于所述识别。
在一些实例中,控制器可进一步被配置成:从主机系统接收可与不同于所述一或多个操作参数的操作参数集合相关联的第二索引值;基于接收第二索引值而配置存储器系统来使用操作参数集合;以及基于配置存储器系统向主机系统输出存储器系统可被配置成使用操作参数集合的第二指示。
在某些情况下,存储器系统包含一组NAND存储器单元。在一些例子中,存储器系统的所述一或多个操作参数包含存储器系统的微调参数。一些实例可进一步包含接收索引值,作为初始化程序的一部分。
可使用多种不同技术和技艺中的任一个来表示本文中所描述的信息和信号。举例来说,可通过电压、电流、电磁波、磁场或磁粒子、光场或光粒子或其任何组合来表示在整个上文描述中可能参考的数据、指令、命令、信息、信号、位、符号和码片。一些附图可将信号说明为单个信号;然而,所述信号可表示信号总线,其中所述总线可具有多种位宽度。
术语“电子连通”、“导电接触”、“连接”和“耦合”可以指组件之间支持信号在组件之间流动的关系。如果组件之间存在可在任何时间支持信号在组件之间流动的任何导电路径,则组件被视为彼此电子通信(或导电接触,或连接,或耦合)。在任何给定时间,基于包含所连接组件的装置的操作,彼此电子通信(或导电接触或连接或耦合)的组件之间的导电路径可以是开路或闭路。所连接组件之间的导电路径可以是组件之间的直接导电路径,或所连接组件之间的导电路径可以是可包含例如开关、晶体管或其它组件等中间组件的间接导电路径。在一些实例中,可例如使用例如开关或晶体管等一或多个中间组件来中断所连接组件之间的信号流一段时间。
术语“耦合”是指从组件之间的开路关系移动到组件之间的闭路关系的条件,在开路关系中,信号当前无法通过导电路径在组件之间传送,在闭路关系中,信号能够通过导电路径在组件之间传送。当例如控制器等组件将其它组件耦合在一起时,组件起始允许信号经由先前不准许信号流动的导电路径在其它组件之间流动的改变。
术语“隔离”是指信号当前不能在组件之间流动的组件之间的关系。如果组件之间存在开路,则组件彼此隔离。举例来说,由定位在两个组件之间的开关间隔开的组件在开关断开时彼此隔离。当控制器隔离两个组件时,所述控制器实现以下改变:阻止信号使用先前准许信号流动的导电路径在组件之间流动。
本文中论述的装置,包含存储器阵列,可形成于例如硅、锗、硅锗合金、砷化镓、氮化镓等半导体衬底上。在一些实例中,衬底为半导体晶片。在其它实例中,衬底可为绝缘体上硅(SOI)衬底,例如玻璃上硅(SOG)或蓝宝石上硅(SOP),或另一衬底上的半导体材料的外延层。可通过使用包含但不限于磷、硼或砷的各种化学物质的掺杂来控制衬底或衬底的子区的导电性。可在衬底的初始形成或生长期间,通过离子植入或通过任何其它掺杂手段执行掺杂。
本文中所论述的开关组件或晶体管可表示场效应晶体管(FET),且包括包含源极、漏极和栅极的三端装置。所述端子可通过导电材料(例如金属)连接到其它电子元件。源极和漏极可为导电的,且可包括重度掺杂(例如简并)的半导体区。源极与漏极可通过轻度掺杂的半导体区或沟道分离。如果沟道是n型的(即,多数载流子为电子),则FET可被称为n型FET。如果沟道是p型的(即,多数载流子为电穴),则FET可被称为p型FET。沟道可由绝缘栅极氧化物封端。可通过将电压施加到栅极来控制沟道导电性。例如,将正电压或负电压分别施加到n型FET或p型FET可导致沟道变得导电。当大于或等于晶体管的阈值电压的电压被施加到晶体管栅极时,晶体管可“接通”或“激活”。当小于晶体管的阈值电压的电压施加到晶体管栅极时,晶体管可“断开”或“停用”。
本文结合附图阐述的描述内容描述了实例配置,且并不表示可以实施的或在权利要求书的范围内的所有实例。本文中所使用的术语“示例性”是指“充当实例、例子或说明”,且不“优选于”或“优于”其它实例。详细描述包含特定细节,以提供对所描述技术的理解。然而,可在没有这些特定细节的情况下实践这些技术。在一些情况下,以框图形式示出熟知结构和装置,以免混淆所描述实例的概念。
在附图中,类似组件或特征可以具有相同的参考标记。另外,可通过在参考标记之后跟着短划线及在类似组件当中进行区分的第二标记来区分相同类型的各种组件。如果说明书中仅使用第一参考标记,则描述内容适用于具有相同第一参考标记的类似组件中的任一个,与第二参考标记无关。
可使用多种不同技术和技艺中的任一个来表示本文中所描述的信息和信号。举例来说,可通过电压、电流、电磁波、磁场或磁粒子、光场或光粒子或其任何组合来表示在整个上文描述中可能参考的数据、指令、命令、信息、信号、位、符号和码片。
结合本文的公开内容描述的各种说明性块和模块可使用通用处理器、DSP、ASIC、FPGA或其它可编程逻辑装置、离散门或晶体管逻辑、离散硬件组件,或经设计以执行本文描述的功能的其任何组合来实施或执行。通用处理器可为微处理器;但在替代方案中,处理器可为任何常规处理器、控制器、微控制器或状态机。处理器还可被实施为计算装置的组合,(例如,DSP与微处理器的组合、多个微处理器的组合、一或多个微处理器结合DSP核心,或任何其它此配置)。
本文中所描述的功能可以用硬件、由处理器执行的软件、固件或其任何组合实施。如果以由处理器执行的软件来实施,则可将功能作为一或多个指令或代码存储于计算机可读介质上或通过计算机可读介质发射。其它实例和实施方案在本公开和所附权利要求书的范围内。举例来说,归因于软件的性质,上文所描述的功能可使用由处理器、硬件、固件、硬连线或这些中的任一个的组合执行的软件实施。实施功能的特征还可物理上位于各种位置处,包含经分布以使得功能的部分在不同物理位置处实施。并且,如本文中所使用,包含在权利要求书中,项目的列表(例如,以例如“中的至少一个”或“中的一或多个”等短语开始的项目的列表)中所使用的“或”指示包含性列表,使得(例如)A、B或C中的至少一个的列表意指A或B或C或AB或AC或BC或ABC(即,A和B和C)。另外,如本文所用,短语“基于”不应理解为提及封闭条件集。举例来说,在不脱离本公开的范围的情况下,描述为“基于条件A”的示例性步骤可基于条件A和条件B两者。换句话说,如本文所用,短语“基于”应以与短语“至少部分地基于”相同的方式理解。
计算机可读介质包含非暂时性计算机存储介质和通信介质两者,所述通信介质包含促进将计算机程序从一处传递到另一处的任何介质。非暂时性存储介质可为可由通用或专用计算机存取的任何可用介质。借助于实例而非限制,非暂时性计算机可读介质可包括RAM、ROM、电可擦除可编程只读存储器(EEPROM)、光盘(CD)ROM或其它光盘存储装置、磁盘存储装置或其它磁性存储装置,或可用以携载或存储呈指令或数据结构形式的所要程序代码构件且可由通用或专用计算机或者通用或专用处理器存取的任何其它非暂时性介质。并且,适当地将任何连接称作计算机可读介质。举例来说,如果使用同轴电缆、光纤电缆、双绞线、数字订户线(DSL)或例如红外线、无线电和微波等无线技术从网站、服务器或其它远程源发射软件,则所述同轴电缆、光纤电缆、双绞线、数字订户线(DSL)或例如红外线、无线电和微波等无线技术包含在介质的定义中。如本文所使用的磁盘及光盘包含CD、激光光盘、光学光盘、数字多功能光盘(DVD)、软磁盘及蓝光光盘,其中磁盘通常是以磁性方式再现数据,而光盘是用激光以光学方式再现数据。以上各者的组合也包含在计算机可读介质的范围内。
提供本文中的描述使得所属领域的技术人员能够制造或使用本公开。所属领域技术人员将清楚对本公开的各种修改,且本文中所定义的一般原理可应用于其它变化形式而不会脱离本公开的范围。因此,本公开不限于本文中所描述的实例和设计,而是应被赋予与本文中所公开的原理和新颖特征一致的最广范围。
Claims (25)
1.一种用于主机识别的设备,其包括:
存储器系统;以及
存储器系统控制器,其与所述存储器系统耦合且被配置成致使所述设备:
从主机系统接收与所述主机系统的识别相关联的索引值;
至少部分地基于与所述主机系统的所述识别相关联的所述索引值识别所述存储器系统的一或多个操作参数;
至少部分地基于识别所述一或多个操作参数配置所述存储器系统来使用所述一或多个操作参数;
在所述存储器系统处以由所述存储器系统存储的与所述一或多个操作参数相关联的值校验所述索引值,其中配置所述存储器系统是至少部分地基于以所述值校验所述索引值;以及
至少部分地基于配置所述存储器系统向所述主机系统输出所述存储器系统被配置成使用与所述索引值相关联的所述一或多个操作参数的指示。
2.根据权利要求1所述的设备,其中所述存储器系统控制器进一步被配置成致使所述设备:
从所述主机系统接收与所述索引值相关联的令牌值;以及
确定所述令牌值与由所述存储器系统存储的与所述一或多个操作参数相关联的第二值匹配,其中校验所述索引值是至少部分地基于确定所述令牌值与所述第二值匹配。
3.根据权利要求1所述的设备,其中所述存储器系统控制器进一步被配置成致使所述设备:
向所述主机系统输出存储器系统识别符;以及
从所述主机系统接收至少部分地基于所述存储器系统识别符和与所述主机系统相关联的安全密钥生成的令牌值,其中校验所述索引值是至少部分地基于接收所述令牌值。
4.根据权利要求3所述的设备,其中所述存储器系统控制器进一步被配置成致使所述设备:
确定所述令牌值不同于由所述存储器系统存储的与所述一或多个操作参数相关联的第二值;以及
至少部分地基于确定所述令牌值不同于所述第二值而避免配置所述存储器系统来使用所述一或多个操作参数。
5.根据权利要求3所述的设备,其中所述存储器系统控制器进一步被配置成致使所述设备:
将所述令牌值与由所述存储器系统存储的与所述一或多个操作参数相关联的第二值进行比较,其中校验所述索引值是至少部分地基于将所述令牌值与所述第二值进行比较。
6.根据权利要求1所述的设备,其中所述存储器系统控制器进一步被配置成致使所述设备:
从所述主机系统接收第一命令信号,所述第一命令信号具有一定数量的位且包括所述第一命令信号的一部分中指示的所述索引值。
7.根据权利要求6所述的设备,其中所述存储器系统控制器进一步被配置成致使所述设备:
从所述主机系统接收包括所述数量的位的第二命令信号,其中所述第二命令信号的一部分包括一或多个预留位。
8.根据权利要求1所述的设备,其中所述存储器系统控制器进一步被配置成致使所述设备:
从由所述存储器系统存储的多个操作参数识别与所述索引值相关联的所述一或多个操作参数,其中配置所述存储器系统是至少部分地基于所述识别。
9.根据权利要求1所述的设备,其中所述存储器系统控制器进一步被配置成致使所述设备:
从所述主机系统接收与不同于所述一或多个操作参数的操作参数集合相关联的第二索引值;
至少部分地基于接收所述第二索引值配置所述存储器系统来使用所述操作参数集合;以及
至少部分地基于配置所述存储器系统向所述主机系统输出所述存储器系统被配置成使用所述操作参数集合的第二指示。
10.根据权利要求1所述的设备,其中所述存储器系统包括多个NAND存储器单元。
11.根据权利要求1所述的设备,其中所述存储器系统的所述一或多个操作参数包括所述存储器系统的微调参数。
12.根据权利要求1所述的设备,其中所述存储器系统控制器进一步被配置成致使所述设备:
接收所述索引值,作为初始化程序的一部分。
13.一种存储包括指令的代码的非暂时性计算机可读介质,所述指令在由电子装置的处理器执行时致使所述电子装置:
从主机系统接收与所述主机系统的识别相关联的索引值;
至少部分地基于与所述主机系统的所述识别相关联的所述索引值识别存储器系统的一或多个操作参数;
至少部分地基于识别所述一或多个操作参数配置所述存储器系统来使用所述一或多个操作参数;
在所述存储器系统处以由所述存储器系统存储的与所述一或多个操作参数相关联的值校验所述索引值,其中配置所述存储器系统是至少部分地基于以所述值校验所述索引值;以及
至少部分地基于配置所述存储器系统向所述主机系统输出所述存储器系统被配置成使用与所述索引值相关联的所述一或多个操作参数的指示。
14.根据权利要求13所述的非暂时性计算机可读介质,其中所述指令在由所述电子装置的所述处理器执行时进一步致使所述电子装置:
从所述主机系统接收与所述索引值相关联的令牌值;以及
确定所述令牌值与由所述存储器系统存储的与所述一或多个操作参数相关联的第二值匹配,其中校验所述索引值是至少部分地基于确定所述令牌值与所述第二值匹配。
15.根据权利要求13所述的非暂时性计算机可读介质,其中所述指令在由所述电子装置的所述处理器执行时进一步致使所述电子装置:
向所述主机系统输出存储器系统识别符;以及
从所述主机系统接收至少部分地基于所述存储器系统识别符和与所述主机系统相关联的安全密钥生成的令牌值,其中校验所述索引值是至少部分地基于接收所述令牌值。
16.根据权利要求15所述的非暂时性计算机可读介质,其中所述指令在由所述电子装置的所述处理器执行时进一步致使所述电子装置:
确定所述令牌值不同于由所述存储器系统存储的与所述一或多个操作参数相关联的第二值;以及
至少部分地基于确定所述令牌值不同于所述第二值而避免配置所述存储器系统来使用所述一或多个操作参数。
17.根据权利要求13所述的非暂时性计算机可读介质,其中所述指令在由所述电子装置的所述处理器执行时进一步致使所述电子装置:
从所述主机系统接收第一命令信号,所述第一命令信号具有一定数量的位且包括所述第一命令信号的一部分中指示的所述索引值。
18.根据权利要求17所述的非暂时性计算机可读介质,其中所述指令在由所述电子装置的所述处理器执行时进一步致使所述电子装置:
从所述主机系统接收包括所述数量的位的第二命令信号,其中所述第二命令信号的一部分包括一或多个预留位。
19.一种由存储器系统执行的方法,其包括:
从主机系统接收与所述主机系统的识别相关联的索引值;
至少部分地基于与所述主机系统的所述识别相关联的所述索引值识别所述存储器系统的一或多个操作参数;
至少部分地基于识别所述一或多个操作参数配置所述存储器系统来使用所述一或多个操作参数;
在所述存储器系统处以由所述存储器系统存储的与所述一或多个操作参数相关联的值校验所述索引值,其中配置所述存储器系统是至少部分地基于以所述值校验所述索引值;以及
至少部分地基于配置所述存储器系统向所述主机系统输出所述存储器系统被配置成使用与所述索引值相关联的所述一或多个操作参数的指示。
20.根据权利要求19所述的方法,其进一步包括:
从所述主机系统接收与所述索引值相关联的令牌值;以及
确定所述令牌值与由所述存储器系统存储的与所述一或多个操作参数相关联的第二值匹配,其中校验所述索引值是至少部分地基于确定所述令牌值与所述第二值匹配。
21.根据权利要求19所述的方法,其进一步包括:
向所述主机系统输出存储器系统识别符;以及
从所述主机系统接收至少部分地基于所述存储器系统识别符和与所述主机系统相关联的安全密钥生成的令牌值,其中校验所述索引值是至少部分地基于接收所述令牌值。
22.根据权利要求21所述的方法,其进一步包括:
确定所述令牌值不同于由所述存储器系统存储的与所述一或多个操作参数相关联的第二值;以及
至少部分地基于确定所述令牌值不同于所述第二值而避免配置所述存储器系统来使用所述一或多个操作参数。
23.根据权利要求21所述的方法,其进一步包括:
将所述令牌值与由所述存储器系统存储的与所述一或多个操作参数相关联的第二值进行比较,其中校验所述索引值是至少部分地基于将所述令牌值与所述第二值进行比较。
24.根据权利要求19所述的方法,其进一步包括:
从所述主机系统接收第一命令信号,所述第一命令信号具有一定数量的位且包括所述第一命令信号的一部分中指示的所述索引值。
25.根据权利要求24所述的方法,其进一步包括:
从所述主机系统接收包括所述数量的位的第二命令信号,其中所述第二命令信号的一部分包括一或多个预留位。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US16/891,650 | 2020-06-03 | ||
US16/891,650 US11307782B2 (en) | 2020-06-03 | 2020-06-03 | Host identification and verification system and method for a memory system |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113764022A CN113764022A (zh) | 2021-12-07 |
CN113764022B true CN113764022B (zh) | 2023-01-03 |
Family
ID=78787277
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110600507.0A Active CN113764022B (zh) | 2020-06-03 | 2021-05-31 | 用于存储器系统的主机识别 |
Country Status (2)
Country | Link |
---|---|
US (3) | US11307782B2 (zh) |
CN (1) | CN113764022B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI773395B (zh) * | 2021-06-22 | 2022-08-01 | 慧榮科技股份有限公司 | 記憶體控制器與連結識別方法 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101622594A (zh) * | 2006-12-06 | 2010-01-06 | 弗森多系统公司(dba弗森-艾奥) | 使用空数据令牌指令管理来自于请求设备的数据的装置、系统和方法 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8032804B2 (en) * | 2009-01-12 | 2011-10-04 | Micron Technology, Inc. | Systems and methods for monitoring a memory system |
US9977628B2 (en) * | 2014-04-16 | 2018-05-22 | Sandisk Technologies Llc | Storage module and method for configuring the storage module with memory operation parameters |
US11392600B2 (en) | 2016-09-22 | 2022-07-19 | Visa International Service Association | Techniques for in memory key range searches |
US10635345B2 (en) * | 2018-08-31 | 2020-04-28 | Micron Technology, Inc. | Live firmware activation in a memory system |
US10896131B2 (en) * | 2019-01-28 | 2021-01-19 | Western Digital Technologies, Inc. | System and method for configuring a storage device based on prediction of host source |
US11550737B2 (en) * | 2019-07-31 | 2023-01-10 | Micron Technology, Inc. | Adjusting characteristic of system based on profile |
-
2020
- 2020-06-03 US US16/891,650 patent/US11307782B2/en active Active
-
2021
- 2021-05-31 CN CN202110600507.0A patent/CN113764022B/zh active Active
-
2022
- 2022-04-14 US US17/721,164 patent/US11748003B2/en active Active
-
2023
- 2023-08-03 US US18/230,094 patent/US20240028226A1/en active Pending
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101622594A (zh) * | 2006-12-06 | 2010-01-06 | 弗森多系统公司(dba弗森-艾奥) | 使用空数据令牌指令管理来自于请求设备的数据的装置、系统和方法 |
Also Published As
Publication number | Publication date |
---|---|
US20240028226A1 (en) | 2024-01-25 |
US11307782B2 (en) | 2022-04-19 |
US20210382639A1 (en) | 2021-12-09 |
CN113764022A (zh) | 2021-12-07 |
US20220350511A1 (en) | 2022-11-03 |
US11748003B2 (en) | 2023-09-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US12007889B2 (en) | Valid data identification for garbage collection | |
US11907556B2 (en) | Data relocation operation techniques | |
US11977667B2 (en) | Purging data at a memory device | |
US20240028226A1 (en) | Host identification for a memory system | |
CN114627953A (zh) | 基于分层错误检测的存储器错误校正 | |
US11995342B2 (en) | Host initiated garbage collection | |
US11720253B2 (en) | Access of a memory system based on fragmentation | |
CN113870933B (zh) | 数据编程技术 | |
US20220391134A1 (en) | Tracking data locations for improved memory performance | |
CN115373909A (zh) | 存储器系统中的故障管理技术 | |
US20240061748A1 (en) | Memory recovery partitions | |
US11797385B2 (en) | Managing information protection schemes in memory systems | |
US20230359370A1 (en) | Distributed power up for a memory system | |
US11797380B2 (en) | Host-configurable error protection | |
US11954336B2 (en) | Dynamic memory management operation | |
CN114550782B (zh) | 用于存储器装置的初始化的方法和设备 | |
US12001727B2 (en) | Techniques for managed NAND translation with embedded memory systems | |
WO2023173350A1 (en) | Compressing firmware data | |
US11989133B2 (en) | Logical-to-physical mapping compression techniques | |
US20230205426A1 (en) | Modes to extend life of memory systems | |
WO2024040569A1 (en) | Data handling during a reflow operation | |
US20230359551A1 (en) | Techniques for a fragment cursor | |
CN115114075A (zh) | 冗余阵列管理技术 | |
CN116110448A (zh) | 存储器地址管理技术 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |