CN113760594B - 一种pcie gen6链路评判方法 - Google Patents

一种pcie gen6链路评判方法 Download PDF

Info

Publication number
CN113760594B
CN113760594B CN202110996866.2A CN202110996866A CN113760594B CN 113760594 B CN113760594 B CN 113760594B CN 202110996866 A CN202110996866 A CN 202110996866A CN 113760594 B CN113760594 B CN 113760594B
Authority
CN
China
Prior art keywords
link
parameters
pcie
gen6
parameter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202110996866.2A
Other languages
English (en)
Other versions
CN113760594A (zh
Inventor
刘学艳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Inspur Intelligent Technology Co Ltd
Original Assignee
Suzhou Inspur Intelligent Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Inspur Intelligent Technology Co Ltd filed Critical Suzhou Inspur Intelligent Technology Co Ltd
Priority to CN202110996866.2A priority Critical patent/CN113760594B/zh
Publication of CN113760594A publication Critical patent/CN113760594A/zh
Application granted granted Critical
Publication of CN113760594B publication Critical patent/CN113760594B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0706Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0751Error or fault detection not based on redundancy
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0793Remedial or corrective actions
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F18/00Pattern recognition
    • G06F18/20Analysing
    • G06F18/24Classification techniques
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Quality & Reliability (AREA)
  • Data Mining & Analysis (AREA)
  • Artificial Intelligence (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Bioinformatics & Cheminformatics (AREA)
  • Bioinformatics & Computational Biology (AREA)
  • Computer Vision & Pattern Recognition (AREA)
  • Evolutionary Biology (AREA)
  • Evolutionary Computation (AREA)
  • Maintenance And Management Of Digital Transmission (AREA)
  • Dc Digital Transmission (AREA)

Abstract

本发明提出的一种PCIE GEN6链路评判方法,首先,通过判断阻抗筛选出PCIE GEN6链路中需要降速使用的链路,然后通过对PCIE GEN6链路进行信号完整性的相关评判,根据相关参数将初筛后的PCIE GEN6链路分为两个等级,并通过稳定性参数评判将第一等级的PCIE GEN6链路又细分为三个子等级,至此,本发明将PCIE GEN6链路以性能由高到低的顺序分为五个等级,可根据链路的应用范围和使用需求,将五级链路进行合理的分配使用,从而提高了服务器通讯链路的稳定性。

Description

一种PCIE GEN6链路评判方法
技术领域
本发明涉及数据传输技术领域,更具体的说是涉及一种PCIE GEN6链路评判方法。
背景技术
随着人工智能与大数据产业的不断发展,数据存储量也大量增加。服务器是计算机的一种,它比普通计算机运行更快、负载更高、价格更贵。服务器在网络中为其它客户机(如PC机、智能手机、ATM等终端甚至是火车系统等大型设备)提供计算或者应用服务。服务器具有高速的CPU运算能力、长时间的可靠运行能力、强大的I/O外部数据吞吐能力以及更好的扩展性。根据服务器所提供的服务,一般来说服务器都具备承担响应服务请求、承担服务、保障服务的能力。
PCIE是一种高速串行计算机扩展总线标准。PCIE属于高速串行点对点双通道高带宽传输,所连接的设备分配独享通道带宽,不共享总线带宽,主要支持主动电源管理,错误报告,端对端的可靠性传输,热插拔以及服务质量等功能。PCI Express设备通过称为互连或链路的逻辑连接进行通信。链路是两个PCI Express端口之间的点对点通信通道,允许它们发送和接收普通PCI请求和中断。在物理层面上,一条链路由一条或多条通道组成。通道由两个差分信号对组成,一对用于接收数据,另一对用于发送。因此,每个通道由四条线或信号线组成。
当前PCIE GEN1、PCIE GEN2、PCIE GEN3、PCIE GEN4已经成熟应用到服务器之中,PCIE GEN5也已逐渐开始使用,而PCIE GEN6目前正处在预研阶段。PICE GEN6则拥有更高的速率。PCIE GEN6 x16频宽可以达到256GB/s,是目前PCIE GEN3 x16的8倍。PCIE GEN6可以兼容PCIE GEN5与PCIE GEN4,且插槽部分并不会有太大变化,但差异点在于讯号技术的不同;目前的PCIE GEN4与PCIE GEN5使用的是Non-Return-to-Zero(NRZ)技术,但在PCIEGEN6部分将会转换至Pulse-Amplitude Modulation 4(PAM4)。当前,业界尚未形成对PCIEGEN6链路的有效评价机制。因此,急需一种评价机制,对PCIE GEN6链路进行评判。
发明内容
针对以上问题,本发明的目的在于提供一种PCIE GEN6链路评判方法,根据PCIEGEN6链路参数进行链路的分层分等级,从而实现对PCIE GEN6链路的全面评价和分级。
本发明为实现上述目的,通过以下技术方案实现:一种PCIE GEN6链路评判方法,包括:采集PCIE GEN6链路中数据通路的发送信号和接收信号的阻抗,记为测量阻抗;若任一测量阻抗与目标阻抗相比,大于目标阻抗的上限阈值,则对相应的PCIE GEN6链路进行降速处理;若任一测量阻抗与目标阻抗相比,小于目标阻抗的下限阈值,则对相应的数据通路进行信号完整性判定;若信号完整性异常,则对相应的PCIE GEN6链路进行降速处理;若信号完整性正常,采集数据通路的发送信号和接收信号的第一速率参数,使用第一分级机制根据第一速率参数将相应的PCIE GEN6链路分为第一级链路和第二级链路;若PCIE GEN6链路为第一级链路,采集第一级链路的数据通路的发送信号和接收信号的第二速率参数,使用第二分级机制根据第二速率参数将第一级链路分为A类链路、B类链路和C类链路。
进一步,所述对PCIE GEN6链路进行降速处理的过程,具体包括:
将PCIE GEN6链路降速至GEN5或GEN4速率使用,并监测PCIE GEN6链路的误码率;若误码率低于预设阈值,则将PCIE GEN6链路降速使用,否则,舍弃此PCIE GEN6链路。
进一步,所述对数据通路进行信号完整性判定的过程,具体包括:
采集数据通路的发送信号和接收信号的随机性抖动参数、确定性抖动参数、总抖动参数、眼宽参数和眼高参数,并判断采集的参数是否满足PCIE速率的规格参数,若是,则信号完整性正常;否则,信号完整性异常。
进一步,所述采集数据通路的发送信号和接收信号的第一速率参数,使用第一分级机制根据第一速率参数将相应的PCIE GEN6链路分为第一级链路和第二级链路具体包括:
多次采集数据通路的发送信号和接收信号的随机性抖动参数、确定性抖动参数、总抖动参数、眼宽参数、眼高参数;
确定发送信号和接收信号的随机性抖动参数、确定性抖动参数、总抖动参数、眼宽参数、眼高参数的取值;其中发送信号和接收信号的随机性抖动参数、确定性抖动参数、总抖动参数取多次采集的最大值,所述发送信号和接收信号的眼宽参数、眼高参数的取多次采集的最小值;
将发送信号和接收信号的随机性抖动参数、确定性抖动参数、总抖动参数、眼宽参数、眼高参数分别与对应的参数权值相乘后求和,记作PCIE GEN6链路的第一分级参考值;
根据上述步骤求出所有数据通路的PCIE GEN6链路的第一分级参考值,并对所有数据通路的PCIE GEN6链路的第一分级参考值进行降序排列,确定每个数据通路的第一分级排序结果;
若数据通路的第一分级排序结果在第一分级区域内,则此数据通路相应的PCIEGEN6链路为第一级链路,否则为第二级链路。
进一步,所述使用第二分级机制根据第二速率参数将第一级链路分为A类链路、B类链路和C类链路具体包括:
采集第一级链路的正负发送信号的上冲参数、正负发送信号的下冲参数、正负接收信号的上冲参数、正负接收信号的下冲参数、第一CPU性能测试结果参数、第二CPU性能测试结果参数;
将所有第一级链路的正负发送信号的上冲参数和正负接收信号的上冲参数分别进行升序排列,将所有第一级链路的正负发送信号的下冲参数、正负接收信号的下冲参数、第一CPU性能测试结果参数、第二CPU性能测试结果参数进行降序排列;
根据第一级链路的每种参数排序结果,将第一级链路分为A类链路、B类链路和C类链路。
进一步,所述根据第一级链路的每种参数排序结果,将第一级链路分为A类链路、B类链路和C类链路包括:
若任一第一级链路的每种参数排序结果中,至少有M种参数,排在相应参数排序的前m%,则此第一级链路为A类链路;若任一第一级链路的每种参数排序结果中,至少有N种参数,排在相应参数排序的前n%,则此第一级链路为B类链路;其他的第一级链路为C类链路;其中,M>N,m<n。
进一步,所述根据第一级链路的每种参数排序结果,将第一级链路分为A类链路、B类链路和C类链路具体为:
若任一第一级链路的每种参数排序结果中,至少有7种参数,排在相应参数排序的前30%,则此第一级链路为A类链路;若任一第一级链路的每种参数排序结果中,至少有5种参数,排在相应参数排序的前50%,则此第一级链路为B类链路;其他的第一级链路为C类链路。
进一步,所述目标阻抗的上限阈值为目标阻抗的110%,目标阻抗的下限阈值为目标阻抗的90%。
进一步,所述发送信号眼宽参数权值、发送信号的眼高参数权值、接收信号的眼宽参数权值、接收信号的眼高参数权值均为15%;
所述发送信号的随机性抖动参数权值、接收信号的随机性抖动参数权值、发送信号的确定性抖动参数权值、接收信号的确定性抖动参数权值均为5%;
所述发送信号的总抖动参数权值、接收信号的总抖动参数权值均为10%。
进一步,所述数据通路的第一分级排序结果在第一分级区域内,具体为:数据通路的第一分级排序结果处于所有排序的前50%。
对比现有技术,本发明有益效果在于:本发明提供了一种PCIE GEN6链路评判方法,根据PCIE GEN6链路参数情况和测试结果情况对PCIE GEN6链路进行评判。其参数包含随机性抖动、确定性抖动、总抖动、眼宽、眼高、TDR波动、上冲、下冲和软件测试margin情况。并将参数归类为阻抗、信号完整性和稳定性三个层面,根据上述三个层面将CIE GEN6链路五个等级,从而实现了对PCIE GEN6链路的全面评价和分级,能够根据链路的级别确定链路的应用范围,提高了链路应用的合理性,进而保证了应用设备的稳定性。
由此可见,本发明与现有技术相比,具有突出的实质性特点和显著的进步,其实施的有益效果也是显而易见的。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
附图1是本发明的方法流程图。
具体实施方式
为了使本技术领域的人员更好地理解本发明方案,下面结合附图和具体实施方式对本发明作进一步的详细说明。显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
实施例一:
如图1所示,本实施例提供了一种PCIE GEN6链路评判方法,包括如下步骤:
S1:采集PCIE GEN6链路中数据通路的发送信号和接收信号的阻抗,记为测量阻抗。
S2:若任一测量阻抗与目标阻抗相比,大于目标阻抗的上限阈值,则对相应的PCIEGEN6链路进行降速处理。
其中,目标阻抗的上限阈值为目标阻抗的110%;另外,降速处理过程主要包括:
首先,将PCIE GEN6链路降速至GEN5或GEN4速率使用,并监测PCIE GEN6链路的误码率。然后,判断误码率是否低于预设阈值,若误码率低于预设阈值,则将PCIE GEN6链路降速使用,否则,舍弃此PCIE GEN6链路。
S3:若任一测量阻抗与目标阻抗相比,小于目标阻抗的下限阈值,则对相应的数据通路进行信号完整性判定;若信号完整性异常,则对相应的PCIE GEN6链路进行降速处理。
其中,目标阻抗的下限阈值为目标阻抗的90%;另外,对数据通路进行信号完整性判定的过程具体包括:
首先,采集数据通路的发送信号和接收信号的随机性抖动参数、确定性抖动参数、总抖动参数、眼宽参数和眼高参数,并判断采集的参数是否满足PCIE速率的规格参数,若是,则信号完整性正常;否则,信号完整性异常。
S4:若信号完整性正常,采集数据通路的发送信号和接收信号的第一速率参数,使用第一分级机制根据第一速率参数将相应的PCIE GEN6链路分为第一级链路和第二级链路。
本步骤具体包括:
A、多次采集数据通路的发送信号和接收信号的随机性抖动参数、确定性抖动参数、总抖动参数、眼宽参数、眼高参数。
B、确定发送信号和接收信号的随机性抖动参数、确定性抖动参数、总抖动参数、眼宽参数、眼高参数的取值;其中发送信号和接收信号的随机性抖动参数、确定性抖动参数、总抖动参数取多次采集的最大值,所述发送信号和接收信号的眼宽参数、眼高参数的取多次采集的最小值。
C、将发送信号和接收信号的随机性抖动参数、确定性抖动参数、总抖动参数、眼宽参数、眼高参数分别与对应的参数权值相乘后求和,记作PCIE GEN6链路的第一分级参考值。
其中,发送信号眼宽参数权值、发送信号的眼高参数权值、接收信号的眼宽参数权值、接收信号的眼高参数权值均为15%;发送信号的随机性抖动参数权值、接收信号的随机性抖动参数权值、发送信号的确定性抖动参数权值、接收信号的确定性抖动参数权值均为5%;发送信号的总抖动参数权值、接收信号的总抖动参数权值均为10%。
D、根据上述步骤求出所有数据通路的PCIE GEN6链路的第一分级参考值,并对所有数据通路的PCIE GEN6链路的第一分级参考值进行降序排列,确定每个数据通路的第一分级排序结果。
E、查看第一分级排序结果在总排序中排位区域,若数据通路的第一分级排序结果处于所有排序的前50%,则此数据通路相应的PCIE GEN6链路为第一级链路,否则为第二级链路。
S5:若PCIE GEN6链路为第一级链路,采集第一级链路的数据通路的发送信号和接收信号的第二速率参数,使用第二分级机制根据第二速率参数将第一级链路分为A类链路、B类链路和C类链路。
首先,采集第一级链路的正负发送信号的上冲参数、正负发送信号的下冲参数、正负接收信号的上冲参数、正负接收信号的下冲参数、第一CPU性能测试结果参数、第二CPU性能测试结果参数。
然后,将所有第一级链路的正负发送信号的上冲参数和正负接收信号的上冲参数分别进行升序排列,将所有第一级链路的正负发送信号的下冲参数、正负接收信号的下冲参数、第一CPU性能测试结果参数、第二CPU性能测试结果参数进行降序排列。
最后,根据第一级链路的每种参数排序结果,将第一级链路分为A类链路、B类链路和C类链路。具体为:若任一第一级链路的每种参数排序结果中,至少有7种参数,排在相应参数排序的前30%,则此第一级链路为A类链路;若任一第一级链路的每种参数排序结果中,至少有5种参数,排在相应参数排序的前50%,则此第一级链路为B类链路;剩余的第一级链路为C类链路。
本实施例提供了一种PCIE GEN6链路评判方法,首先,通过判断阻抗筛选出PCIEGEN6链路中需要降速使用的链路,然后通过对PCIE GEN6链路进行信号完整性的相关评判,根据相关参数将初筛后的PCIE GEN6链路分为两个等级,并通过稳定性参数评判将第一等级的PCIE GEN6链路又细分为三个子等级,至此,将PCIE GEN6链路以性能由高到低的顺序分为五个等级,可根据链路的应用范围和使用需求,将五级链路进行合理的分配使用,从而提高了服务器通讯链路的稳定性。
实施例二:
基于实施例一,本实施例还公开了一种PCIE GEN6链路评判方法。
为了更准确的对本方法进行描述,将本实施例中涉及的参数进行如下说明:
本实施例中PCIE GEN6链路中参数包含随机性抖动、确定性抖动、总抖动、眼宽、眼高、TDR波动、上冲、下冲和软件测试margin的参数。其中,随机性抖动、确定性抖动、总抖动、眼宽、眼高、TDR波动、上冲、下冲为示波器直接测量,分别可记录为RJ、DJ、TJ、EW、EH、TDR、OS和US。软件测试margin为专用软件自动测量,可根据CPU类型自行定义,分别记录为AMD CPU的Margin测试结果SAMD和Intel CPU的Margin测试结果SIntel。
在本实施例的PCIE GEN6链路中,1个lan(数据通路)包含2对差分信号,分别为Tx(发送信号)和Rx(接收信号),每一对差分信号又分为Dp(数据正信号)和Dn(数据负信号),因此可以分别记录为TxDp、TxDn、RxDp和RxDn。
其中,Tx链路中包含的随机性抖动、确定性抖动、总抖动、眼宽、眼高、TDR波动,可分别记录为TxRJ、TxDJ、TxTJ、TxEW、TxEH和TxTDR;Rx链路中包含随机性抖动、确定性抖动、总抖动、眼宽、眼高、TDR波动,可分别记录为RxRJ、RxDJ、RxTJ、RxEW、RxEH和RxTDR。其中,TxDp链路参数包含上冲和下冲,可分别记录为TxDpOS和TxDpUS;TxDn链路参数包含上冲和下冲,可分别记录为TxDnOS和TxDnUS;RxDp链路参数包含上冲和下冲,可分别记录为RxDpOS和RxDpUS;RxDn链路参数包含上冲和下冲,可分别记录为RxDnOS和RxDnUS。
基于上述参数说明,本实施例的具体过程如下:
1、使用示波器量测出TxTDR和RxTDR参数,Tx链路阻抗反复测量10次,记作TxTDR0、TxTDR1、TxTDR2、TxTDR3、TxTDR4、TxTDR5、TxTDR6、TxTDR7、TxTDR8和TxTDR9。
2、Rx链路阻抗反复测量10次,记作RxTDR0、RxTDR1、RxTDR2、RxTDR3、RxTDR4、RxTDR5、RxTDR6、RxTDR7、RxTDR8和RxTDR9。
3、所测量出的阻抗值与目标阻抗做差值,若TxTDR0、TxTDR1、TxTDR2、TxTDR3、TxTDR4、TxTDR5、TxTDR6、TxTDR7、TxTDR8、TxTDR9、RxTDR0、RxTDR1、RxTDR2、RxTDR3、RxTDR4、RxTDR5、RxTDR6、RxTDR7、RxTDR8、RxTDR9分别与目标阻抗ZTDR相差,并取绝对值。
4、若任一差值的绝对值与目标阻抗ZTDR相比大于10%,则此链路不满足PCIEGEN6要求,将其降速至GEN5、GEN4速率使用,并通过误码率BER来判定,降速之后,若BER满足要求,则可降速使用;若BER不满足要求,则必须舍弃此链路。若任一差值的绝对值与目标阻抗ZTDR相比小于10%,则在进行下一步处理。
5、分别测量出TxRJ、TxDJ、TxTJ、TxEW、TxEH、RxRJ、RxDJ、RxTJ、RxEW、RxEH的值,若无法满足PCIE速率的规格参数SPEC的要求,则继续评判其是否可以降速使用。
6、若满足SPEC要求,则对同一条lane的TxRJ、TxDJ、TxTJ、TxEW、TxEH、RxRJ、RxDJ、RxTJ、RxEW、RxEH等参数进行多次测量,TxRJ、TxDJ、TxTJ、RxRJ、RxDJ、RxTJ分别取多次测量中的最大值,RxEW、RxEH、TxEW、TxEH分别取多次测量中的最小值。
其中,如果评判的为多条lan,参考步骤1-6中的处理方法,并分别得出TxRJ、TxDJ、TxTJ、RxRJ、RxDJ、RxTJ分别取多次测量中的最大值,RxEW、RxEH、TxEW、TxEH分别取多次测量中的最小值。
7、在信号完整性中RxEW、RxEH、TxEW、TxEH参数显得尤为重要,因此将其权值依次设为15%、15%、15%、15%。将TxRJ、TxDJ、TxTJ、RxRJ、RxDJ、RxTJ权值依次设为5%、5%、10%、5%、5%、10%。
8、以100条lan为例,将lan0的参数RxEW、RxEH、TxEW、TxEH、TxRJ、TxDJ、TxTJ、RxRJ、RxDJ、RxTJ乘以相应的权值之后求和,记作Tlan0。
9、将100条lan(lan0、lan1……lan99)的Tlan(Tlan0、Tlan1……Tlan99)均求解出来,并由从大到小排列,前50%为第一等级,后50%为第二等级。
10、将第一等级中的lan在比较TxDpOS、TxDpUS、TxDnOS、TxDnUS、RxDpOS、RxDpUS、RxDnOS、RxDnUS、SAMD和Sintel参数,此类参数与lan的稳定性密切相关。
11、对第一等级的lan中的参数TxDpOS、TxDpUS、TxDnOS、TxDnUS、RxDpOS、RxDpUS、RxDnOS、RxDnUS、SAMD和SIntel进行逐个比较。并将RxDpOS、RxDnOS、TxDpOS和TxDnOS参数由小至大依次排列,将TxDpUS、TxDnUS、RxDpUS、RxDnUS、SAMD和SIntel参数由大至小依次排列。
12、在TxDpOS、TxDpUS、TxDnOS、TxDnUS、RxDpOS、RxDpUS、RxDnOS、RxDnUS、SAMD和SIntel这10个参数中,只要有7个以上参数排列在30%以前,则为A类,只要有5个以上参数排列在50%以前,则为B类,其余情况均为C类。
18、综上,本发明将PCIE GEN6链路参数进行分层分等级,全面的对PCIE GEN6链路进行评价和分级。
实施例三:
基于实施例一,本实施例公开了一种PCIE GEN6链路评判装置,包括处理器和存储器;其中,所述处理器执行所述存储器中保存的PCIE GEN6链路评判程序时实现以下步骤:
1、采集PCIE GEN6链路中数据通路的发送信号和接收信号的阻抗,记为测量阻抗。
2、若任一测量阻抗与目标阻抗相比,大于目标阻抗的上限阈值,则对相应的PCIEGEN6链路进行降速处理。
3、若任一测量阻抗与目标阻抗相比,小于目标阻抗的下限阈值,则对相应的数据通路进行信号完整性判定;若信号完整性异常,则对相应的PCIE GEN6链路进行降速处理。
4、若信号完整性正常,采集数据通路的发送信号和接收信号的第一速率参数,使用第一分级机制根据第一速率参数将相应的PCIE GEN6链路分为第一级链路和第二级链路。
5、若PCIE GEN6链路为第一级链路,采集第一级链路的数据通路的发送信号和接收信号的第二速率参数,使用第二分级机制根据第二速率参数将第一级链路分为A类链路、B类链路和C类链路。
进一步的,本实施例中的PCIE GEN6链路评判装置,还可以包括:
输入接口,用于获取外界导入的PCIE GEN6链路评判程序,并将获取到的PCIEGEN6链路评判程序保存至所述存储器中,还可以用于获取外界终端设备传输的各种指令和参数,并传输至处理器中,以便处理器利用上述各种指令和参数展开相应的处理。本实施例中,所述输入接口具体可以包括但不限于USB接口、串行接口、语音输入接口、指纹输入接口、硬盘读取接口等。
输出接口,用于将处理器产生的各种数据输出至与其相连的终端设备,以便于与输出接口相连的其他终端设备能够获取到处理器产生的各种数据。本实施例中,所述输出接口具体可以包括但不限于USB接口、串行接口等。
通讯单元,用于在PCIE GEN6链路评判装置和外部服务器之间建立远程通讯连接,以便于PCIE GEN6链路评判装置能够将镜像文件挂载到外部服务器中。本实施例中,通讯单元具体可以包括但不限于基于无线通讯技术或有线通讯技术的远程通讯单元。
键盘,用于获取用户通过实时敲击键帽而输入的各种参数数据或指令。
显示器,用于运行服务器供电线路短路定位过程的相关信息进行实时显示。
鼠标,可以用于协助用户输入数据并简化用户的操作。
本实施例提供了一种PCIE GEN6链路评判装置,能够充分利用PICE GEN6参数和测试项目,对PICE GEN6等级进行分类。可以将质量较为好的lan用以较为关键的通信链路,等级较低的链路应用于不重要的通讯链路,从而保证了服务器的稳定性。
最后,还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
以上对本发明所提供的PCIE GEN6链路评判方法和装置进行了详细介绍。本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想。应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以对本发明进行若干改进和修饰,这些改进和修饰也落入本发明权利要求的保护范围内。

Claims (9)

1.一种PCIE GEN6链路评判方法,其特征在于,包括:
采集PCIE GEN6链路中数据通路的发送信号和接收信号的阻抗,记为测量阻抗;若任一测量阻抗与目标阻抗相比,大于目标阻抗的上限阈值,则对相应的PCIE GEN6链路进行降速处理;
若任一测量阻抗与目标阻抗相比,小于目标阻抗的下限阈值,则对相应的数据通路进行信号完整性判定;若信号完整性异常,则对相应的PCIE GEN6链路进行降速处理;
若信号完整性正常,采集数据通路的发送信号和接收信号的第一速率参数,使用第一分级机制根据第一速率参数将相应的PCIE GEN6链路分为第一级链路和第二级链路;
若PCIE GEN6链路为第一级链路,采集第一级链路的数据通路的发送信号和接收信号的第二速率参数,使用第二分级机制根据第二速率参数将第一级链路分为A类链路、B类链路和C类链路;
所述采集数据通路的发送信号和接收信号的第一速率参数,使用第一分级机制根据第一速率参数将相应的PCIEGEN6链路分为第一级链路和第二级链路具体包括:
多次采集数据通路的发送信号和接收信号的随机性抖动参数、确定性抖动参数、总抖动参数、眼宽参数、眼高参数;
确定发送信号和接收信号的随机性抖动参数、确定性抖动参数、总抖动参数、眼宽参数、眼高参数的取值;其中发送信号和接收信号的随机性抖动参数、确定性抖动参数、总抖动参数取多次采集的最大值,所述发送信号和接收信号的眼宽参数、眼高参数的取多次采集的最小值;
将发送信号和接收信号的随机性抖动参数、确定性抖动参数、总抖动参数、眼宽参数、眼高参数分别与对应的参数权值相乘后求和,记作PCIE GEN6链路的第一分级参考值;
根据上述步骤求出所有数据通路的PCIE GEN6链路的第一分级参考值,并对所有数据通路的PCIE GEN6链路的第一分级参考值进行降序排列,确定每个数据通路的第一分级排序结果;
若数据通路的第一分级排序结果在第一分级区域内,则此数据通路相应的PCIE GEN6链路为第一级链路,否则为第二级链路。
2.根据权利要求1所述的PCIE GEN6链路评判方法,其特征在于,对PCIE GEN6链路进行降速处理的过程,具体包括:
将PCIE GEN6链路降速至GEN5或GEN4速率使用,并监测PCIE GEN6链路的误码率;若误码率低于预设阈值,则将PCIE GEN6链路降速使用,否则,舍弃此PCIE GEN6链路。
3.根据权利要求1所述的PCIE GEN6链路评判方法,其特征在于,对数据通路进行信号完整性判定的过程,具体包括:
采集数据通路的发送信号和接收信号的随机性抖动参数、确定性抖动参数、总抖动参数、眼宽参数和眼高参数,并判断采集的参数是否满足PCIE速率的规格参数,若是,则信号完整性正常;否则,信号完整性异常。
4.根据权利要求1所述的PCIE GEN6链路评判方法,其特征在于,所述使用第二分级机制根据第二速率参数将第一级链路分为A类链路、B类链路和C类链路具体包括:
采集第一级链路的正负发送信号的上冲参数、正负发送信号的下冲参数、正负接收信号的上冲参数、正负接收信号的下冲参数、第一CPU性能测试结果参数、第二CPU性能测试结果参数;
将所有第一级链路的正负发送信号的上冲参数和正负接收信号的上冲参数分别进行升序排列,将所有第一级链路的正负发送信号的下冲参数、正负接收信号的下冲参数、第一CPU性能测试结果参数、第二CPU性能测试结果参数进行降序排列;
根据第一级链路的每种参数排序结果,将第一级链路分为A类链路、B类链路和C类链路。
5.根据权利要求4所述的PCIE GEN6链路评判方法,其特征在于,所述根据第一级链路的每种参数排序结果,将第一级链路分为A类链路、B类链路和C类链路包括:
若任一第一级链路的每种参数排序结果中,至少有M种参数,排在相应参数排序的前m%,则此第一级链路为A类链路;若任一第一级链路的每种参数排序结果中,至少有N种参数,排在相应参数排序的前n%,则此第一级链路为B类链路;其他的第一级链路为C类链路;其中,M>N,m<n。
6.根据权利要求5所述的PCIE GEN6链路评判方法,其特征在于,所述根据第一级链路的每种参数排序结果,将第一级链路分为A类链路、B类链路和C类链路具体为:
若任一第一级链路的每种参数排序结果中,至少有7种参数,排在相应参数排序的前30%,则此第一级链路为A类链路;若任一第一级链路的每种参数排序结果中,至少有5种参数,排在相应参数排序的前50%,则此第一级链路为B类链路;其他的第一级链路为C类链路。
7.根据权利要求1所述的PCIE GEN6链路评判方法,其特征在于,
所述目标阻抗的上限阈值为目标阻抗的110%,目标阻抗的下限阈值为目标阻抗的90%。
8.根据权利要求1所述的PCIE GEN6链路评判方法,其特征在于,所述发送信号眼宽参数权值、发送信号的眼高参数权值、接收信号的眼宽参数权值、接收信号的眼高参数权值均为15%;
所述发送信号的随机性抖动参数权值、接收信号的随机性抖动参数权值、发送信号的确定性抖动参数权值、接收信号的确定性抖动参数权值均为5%;
所述发送信号的总抖动参数权值、接收信号的总抖动参数权值均为10%。
9.根据权利要求1所述的PCIE GEN6链路评判方法,其特征在于,所述数据通路的第一分级排序结果在第一分级区域内,具体为:
数据通路的第一分级排序结果处于所有排序的前50%。
CN202110996866.2A 2021-08-27 2021-08-27 一种pcie gen6链路评判方法 Active CN113760594B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110996866.2A CN113760594B (zh) 2021-08-27 2021-08-27 一种pcie gen6链路评判方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110996866.2A CN113760594B (zh) 2021-08-27 2021-08-27 一种pcie gen6链路评判方法

Publications (2)

Publication Number Publication Date
CN113760594A CN113760594A (zh) 2021-12-07
CN113760594B true CN113760594B (zh) 2023-08-11

Family

ID=78791688

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110996866.2A Active CN113760594B (zh) 2021-08-27 2021-08-27 一种pcie gen6链路评判方法

Country Status (1)

Country Link
CN (1) CN113760594B (zh)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111225543A (zh) * 2019-10-31 2020-06-02 苏州浪潮智能科技有限公司 一种浸没式液冷服务器管理系统和服务器

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111225543A (zh) * 2019-10-31 2020-06-02 苏州浪潮智能科技有限公司 一种浸没式液冷服务器管理系统和服务器

Also Published As

Publication number Publication date
CN113760594A (zh) 2021-12-07

Similar Documents

Publication Publication Date Title
WO2022048168A1 (zh) 一种用于故障预测神经网络模型的训练方法与设备
JP7116103B2 (ja) 光モジュールの故障を予測するための方法、装置、およびデバイス
CN111327471B (zh) 网络质量分析方法、装置、计算机设备及存储介质
CN107872457B (zh) 一种基于网络流量预测进行网络操作的方法及系统
WO2020211482A1 (zh) 网络拓扑信息的获取方法、装置、设备及存储介质
WO2023125272A1 (zh) Radius环境下的全链路压测方法、装置、计算机设备及存储介质
CN115038088B (zh) 一种智能网络安全检测预警系统和方法
CN111244951A (zh) 一种基于灵敏度分析的多断面在线稳定限额计算方法及系统
CN107707612A (zh) 一种负载均衡集群的资源利用率的评估方法及装置
JP2007243459A (ja) トラヒック状態抽出装置及び方法ならびにコンピュータプログラム
CN113207146B (zh) 无线通信网络质量监控系统及方法
US11153193B2 (en) Method of and system for testing a computer network
CN117651003B (zh) Erp信息传输安全监控系统
CN113760594B (zh) 一种pcie gen6链路评判方法
CN111242428A (zh) 微服务处理方法、装置、设备及存储介质
CN112566170B (zh) 网络质量评估方法、装置、服务器及存储介质
CN114430383A (zh) 探测节点筛选方法、装置、电子设备和存储介质
CN117098173A (zh) 一种基于无线通信的5g基站信号处理方法
US6711515B1 (en) Robust and efficient method for smoothing measurement results
CN109560978A (zh) 网络流量检测方法、装置及系统和计算机可读存储介质
CN116761194A (zh) 一种无线通信网络中警务协同通信优化系统及方法
CN115981192A (zh) 基于工业网络协同控制与预判方法
CN103324153A (zh) 锅炉安全自动监测装置及方法
CN114268961A (zh) 模型训练方法、共享基站的调参方法、装置和设备
CN110544182A (zh) 一种基于机器学习技术的配电通信网融合控制方法及系统

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant