CN113746323A - 菊花链时钟分配系统 - Google Patents

菊花链时钟分配系统 Download PDF

Info

Publication number
CN113746323A
CN113746323A CN202110549382.3A CN202110549382A CN113746323A CN 113746323 A CN113746323 A CN 113746323A CN 202110549382 A CN202110549382 A CN 202110549382A CN 113746323 A CN113746323 A CN 113746323A
Authority
CN
China
Prior art keywords
output
coupled
terminal
input
power converter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202110549382.3A
Other languages
English (en)
Inventor
J-E·拜耳
G·蒂勒
A·普列戈
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Texas Instruments Inc
Original Assignee
Texas Instruments Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Texas Instruments Inc filed Critical Texas Instruments Inc
Publication of CN113746323A publication Critical patent/CN113746323A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/22Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral
    • H03K5/24Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/06Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider
    • H02M3/07Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider using capacitors charged and discharged alternately by semiconductor devices with control electrode, e.g. charge pumps
    • H02M3/073Charge pumps of the Schenkel-type
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/0003Details of control, feedback or regulation circuits
    • H02M1/0025Arrangements for modifying reference values, feedback values or error values in the control loop of a converter
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/0043Converters switched with a phase shift, i.e. interleaved
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/0067Converter structures employing plural converter units, other than for parallel operation of the units on a single load
    • H02M1/0074Plural converter units whose inputs are connected in series
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/10Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M3/145Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M3/155Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M3/156Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators
    • H02M3/158Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load
    • H02M3/1584Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load with a plurality of power processing stages connected in parallel
    • H02M3/1586Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load with a plurality of power processing stages connected in parallel switched with a phase shift, i.e. interleaved

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Dc-Dc Converters (AREA)

Abstract

本申请涉及菊花链时钟分配系统,并公开一种电路(100a),其包括具有第一电压输入(110a)和第一输出(116a或117a)的第一功率转换器(108a)。电路(100a)还包括第二功率转换器(108b),该第二功率转换器(108b)具有耦合到第一电压输入(110a)的第二电压输入(110b)、时钟输入(112b)和第二输出(116b或117b)。移相器(118b)耦合在第一输出(116a或117a)和第二功率转换器(108b)的时钟输入(112b)之间。

Description

菊花链时钟分配系统
相关申请的引用
本申请主张于2020年5月29日提交的美国临时申请号63/031,814的权益,其全部内容在此通过引用并入。
背景技术
直流(DC)到DC转换器和交流(AC)到DC转换器(它们可以统称为功率转换器)被广泛地应用于当今执行功率转换的设备中。一般来说,功率转换器从电源(诸如电池)接收标称电压,并在一个或多个电压电平下提供经调节的输出电压。可以使用各种功率转换器和拓扑来执行这种功率转换。例如,降压(buck)转换器、升压(boost)转换器和降压-升压转换器是功率转换器技术的三种基本类型。
发明内容
在一个示例中,一种电路包括具有第一电压输入和第一输出的第一功率转换器。该电路还包括第二功率转换器,该第二功率转换器具有耦合到第一电压输入的第二电压输入、时钟输入和第二输出。移相器耦合在第一输出和第二功率转换器的时钟输入之间。
在另一个示例中,一种电路包括第一直流功率转换器,该第一直流功率转换器具有第一电压输入、第一输出和耦合到第一输出的第一反馈输入。第一电感器具有第一电感器端子和第二电感器端子。第一电感器端子耦合到第一输出端。第二功率转换器具有耦合到第一电压输入的第二电压输入,并且还具有时钟输入、第二输出和耦合到第一输出的第二反馈输入。第二电感器具有第三电感器端子和第四电感器端子。第三电感器端子耦合到第二输出,并且第四电感器端子耦合到第二电感器端子。移相器耦合在第一输出和第二功率转换器的时钟输入之间。
在另一个示例中,一种电路包括第一功率转换器,该第一功率转换器具有第一电压输入、第一开关输出、第一时钟输出和耦合到第一开关输出的第一反馈输入。第一电感器具有第一电感器端子和第二电感器端子。第一电感器端子耦合到第一开关输出。第二功率转换器具有耦合到第一电压输入的第二电压输入、时钟输入、第二开关输出和耦合到第一时钟输出的第二反馈输入。第二电感器具有第三电感器端子和第四电感器端子。第三电感器端子耦合到第二开关输出,并且第四电感器端子耦合到第二电感器端子。移相器耦合在第一时钟输出和第二功率转换器的时钟输入之间。
附图说明
图1A是图示包括以多相配置布置的多个功率转换器的电路的一些示例的示意图。
图1B图示了示出包括图1A的移相器和功率转换器的封装的示例实施方式的电路。
图2图示了以三相配置布置的多相调节器电路的信号的一些示例的曲线图。
图3图示了多相调节器电路的功率转换器的相移配置的一些示例的示意图。
图4图示了以两相配置布置的多相调节器电路的信号的一些示例的曲线图。
图5A是图示了其中每个功率转换器具有反馈输入和补偿端子的电路的一些示例的示意图。
图5B图示了示出包括图5A的移相器和功率转换器的封装的示例实施方式的电路。
图6A是图示了其中每个功率转换器具有时钟输出的电路的一些示例的示意图。
图6B图示了示出包括图6A的移相器和功率转换器的封装的示例实施方式的电路。
图7和图8是用于操作包括多个功率转换器的多相调节器的方法的一些示例的流程图。
具体实施方式
许多现代设备包括电力电子设备。例如,一种设备可以包括多相调节器电路,该多相调节器电路包括彼此并联布置的多个功率转换器。该电路可以用于将输入电压转换为输出电压,并且将输出电压保持在与调节器电路的输出处的负载无关的设定水平。因为功率转换器以并联布置,所以它们具有耦合到共用电压输入的相应的输入,并且具有耦合到共用电压输出的相应的输出。
在某些情况下,通过向每个功率转换器提供不同的时钟信号以在不同时间打开和关闭功率转换器来实现该电压调节。在这种情况下,功率转换器以彼此相同的频率操作,但是每个功率转换器以不同于其它功率转换器的相位操作。更具体地,这是通过以下方式来实现的,通过将共用时钟信号输入到并联配置中的每个功率转换器,并且通过将不同的电阻耦合到各个功率转换器的相位控制引脚来实现不同的相位。接收共用时钟信号的每个功率转换器可以包括锁相环(PLL),以将共用时钟的相位调整到由相位控制引脚设置的相位。
这些多相调节器电路的挑战在于,由于需要相位控制引脚来设置每个功率转换器的相位,因此可能会增加功率转换器的尺寸和/或在集成电路(IC)上产生功率转换器的成本。此外,由于集成电路的引脚数量有限,因此消除这些相位控制引脚的需要以将这些引脚释放出来用于其它目的是有益的。此外,由于需要PLL将共用时钟的相位调整到由相位控制引脚设置的相位,因此可能进一步增加功率转换器的尺寸和/或产生在电路中使用的功率转换器的成本。
本说明书的各种示例涉及包括时钟分配系统的电路,该时钟分配系统允许减小电路的尺寸和/或产生电路的成本。该电路包括第一功率转换器和第二功率转换器。第一功率转换器具有第一电压输入和第一输出。第二功率转换器具有耦合到第一电压输入的第二电压输入、时钟输入和第二输出。移相器耦合在第一输出和第二功率转换器的时钟输入之间。在一些情况下,该时钟分配系统可以被称为具有“菊花链”设计,这意旨功率转换器以一个序列耦合在一起,其中该序列中的一个功率转换器的输出经由移相器耦合到该序列中的下一个功率转换器的时钟输入。
通过移相器将第一输出耦合到第二功率转换器的时钟输入,可以创建多相系统,其中第一功率转换器和第二功率转换器具有共用时钟频率,但是,第二功率转换器具有与第一功率转换器不同的相位,而不使用附加引脚(例如,相位控制引脚)来设置在每个功率转换器处的时钟的相位。结果,可以减小电路的尺寸和/或产生电路的成本。此外,由于提供给功率转换器的时钟信号在提供给那些功率转换器时具有针对每个功率转换器的期望频率和相位,因此可以从每个功率转换器中消除PLL。因此,可以进一步减小电路的尺寸和/或产生电路的成本。
图1A是示出包括以多相配置布置的多个功率转换器108a-108n的电路100a的一些示例的示意图。
如图所示,电路100a包括第一功率转换器108a、第二功率转换器108b、第三功率转换器108c等至第N功率转换器108n。每个功率转换器108a-108n具有相应的电压输入(例如,第一电压输入110a到第N电压输入110n)、相应的时钟输入(例如,第一时钟输入112a到第N时钟输入112n)、相应的接地端子(例如,第一接地端子114a到第N接地端子114n),以及相应的开关输出(例如,第一开关输出116a到第N开关输出116n)。在一些示例中,每个功率转换器108a-108n另外具有相应的时钟输出(例如,第一时钟输出117a到第N时钟输出117n)。
一般来说,N可以是从2到无穷大的任意整数,但在一个示例中,N的范围在2到18之间。此外,输入、输出和接地端子是允许电耦合和/或机械耦合入或出电路、电路元件、设备、系统等的导体的示例。输入、输出和接地端子可以互换地称为输入端子、输出端子和接地端子。此外,端子可以互换地称为引脚,例如,其中引脚是连接到IC芯片或封装或从IC芯片或封装连接的点。
每个电压输入110a-110n耦合到电压输入端子102。电压输入端子102可以耦合到电压源(未示出)。因此,每个电压输入110a-110n可以通过电压输入端子102从电压源接收输入电压。负载126耦合在电压输出端子104和基准电压电源之间,在这种情况下,基准电压电源是电接地124。如图所示,每个接地端子114a-114n可以接收共用基准电压,诸如电接地124。
如进一步所示,电感器120a-120n分别耦合在每个开关输出116a-116n和电压输出端子104之间。更具体地,第一电感器120a耦合在开关输出116a和电压输出端子104之间。第二电感器120b耦合在开关输出116b和电压输出端子104之间。第三电感器120c耦合在开关输出116c和电压输出端子104之间。第N电感器120n耦合在开关输出116n和电压输出端子104之间。所图示的电路100a是降压转换器,这意旨提供在电压输出端子104上的输出电压小于电压输入端子102上的输入电压,因为每个功率转换器在开关输出和电压输出端子104之间具有电感器。
移相器118a-118n分别耦合到时钟输入112a-112n。更具体地,第一移相器118a耦合到时钟输入112a。第二移相器118b耦合到时钟输入112b。第三相移器118c耦合到时钟输入112c。第N移相器118n耦合到时钟输入112n。
在一些示例中,功率转换器108a-108n没有时钟输出117a-117n。因此,移相器118a耦合在时钟源122和时钟输入112a之间。移相器118b(例如,经由连接119a)耦合在开关输出116a和时钟输入112b之间。移相器118c(例如,经由连接119c)耦合在开关输出116b和时钟输入112c之间,以此类推。
在替代示例中,功率转换器108a-108n具有时钟输出117a-117n。相应地,移相器118a耦合在时钟源122和时钟输入112a之间。移相器118b(例如,经由连接119b)耦合在时钟输出117a和时钟输入112b之间。移相器118c(例如,经由连接119d)耦合在时钟输出117b和时钟输入112c之间,以此类推。
在一些示例中,电路100a被配置成作为多相降压调节器操作,并且每个功率转换器108a-108n是开关模式DC到DC转换器。在这样的示例中,电路100a被配置成将在电压输入端子102处的输入DC电压转换为在电压输出端子104处的小于输入DC电压的输出DC电压。电路100a还被配置成独立于施加在电压输出端子104处的负载126来调节在电压输出端子104处的输出电压。这是通过以下方式实现的,通过向每个功率转换器提供不同的时钟信号,以在不同的时间打开和关闭功率转换器,从而在不同的时间向不同的电感器提供电流。在其它示例中,每个功率转换器108a-108n是AC-DC转换器。
时钟源122将具有共用频率和第一相位的第一信号(例如,时钟信号)提供到移相器118a。移相器118a被配置成向时钟输入112a提供具有共用频率和不同于第一相位的第二相位的第二信号。在这样的示例中,功率转换器108a基于第二信号执行开关。在一些其它示例中,不从移相器118a接收时钟信号,并且功率转换器108a替代性地基于由包括在功率转换器108a中的内部振荡器生成的内部时钟来操作。
在功率转换器108a-108n没有时钟输出117a-117n的一些示例中,功率转换器108a被配置成从开关输出116a向电感器120a和移相器118b提供具有共用频率和第二相位的第三信号。移相器118b被配置成向时钟输入112b提供具有共用频率和不同于第一相位和第二相位的第三相位的第四信号。功率转换器108b被配置成从开关输出116b向电感器120b和移相器118c提供具有共用频率和第三相位的第五信号。移相器118c被配置成向时钟输入112c提供具有共用频率和第四相位的第六信号,以此类推,直到移相器118n、功率转换器108n和电感器120n。
在功率转换器108a-108n另外包括时钟输出117a-117n的一些其它示例中,功率转换器108a被配置成从开关输出116a向电感器120a提供具有共用频率和第二相位的第三信号,并且从时钟输出117a向移相器118b提供具有共用频率和第二相位的第四信号。移相器118b被配置成向时钟输入112b提供具有共用频率和不同于第一相位和第二相位的第三相位的第五信号。功率转换器108b被配置成从开关输出116b向电感器120b提供具有共用频率和第三相位的第六信号,并且从时钟输出117b向移相器118c提供具有共用频率和第三相位的第七信号。移相器118c被配置成向时钟输入112c提供具有共用频率和第四相位的第八信号,以此类推,直到移相器118n、功率转换器108n和电感器120n。在一些示例中,第四信号与第二信号相同,第七信号与第五信号相同。
在一些示例中,每个移相器118a-118n被配置成将提供给该移相器的信号的相位移位大约140度,例如大约135度到145度,或者移位一些其它合适的值。例如,当第一相位为0度时,第二相位为140度,第三相位为280度,依此类推,使得第N相位等于140度乘以N-1。如前所述,在一个示例中,N是2到18之间的整数,或者其它合适的整数。在某些情况下,当N等于19或更多时,不同转换器的相位重叠。例如,第一功率转换器108a的相位和第19功率转换器的相位重叠,因为140乘以18等于2520度,其为360度的倍数。然而,对于这样多相位的电路,相位重叠对电路的任何影响都可以忽略不计。因此,作为实际示例,考虑这样一种情况,即存在140度的第二相位(例如,140度乘以1),以及420度的第四相位(例如,140度乘以3)。因为波形每360度重复一次,420度的第四相位将实际上表现为从零度到60度的相移。因此,当比较第二相位(例如,从零开始的140度相移)和第四相位(例如,相当于从零开始的60度相移)时,这两个相位将表现出彼此之间的仅80度的相位差。
在一些示例中,功率转换器108a-108n是分开的集成电路,并且开关输出116a-116n对应于相应的开关输出引脚,并且时钟输入112a-112n对应于相应的时钟输入引脚。通过将每个开关输出引脚通过相应的移相器耦合到随后的时钟输入引脚,每个功率转换器可以接收共用时钟频率和相应的相位,而无需如在其它方法中实践的那样使用附加引脚(例如,相位控制引脚)来设置每个功率转换器处的时钟信号的相位。结果,与这些其它方法相比,可以减小电路的尺寸和/或产生电路的成本。此外,虽然其它方法已经包括用于每个功率转换器的分开的PLL,但是本方法消除了这些PLL。这是因为向每个功率转换器的时钟输入引脚提供了适当的频率和相位,因此不需要PLL将每个功率转换器处的时钟信号的相位调整到由相位控制引脚设置的相位。因此,可以进一步减小电路的尺寸和/或产生电路的成本。
在一些示例中,在图1A的电路中,功率转换器可以针对任何转换器处的任何频率变化进行自动调整,而不需要进一步的输入。例如,如果第一信号经历频率变化,则由于图1A所图示的电路100a的串行设计,随后的信号反映该频率变化。因此,可以改善电路的性能。这可以用于许多不同的应用,例如,扩展频谱操作等。
在一些示例中,移相器及其相应的功率转换器被包括在单个集成电路和/或单个封装中。例如,在这样的示例中,移相器118a和功率转换器108a都被包括在第一封装106a中。移相器118b和功率转换器108b都被包括在第二封装106b中。移相器118c和功率转换器108c都被包括在第三封装106c中。移相器118n和功率转换器108n都被包括在第N封装106n中。在一些示例中,如图1A所图示,将不同的各个封装耦合在一起以组装图1A的电路100a。这种采用N个封装的方法允许通常在集成电路上消耗大面积的电感器可以实现为离散电感器,并且由于多个封装的较大面积而允许更好的散热。因此,这个带有N个封装的示例提供了以合理的成本供应良好可靠性的解决方案。
在一个示例中,时钟源122是外部时钟发生器,诸如包括谐振电路和放大器的振荡器,或一些其它合适的时钟源。例如,谐振电路可以包括石英和/或压电振荡器、电阻器-电容器(RC)振荡器、环形振荡器或其它谐振电路。
在一个示例中,每个移相器是或包括电阻器-电容器(RC)延时电路,该电阻器-电容器(RC)延时电路包括耦合到一个或多个电容器的一个或多个电阻器。延时电路还可以包括一个或多个比较器。
电路100a包括耦合在电压输入端子102和电接地124之间的输入电容器128。电路100a还包括耦合在电压输出端子104和电接地124之间并与负载126并联耦合的输出电容器130。尽管仅示出了一个输入电容器128和一个输出电容器130,但是电路100a可以包括附加的输入和/或输出电容器。负载126可以是包括硬件或硬件与软件的组合的低电压且高电流设备,或者可以是另一类型的负载。例如,负载126可以包括在给定电压下消耗电流的任何负载,例如电阻器、电流沉(sink)、微控制器、现场可编程门阵列(FGPA)和/或发光二极管(LED)等。
在一些示例中,电压源(未示出)包括电源、电池或一些其它合适的电压源。例如,电压源是锂离子电池。
在一些示例中,图1A的电路用于许多不同的技术中,例如相机技术、传感器技术、数字座舱技术、存储技术、光网络和通信技术、核心供应技术等。此外,与其它方法相比,该电路可以提高性能并降低成本。例如,在一些相机和传感器中,图1A的电路提供了小封装并且提供了传感器和/或相机的精度的1%的增益,并且可以通过消除对如在一些先前的方法中所呈现的外部反馈电压电阻器的需要来降低成本。
图1B图示了示出包括图1A的移相器118a和功率转换器108a的封装106a的示例实施方式的电路100b。每个封装106a-106n可以类似地实施。
如图所示,移相器118a包括电阻器138、比较器142和电容器140。电阻器138具有耦合到移相器的输入132的第一电阻器端子,和耦合到比较器142的比较器输入的第二电阻器端子。比较器具有耦合到移相器118a的输出134的比较器输出。电容器140的第一电容器端子耦合到第二电阻器端子和比较器142的输入。电容器140的第二端子耦合到电接地124。在一个示例中,比较器142是或包括施密特触发器,但可替代地是或包括任何合适的比较器拓扑。
在一些示例中,功率转换器108a包括开关控制电路144、第一晶体管146、第二晶体管148和反相器150。每个晶体管包括控制端子、第一晶体管端子和第二晶体管端子。晶体管146具有耦合到电压输入110a的第一晶体管端子、耦合到开关输出116a的第二晶体管端子和耦合到反相器150的输入145的控制端子。晶体管148具有耦合到开关输出116a的第一晶体管端子、耦合到接地端子114a的第二晶体管端子和耦合到反相器150的输出的控制端子。开关控制电路144具有耦合到时钟输入112a的输入和耦合到晶体管146和晶体管148的控制端子的输出。反相器150具有耦合到开关控制电路144的输出和晶体管148的控制端子的输入。在一些示例中,开关控制电路144包括一个或多个放大器、调制器、驱动器电路或一些其它合适的电路。尽管图1B图示了与金属氧化物半导体场效应晶体管(MOSFET)的电路符号一致的晶体管。然而,也可以使用其它晶体管,例如双极结晶体管(BJT)、鳍式FET和/或结型FET等。
在一些示例中,功率转换器108a可以另外具有时钟输出117a。时钟输出117a耦合到时钟输入112a、开关控制电路144或开关控制电路144的输出(例如,通过虚线连接中的任何一个)。
在功率转换器108a没有时钟输出117a的一些示例中,反相器150的输入145耦合到开关输出116a。在功率转换器108a另外具有时钟输出117a的一些示例中,反相器150的输入145耦合到开关输出116a和时钟输出117a。
在一些示例中,图1A的电感器120a经由开关输出116a耦合到反相器150的输入145。在功率转换器108a没有时钟输出117a的一些示例中,图1A的移相器118b经由开关输出116a耦合到反相器150的输入145。在功率转换器108a另外具有时钟输出117a的一些示例中,图1A的移相器118b替代性地经由时钟输出117a耦合到反相器150的输入145。
在一些示例中,通过时钟输入112a向功率转换器108a的开关控制电路144提供相移时钟信号。开关控制电路144例如可以修改相移时钟信号(例如,放大信号或执行一些其它操作)并且将基于相移时钟信号的控制信号(例如,图2的234)提供到晶体管146的控制端子并且通过反相器150提供到晶体管148的控制端子。
在一些示例中,当控制信号变高时,晶体管146导通并且晶体管148断开,这拉高了开关输出116a处的电压(例如,达到电压输入110a处的输入电压),并且将开关输出116a与接地端子114a隔离。在一些示例中,当控制信号变低时,晶体管146断开并且晶体管148导通,这拉低了开关输出116a处的电压(例如,接地),并且将开关输出116a与电压输入110a隔离。
图2图示了以三相配置(例如,具有三个功率转换器)布置的多相调节器电路(例如,类似于图1A的多相调节器电路)的信号的一些示例的曲线图形200a-200c。
曲线图形200a图示了具有第一幅度204的输入电压信号202和具有第二幅度208的输出电压信号206。在所图示的示例中,在某些情况下可以称为“降压”转换器,第二幅度208小于第一幅度204。在一些其它示例(未示出)中(在某些情况下可以被称为“升压”转换器),第二幅度208大于第一幅度204。
通过电压源在电路的电压输入端子(例如,图1A的102)处提供输入电压信号202,并且在电压输出端子(例如,图1A的电压输出端子104)处提供输出电压信号206。输入电压信号202从电压输入端子提供给第一功率转换器(例如,图1A的108a)的第一电压输入(例如,图1A的110a)、第二功率转换器(例如,图1A的108b)的第二电压输入(例如,图1A的110b)和第三功率转换器(例如,图1A的108c)的第三电压输入(图1A的110c)。
图形200b图示了负载电流214和电感器电流(例如,第一电感器电流220、第二电感器电流222和第三电感器电流224)。因此,这些电感器电流是在图1A中的开关输出116a-116n处提供的开关输出信号的示例。在一些示例中,因为图2中所图示的示例是三相配置,所以每个电感器电流的DC分量(例如,226和228)的幅度等于负载电流214的幅度(例如,分别为216和218)的三分之一。结果,每个电感器电流的DC分量之和等于负载电流214,使得其中负载耦合到电感器的电路的电压输出端子(例如,图1A的电压输出端子104)处满足基尔霍夫电流定律。
在一些示例中,电感器电流的AC分量被与负载(例如,图1A的126)并联耦合的输出电容器(例如,图1A的130)吸收。换句话说,与负载并联耦合的输出电容器可以充当低通滤波器。
在一些示例中,负载电流随时间而变化。例如,负载电流214在第一时间210改变,并且在第二时间212再次改变。结果,输出电压206可以在第一时间210和第二时间212之后短暂地尖峰或下降。此外,在负载电流214的变化之后,电感器电流的幅度变化,以便满足基尔霍夫电流定律。
曲线图形200c图示了从第三时间230到第四时间232的第一电感器电流220、第二电感器电流222和第三电感器电流224。每个电感器电流的DC分量的幅度(例如228)等于负载电流214的幅度(例如218)的三分之一。此外,每个电感器电流具有不同的相位。例如,第一电感器电流220依赖于提供给第一功率转换器的第一控制信号234,第二电感器电流222依赖于提供给第二功率转换器的第二控制信号236,并且第三电感器电流224依赖于提供给第三功率转换器的第三控制信号238。
例如,第一功率转换器(例如,图1A或图1B的108a)的开关控制电路(例如,图1B的144)基于第一功率转换器接收到的时钟信号来生成第一控制信号234。例如,第一功率转换器的开关控制电路生成第一控制信号234,使得第一控制信号234具有与第一功率转换器接收到的时钟信号相同的频率和相位。从第一功率转换器的开关控制电路向第一功率转换器的第一晶体管(例如,图1B的146)和第二晶体管(例如,图1B的148)提供第一控制信号234以控制第一晶体管和第二晶体管。类似地,第二功率转换器(例如,图1A的108b)的开关控制电路基于第二功率转换器例如从移相器(例如,图1A的118b)接收到的时钟信号来生成第二控制信号236。例如,第二功率转换器的开关控制电路生成第二控制信号236,使得第二控制信号236具有与第二功率转换器接收到的时钟信号相同的频率和相位。从第二功率转换器的开关控制电路向第二功率转换器的第一晶体管和第二晶体管提供第二控制信号236,以控制第一晶体管和第二晶体管。此外,第三功率转换器(例如,图1A的108c)的开关控制电路基于第三功率转换器例如从移相器(例如,图1A的118c)接收到的时钟信号来生成第三控制信号238。例如,第三功率转换器的开关控制电路生成第三控制信号238,使得第三控制信号238具有与第三功率转换器接收到的时钟信号相同的频率和相位。从第三功率转换器的开关控制电路向第三功率转换器的第一晶体管和第二晶体管提供第三控制信号238,以控制第一晶体管和第二晶体管。
在一些示例中,每个控制信号具有共用频率。在一些示例中,第二控制信号236的相位与第一控制信号234的相位相差约140度,并且第三控制信号238的相位与第二控制信号236的相位相差约140度(例如,第一控制信号234的相位为0度,第二控制信号236的相位为140度,并且第三控制信号238的相位为280度)。
在一些示例中,第一控制信号234是基于由第一移相器(例如,图1A的118a)提供给第一功率转换器的第一时钟信号(例如,具有与第一时钟信号相同的频率和相位)。在一些替代示例中,第一控制信号234是基于由第一功率转换器的内部时钟信号生成的第一时钟信号(例如,具有与第一时钟信号相同的频率和相位)。在一些示例中,第二控制信号236是基于从第一功率转换器的输出提供给第二功率转换器的第二时钟信号(例如,具有与第二时钟信号相同的频率和相位),并且第三控制信号238是基于从第二功率转换器的输出提供给第三功率转换器的第三时钟信号(例如,具有与第三时钟信号相同的频率和相位)(例如,如图1A所图示)。
图2的曲线图形200a-200c图示了具有降压配置的电路。然而,应了解,该电路可以可替代地被配置成作为升压调节器或降压-升压调节器来操作。
图3图示了多相调节器电路的功率转换器的相移配置的一些示例的示意图形300a-300d。
在一些示例中,当在图1A的电路中使用140度作为相移常数时,相对于具有围绕单位圆均匀间隔的相位的电路的最大相位偏移约为40度或更小,而与电路中的相位数无关(例如,与N无关)。
例如,在两相配置中(例如,如由示意图形300a所图示),第一功率转换器在基准相位(例如,零度)下操作,并且第二功率转换器在相对于基准相位的140度相移下操作。因此,任何一个相位相对于具有围绕单位圆均匀间隔的相位(例如,0度和180度)的两相配置的相位的最大相位偏移是40度。
在三相配置中(例如,如示意图形300b所图示),第一功率转换器在基准相位(例如,零度)下操作。第二功率转换器相对于基准相位以140度相移操作(例如,第二功率转换器以大约140度操作)。第三功率转换器相对于第二功率转换器的相位以140度相移操作(例如,第三功率转换器以大约280度操作)。因此,任何一个相位相对于具有围绕单位圆均匀间隔的相位(例如,0度、120度和240度)的三相配置的相位的最大相位偏移是40度。
在四相配置中(例如,如示意图形300c所图示),第一功率转换器在基准相位(例如,零度)下操作。第二功率转换器相对于基准相位以140度相移操作(例如,第二功率转换器以大约140度操作)。第三功率转换器相对于第二功率转换器的相位以140度相移操作(例如,第三功率转换器以大约280度操作)。第四功率转换器相对于第三功率转换器的相位以140度相移操作(例如,第四功率转换器以大约420度操作)。因此,任何一个相位相对于具有围绕单位圆均匀间隔的相位(例如,0度、90度、180度和270度)的四相配置的相位的最大相位偏移是40度。
在五相配置中(例如,如示意图形300d所图示),第一功率转换器在基准相位(例如,零度)下操作。第二功率转换器相对于基准相位以140度相移操作(例如,第二功率转换器以大约140度操作)。第三功率转换器相对于第二功率转换器的相位以140度相移操作(例如,第三功率转换器以大约280度操作)。第四功率转换器相对于第三功率转换器的相位以140度相移操作(例如,第四功率转换器以大约420度操作)。第五功率转换器相对于第四功率转换器的相位以140度相移操作(例如,第五功率转换器以大约560度操作)。因此,任何一个相位相对于具有围绕单位圆均匀间隔的相位(例如,0度、72度、144度、216度和288度)的五相配置的相位的最大相位偏移是16度。
通过向每个附加相位提供140度相移,N相配置(例如,其中N是2到18)的最大相位偏移被限制为40度。因此,电路的性能可以独立于电路的相数而保持。
图4图示了以两相配置(例如,具有两个功率转换器)布置的多相调节器电路(例如,类似于图1A的多相调节器电路)的信号的一些示例的曲线图形400a-400d。
具体地,曲线图形400a图示了两个电流信号,即穿过第一电感器(例如,图1A的电感器120a)的第一电感器电流402a,和穿过第二电感器(例如,图1A的电感器120b)的第二电感器电流402b。在曲线图形400a中,第一电感器电流402a和第二电感器电流402b之间的相位差为180度(例如,相位围绕单位圆均匀分布)。
曲线图形400b示出第一电感器和第二电感器向其提供电流的电路的电压输出端子(例如,图1A的电压输出端子104)处的第一输出电压信号404。第一输出电压信号404具有第一平均值406、第一上峰值408和第一下峰值410。第一输出电压信号404具有第一电压纹波412(例如,在第一上峰值408和第一平均值406之间的差,或者在第一下峰值410和第一平均值406之间的差)。
曲线图形400c图示了两个替代电流信号,即穿过第一电感器(例如,图1A的电感器120a)的第三电感器电流414a,和穿过第二电感器(例如,图1A的电感器120b)的第四电感器电流414b。在曲线图形400c中,在第三电感器电流414a和第四电感器电流414b之间的相位差为140度。
曲线图形400d图示了第一电感器和第二电感器向其提供电流的电路的电压输出端子处的第二输出电压信号416。第二输出电压信号416具有第二平均值418、第二上峰值420和第二下峰值422。第二输出电压信号416具有第二电压纹波424(例如,在第二上峰值420和第二平均值418之间的差,或者在第二下峰值422和第二平均值418之间的差)。
在一些示例中,第二电压纹波424大约等于第一电压纹波412。因此,以140度相移操作的两相调节器电路的性能可以与以180度相移操作的两相调节器电路的性能相当。
图5A是图示电路500a的一些示例的示意图,该电路500a包括功率转换器508a-508n,每个功率转换器508a-508n还具有相应的反馈输入(例如,第一反馈输入552a到第N反馈输入552n)和相应的补偿端子(例如,第一补偿端子554a到第N补偿端子554n)。与图1A的电路100a中的功率转换器108a-108n类似,图5A的电路500a中的每个功率转换器508a-508n分别具有如图所示耦合的电压输入510a-510n、时钟输入512a-512n、接地端子514a-514n和开关输出516a-516n。此外,与图1A的电路100a类似,图5A的电路500a包括如图所示耦合的电压输入端子502、电压输出端子504、时钟源522、移相器518a-518n、电感器520a-520n、输入电容器528、输出电容器530、输出负载526和电接地524。在一些示例中,图5A的电路500a包括分开的集成电路封装506a-506n,而在其它示例中,图5A的电路500a可以设置在单片集成电路中。
在一些示例中,每个反馈输入552a-552n耦合到电压输出端子504并且可以从电压输出端子504接收输出电压。电压输入510a-510n耦合到电压输入端子502。在一些示例中,补偿端子554a-554n耦合在一起。在一些示例中,补偿电阻器555和补偿电容器557串联耦合在补偿端子554a-554n和电接地524之间。图5A的布置适用于“升压”、“降压”和“升压/降压”拓扑,并且例如,图5A的电路可以用于功率转换器508a-508n以实现“降压”转换器拓扑。
图5B图示了电路500b,其示出了包括图5A的移相器518a和功率转换器508a的封装506a的示例实施方式。图5A的每个封装506a-506n可以类似地实施。
与图1B的移相器118a类似,图5B的移相器518a包括如图所示耦合的移相器输入532、电阻器538、电容器540、比较器542、移相器输出534和电接地524。与图1B的功率转换器108a类似,图5B的功率转换器508a包括如图所示耦合的第一时钟输入512a、第一电压输入510a、第一开关输出516a、第一接地端子514a、开关控制电路544、第一晶体管546和第二晶体管548。功率转换器508a还包括如图所示耦合的反馈输入552a和补偿端子554a。
反馈输入552a和补偿端子554a耦合到功率转换器508a的开关控制电路544。在一些示例中,开关控制电路544包括误差放大器556、调制器558(例如,脉宽调制比较器等)和控制端子驱动器560。在一些示例中,内部基准电压源562和反馈输入552a耦合到误差放大器556的输入。误差放大器556的输出耦合到调制器558的输入。误差放大器556的输出还耦合到补偿端子554a。时钟输入512a耦合到调制器558的输入。调制器558的输出耦合到控制端子驱动器560的输入。控制端子驱动器560的输出耦合到晶体管546和晶体管548的控制端子。
在一些示例中,误差放大器556将来自内部基准电压源562的基准电压与反馈输入552a处的输出电压进行比较,并输出电压误差信号。电压误差信号被提供给补偿端子554a。电压误差信号和时钟信号分别从误差放大器556和时钟输入512a提供给调制器558。调制器558将电压误差信号与基于时钟信号的斜坡波形进行比较。调制器558向控制端子驱动器560输出基于时钟信号的占空比信号。控制端子驱动器560分别从非反相输出和反相输出向晶体管546的控制端子和晶体管548的控制端子输出控制信号。
图6A是图示电路600a的一些示例的示意图,电路600a包括功率转换器608a-608n,每个功率转换器还具有相应的时钟输出(例如,第一时钟输出617a到第N时钟输出617n)。与图5A的电路500a中的功率转换器508a-508n类似,图6A的电路600a中的每个功率转换器608a-608n分别具有如图所示耦合的电压输入610a-610n、时钟输入612a-612n、接地端子614a-614n、开关输出616a-616n、反馈输入652a-652n和补偿端子654a-654n。另外,与图5A的电路500a类似,图6A的电路600a包括如图所示耦合的电压输入端子602、电压输出端子604、时钟源622、移相器618a-618n、电感器620a-620n、输入电容器628、输出电容器630、输出负载626和电接地624。在一些示例中,图6A的电路600a包括分开的集成电路封装606a-606n,而在其它示例中,图6A的电路600a可以布置在单片集成电路中。
例如,功率转换器608a包括第一时钟输出617a。功率转换器608b包括第二时钟输出617b。功率转换器608c包括第三时钟输出617c。功率转换器608n包括第N时钟输出617n。时钟输出617a-617n与功率转换器的开关输出616a-616n分开。在一些示例中,时钟输出617a-617n耦合到相应的功率转换器608a-608n的相应的时钟输入612a-612n。例如,时钟输入612a耦合到时钟输出617a;时钟输入612b耦合到时钟输出617b;以此类推。
时钟输出617a耦合到移相器618b;时钟输出617b耦合到移相器618c;以此类推。时钟源622被配置成向第一移相器618a提供具有共用频率和第一相位的第一信号。移相器618a被配置成向时钟输入612a提供具有共用频率和第二相位的第二信号。功率转换器608a被配置成从时钟输入612a向时钟输出617a提供第二信号。功率转换器608a被配置成从时钟输出617a向移相器618b提供第二信号。移相器618b被配置成向时钟输入612b提供具有共用频率和第三相位的第三信号。功率转换器608b被配置成从时钟输入612b向时钟输出617b提供第三信号。功率转换器608b被配置成从时钟输出617b向移相器618c提供第三信号。移相器618c被配置成向时钟输入612c提供具有共用频率和第四相位的第四信号,以此类推。
功率转换器608a被进一步配置成从开关输出616a向电感器620a提供具有共用频率和第二相位的第五信号。功率转换器608b被进一步配置成从开关输出616b向电感器620b提供具有共用频率和第三相位的第六信号。功率转换器608c被进一步配置成从开关输出616c向电感器620c提供具有共用频率和第四相位的第七信号,以此类推。
在一些示例中,从开关输出提供给相应的电感器的信号与从时钟输出提供给后续移相器的信号具有不同的幅度。例如,具有共用频率和第二相位并且从时钟输出617a提供给移相器618b的第二信号可以与具有共用频率和第二相位并且从开关输出616a提供给电感器620a的第五信号具有不同的幅度。
通过具有用于输出相应的功率转换器的时钟信号的分开的时钟输出,每个时钟信号可以具有较少噪声(例如,每个时钟信号可以没有在相应的开关输出处存在的噪声),这可以改善电路的性能。此外,通过具有分开的时钟输出,功率转换器可以在不连续的操作模式下操作,而不影响提供给后续转换器的时钟信号。此外,通过具有分开的时钟输出,在开关输出处发生的任何故障或失效可以不影响输出到后续转换器的时钟信号,这可以导致电路的改善的性能和/或可靠性。
在一些示例中,移相器618a和功率转换器608a被包括在第一封装606a中;移相器618b和功率转换器608b被包括在第二封装606b中;以此类推。在一些示例(未示出)中,图5A的封装506a、图6A的封装606b和图5A的封装506c耦合在一起以形成混合电路(例如,包括类似于图5A的封装和图6A的封装的混合的电路)。其它组合也是可行的。
图6B图示了电路600b,其示出了包括图6A的移相器618a和功率转换器608a的封装606a的示例实施方式。每个封装606a-606n可以类似地实施。
与图5B的移相器518a类似,图6B的移相器618a包括如图所示耦合的移相器输入632、电阻器638、电容器640、比较器642、移相器输出634和电接地624。与图5B的功率转换器508a类似,图6B的功率转换器608a包括如图所示耦合的第一时钟输入612a、第一电压输入610a、第一开关输出616a、第一接地端子614a、第一晶体管646、第二晶体管648、第一反馈输入652a、第一补偿端子654a、开关控制电路644,以及内部基准电压源662。与图5B的开关控制电路544类似,图6B的开关控制电路644包括如图所示耦合的误差放大器656、调制器658和控制端子驱动器660。功率转换器608a还包括如图所示耦合的时钟输出617a。
在一些示例中,时钟输出617a耦合到时钟输入612a(例如,如第一连接666所示)。在一些替代示例中,时钟输出617a耦合到控制端子驱动器660的输出(例如,如第二连接668所示)。在一些其它替代示例中,时钟输出617a耦合到调制器658的输出(例如,如第三连接670所示)。
图7是用于操作包括多个功率转换器的多相调节器的方法700的一些示例的流程图。图1A的电路100a或图5A的电路500a可以被配置成执行方法700。
在框702处,方法700包括从电路的电压输入端子向第一功率转换器的第一电压输入和第二功率转换器的第二电压输入提供输入电压。在一些示例中,电压输入端子耦合到电压源。在一些示例中,图1A和图5A的电路被配置成执行在框702处指示的功能。
在框704,方法700包括向第一功率转换器的第一时钟输入提供具有共用频率和第一相位的第一信号。在一些示例中,从第一移相器(例如,图1A的118a)向第一时钟输入提供第一信号。在一些其它示例中,第一信号由第一功率转换器的内部振荡器替代性地生成。在一些示例中,图1A和图5A的电路被配置成执行在框704处指示的功能。
在框706处,方法700包括从第一功率转换器的第一开关输出向耦合在电路的第一开关输出和电压输出端子之间的电感器提供第二信号,第二信号具有共用频率和第一相位。在一些示例中,负载(例如,图1A的126)耦合到电压输出端子。在一些示例中,图1A和图5A的电路被配置成执行在框706处指示的功能。
在框708处,方法700包括从第一功率转换器的第一开关输出向移相器提供具有共用频率和第一相位的第二信号。在一些示例中,移相器被称为第二移相器(例如,图1A的118b)。在一些示例中,图1A和图5A的电路被配置成执行在框708处指示的功能。
在框710处,方法700包括从移相器向第二功率转换器的第二时钟输入提供第三信号。第三信号具有共用频率和与第一相位不同的第二相位。在一些示例中,图1A和图5A的电路被配置成执行在框710处指示的功能。
在一些示例中,然后从第二开关输出(例如,图1A的116b)向第三移相器(例如,图1A的118c)提供具有共用频率和第二相位的第四信号,并且然后从第三移相器向第三功率转换器的第三时钟输入提供具有共用频率和不同于第一相位和第二相位的第三相位的第五信号。
图8是用于操作包括多个功率转换器的多相调节器的方法800的一些替代示例的流程图。图1A的电路100a或图6A的电路600a可以被配置成执行方法800。
在框802处,方法800包括从电路的电压输入端子向第一功率转换器的第一电压输入和第二功率转换器的第二电压输入提供输入电压。在一些示例中,电压输入端子耦合到电压源。在一些示例中,图1A和图6A的电路被配置成执行在框802处指示的功能。
在框804处,方法800包括向第一功率转换器的第一时钟输入提供具有共用频率和第一相位的第一信号。在一些示例中,从第一移相器(例如,图6A的618a)向第一时钟输入提供第一信号。在一些其它示例中,第一信号由第一功率转换器的内部振荡器替代性地生成。在一些示例中,图1A和图6A的电路被配置成执行在框804处指示的功能。
在框806处,方法800包括从第一功率转换器的第一开关输出向耦合在电路的第一开关输出和电压输出端子之间的电感器提供第二信号。第二信号具有共用频率和第一相位。在一些示例中,负载(例如,图6A的626)耦合到电压输出端子。在一些示例中,图1A和图6A的电路被配置成执行在框806处指示的功能。
在框808处,方法800包括从第一功率转换器的第一时钟输出向移相器提供具有共用频率和第一相位的第一信号。第一时钟输出(例如,图6A的617a)与第一开关输出分开。在一些示例中,移相器被称为第二移相器(例如,图6A的618b)。在一些示例中,图1A和图6A的电路被配置成执行在框808处指示的功能。
在框810处,方法800包括从移相器向第二功率转换器的第二时钟输入提供第三信号。第三信号具有共用频率和与第一相位不同的第二相位。在一些示例中,图1A和图6A的电路被配置成执行在框810处指示的功能。
在一些示例中,然后从第二时钟输出(例如,图6A的617b)向第三移相器(例如,图6A的618c)提供具有共用频率和第二相位的第三信号,并且然后从第三移相器向第三功率转换器的第三时钟输入提供具有共用频率和不同于第一相位和第二相位的第三相位的第四信号。
上面以一系列动作或功能图示和描述了方法,但是所图示的这些动作或功能的顺序并不限制。例如,除了本文所图示和/或描述的那些动作或功能之外,一些动作或功能可以以不同的顺序发生和/或与其它动作或功能同时发生。另外,一些图示的动作或功能对于实施该说明书的一个或多个方面或示例来说是可选的。此外,本文描绘的一个或多个动作或功能可以在一个或多个分开的动作、功能和/或阶段中执行。在一些示例中,可以使用存储在存储器中的指令在计算机可读介质中实施上述方法。
在本说明书中,术语“耦合”可涵盖实现与本说明书一致的功能关系的直接或间接连接、通信或信号路径。因此,如果设备A生成信号以控制设备B执行功能,则:(a)在第一示例中,设备A直接耦合到设备B;或者(b)在第二示例中,如果中间组件C没有实质性地改变设备A和设备B之间的功能关系,则设备A通过中间组件C耦合到设备B,因此设备B经由通过设备A生成的控制信号由设备A控制。
在权利要求的范围内,在所描述的示例中可以进行修改,并且其它实施方式是可以的。

Claims (20)

1.一种电路,其包括:
第一功率转换器,其具有第一电压输入和第一输出;
第二功率转换器,其具有耦合到所述第一电压输入的第二电压输入、时钟输入和第二输出;以及
移相器,其耦合在所述第一输出和所述第二功率转换器的所述时钟输入之间。
2.根据权利要求1所述的电路,其中所述第一输出是第一开关输出,并且所述第二输出是第二开关输出,所述电路还包括:
第一电感器,其具有第一电感器端子和第二电感器端子,所述第一电感器端子耦合到所述第一开关输出;以及
第二电感器,其具有第三电感器端子和第四电感器端子,所述第三电感器端子耦合到所述第二开关输出,并且所述第四电感器端子耦合到所述第二电感器端子。
3.根据权利要求1所述的电路,其中所述第一输出是时钟输出,所述第一功率转换器具有第一开关输出,所述第二输出是第二开关输出,所述电路还包括:
第一电感器,其具有第一电感器端子和第二电感器端子,所述第一电感器端子耦合到所述第一开关输出;以及
第二电感器,其具有第三电感器端子和第四电感器端子,所述第三电感器端子耦合到所述第二开关输出,并且所述第四电感器端子耦合到所述第二电感器端子。
4.根据权利要求1所述的电路,其中所述移相器被配置成接收具有频率和第一相位的第一信号,并且在所述时钟输入处提供具有所述频率和第二相位的第二信号,所述第二相位从所述第一相位移位140度。
5.根据权利要求1所述的电路,其中所述移相器包括:
电阻器,其具有耦合到所述第一输出的第一电阻器端子,以及第二电阻器端子;
电容器,其具有耦合到所述第二电阻器端子的第一电容器端子;以及
比较器,其具有耦合到所述第二电阻器端子和所述第一电容器端子的比较器输入和耦合到所述时钟输入的比较器输出。
6.根据权利要求5所述的电路,其中所述第二功率转换器包括:
开关控制电路,其具有对应于所述时钟输入的开关控制输入,以及开关控制输出;
第一晶体管,其具有耦合到所述开关控制输出的第一控制端子、耦合到所述第二电压输入的第一晶体管端子,以及第二晶体管端子;以及
第二晶体管,其具有耦合到所述开关控制输出的第二控制端子、耦合到接地端子的第三晶体管端子,以及耦合到所述第二晶体管端子的第四晶体管端子。
7.根据权利要求1所述的电路,其中所述时钟输入是第二时钟输入,所述第一功率转换器具有第一时钟输入,并且所述移相器是第二移相器,所述电路还包括:
第一移相器,其耦合到所述第一时钟输入。
8.根据权利要求7所述的电路,其中:
所述第一移相器被配置成接收具有频率和第一相位的第一信号,并在所述第一时钟输入处提供具有所述频率和第二相位的第一时钟信号,所述第二相位从所述第一相位移位135度到145度;并且
所述第二移相器被配置成接收具有所述频率和所述第二相位的输出信号,并且在所述第二时钟输入处提供具有所述频率和第三相位的第二时钟信号,所述第三相位从所述第二相移位135度到145度。
9.根据权利要求8所述的电路,还包括:
耦合到所述第一移相器的振荡器,所述振荡器被配置成向所述第一移相器提供具有所述频率和所述第一相位的所述第一信号。
10.根据权利要求1所述的电路,其中所述移相器是第一移相器,所述电路还包括:
第三功率转换器,其具有耦合到所述第一电压输入的第三电压输入、相应的时钟输入和第三输出;以及
第二移相器,其耦合在所述第二功率转换器的所述第二输出和所述第三功率转换器的所述时钟输入之间。
11.一种电路,其包括:
第一功率转换器,其具有第一电压输入、第一输出和耦合到所述第一输出的第一反馈输入;
第一电感器,其具有第一电感器端子和第二电感器端子,所述第一电感器端子耦合到所述第一输出;
第二功率转换器,其具有耦合到所述第一电压输入的第二电压输入、时钟输入、第二输出和耦合到所述第一输出的第二反馈输入;
第二电感器,其具有第三电感器端子和第四电感器端子,所述第三电感器端子耦合到所述第二输出,并且所述第四电感器端子耦合到所述第二电感器端子;以及
移相器,其耦合在所述第一输出和所述第二功率转换器的所述时钟输入之间。
12.根据权利要求11所述的电路,还包括:
输入电容器,其具有耦合到所述第一电压输入并耦合到所述第二电压输入的第一电容器端子,并且具有耦合到地的第二电容器端子;以及
输出电容器,其具有耦合到所述第二电感器端子的第三电容器端子和耦合到地的第四电容器端子。
13.根据权利要求11所述的电路,其中所述第一功率转换器包括:
开关控制电路,其具有耦合到内部基准电压的第一开关控制输入、对应于所述时钟输入的第二开关控制输入,以及开关控制输出;
第一晶体管,其具有耦合到所述开关控制输出的第一控制端子、耦合到所述第二电压输入的第一晶体管端子,以及耦合到所述第一输出的第二晶体管端子;以及
第二晶体管,其具有耦合到所述开关控制输出的第二控制端子、耦合到接地端子的第三晶体管端子,以及耦合到所述第一输出的第四晶体管端子。
14.根据权利要求11所述的电路,其中所述移相器是第一移相器,所述电路还包括:
第三功率转换器,其具有耦合到所述第一电压输入的第三电压输入、相应的时钟输入和第三输出;以及
第二移相器,其耦合在所述第二功率转换器的所述第二输出和所述第三功率转换器的所述时钟输入之间。
15.根据权利要求14所述的电路,还包括:
第三电感器,其具有第五电感器端子和第六电感器端子,所述第五电感器端子耦合到所述第三输出,并且所述第六电感器端子耦合到所述第二电感器端子和所述第四电感器端子。
16.一种电路,其包括:
第一功率转换器,其具有第一电压输入、第一开关输出、第一时钟输出和耦合到所述第一开关输出的第一反馈输入;
第一电感器,其具有第一电感器端子和第二电感器端子,所述第一电感器端子耦合到所述第一开关输出;
第二功率转换器,其具有耦合到所述第一电压输入的第二电压输入、时钟输入、第二开关输出和耦合到所述第一时钟输出的第二反馈输入;
第二电感器,其具有第三电感器端子和第四电感器端子,所述第三电感器端子耦合到所述第二开关输出,并且所述第四电感器端子耦合到所述第二电感器端子;以及
移相器,其耦合在所述第一时钟输出和所述第二功率转换器的所述时钟输入之间。
17.根据权利要求16所述的电路,还包括:
输入电容器,其具有耦合到所述第一电压输入并耦合到所述第二电压输入的第一电容器端子,并且具有耦合到地的第二电容器端子。
18.根据权利要求16所述的电路,还包括:
输出电容器,其具有耦合到所述第二电感器端子的第三电容器端子和耦合到地的第四电容器端子。
19.根据权利要求16所述的电路,其中所述第一功率转换器包括:
开关控制电路,其具有耦合到内部基准电压的第一开关控制输入、对应于所述时钟输入的第二开关控制输入,以及开关控制输出;
第一晶体管,其具有耦合到所述开关控制输出的第一控制端子、耦合到所述第二电压输入的第一晶体管端子,以及耦合到所述第一开关输出的第二晶体管端子;以及
第二晶体管,其具有耦合到所述开关控制输出的第二控制端子、耦合到接地端子的第三晶体管端子,以及耦合到所述第一开关输出的第四晶体管端子。
20.根据权利要求19所述的电路,其中所述开关控制电路包括:
误差放大器,其具有第一输入、第二输入和输出,所述第一输入耦合到所述内部基准电压,并且所述第二输入耦合到所述时钟输入;
调制器,其具有耦合到所述误差放大器的输入,以及输出;以及
控制端子驱动器,其具有耦合到所述调制器的所述输出的输入并且具有对应于所述开关控制输出的输出。
CN202110549382.3A 2020-05-29 2021-05-20 菊花链时钟分配系统 Pending CN113746323A (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US202063031814P 2020-05-29 2020-05-29
US63/031,814 2020-05-29
US17/317,101 US11646666B2 (en) 2020-05-29 2021-05-11 Daisy chain clock distribution system
US17/317,101 2021-05-11

Publications (1)

Publication Number Publication Date
CN113746323A true CN113746323A (zh) 2021-12-03

Family

ID=78705623

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110549382.3A Pending CN113746323A (zh) 2020-05-29 2021-05-20 菊花链时钟分配系统

Country Status (2)

Country Link
US (1) US11646666B2 (zh)
CN (1) CN113746323A (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11507128B1 (en) * 2021-08-31 2022-11-22 Texas Instruments Incorporated Low on-time control for switching power supply
US12021542B2 (en) * 2022-03-03 2024-06-25 Texas Instruments Incorporated Device, system, and method for intra-package electromagnetic interference suppression

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN206759312U (zh) * 2017-01-19 2017-12-15 深圳市华芯邦科技有限公司 Dcdc模块自动切换的直流电能变换系统
US11190105B1 (en) * 2020-12-11 2021-11-30 Texas Instruments Incorporated Single inductor multiple output regulator

Also Published As

Publication number Publication date
US20210376731A1 (en) 2021-12-02
US11646666B2 (en) 2023-05-09

Similar Documents

Publication Publication Date Title
TWI483529B (zh) 多相直流對直流電源轉換器
US9941789B2 (en) Feedforward circuit for DC-to-DC converters with digital voltage control loop
US10554127B2 (en) Control circuit and control method for multi-output DC-DC converter
US6885176B2 (en) PWM control circuit for the post-adjustment of multi-output switching power supplies
US6348780B1 (en) Frequency control of hysteretic power converter by adjusting hystersis levels
US7595623B2 (en) Methods and apparatus for a spread spectrum switching regulator
US6469478B1 (en) Multiple output power supply including one regulated converter and at least one semi-regulated converter
US8085015B2 (en) Current balancing circuit and method
US20200169170A1 (en) Cot controlled multi-phase converter and control circuit thereof
JP5768475B2 (ja) スイッチング電源装置
US7342383B1 (en) Apparatus and method for smooth DCM-to-CCM transition in a multi-phase DC-DC converter
TWI401874B (zh) 抑制熱耗散的方法
EP1473820A2 (en) Multi-phase and multi-module power system with a current share bus
US7342386B2 (en) Multiphase power converter having balanced currents
US20070290667A1 (en) Step-up/step-down type DC-DC converter, and control circuit and control method of the same
CN113746323A (zh) 菊花链时钟分配系统
JP2007116823A (ja) Dc−dcコンバータの制御回路および制御方法
JP2008263714A (ja) Dc−dcコンバータの制御回路、dc−dcコンバータおよび電源電圧供給方法
US20130099834A1 (en) Ramp signal generation circuit and ramp signal adjustment circuit
CN113574784A (zh) 具有调制开关的功率转换
EP2647115B1 (en) Efficiency-optimizing, calibrated sensorless power/energy conversion in a switch-mode power supply
US10454373B2 (en) Multiphase buck converter with current balancing
US8710821B2 (en) Method for inhibiting thermal run-away
EP1087506A2 (en) Frequency control of switch-mode power supply
US5793628A (en) Multi-phase pulse-width-modulation power converter

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination