CN113542445A - 一种地址转换方法、装置、设备及机器可读存储介质 - Google Patents

一种地址转换方法、装置、设备及机器可读存储介质 Download PDF

Info

Publication number
CN113542445A
CN113542445A CN202110594148.2A CN202110594148A CN113542445A CN 113542445 A CN113542445 A CN 113542445A CN 202110594148 A CN202110594148 A CN 202110594148A CN 113542445 A CN113542445 A CN 113542445A
Authority
CN
China
Prior art keywords
message
processed
cpu
session information
session
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202110594148.2A
Other languages
English (en)
Inventor
王柏鹤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
New H3C Security Technologies Co Ltd
Original Assignee
New H3C Security Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by New H3C Security Technologies Co Ltd filed Critical New H3C Security Technologies Co Ltd
Priority to CN202110594148.2A priority Critical patent/CN113542445A/zh
Publication of CN113542445A publication Critical patent/CN113542445A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L61/00Network arrangements, protocols or services for addressing or naming
    • H04L61/09Mapping addresses
    • H04L61/25Mapping addresses of the same type
    • H04L61/2503Translation of Internet protocol [IP] addresses
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L61/00Network arrangements, protocols or services for addressing or naming
    • H04L61/09Mapping addresses
    • H04L61/25Mapping addresses of the same type
    • H04L61/2503Translation of Internet protocol [IP] addresses
    • H04L61/251Translation of Internet protocol [IP] addresses between different IP versions

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

本公开提供一种地址转换方法、装置、设备及机器可读存储介质,该方法包括:接收待处理报文,查询本地与所述待处理报文匹配的会话信息;根据与所述待处理报文匹配的会话信息,对所述待处理报文进行地址转换;将经过地址转换的报文进行根据转换后的目的IP地址进行转发;所述会话信息是根据CPU下发的会话信息保存的。通过本公开的技术方案,使用专门的FPGA,根据CPU下发的会话信息,对关联匹配的待处理报文进行地址转换,并将转换后的报文进行转发,避免CPU在地址转换上消耗过大性能,同时利用了FPGA数倍于CPU的地址转换报文转发性能,提高AFT设备的处理效率。

Description

一种地址转换方法、装置、设备及机器可读存储介质
技术领域
本公开涉及通信技术领域,尤其是涉及一种地址转换方法、装置、设备及机器可读存储介质。
背景技术
IPv4技术已经诞生了数十个年头,IPv4设计时采用的是32bit长度。理论上可以提供2的32次方个也就是43亿个IP地址。但是随着设备数量的快速增长。IPv4已经不能满足目前的需求。IPv6地址有2的128次方个。但是由于现在的一些硬件兼容性、软件兼容性,等问题无法立即普及IPv6。目前的NAT技术仅仅只能进行IPv4的地址之间进行转换。目前一些互联网公司的网站地址已经变成了IPv6地址。如果用户的终端不是IPv6的设备将无法访问。
CPU(central processing unit,中央处理器)作为计算机系统的运算和控制核心,是信息处理、程序运行的最终执行单元。
FPGA(Field Programmable Gate Array,现场可编程逻辑门阵列)是在PAL、GAL等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。
在AFT(Address Family Translation,地址族转换)设备中,通常CPU用于进行地址转换,通过在设备上配置对应的策略,配置的策略可以是变换源ip地址、目的ip地址、源端口号、目的端口号。流量上送到AFT设备上。根据报文五元组信息去配置对应的策略,如果匹配上了会根据对应的策略进行地址转换。现有技术一般是报文的解析和策略的配置和报文地址转换都是在CPU上进行的,这种方式的缺点是CPU低报文的转发能力比较弱,如果报文解析、策略匹配和地址转换都是在CPU上进行的转换,会是降低CPU低性能。
发明内容
有鉴于此,本公开提供一种地址转换方法、装置及电子设备、机器可读存储介质,以改善上述IPv4、IPv6地址消耗CPU性能过大的问题。
具体地技术方案如下:
本公开提供了一种地址转换方法,应用于AFT设备的FPGA,所述AFT设备还包括CPU,所述方法包括:接收待处理报文,查询本地与所述待处理报文匹配的会话信息;根据与所述待处理报文匹配的会话信息,对所述待处理报文进行地址转换;将经过地址转换的报文进行根据转换后的目的IP地址进行转发;所述会话信息是根据CPU下发的会话信息保存的。
作为一种技术方案,所述接收待处理报文,查询本地与所述待处理报文匹配的会话信息,包括:若本地未查询到与所述待处理报文匹配的会话信息,则将所述待处理报文上送至CPU;接收并保存CPU根据所述被上送的待处理报文下发的会话信息。
作为一种技术方案,所述若本地未查询到与所述待处理报文匹配的会话信息,则将所述待处理报文上送至CPU,包括:通过报文上送通道将所述待处理报文上送至CPU;所述接收并保存CPU根据所述被上送的待处理报文下发的会话信息,包括:通过会话下刷通道接收CPU下发的会话信息;所述报文上送通道和会话下刷通道是预先与CPU建立的。
作为一种技术方案,所述会话信息是根据CPU下发的会话信息保存的,包括:所述CPU下发的会话信息,是CPU根据待处理报文进行地址转换并预查到路由信息后,记录的映射信息生成的会话信息。
本公开同时提供了一种地址转换装置,应用于AFT设备的FPGA,所述AFT设备还包括CPU,所述装置包括:查询模块,用于接收待处理报文,查询本地与所述待处理报文匹配的会话信息;转换模块,用于根据与所述待处理报文匹配的会话信息,对所述待处理报文进行地址转换;转发模块,用于将经过地址转换的报文进行根据转换后的目的IP地址进行转发;所述会话信息是根据CPU下发的会话信息保存的。
作为一种技术方案,所述接收待处理报文,查询本地与所述待处理报文匹配的会话信息,包括:若本地未查询到与所述待处理报文匹配的会话信息,则将所述待处理报文上送至CPU;接收并保存CPU根据所述被上送的待处理报文下发的会话信息。
作为一种技术方案,所述若本地未查询到与所述待处理报文匹配的会话信息,则将所述待处理报文上送至CPU,包括:通过报文上送通道将所述待处理报文上送至CPU;所述接收并保存CPU根据所述被上送的待处理报文下发的会话信息,包括:通过会话下刷通道接收CPU下发的会话信息;所述报文上送通道和会话下刷通道是预先与CPU建立的。
作为一种技术方案,所述会话信息是根据CPU下发的会话信息保存的,包括:所述CPU下发的会话信息,是CPU根据待处理报文进行地址转换并预查到路由信息后,记录的映射信息生成的会话信息。
本公开同时提供了一种电子设备,包括处理器和机器可读存储介质,所述机器可读存储介质存储有能够被所述处理器执行的机器可执行指令,处理器执行所述机器可执行指令以实现前述的地址转换方法。
本公开同时提供了一种机器可读存储介质,所述机器可读存储介质存储有机器可执行指令,所述机器可执行指令在被处理器调用和执行时,所述机器可执行指令促使所述处理器实现前述的地址转换方法。
本公开提供的上述技术方案至少带来了以下有益效果:
使用专门的FPGA,根据CPU下发的会话信息,对关联匹配的待处理报文进行地址转换,并将转换后的报文进行转发,避免CPU在地址转换上消耗过大性能,同时利用了FPGA数倍于CPU的地址转换报文转发性能,提高AFT设备的处理效率。
附图说明
为了更加清楚地说明本公开实施方式或者现有技术中的技术方案,下面将对本公开实施方式或者现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本公开中记载的一些实施方式,对于本领域普通技术人员来讲,还可以根据本公开实施方式的这些附图获得其他的附图。
图1是本公开一种实施方式中的地址转换方法的流程图;
图2是本公开一种实施方式中的地址转换装置的结构图;
图3是本公开一种实施方式中的电子设备的硬件结构图。
具体实施方式
在本公开实施方式使用的术语仅仅是出于描述特定实施方式的目的,而非限制本公开。本公开和权利要求书中所使用的单数形式的“一种”、“所述”和“该”也旨在包括多数形式,除非上下文清楚地表示其它含义。还应当理解,本文中使用的术语“和/或”是指包含一个或多个相关联的列出项目的任何或所有可能组合。
应当理解,尽管在本公开实施方式可能采用术语第一、第二、第三等来描述各种信息,但这些信息不应限于这些术语。这些术语仅用来将同一类型的信息彼此区分开。例如,在不脱离本公开范围的情况下,第一信息也可以被称为第二信息,类似地,第二信息也可以被称为第一信息。取决于语境,此外,所使用的词语“如果”可以被解释成为“在……时”或“当……时”或“响应于确定”。
一种AFT设备是接收报文后,把报文直接上送给CPU,然后在对报文进行策略匹配、地址转换和报文转发都要在CPU上进行,逻辑上不支持AFT快转功能。如果所有的报文进行地址转换都在CPU上进行,由于CPU的出现报文的能力转发性能只能是G级别的。与此同时CPU就很难进行其他的业务处理。对于高性能的设备而言,影响过大的。
有鉴于此,本公开提供一种地址转换方法、装置及电子设备、机器可读存储介质,以改善上述技术问题的问题。
具体地技术方案如后述。
本公开提供了一种地址转换方法,应用于AFT设备的FPGA,所述AFT设备还包括CPU,所述方法包括:接收待处理报文,查询本地与所述待处理报文匹配的会话信息;根据与所述待处理报文匹配的会话信息,对所述待处理报文进行地址转换;将经过地址转换的报文进行根据转换后的目的IP地址进行转发;所述会话信息是根据CPU下发的会话信息保存的。
具体地,如图1,包括以下步骤:
步骤S11,接收待处理报文,查询本地与所述待处理报文匹配的会话信息。
步骤S12,根据与所述待处理报文匹配的会话信息,对所述待处理报文进行地址转换。
步骤S13,将经过地址转换的报文进行根据转换后的目的IP地址进行转发;所述会话信息是根据CPU下发的会话信息保存的。
使用专门的FPGA,根据CPU下发的会话信息,对关联匹配的待处理报文进行地址转换,并将转换后的报文进行转发,避免CPU在地址转换上消耗过大性能,同时利用了FPGA数倍于CPU的地址转换报文转发性能,提高AFT设备的处理效率。
作为一种技术方案,所述接收待处理报文,查询本地与所述待处理报文匹配的会话信息,包括:若本地未查询到与所述待处理报文匹配的会话信息,则将所述待处理报文上送至CPU;接收并保存CPU根据所述被上送的待处理报文下发的会话信息。
作为一种技术方案,所述若本地未查询到与所述待处理报文匹配的会话信息,则将所述待处理报文上送至CPU,包括:通过报文上送通道将所述待处理报文上送至CPU;所述接收并保存CPU根据所述被上送的待处理报文下发的会话信息,包括:通过会话下刷通道接收CPU下发的会话信息;所述报文上送通道和会话下刷通道是预先与CPU建立的。
作为一种技术方案,所述会话信息是根据CPU下发的会话信息保存的,包括:所述CPU下发的会话信息,是CPU根据待处理报文进行地址转换并预查到路由信息后,记录的映射信息生成的会话信息。
在硬件上建立CPU和逻辑之间专用的两条通道,报文上送通道和会话下刷通道,也可以建立软件逻辑通道。报文上送通道,负责将FPGA收到的首报文上送给CPU,由CPU进行策略匹配,然后生成转后的会话信息。会话下刷通道,负责将CPU生成的会话信息进行组装然后下刷到逻辑中。
当逻辑收到报文后直接逻辑通过解析报文信息,查找是否有对应的会话信息。当CPU收到报文后,然后进行策略匹配如果匹配上,会对首报文进行地址转换,同时会生成对应的会话信息,然后把对应的会话信息和流表信息加以组装通过会话下刷通道下刷给逻辑,这里的会话信息内容组成是一半IPv4一半IPv6。
通过CPU+FPGA架构,增加了AFT的转发性能,之前只在CPU进行处理AFT业务报文转发是在40G,现在方案首报文上平台后续报文在逻辑上处理,转发性能在200G。同时释放了CPU,让CPU可以处理其他的业务。释放CPU的业务处理也能减少CPU应为异常导致一些业务的异常。同时保障了设备的稳定性。
本公开同时提供了一种地址转换装置,如图2,应用于AFT设备的FPGA,所述AFT设备还包括CPU,所述装置包括:查询模块21,用于接收待处理报文,查询本地与所述待处理报文匹配的会话信息;转换模块22,用于根据与所述待处理报文匹配的会话信息,对所述待处理报文进行地址转换;转发模块23,用于将经过地址转换的报文进行根据转换后的目的IP地址进行转发;所述会话信息是根据CPU下发的会话信息保存的。
作为一种技术方案,所述接收待处理报文,查询本地与所述待处理报文匹配的会话信息,包括:若本地未查询到与所述待处理报文匹配的会话信息,则将所述待处理报文上送至CPU;接收并保存CPU根据所述被上送的待处理报文下发的会话信息。
作为一种技术方案,所述若本地未查询到与所述待处理报文匹配的会话信息,则将所述待处理报文上送至CPU,包括:通过报文上送通道将所述待处理报文上送至CPU;所述接收并保存CPU根据所述被上送的待处理报文下发的会话信息,包括:通过会话下刷通道接收CPU下发的会话信息;所述报文上送通道和会话下刷通道是预先与CPU建立的。
作为一种技术方案,所述会话信息是根据CPU下发的会话信息保存的,包括:所述CPU下发的会话信息,是CPU根据待处理报文进行地址转换并预查到路由信息后,记录的映射信息生成的会话信息。
装置实施方式与对应的方法实施方式相同或相似,在此不再赘述。
在一种实施方式中,本公开提供了一种电子设备,包括处理器和机器可读存储介质,所述机器可读存储介质存储有能够被所述处理器执行的机器可执行指令,处理器执行所述机器可执行指令以实现前述的地址转换方法,从硬件层面而言,硬件架构示意图可以参见图3所示。
在一种实施方式中,本公开提供了一种机器可读存储介质,所述机器可读存储介质存储有机器可执行指令,所述机器可执行指令在被处理器调用和执行时,所述机器可执行指令促使所述处理器实现前述的地址转换方法。
这里,机器可读存储介质可以是任何电子、磁性、光学或其它物理存储装置,可以包含或存储信息,如可执行指令、数据,等等。例如,机器可读存储介质可以是:RAM(RadomAccess Memory,随机存取存储器)、易失存储器、非易失性存储器、闪存、存储驱动器(如硬盘驱动器)、固态硬盘、任何类型的存储盘(如光盘、dvd等),或者类似的存储介质,或者它们的组合。
上述实施方式阐明的系统、装置、模块或单元,具体可以由计算机芯片或实体实现,或者由具有某种功能的产品来实现。一种典型的实现设备为计算机,计算机的具体形式可以是个人计算机、膝上型计算机、蜂窝电话、相机电话、智能电话、个人数字助理、媒体播放器、导航设备、电子邮件收发设备、游戏控制台、平板计算机、可穿戴设备或者这些设备中的任意几种设备的组合。
为了描述的方便,描述以上装置时以功能分为各种单元分别描述。当然,在实施本公开时可以把各单元的功能在同一个或多个软件和/或硬件中实现。
本领域内的技术人员应明白,本公开的实施方式可提供为方法、系统、或计算机程序产品。因此,本公开可采用完全硬件实施方式、完全软件实施方式、或结合软件和硬件方面的实施方式的形式。而且,本公开实施方式可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、CD-ROM、光学存储器等)上实施的计算机程序产品的形式。
本公开是参照根据本公开实施方式的方法、设备(系统)、和计算机程序产品的流程图和/或方框图来描述的。应理解可以由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其它可编程数据处理设备的处理器以产生一个机器,使得通过计算机或其它可编程数据处理设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
而且,这些计算机程序指令也可以存储在能引导计算机或其它可编程数据处理设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指令装置的制造品,该指令装置实现在流程图一个流程或者多个流程和/或方框图一个方框或者多个方框中指定的功能。
这些计算机程序指令也可装载到计算机或其它可编程数据处理设备上,使得在计算机或者其它可编程设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其它可编程设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
本领域技术人员应明白,本公开的实施方式可提供为方法、系统或计算机程序产品。因此,本公开可以采用完全硬件实施方式、完全软件实施方式、或者结合软件和硬件方面的实施方式的形式。而且,本公开可以采用在一个或者多个其中包含有计算机可用程序代码的计算机可用存储介质(可以包括但不限于磁盘存储器、CD-ROM、光学存储器等)上实施的计算机程序产品的形式。
以上所述仅为本公开的实施方式而已,并不用于限制本公开。对于本领域技术人员来说,本公开可以有各种更改和变化。凡在本公开的精神和原理之内所作的任何修改、等同替换、改进等,均应包含在本公开的权利要求范围之内。

Claims (10)

1.一种地址转换方法,其特征在于,应用于AFT设备的FPGA,所述AFT设备还包括CPU,所述方法包括:
接收待处理报文,查询本地与所述待处理报文匹配的会话信息;
根据与所述待处理报文匹配的会话信息,对所述待处理报文进行地址转换;
将经过地址转换的报文进行根据转换后的目的IP地址进行转发;
所述会话信息是根据CPU下发的会话信息保存的。
2.根据权利要求1所述的方法,其特征在于,所述接收待处理报文,查询本地与所述待处理报文匹配的会话信息,包括:
若本地未查询到与所述待处理报文匹配的会话信息,则将所述待处理报文上送至CPU;
接收并保存CPU根据所述被上送的待处理报文下发的会话信息。
3.根据权利要求2所述的方法,其特征在于,
所述若本地未查询到与所述待处理报文匹配的会话信息,则将所述待处理报文上送至CPU,包括:
通过报文上送通道将所述待处理报文上送至CPU;
所述接收并保存CPU根据所述被上送的待处理报文下发的会话信息,包括:
通过会话下刷通道接收CPU下发的会话信息;
所述报文上送通道和会话下刷通道是预先与CPU建立的。
4.根据权利要求2所述的方法,其特征在于,所述会话信息是根据CPU下发的会话信息保存的,包括:
所述CPU下发的会话信息,是CPU根据待处理报文进行地址转换并预查到路由信息后,记录的映射信息生成的会话信息。
5.一种地址转换装置,其特征在于,应用于AFT设备的FPGA,所述AFT设备还包括CPU,所述装置包括:
查询模块,用于接收待处理报文,查询本地与所述待处理报文匹配的会话信息;
转换模块,用于根据与所述待处理报文匹配的会话信息,对所述待处理报文进行地址转换;
转发模块,用于将经过地址转换的报文进行根据转换后的目的IP地址进行转发;
所述会话信息是根据CPU下发的会话信息保存的。
6.根据权利要求5所述的装置,其特征在于,所述接收待处理报文,查询本地与所述待处理报文匹配的会话信息,包括:
若本地未查询到与所述待处理报文匹配的会话信息,则将所述待处理报文上送至CPU;
接收并保存CPU根据所述被上送的待处理报文下发的会话信息。
7.根据权利要求6所述的装置,其特征在于,
所述若本地未查询到与所述待处理报文匹配的会话信息,则将所述待处理报文上送至CPU,包括:
通过报文上送通道将所述待处理报文上送至CPU;
所述接收并保存CPU根据所述被上送的待处理报文下发的会话信息,包括:
通过会话下刷通道接收CPU下发的会话信息;
所述报文上送通道和会话下刷通道是预先与CPU建立的。
8.根据权利要求6所述的装置,其特征在于,所述会话信息是根据CPU下发的会话信息保存的,包括:
所述CPU下发的会话信息,是CPU根据待处理报文进行地址转换并预查到路由信息后,记录的映射信息生成的会话信息。
9.一种电子设备,其特征在于,包括:处理器和机器可读存储介质,所述机器可读存储介质存储有能够被所述处理器执行的机器可执行指令,所述处理器执行所述机器可执行指令,以实现权利要求1-4任一所述的方法。
10.一种机器可读存储介质,其特征在于,所述机器可读存储介质存储有机器可执行指令,所述机器可执行指令在被处理器调用和执行时,所述机器可执行指令促使所述处理器实现权利要求1-4任一所述的方法。
CN202110594148.2A 2021-05-28 2021-05-28 一种地址转换方法、装置、设备及机器可读存储介质 Pending CN113542445A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110594148.2A CN113542445A (zh) 2021-05-28 2021-05-28 一种地址转换方法、装置、设备及机器可读存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110594148.2A CN113542445A (zh) 2021-05-28 2021-05-28 一种地址转换方法、装置、设备及机器可读存储介质

Publications (1)

Publication Number Publication Date
CN113542445A true CN113542445A (zh) 2021-10-22

Family

ID=78095492

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110594148.2A Pending CN113542445A (zh) 2021-05-28 2021-05-28 一种地址转换方法、装置、设备及机器可读存储介质

Country Status (1)

Country Link
CN (1) CN113542445A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114979236A (zh) * 2022-05-12 2022-08-30 山石网科通信技术股份有限公司 数据传输方法、装置、存储介质以及电子设备

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006173664A (ja) * 2004-12-10 2006-06-29 National Institute Of Information & Communication Technology ソフトウェア無線機及び、プログラマブル信号処理装置、中央制御信号処理装置
CN108055202A (zh) * 2017-12-07 2018-05-18 锐捷网络股份有限公司 一种报文处理设备和方法
CN109510785A (zh) * 2018-12-27 2019-03-22 杭州迪普科技股份有限公司 一种镜像报文的方法和装置
CN109525518A (zh) * 2018-12-25 2019-03-26 北京物芯科技有限责任公司 一种基于fpga的ip报文网络地址转换方法及装置
CN109618020A (zh) * 2018-12-25 2019-04-12 北京物芯科技有限责任公司 一种分片报文的网络地址转换方法及装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006173664A (ja) * 2004-12-10 2006-06-29 National Institute Of Information & Communication Technology ソフトウェア無線機及び、プログラマブル信号処理装置、中央制御信号処理装置
CN108055202A (zh) * 2017-12-07 2018-05-18 锐捷网络股份有限公司 一种报文处理设备和方法
CN109525518A (zh) * 2018-12-25 2019-03-26 北京物芯科技有限责任公司 一种基于fpga的ip报文网络地址转换方法及装置
CN109618020A (zh) * 2018-12-25 2019-04-12 北京物芯科技有限责任公司 一种分片报文的网络地址转换方法及装置
CN109510785A (zh) * 2018-12-27 2019-03-22 杭州迪普科技股份有限公司 一种镜像报文的方法和装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114979236A (zh) * 2022-05-12 2022-08-30 山石网科通信技术股份有限公司 数据传输方法、装置、存储介质以及电子设备
CN114979236B (zh) * 2022-05-12 2024-06-28 山石网科通信技术股份有限公司 数据传输方法、装置、存储介质以及电子设备

Similar Documents

Publication Publication Date Title
EP3605972B1 (en) Packet transmission method, edge device, and machine readable storage medium
US8290934B2 (en) Method and system for processing access control lists using a hashing scheme
CN106878194B (zh) 一种报文处理方法和装置
CN108768866B (zh) 组播报文跨卡转发方法、装置、网络设备及可读存储介质
CN107580079B (zh) 一种报文传输方法和装置
CN111510478B (zh) 请求处理方法、装置、系统及电子设备
CN108390954B (zh) 一种报文传输方法和设备
CN108718278A (zh) 一种报文传输方法和装置
JP2006025121A (ja) フレーム転送方法及びその装置
CN114258052B (zh) 数据关联系统、数据关联方法及装置、设备及介质
CN113542445A (zh) 一种地址转换方法、装置、设备及机器可读存储介质
CN108259348B (zh) 一种报文传输方法和装置
CN107070719B (zh) 一种设备管理方法和装置
CN116170406B (zh) 用于实现虚拟机与公网通信的系统和方法
CN102164080B (zh) 路由地址查询方法和装置
CN114079634B (zh) 一种报文转发方法、装置及计算机可读存储介质
CN114979090B (zh) IPv6数据包处理方法、装置、计算机设备和存储介质
CN111147385A (zh) 一种软件定义数据中心网络数据平面转发方法及系统
CN111131048A (zh) 网络流量转发方法、装置、电子设备及机器可读存储介质
CN108259340B (zh) 一种拓扑信息传输方法和装置
CN107547382B (zh) 一种邻居关系发现方法和装置
CN110896378B (zh) 网络流量转发方法、装置、电子设备及机器可读存储介质
US10122624B2 (en) System and method for ephemeral entries in a forwarding information base in a content centric network
CN106170946B (zh) 网络设备与终端设备通信的方法、网络设备及终端设备
CN117014501A (zh) 基于可编程交换机的无状态SRv6服务链代理方法及系统

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20211022

RJ01 Rejection of invention patent application after publication