CN113466770A - 增强型回送诊断系统和方法 - Google Patents

增强型回送诊断系统和方法 Download PDF

Info

Publication number
CN113466770A
CN113466770A CN202110332397.4A CN202110332397A CN113466770A CN 113466770 A CN113466770 A CN 113466770A CN 202110332397 A CN202110332397 A CN 202110332397A CN 113466770 A CN113466770 A CN 113466770A
Authority
CN
China
Prior art keywords
eye
test
signal
tester
configuration data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202110332397.4A
Other languages
English (en)
Inventor
梅-梅·苏
赛思·克雷格黑德
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Advantest Corp
Original Assignee
Advantest Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Advantest Corp filed Critical Advantest Corp
Publication of CN113466770A publication Critical patent/CN113466770A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/31712Input or output aspects
    • G01R31/31716Testing of input or output with loop-back
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R35/00Testing or calibrating of apparatus covered by the other groups of this subclass
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2851Testing of integrated circuits [IC]
    • G01R31/2884Testing of integrated circuits [IC] using dedicated test connectors, test elements or test circuits on the IC under test
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/31724Test controller, e.g. BIST state machine
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/31725Timing aspects, e.g. clock distribution, skew, propagation delay
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/3185Reconfiguring for testing, e.g. LSSD, partitioning
    • G01R31/318533Reconfiguring for testing, e.g. LSSD, partitioning using scanning techniques, e.g. LSSD, Boundary Scan, JTAG
    • G01R31/318544Scanning methods, algorithms and patterns
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/24Testing correct operation
    • H04L1/242Testing correct operation by comparing a transmitted test signal with a locally generated replica
    • H04L1/243Testing correct operation by comparing a transmitted test signal with a locally generated replica at the transmitter, using a loop-back
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/31708Analysis of signal quality
    • G01R31/3171BER [Bit Error Rate] test

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Selective Calling Equipment (AREA)

Abstract

本公开提供了增强型回送诊断系统和方法。提出的实施例促进了测试系统中的不同类型的测试过程的高效且有效的灵活实现。在一个实施例中,一种测试器系统诊断方法包括:将测试信号转发到回送组件;从回送组件接收测试信号;并且分析测试信号以诊断测试系统是否在经历与静电放电相关联的问题,包括对与测试信号的特性相对应的眼睛扫描配置数据的分析。在一个示范性实现方式中,分析眼睛扫描配置数据,包括分析眼睛扫描配置数据的图形表示(例如,眼睛图样、眼图等等)关于水平图形表示轴的对称性。

Description

增强型回送诊断系统和方法
相关申请
本申请要求2020年3月31日递交的标题为Enhanced Loopback Systems andMethods(代理人案卷号ATSY-0082)的临时申请63/002,657的权益和优先权,这里通过引用将该临时申请并入。
技术领域
本发明涉及电子测试的领域。
背景技术
电子系统和装置为现代社会的进步做出了重大贡献,并且促进了生产力的提高,以及降低了在各种商业、科学、教育和娱乐应用中分析和交流信息的成本。这些电子系统和装置通常被测试以确保适当的测试操作。具有被适当地验证和调试的准确且可靠工作的测试设备是重要的。
不准确的测试设备可导致正确工作的被测装置(device under test,DUT)被识别为有缺陷的并且不正确工作的装置被识别为良好的。这可导致不准确的产量问题(例如,用户得到意外的产量损失,等等)。当意外的测试结果开始定期出现时,用户经常对测试设备本身执行诊断和维护。在测试器上运行现有技术的维护和诊断可能不会识别任何问题,并且指示出测试设备据称在正确操作。为了进一步理解和寻找意外测试结果的解释,用户可以返回并且进一步调查测试器最初指示出存在缺陷的DUT。如果进一步调查揭露出DUT实际上不是有缺陷的,那么测试设备的自我诊断能力经常出了问题或毛病。
传统的自我诊断特征的一个问题或毛病是容易遭到“诊断逃避”。测试/诊断环境中的各种条件可产生“诊断逃避”,其中与有缺陷的条件相关联的问题在正常的传统诊断期间逃避检测。可引起自我诊断问题的一个这种条件是将静电放电(electrostaticdischarge,ESD)引入到测试器中。静电放电(ESD)可不利地影响测试设备正确地执行自我诊断操作的能力。
发明内容
提出的实施例针对诊断测试设备中的潜在问题促进了高效且有效的系统和方法。在一个实施例中,一种测试器系统诊断方法包括:将测试信号转发到回送组件;从回送组件接收测试信号;并且分析测试信号以诊断测试系统是否在经历与静电放电相关联的问题。可以分析眼睛扫描配置数据。分析可包括对与测试信号的特性相对应的眼睛扫描配置数据的图形表示(例如,眼睛图样、眼图,等等)的分析。在一个示范性实现方式中,在眼睛的开口中的空间中跟踪良好测试信号,并且不良信号在眼睛图样的中央部分之外。不良信号可形成眼睛图样的边界或轮廓。良好信号是接收时与发送时基本相同的信号,不良信号在接收时不与发送时基本相同。
在一个实施例中,分析包括歪斜变化分析来确定是否存在差分歪斜偏移。歪斜变化分析可包括确定扫描仪眼睛图样端点是否在离水平轴的可接受偏移值之外。在一个示范性实现方式中,对于在可接受偏移值之外的信号,通道/信道的发送器和接收器被识别为未通过测试器自我诊断。在一个示范性实现方式中,分析包括幅度偏移缺陷分析来确定是否存在差分幅度偏移。幅度偏移缺陷分析可包括确定随着时间的流逝是否存在扫描眼睛的开口的差异,其中随着时间的流逝更窄的眼睛扫描开口大小指示出测试器正确地发送和接收适当的信号的能力的缺陷。分析可包括确定变化是否引起所得到的眼睛扫描配置数据偏离预期规范。分析可包括识别与静电放电缺陷相关联的诊断问题。
在一个实施例中,一种测试器系统包括回送组件和测试设备。回送组件被配置为接收测试信号并且返回测试信号。测试设备被配置为将测试信号转发到回送组件并且从回送组件接收测试信号,其中测试设备包括识别与静电放电缺陷相关联的问题的诊断能力。在一个示范性实现方式中,测试设备包括数据眼睛扫描仪,该数据眼睛扫描仪基于从回送组件接收的测试信号的特性来创建所得到的眼睛扫描配置数据。分析可包括确定所得到的眼睛扫描配置数据的图形表示的高度和宽度。在一个示范性实现方式中,眼睛扫描仪进行单发扫描,允许随着时间的流逝捕捉不同的眼睛扫描配置数据。所得到的眼睛扫描配置数据的图形表示的各方面(例如,高度、宽度)可被确定和分析,并且随着时间的流逝的各方面的差异可指示出静电问题。分析可包括确定对于所得到的眼睛扫描配置数据是否有偏离预期规范的失真和异常。测试设备可包括定序器,该定序器控制眼睛扫描仪来能够在信号传递开始时有效地捕捉与静电放电缺陷相关联的问题。测试设备可包括现场可编程门阵列(FPGA)硬件,该FPGA硬件被修改来包括状态机,该状态机被配置为在信号传递开始时实现眼睛扫描仪采样器的紧密同步。
在一个实施例中,一种测试系统分析方法包括:将测试信号转发到回送组件;从回送组件接收测试信号;将接收到的测试信号特性关联到眼睛扫描配置数据;并且分析眼睛扫描配置数据,包括分析眼睛扫描配置数据的图形表示相对于水平图形表示轴的对称性。图形表示信息可对应于被分析的眼睛扫描图像,并且如果该图像不是关于水平图形表示轴对称的,则发送和接收测试信号的测试信道被确定为具有与潜在的静电放电干扰相关联的问题。在一个示范性实现方式中,早期交叉点偏移或移位于水平图形表示轴上方并且晚期交叉点偏移或移位于水平轴下方。分析可包括交叉偏移分析,包括扫描眼睛的边界以确定早期和晚期眼睛图样端点;确定眼睛图样端点是否在离水平轴的可接受偏移值之外;并且将与在可接受偏移值之外的眼睛图样端点相对应的通道发送器和接收器识别为未能通过测试器自我诊断并且具有潜在的静电放电问题。眼睛扫描配置数据可对应于随着时间的流逝来自测试信道的多个眼睛扫描表示,并且多个眼睛扫描表示中具有不同的开口宽度的各个眼睛扫描表示指示出测试信道正确地发送和接收测试信号的能力的缺陷,包括适当地维持差分信号关系。分析可包括确定眼睛图样的开口/闭合是否相对于水平轴对称。
附图说明
包括在本说明书中并形成本说明书一部分的附图是为了示范性地图示本发明的原理而包括的,而并不意图将本发明限制到其中图示的特定实现方式。附图不是按比例的,除非另有具体指示。
图1是根据一个实施例的示范性增强型回送自我诊断测试系统的框图。
图2是根据一个实施例的示范性测试器系统诊断方法的流程图。
图3是根据一个实施例的眼睛扫描配置数据的示范性图形表示的框图。
图4是根据一个实施例的眼图歪斜变化分析过程的流程图。
图5是根据一个实施例的眼睛扫描配置数据的示范性图形表示的框图。
图6是根据一个实施例的示范性眼图歪斜变化分析过程的流程图。
图7是根据一个实施例的示范性测试系统的框图。
图8是根据一个实施例的示范性测试系统的框图。
图9是根据一个实施例的示范性测试系统的框图。
图10是根据一个实施例的示范性状态机图的框图。
具体实施方式
现在将详细述及本发明的优选实施例,这些实施例的示例在附图中图示。虽然将结合优选实施例描述本发明,但将会理解它们并不意图将本发明限制到这些实施例。相反,本发明意图覆盖在如所附权利要求限定的本发明的精神和范围内可包括的替换、修改和等同。此外,在接下来对本发明的详细描述中,阐述了许多具体细节以便提供对本发明的透彻理解。然而,对于本领域普通技术人员将会显而易见的是,没有这些具体细节也可实现本发明。在其他情况中,没有详细描述公知的方法、过程、组件和电路,以免不必要地模糊本发明的各方面。
提出的实施例促进了测试设备的方便且高效的诊断。在一个实施例中,系统和方法针对的是促进对歪斜(skew)和幅度(amplitude)偏移的高效且有效的识别。在一个实施例中,增强型回送系统和方法分析基于的是测试系统和方法中的ESD引入与引起信号中的歪斜和幅度问题的有缺陷测试设备操作之间的对应关系。在一个示范性实现方式中,增强型回送系统和方法将DUT从测试信号路径中“去除”并且使用回送信号的发送和接收来有利地识别测试器系统的测试通道/信道内的歪斜和幅度偏移缺陷。接收到的信号被数据眼睛图样扫描仪分析,其中与眼睛的中心的空间/区域相对应的信号被认为是良好信号(例如,接收到的与意图发送的相同,等等)并且不良信号(例如,接收到的与意图发送的不相同,等等)在眼睛图样的黑色中央部分之外。在一个实施例中,不良信号由一起形成眼睛图样的边界或轮廓的黑点表示。
图1是根据一个实施例的增强型回送自我诊断测试系统100的框图。增强型回送自我诊断测试系统100包括经由测试信道/通道130耦合到回送组件140的测试设备110。测试设备110被配置为执行被测装置(DUT)的测试。测试设备110还被配置为执行自我诊断操作。在一个示范性实现方式中,测试设备110包括控制器120、发送(Tx)端口122以及接收端口123。控制器120耦合到发送(Tx)端口122和接收(Rx)端口123,发送(Tx)端口122和接收(Rx)端口123进而耦合到测试信道/通道130。在一个实施例中,测试信道/通道130耦合到回送组件140,而不是被测装置(DUT)190。
在一个实施例中,增强型回送自我诊断测试系统100的组件合作操作来执行测试设备110的自我诊断。控制器120被配置为引导测试和自我诊断操作。控制器120包括眼睛扫描仪组件121,该眼睛扫描仪组件121被配置为基于发送和接收的测试信号特性来创建和分析与眼睛扫描配置数据相对应的图形表示信息。发送端口122和接收端口123分别被配置为向回送组件140发送和从回送组件140接收测试信号。信道/通道130被配置为在测试设备110和回送组件140之间传达测试信号。回送组件140被配置为从测试设备110接收测试信号并且将它们返回给测试系统110。
在一个实施例中,眼睛扫描数据配置的图形表示对应于眼睛图样(也称为眼图)。在一个示范性实现方式中,眼睛图样可被呈现在显示器上(例如,示波器型显示器等等),其中显示器的纵向轴对应于信号特性(例如,幅度、电压、电流等等)的反复采样。水平轴可对应于样本的定时或出现(例如,重复定时时段、数据速率,等等)。在一个示范性实现方式中,纵向轴对应于在单位间隔期间对信号电压的采样,并且眼睛图样与不同电压出现的概率相关联。
在一个实施例中,信号可对应于比特或者零和一的序列。干扰或噪声可引起信号失真,导致比特的逻辑值从逻辑零变化到逻辑一,或者反之。在一个示范性实现方式中,测试设备通道/信道发送器向组件发送信号,该组件将信号返回给测试设备的测试设备通道/信道接收器。该组件可以是回送组件。所发送的信号的副本被保留并且被与所接收的或者返回的信号相比较。如果两个信号匹配,则它们在扫描眼睛图样中被表示为打开或空白的点。如果两个信号不匹配,则它们在扫描眼睛图样中被表示为黑点。对通过通道发送和接收的许多信号和相应的空白点和黑点的比较结果进行采样产生了眼睛图样。良好的匹配的发送和接收的信号对眼睛图样的空白或空的中央做出贡献,并且不良的不匹配的发送和接收的信号产生眼睛图样的边界和外部部分。眼睛图样相对于已知的良好测试设备的失真或差异可指示出诊断问题。诊断问题可与ESD相关联。
通常,当测试设备在许多信号上正确工作时,眼睛扫描配置数据的图形表示通常是关于水平轴(例如,眼睛图样开口高度等等)对称的。传统的眼睛测试通常限于确定图形表示的高度和宽度,而不分析眼睛配置的其他方面。新的增强型回送自我诊断系统和方法分析所得到的图形表示和眼睛扫描配置数据的偏离预期规范的变化(例如,失真、异常,等等)。新的增强型回送自我诊断系统和方法可使用分析结果来识别测试设备的潜在问题或毛病。增强型回送自我诊断系统和方法可使用分析结果来识别与ESD缺陷相关联的诊断问题。在一个实施例中,眼睛扫描配置数据对应于从回送组件接收回来的测试信号的特性。
图2是根据一个实施例的示范性测试器系统诊断方法的流程图。
在块210中,将测试信号转发到回送组件。
在块220中,从回送组件接收测试信号。
在块230中,分析测试信号以诊断测试系统是否在经历问题,包括对与测试信号的特性相对应的眼睛扫描配置数据的分析。问题可与静电放电相关联。在一个示范性实现方式中,良好测试信号被跟踪于/对应于眼睛的开口中的空间并且不良信号被跟踪于/对应于眼睛外部的空间。在一个示范性实现方式中,良好信号是接收时与发送时基本相同的信号,不良信号在接收时不与发送时基本相同。
在一个实施例中,自我诊断包括歪斜变化分析。图3是根据一个实施例的眼睛扫描数据配置的示范性图形表示的框图。图3的顶部部分上的眼睛扫描数据配置310的图形表示的图示示出了与良好测试信号相对应的眼睛扫描数据配置图样。“眼睛”311是关于水平轴312对称的。图3的底部部分上的眼睛扫描数据配置320的图形表示的图示示出了与不良测试信号相对应的眼睛扫描数据配置图样。在一个示范性实现方式中,不良测试信号是测试信号上的由测试设备生成的静电干扰的结果。“眼睛”321不是关于水平轴322对称的,存在早期交叉偏移330和晚期交叉偏移340。
在一个实施例中,歪斜变化分析包括有利地分析和识别交叉偏移的额外过程。这些过程可包括特征来扫描眼睛图样的边界以确定早期和晚期眼睛图样端点(例如,在时间上彼此最远离的点)。然后这些过程确定眼睛图样端点是否在离水平轴的可接受偏移值之外。如果它们在可接受偏移值之外,则关联的通道/信道(例如,包括发送器、接收器、耦合线,等等)被识别为未能通过测试器自我诊断。
在一个实施例中,分析眼睛扫描配置数据包括分析眼睛扫描配置数据的图形表示关于水平图形表示轴的对称性。图形表示信息可对应于被分析的眼睛扫描图样/图,并且如果该图样/图不是关于水平图形表示轴对称的,则发送和接收测试信号的测试信道被确定为有问题。问题可与潜在的静电放电干扰相关联。在一个示范性实现方式中,早期交叉点偏移或移位于水平图形表示轴上方,并且晚期交叉点偏移或移位于水平轴下方。
图4是根据一个实施例的图歪斜变化分析过程400的流程图。
在块410中,扫描眼睛扫描配置数据的边界以确定早期和晚期眼睛图样端点(例如,在时间上彼此最远离的点,等等)。
在块420中,确定眼睛扫描配置数据端点是否在离配置水平轴的可接受对称偏移值之外。
在块430中,如果眼睛扫描配置数据具有在可接受的对称偏移值之外的端点,则识别关联的通道/信道(例如,发送器和接收器,等等)未能通过测试器自我诊断。
在一个实施例中,自我诊断包括幅度变化分析。通常,良好的眼睛扫描配置数据对应于随着时间的流逝具有基本上相同大小的开口的眼睛图样。在一个实施例中,眼睛扫描配置数据对应于随着时间的流逝不具有基本上相同大小的开口的眼睛扫描配置数据被认为指示出缺陷。早期眼睛图样开口配置可比较晚期的眼睛图样开口配置更窄。在一个实施例中,随着时间的流逝的眼睛图样开口大小的差异指示出测试设备正确地发送和接收适当的信号的能力的缺陷。眼睛扫描配置数据可对应于随着时间的流逝来自测试信道的多个眼睛扫描表示,并且多个眼睛扫描表示中具有不同的开口宽度的各个眼睛扫描表示指示出测试信道正确地发送和接收测试信号的能力的缺陷。在一个实施例中,差分信号传递被利用来促进信号噪声/干扰免疫(例如,一信号是另一信号值的参考,参考是另一信号而不是地,等等),并且缺陷可包括不能适当地维持差分信号关系。
图5是根据一个实施例的眼睛扫描数据配置的示范性图形表示的框图。图5的顶部部分上的眼睛扫描数据配置510的图形表示的图示示出了随着时间的流逝与良好测试信号相对应的多个眼睛扫描数据配置图样。“眼睛”511、512、513和514打开相同的量并且是关于水平轴512对称的。图5的底部部分上的眼睛扫描数据配置520的图形表示的图示示出了与不良测试信号相对应的眼睛扫描数据配置图样。在一个示范性实现方式中,不良测试信号是测试信号上的由测试设备生成的静电干扰的结果。“眼睛”521、522、523和524没有打开相同的量。在信号传递开始时,相对于随着时间的流逝的较晚的开口,眼睛具有相对较窄/闭合的开口。眼睛512的宽度比522窄,522比523窄,523比524窄。早期的闭合可能是由于测试器中的缺陷引起的,这些缺陷阻止了测试器适当地维持彼此的差分信号关系(例如,不同的DC偏移,等等)。此外,“眼睛”的闭合/打开不是关于水平轴522对称的。例如,在靠失效/缺陷图520左侧的早期眼睛配置中,水平轴上方的眼睛的顶半部比水平轴下方的底半部更“闭合”。“眼睛”521、522、523和524的顶部部分或开口比“眼睛”521、522、523和524的相应底部部分或开口更窄。这些可以是对有缺陷的测试通道的指示。
分析可包括确定给定图样(511、512、513、514等等)的眼睛扫描的开口/闭合是否关于水平轴对称。在一个示范性实现方式中,分析可包括确定早期眼睛图样(例如,511和512)的开口/闭合是否关于水平轴对称。
在一个实施例中,增强型回送系统和方法包括在进行单发扫描的模式中操作眼睛扫描仪。这允许了随着时间的流逝捕捉不同的数据眼睛配置。
在一个实施例中,异常幅度测试设备行为在信号传递的非常早期就是可检测的。在信号传递开始之前,两个信号都处于电气上空闲或者为零的伏特。当信号传递开始时,一个可摆动向高,另一个可摆动向低。眼睛图样的一侧可打开得更多,而眼睛图样的另一侧可闭合得更多。在一个示范性实现方式中,增强型回送系统和方法包括定序器,其控制眼睛扫描机制以能够有效地捕捉信号传递开始时的这些信号传递问题。现有技术的软件驱动/控制的眼睛测试通常不能够足够迅速地反应来捕捉和分析在测试发起时(例如,启动时、就在刚刚离开电气空闲之后,等等)的最早信号。在一个实施例中,新的增强型回送系统和方法包括被修改来包括状态机的硬件,以在信号传递开始时实现眼睛扫描仪采样器的紧密同步。该修改可包括定序器。该定序器可触发扫描的发起。在一个示范性实现方式中,定序器将眼图扫描数据收集的开始紧密地控制和同步到信号采样的开始。在一个实施例中,固件被利用来实现信号传递开始时眼睛扫描仪采样器的紧密同步。在一个示范性实现方式中,现场可编程门阵列(FPGA)被利用来实现信号传递开始时眼睛扫描仪采样器的紧密同步。
图10是根据一个实施例的示范性状态机图的框图。在状态1010中,状态机检查传输信号状态。如果状态是电气空闲,则状态机在转变1051中继续检查传输信号状态。如果状态机检测到信号开始,则状态机做出到状态1020的转变1051并且执行单发眼图扫描(例如,类似于眼睛521、522、523、524等等之一)。当状态机完成单发眼图扫描时,状态机做出到状态1030的转变1053并且执行重置以为下一个单发眼图扫描做准备(例如,类似于眼睛521、522、523、524等等之一)。当状态机完成重置时,状态机做出返回状态1010的转变1054并且执行对传输信号状态的检查。
图6是根据一个实施例的图示歪斜变化分析过程600的流程图。
在块610中,扫描眼睛扫描数据配置的图形表示的边界,以确定随着时间的流逝的眼睛图样/眼图的特性。在一个实施例中,扫描眼睛扫描配置的边界以确定随着时间的流逝眼睛图样开口/闭合的宽度。
在块620中,确定眼睛扫描数据配置的图形表示的特性随着时间的流逝是否变化到超出可接受的值。在一个实施例中,确定眼睛图样宽度随着时间的流逝是否变化到超出可接受的值。
在块630中,扫描眼睛扫描数据配置的图形表示的边界,以确定随着时间的流逝眼睛图样特征关于水平轴的对称性。在一个实施例中,扫描眼睛扫描配置的边界以确定随着时间的流逝眼睛图样开口/闭合关于水平轴的对称性。
在块640中,如果眼睛扫描配置特征随着时间的流逝变化,则关联的通道(例如,发送器、接收器等等)被识别为未能通过测试器自我诊断。
在一个实施例中,如果眼睛扫描配置开口/闭合特征随着时间的流逝变化,则关联的通道/信道(例如,发送器、接收器等等)被识别为未能通过测试器自我诊断。
从而,增强型回送系统和方法可提供比传统方案更可靠且准确的诊断。在一个实施例中,增强型回送系统和方法可使能对测试器或测试设备相对于DUT的问题的准确识别/指派。增强型回送系统和方法可减少/消除与ESD测试器缺陷相关联的诊断逃避。增强型回送系统和方法可帮助用户避免相应的错误产量指示以及浪费时间来跟踪测试器故障。
在一个实施例中,增强型辅助接口测试系统和方法可实现在与图7、图8和图9中所示的实施例类似的测试系统中。
图7是根据一个实施例的示范性测试系统700的框图。测试系统700包括电子设备隔间710和测试器电子设备720、负载板730、DUT 770以及带有门791的测试舱室790。电子设备隔间710包括控制器711和环境隔间712。增强型回送组件可代替DUT被插入以用于诊断分析(例如,对测试器电子设备720等等的诊断分析)。
图8是根据一个实施例的示范性测试系统的框图。其包括大的受控环境舱室或炉箱71,该炉箱71包含炉架10以及加热和冷却元件11。炉架10包含若干个负载板托盘31、32、33、34、41、42、43和44中的被测装置(DUT)。环境测试舱室71具有包围测试架10的实体壁和实体门72。加热和冷却元件11可具有较宽的温度范围(例如,-10至120摄氏度)。测试器或测试头81包含各种机架式组件,包括系统控制器网络交换机52、系统电力供应组件53以及测试器切片50(测试器切片包含测试器电子设备)。负载板托盘(例如,30、31等等)连接到测试器切片50(多个负载板托盘可耦合到单个测试器切片)。还有测试器托盘30和被测装置(例如,91、92等等)的框图。负载板托盘被手动填充以被测装置。完整测试器托盘(例如,30、31等等)被手动插入到环境舱室71中并且被手动连接到测试器电子设备(例如,50、52、53等等)。这个过程可能是劳动密集并且麻烦的(例如,该过程要求打开环境舱室71的门72并且手动尝试将托盘穿过门72插入到适当的位置中)。增强型回送组件可代替DUT被插入以用于测试器电子设备的诊断分析。
在一个实施例中,测试系统包括控制测试操作的测试器电子设备和装置接口板。测试器电子设备可位于包封中,它们一起被称为基元(primitive)。装置接口板具有被测装置访问接口,其允许了对被测装置的物理操纵(例如,手动操纵、机器人操纵,等等)。被测装置可被独立地物理操纵,而对于另一被测装置的测试操作只有很少或者没有干扰或影响。装置接口板及其负载板可被方便地设置来适应不同的装置外形参数。在一个实施例中,负载板被配置有被测装置接口和通用基元接口。在一个示范性实现方式中,装置接口板可控制被测装置的周围环境。
图9是根据一个实施例的示范性测试系统800的框图。测试系统800包括测试基元890(例如,包含用于被测装置的电力供应组件和测试控制硬件,等等)和布置在基元890正面并且耦合到基元890的装置接口板(device interface board,DIB)810。在一个实施例中,装置接口板810是部分包封。负载板也耦合到基元890并且与基元890电接口以获得电力和用于测试被测装置820的高速电信号。装置接口板可包括气流通道844,其允许空气流入和流出被测装置环境。气流通道844可包括挡板。装置接口板810部分包封包括被测装置访问接口870,其使能了对被测装置的容易的物理访问(例如,没有阻挡的、没有障碍的,等等)。环境控制组件811和814控制和维持被测装置周围环境条件(例如,温度、气流速率,等等)。环境控制组件可创建防止或减轻来自外部环境条件的对被测装置的操作的干扰的环境包络。在一个实施例中,对测试系统800的访问可比测试系统700更容易。增强型回送组件可代替DUT被插入以用于测试器电子设备(例如,基元890中的,等等)的诊断分析。
虽然已结合优选实施例描述了本发明,但将会理解它们并不意图将本发明限制到这些实施例。相反,本发明意图覆盖替换、修改和等同。说明书并不打算是穷尽性的或者将本发明限制到所公开的精确形式,并且很明显许多修改和变化是可能的。
详细描述的一些部分是按过程、逻辑块、处理和计算机存储器内的数据比特上的操作的其他符号表示来呈现的。这些描述和表示是被数据处理领域的技术人员一般用来有效地将其工作的实质传达给本领域其他技术人员的手段。过程、逻辑块、处理等等在这里并且一般而言被设想为是带来期望的结果的步骤或指令的自洽序列。步骤包括对物理量的物理操纵。通常,但并非一定,这些量采取能够被存储、传送、组合、比较和在计算机系统中被以其他方式操纵的电信号、磁信号、光信号或量子信号的形式。已证明,有时,主要是出于习惯用法的原因,将这些信号称为比特、值、元素、符号、字符、项、数字等等,是方便的。
然而,应当记住,所有这些和类似的术语都是与适当的物理量相关联的并且只是应用到这些量的方便标签。除非从论述中清楚可见,另有具体声明,否则要明白在本申请各处,利用诸如“处理”、“计算”、“运算”、“确定”、“显示”之类的术语的论述指的是计算机系统或者类似的处理装置(例如,电的、光的或者量子的计算装置)操纵和变换被表示为物理(例如,电子)量的数据的动作和过程。这些术语指的是处理装置将计算机系统的组件(例如,寄存器、存储器、其他这种信息存储装置、传输或显示装置,等等)内的物理量操纵或变换成在其他组件内被类似地表示为物理量的其他数据的动作和过程。
要明白,本发明的实施例可兼容并且结合多种不同类型的有形存储器或存储装置实现(例如,RAM、DRAM、闪存、硬盘驱动器、CD、DVD,等等)。存储器或存储装置虽然能够被改变或改写,但可被认为是非暂态存储介质。在指出非暂态存储介质时并不意图限制介质的特性,而是可包括多种存储介质(例如,可编程的、可擦除的、不可编程的、读/写、只读,等等)并且“非暂态”计算机可读介质包括所有计算机可读介质,唯一例外是暂态的传播信号。
要明白,说明书包括与新颖方案相关联的示范性构思或实施例。还要明白,列举不是穷尽性的并且不一定包括所有可能的实现方式。构思和实施例可以用硬件、固件、软件等等来实现。在一个实施例中,方法或过程描述了由各种处理组件或单元执行的操作。在一个示范性实现方式中,指令,或者与方法、过程、操作等等相关联的指导可被存储在存储器中并且使得处理器实现这些操作、功能、动作,等等。
以上对本发明的具体实施例的描述是为了说明和描述而给出的。它们并不打算是穷尽性的或者将本发明限制到所公开的精确形式,并且很明显,根据以上教导,许多修改和变化是可能的。选择和描述实施例是为了最好地说明本发明的原理及其实际应用,从而使得本领域技术人员能够最好地利用本发明和具有适合于设想的特定用途的各种修改的各种实施例。希望本发明的范围由所附权利要求及其等同物来限定。方法权利要求内的步骤的列举并不暗示执行步骤的任何特定顺序,除非权利要求中有明确声明。

Claims (20)

1.一种测试器系统诊断方法,包括:
将测试信号转发到回送组件;
从所述回送组件接收所述测试信号;
分析所述测试信号以诊断测试系统是否在经历与静电放电相关联的问题,包括对与所述测试信号的特性相对应的眼睛扫描配置数据的分析,其中良好测试信号被跟踪于关联的眼睛图样的开口中的空间中,并且不良信号在所述眼睛图样的中央部分之外并且形成所述眼睛图样的边界,其中良好信号是接收时与发送时基本相同的信号,不良信号在接收时不与发送时基本相同。
2.如权利要求1所述的测试器系统诊断方法,其中所述分析包括歪斜变化分析,该歪斜变换分析用来确定是否存在差分歪斜偏移。
3.如权利要求2所述的测试器系统诊断方法,其中所述歪斜变化分析包括确定扫描仪眼睛图样端点是否在离水平轴的可接受偏移值之外,其中对于在所述可接受偏移值之外的信号,通道的发送器和接收器被识别为未能通过测试器自我诊断。
4.如权利要求1所述的测试器系统诊断方法,其中所述分析包括幅度偏移缺陷分析,该幅度偏移缺陷分析用来确定是否存在差分幅度偏移。
5.如权利要求5所述的测试器系统诊断方法,其中所述幅度偏移缺陷分析包括确定随着时间的流逝是否存在眼睛图样开口的差异,其中随着时间的流逝的眼睛图样开口大小的更窄差异指示出所述测试器正确地发送和接收适当信号的能力的缺陷。
6.如权利要求5所述的测试器系统诊断方法,所述分析包括确定所得到的眼睛扫描配置数据的变化是否偏离预期规范。
7.如权利要求5所述的测试器系统诊断方法,其中所述分析包括对与静电放电缺陷相关联的诊断问题的识别。
8.一种测试器系统,包括:
回送组件,被配置为接收测试信号并且返回所述测试信号;以及
测试设备,被配置为将所述测试信号转发到所述回送组件并且从所述回送组件接收所述测试信号,其中所述测试设备包括识别与静电放电缺陷相关联的问题的诊断能力。
9.如权利要求8所述的测试器系统,其中所述测试设备包括数据眼睛扫描仪,该数据眼睛扫描仪基于从所述回送组件接收的测试信号的特性来创建所得到的眼睛扫描配置数据。
10.如权利要求9所述的测试器系统,其中所述分析包括确定所得到的所述眼睛扫描配置数据的图形表示的高度和宽度。
11.如权利要求9所述的测试器系统,其中所述眼睛扫描仪进行单发扫描,允许随着时间的流逝捕捉不同的眼睛扫描配置数据,其中所得到的所述眼睛扫描配置数据的图形表示的高度和宽度被确定并且随着时间的流逝的宽度差异指示出静电问题。
12.如权利要求9所述的测试器系统,其中所述分析包括确定对于所得到的眼睛扫描配置数据是否有偏离预期规范的失真和异常。
13.如权利要求9所述的测试器系统,其中所述测试设备包括定序器,该定序器控制眼睛扫描仪以能够在信号传递开始时有效地捕捉与静电放电缺陷相关联的问题。
14.如权利要求9所述的测试器系统,其中所述测试设备包括现场可编程门阵列FPGA硬件,该FPGA硬件被修改来包括状态机,该状态机被配置为在信号传递开始时实现眼睛扫描仪采样器的紧密同步。
15.一种测试系统分析方法,包括:
将测试信号转发到回送组件;
从所述回送组件接收所述测试信号;
将接收到的测试信号特性关联到眼睛扫描配置数据;并且
分析所述眼睛扫描配置数据,包括分析所述眼睛扫描配置数据的图形表示关于水平图形表示轴的对称性。
16.如权利要求15所述的测试系统分析方法,其中所述图形表示信息对应于被分析的眼睛图样,并且如果该图像不是关于所述水平图形表示轴对称的,则发送和接收所述测试信号的测试信道被确定为具有与潜在的静电放电干扰相关联的问题。
17.如权利要求16所述的测试系统分析方法,其中早期交叉点偏移或移位于所述水平图形表示轴上方,并且晚期交叉点偏移或移位于所述水平轴下方。
18.如权利要求15所述的测试系统分析方法,其中所述分析包括交叉偏移分析,该交叉偏移分析包括:
扫描眼睛图样的边界以确定早期和晚期眼睛图样端点;
确定所述眼睛图样端点是否在离所述水平轴的可接受偏移值之外;并且
将在可接受偏移值之外的眼睛图样端点和相应的通道发送器和接收器识别为未能通过测试器自我诊断并且具有潜在的静电放电问题。
19.如权利要求15所述的测试系统分析方法,其中所述眼睛扫描配置数据对应于随着时间的流逝来自测试信道的多个眼睛扫描表示,并且所述多个眼睛扫描表示中具有不同的开口宽度的各个眼睛扫描表示指示出所述测试信道正确地发送和接收测试信号的能力的缺陷,其中正确地发送和接收测试信号的能力包括适当地维持差分信号关系。
20.如权利要求15所述的测试系统分析方法,其中所述分析包括确定所述眼睛图样的开口/闭合是否关于所述水平轴对称。
CN202110332397.4A 2020-03-31 2021-03-29 增强型回送诊断系统和方法 Pending CN113466770A (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US202063002657P 2020-03-31 2020-03-31
US63/002,657 2020-03-31
US17/195,342 US11619667B2 (en) 2020-03-31 2021-03-08 Enhanced loopback diagnostic systems and methods
US17/195,342 2021-03-08

Publications (1)

Publication Number Publication Date
CN113466770A true CN113466770A (zh) 2021-10-01

Family

ID=77855778

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110332397.4A Pending CN113466770A (zh) 2020-03-31 2021-03-29 增强型回送诊断系统和方法

Country Status (3)

Country Link
US (1) US11619667B2 (zh)
CN (1) CN113466770A (zh)
TW (1) TWI785539B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020214575A1 (en) * 2019-04-16 2020-10-22 Celerint, Llc Device interface board compliance testing using impedance response profiling
US11828787B2 (en) * 2020-02-28 2023-11-28 Advantest Corporation Eye diagram capture test during production
US11619667B2 (en) * 2020-03-31 2023-04-04 Advantest Corporation Enhanced loopback diagnostic systems and methods
JP2024033502A (ja) * 2022-08-30 2024-03-13 エスペック株式会社 環境形成装置

Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990006208A (ko) * 1997-06-30 1999-01-25 김영환 반도체 소자의 esd 테스트 장치 및 그 구동방법
JP2006148672A (ja) * 2004-11-22 2006-06-08 Toshiba Corp レシーバ評価回路およびそれを用いた半導体装置
CN101119185A (zh) * 2006-08-02 2008-02-06 凌阳科技股份有限公司 自动等化器装置及其数字眼图侦测单元与方法
US7756197B1 (en) * 2003-11-26 2010-07-13 Pmc-Sierra, Inc. Built in self test (BIST) for high-speed serial transceivers
US20110002370A1 (en) * 2009-07-01 2011-01-06 Shinko Electric Industries Co., Ltd. Sampling point detection circuit, transmission system, pre-emphasis intensity adjustment method, logic analyzer, and evaluation method for evaluating transmission path
CN102800366A (zh) * 2011-05-27 2012-11-28 爱德万测试株式会社 测试装置及测试方法
CN205320085U (zh) * 2015-12-25 2016-06-15 瑞斯康达科技发展股份有限公司 一种100m以太网接口的眼图测试系统
WO2018009171A1 (en) * 2016-07-02 2018-01-11 Intel Corporation Rlink - die to die channel interconnect configurations to improve signaling
CN108802519A (zh) * 2017-05-01 2018-11-13 爱德万测试公司 测试系统和方法
CN109477868A (zh) * 2016-07-15 2019-03-15 德克萨斯仪器股份有限公司 用于电子电路的内建自测试的系统和方法
CN109766232A (zh) * 2019-01-15 2019-05-17 郑州云海信息技术有限公司 一种PCIe压力眼图测试校准方法
CN209250655U (zh) * 2019-02-22 2019-08-13 武汉信浩普瑞科技有限公司 一种生产测试用的高速误码测试仪及测试系统

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7200170B1 (en) * 2002-07-12 2007-04-03 Pmc-Sierra, Inc. High speed I-O loopback testing with low speed DC test capability
US7519878B2 (en) 2005-08-04 2009-04-14 Teradyne, Inc. Obtaining test data for a device
US7616036B1 (en) * 2005-09-12 2009-11-10 Virage Logic Corporation Programmable strobe and clock generator
US7398169B2 (en) 2006-02-27 2008-07-08 Advantest Corporation Measuring apparatus, measuring method, testing apparatus, testing method, and electronics device
US7730367B2 (en) 2007-10-25 2010-06-01 Broadcom Corporation Method and system for testing devices using loop-back pseudo random data
WO2010048971A1 (en) 2008-10-30 2010-05-06 Verigy (Singapore) Pte., Ltd. Test arrangement, pogo-pin and method for testing a device under test
US8230281B2 (en) * 2009-04-13 2012-07-24 Altera Corporation Techniques for boundary scan testing using transmitters and receivers
US20130043897A1 (en) * 2011-08-18 2013-02-21 Qualcomm Incorporated Testing stacked die
US9310427B2 (en) 2013-07-24 2016-04-12 Advantest Corporation High speed tester communication interface between test slice and trays
US9618965B2 (en) 2015-05-15 2017-04-11 Tektronix, Inc. Dynamic calibration of data patterns
EP3093676A1 (en) 2015-05-15 2016-11-16 Tektronix, Inc. Dynamic calibration of data patterns
DE112015006944B4 (de) * 2015-09-25 2023-03-23 Intel Corporation Einrichtung, System und Verfahren zum Ermöglichen einer Kommunikation über eine Verbindung mit einer Vorrichtung außerhalb einer Baugruppe
US10430363B2 (en) * 2015-11-18 2019-10-01 Dell Products L.P. Systems and methods of in-situ digital eye characterization for serial data transmitter circuitry
US9651614B1 (en) 2015-12-04 2017-05-16 Avago Technologies General Ip (Singapore) Pte. Ltd. Systems and methods for SerDes physical layer qualification and mitigation
US10634723B2 (en) 2017-01-03 2020-04-28 Advantest Corporation Method and system for acquisition of test data
US10673723B2 (en) 2017-01-13 2020-06-02 A.T.E. Solutions, Inc. Systems and methods for dynamically reconfiguring automatic test equipment
EP3749970B1 (en) 2018-02-21 2024-04-10 Huawei Technologies Co., Ltd. System and method for receiver equalization and stressed eye testing methodology for ddr5 memory controller
US10776234B2 (en) * 2018-11-08 2020-09-15 Huawei Technologies Co., Ltd. On-die input capacitive divider for wireline receivers with integrated loopback
US11828787B2 (en) * 2020-02-28 2023-11-28 Advantest Corporation Eye diagram capture test during production
US11619667B2 (en) * 2020-03-31 2023-04-04 Advantest Corporation Enhanced loopback diagnostic systems and methods

Patent Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990006208A (ko) * 1997-06-30 1999-01-25 김영환 반도체 소자의 esd 테스트 장치 및 그 구동방법
US7756197B1 (en) * 2003-11-26 2010-07-13 Pmc-Sierra, Inc. Built in self test (BIST) for high-speed serial transceivers
JP2006148672A (ja) * 2004-11-22 2006-06-08 Toshiba Corp レシーバ評価回路およびそれを用いた半導体装置
CN101119185A (zh) * 2006-08-02 2008-02-06 凌阳科技股份有限公司 自动等化器装置及其数字眼图侦测单元与方法
US20110002370A1 (en) * 2009-07-01 2011-01-06 Shinko Electric Industries Co., Ltd. Sampling point detection circuit, transmission system, pre-emphasis intensity adjustment method, logic analyzer, and evaluation method for evaluating transmission path
CN102800366A (zh) * 2011-05-27 2012-11-28 爱德万测试株式会社 测试装置及测试方法
CN205320085U (zh) * 2015-12-25 2016-06-15 瑞斯康达科技发展股份有限公司 一种100m以太网接口的眼图测试系统
WO2018009171A1 (en) * 2016-07-02 2018-01-11 Intel Corporation Rlink - die to die channel interconnect configurations to improve signaling
US20200066641A1 (en) * 2016-07-02 2020-02-27 Intel Corporation Rlink - die to die channel interconnect configurations to improve signaling
CN109477868A (zh) * 2016-07-15 2019-03-15 德克萨斯仪器股份有限公司 用于电子电路的内建自测试的系统和方法
CN108802519A (zh) * 2017-05-01 2018-11-13 爱德万测试公司 测试系统和方法
CN109766232A (zh) * 2019-01-15 2019-05-17 郑州云海信息技术有限公司 一种PCIe压力眼图测试校准方法
CN209250655U (zh) * 2019-02-22 2019-08-13 武汉信浩普瑞科技有限公司 一种生产测试用的高速误码测试仪及测试系统

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
ANNE MEIXNER ET AL.: "《External Loopback Testing Experiences with High Speed Serial Interfaces》", 《2008 IEEE INTERNATIONAL TEST CONFERENCE》, 8 December 2008 (2008-12-08) *
吕凤英;李留青;陈中良;: "基于数模混合信号源的高速Serial ATA总线测试方法", 计算机测量与控制, no. 10, 25 October 2010 (2010-10-25) *

Also Published As

Publication number Publication date
US11619667B2 (en) 2023-04-04
TWI785539B (zh) 2022-12-01
TW202210858A (zh) 2022-03-16
US20210302498A1 (en) 2021-09-30

Similar Documents

Publication Publication Date Title
US11619667B2 (en) Enhanced loopback diagnostic systems and methods
US10855413B2 (en) Method and apparatus for evaluating and optimizing a signaling system
EP2775652B1 (en) Bit error pattern analyzer and method
US7360127B2 (en) Method and apparatus for evaluating and optimizing a signaling system
US11927627B2 (en) Systems, methods, and devices for high-speed input/output margin testing
CN113396396A (zh) 高速输入/输出裕度测试的系统、方法和设备
US11334459B2 (en) Flexible test systems and methods
US11940483B2 (en) Systems, methods and devices for high-speed input/output margin testing
US11867720B2 (en) Test system configuration adapter systems and methods
CN109581188A (zh) 一种主板上端子的功能检测方法、智能设备及存储介质
CN114460434A (zh) 用于高速输入/输出容限测试的系统、方法和设备
Hosman High-speed bus debug and validation test challenges
Lee et al. Method for Diagnosing Channel Damage Using FPGA Transceiver
Sundqvist DIAGNOSING ETHERNET CABLES USING TIME DOMAIN REFLECTOMETRY IN ETHERNET CIRCUITS

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination