CN113421902B - 像素结构及显示装置 - Google Patents
像素结构及显示装置 Download PDFInfo
- Publication number
- CN113421902B CN113421902B CN202110675322.6A CN202110675322A CN113421902B CN 113421902 B CN113421902 B CN 113421902B CN 202110675322 A CN202110675322 A CN 202110675322A CN 113421902 B CN113421902 B CN 113421902B
- Authority
- CN
- China
- Prior art keywords
- pixel
- sub
- units
- unit
- column
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000003086 colorant Substances 0.000 claims abstract description 8
- 230000008020 evaporation Effects 0.000 abstract description 3
- 238000001704 evaporation Methods 0.000 abstract description 3
- 238000010586 diagram Methods 0.000 description 8
- 239000000758 substrate Substances 0.000 description 4
- 238000007740 vapor deposition Methods 0.000 description 4
- 238000004519 manufacturing process Methods 0.000 description 3
- 239000000463 material Substances 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000011160 research Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/122—Pixel-defining structures or layers, e.g. banks
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K71/00—Manufacture or treatment specially adapted for the organic devices covered by this subclass
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K71/00—Manufacture or treatment specially adapted for the organic devices covered by this subclass
- H10K71/10—Deposition of organic active material
- H10K71/16—Deposition of organic active material using physical vapour deposition [PVD], e.g. vacuum deposition or sputtering
- H10K71/166—Deposition of organic active material using physical vapour deposition [PVD], e.g. vacuum deposition or sputtering using selective deposition, e.g. using a mask
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Electroluminescent Light Sources (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
本申请实施例提供的像素结构及显示装置,涉及显示技术领域。由分别位于两相邻像素列的三个不同颜色的第一子像素单元、第二子像素单元及第三子像素单元构成像素单元,在两相邻像素列中的第一像素列和/或第二像素列中包括多个重复单元,每个重复单元具有两相邻排布的相同子像素单元。上述设计,可以将重复单元中两相邻排布的相同子像素单元在像素列延伸方向上的距离做小,如此能提高像素单元的开口率,并且不用担心蒸镀发光层时出现相邻子像素单元之间混色的问题。
Description
技术领域
本申请涉及显示技术领域,具体而言,涉及一种像素结构及显示装置。
背景技术
随着显示技术的不断发展,消费者对显示装置的分辨率要求越来越高。而像素本身的开口率作为一项关键指标,会在分辨率提高的同时变低,这会导致产品达不到相应的规格要求(比如,寿命要求)。
发明内容
为了克服上述技术背景中所提及的技术问题,本申请实施例提供一种像素结构及显示装置。
本申请的第一方面,提供一种像素结构,包括阵列排布的多个像素单元,每个所述像素单元由分别位于两相邻像素列的三个不同颜色的第一子像素单元、第二子像素单元及第三子像素单元构成;
所述两相邻像素列包括第一像素列和第二像素列,所述第一像素列分布有所述第一子像素单元与所述第二子像素单元,所述第二像素列分布有所述第一子像素单元与所述第三子像素单元分布;
所述第一像素列和/或所述第二像素列包括多个重复单元,每个所述重复单元中包括两相邻排布的相同子像素单元。
在上述结构中,由分别位于两相邻像素列的三个不同颜色的第一子像素单元、第二子像素单元及第三子像素单元构成像素单元,在两相邻像素列中的第一像素列和/或第二像素列中包括多个重复单元,每个重复单元具有两相邻排布的相同子像素单元。上述设计,可以将重复单元中两相邻排布的相同子像素单元在像素列延伸方向上的距离做小,如此能提高像素单元的开口率,并且不用担心蒸镀发光层时出现相邻子像素单元之间混色的问题。
在本申请的一种可能实施例中,所述第一像素列中包括多个第一重复单元,每个所述第一重复单元包括一个所述第一子像素单元和两个所述第二子像素单元,其中,两个所述第二子像素单元在所述第一像素列上相邻排布;
所述第二像素列中包括多个第二重复单元,每个所述第二重复单元包括一个所述第一子像素单元和两个所述第三子像素单元,其中,两个所述第三子像素单元在所述第二像素列上相邻排布。
在本申请的一种可能实施例中,所述像素单元由位于所述第一像素列中相邻的第一子像素单元及第二子像素单元,和位于所述第二像素列中的第三子像素单元组成;或,
所述像素单元由位于所述第一像素列中的第二子像素单元,和位于所述第二像素列中相邻的第一子像素单元及第三子像素单元组成。
在本申请的一种可能实施例中,所述第二子像素单元的形状及大小与所述第三子像素单元的形状及大小相同。
在本申请的一种可能实施例中,相邻排布的两个所述第二子像素单元在所述第一像素列的延伸方向具有第一间距,相邻排布的两个所述第三子像素单元在所述第二像素列的延伸方向具有第二间距,所述第一间距与所述第二间距相等。
在本申请的一种可能实施例中,相邻排布的两个所述第二子像素单元在所述第一像素列的延伸方向具有第一间距,相邻排布的所述第二子像素单元与所述第一子像素单元在所述第一像素列的延伸方向具有第三间距,所述第一间距小于所述第三间距;
相邻排布的两个所述第三子像素单元在所述第二像素列的延伸方向的具有第二间距,相邻排布的所述第三子像素单元与所述第一子像素单元在所述第二像素列的延伸方向具有第四间距,所述第二间距小于所述第四间距。
在本申请的一种可能实施例中,还包括用于限定出子像素单元开口的像素限定层;
在所述第一像素列中,在沿所述第一像素列的延伸方向,相邻排布的两个所述第三子像素单元之间的像素限定层的宽度为6~10um,相邻排布的所述第三子像素单元与所述第一子像素单元之间的像素限定层的宽度为15um~25um;
优选的,在所述第一像素列中,相邻排布的两个所述第二子像素单元之间的像素限定层的宽度为8um,相邻排布的所述第二子像素单元与所述第一子像素单元之间的像素限定层的宽度为20um;
在所述第二像素列中,在沿所述第二像素列的延伸方向,相邻排布的两个所述第三子像素单元之间的像素限定层的宽度为6~10um;相邻排布的所述第三子像素单元与所述第一子像素单元之间的像素限定层的宽度为15um~25um;
优选的,在所述第二像素列中,相邻排布的两个所述第三子像素单元之间的像素限定层的宽度为8um,相邻排布的所述第三子像素单元与所述第一子像素单元之间的像素限定层的宽度为20um。
在本申请的一种可能实施例中,所述第一子像素单元的数量、所述第二子像素单元的数量及所述第三子像素单元的数量之比为1:1:1。
在本申请的一种可能实施例中,所述第一子像素单元为红色子像素单元,所述第二子像素单元为绿色子像素单元,所述第三子像素单元为蓝色子像素单元。
本申请的第二方面,还提供一种显示装置,包括第一方面所述的像素结构。
相对于现有技术,本申请实施例提供的像素结构与显示装置,由分别位于两相邻像素列的三个不同颜色的第一子像素单元、第二子像素单元及第三子像素单元构成像素单元。在两相邻像素列中的第一像素列和/或第二像素列中包括多个重复单元,每个重复单元具有两相邻排布的相同子像素单元。上述设计,可以将重复单元中两相邻排布的相同子像素单元在像素列延伸方向上的距离做小,如此能提高像素单元的开口率,并且可以避免蒸镀发光层时出现相邻子像素单元之间混色的问题。
附图说明
为了更清楚地说明本申请实施例的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,应当理解,以下附图仅示出了本申请的某些实施例,因此不应被看作是对范围的限定,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他相关的附图。
图1示例了一种传统像素结构的像素排布示意图;
图2示例了本申请实施例提供的像素结构的像素排布的示意图之一;
图3示例了本申请实施例提供的像素结构的像素排布的示意图之二;
图4示例了本申请实施例提供的像素结构的像素排布的示意图之三;
图5示例了像素结构的部分膜层结构示意图;
图6示例了本申请实施例提供的第一像素列在第一像素列延伸方向的部分膜层结构示意图;
图7示例了本申请实施例提供的第二像素列在第二像素列延伸方向的部分膜层结构示意图。
标号:
10-像素结构;101-像素单元;101a-第一子像素单元;101b-第二子像素单元;101c-第三子像素单元;102-两相邻像素列;102a-第一像素列;102b-第二像素列;1021a-第一重复单元;1021b-第二重复单元;1031-阵列基板;1032-阳极膜层;1033-像素限定层;1034-发光层;1035-阴极膜层;1036-像素开口。
具体实施方式
为使本申请实施例的目的、技术方案和优点更加清楚,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本申请一部分实施例,而不是全部的实施例。通常在此处附图中描述和示出的本申请实施例的组件可以以各种不同的配置来布置和设计。
因此,以下对在附图中提供的本申请的实施例的详细描述并非旨在限制要求保护的本申请的范围,而是仅仅表示本申请的选定实施例。基于本申请中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步定义和解释。
在本申请的描述中,需要说明的是,术语“上”、“下”等指示的方位或位置关系为基于附图所示的方位或位置关系,或者是该申请产品使用时惯常摆放的方位或位置关系,仅是为了便于描述本申请和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。
需要说明的是,在不冲突的情况下,本申请的实施例中的不同特征之间可以相互结合。
请参照图1,在传统的像素结构中,不同子像素单元一般是错位分布,随着像素分辨率的提高,为了确保发光层蒸镀时,不同子像素单元之间不发生混色,需要相邻的不同子像素单元之间间隔一定的距离,避免因混色导致的显示不良。发明人研究发现,上述设置,在像素分辨率得到提高的同时,会降低像素单元的开口率,其中,像素单元的开口率是指像素实际的透光面积与像素单元的整体面积之间的比值。
为了解决上述技术问题。发明人创新性的设计以下技术方案,由分别位于两相邻像素列的三个不同颜色的第一子像素单元、第二子像素单元及第三子像素单元构成像素单元。在两相邻像素列中的第一像素列和/或第二像素列中包括多个重复单元,每个重复单元具有两相邻排布的相同子像素单元。可以将重复单元中两相邻排布的相同子像素单元在像素列延伸方向上的距离做小,如此能提高像素单元的开口率,并避免蒸镀发光层时出现相邻子像素单元之间混色的问题。
下面将结合附图对本申请的具体实现方案进行详细说明。
请参照图2,图2示例了本申请实施例提供的像素结构的一种可能的结构示意图。像素结构10可以包括阵列排布的多个像素单元101,每个像素单元101可以由分别位于相邻像素列102的三个不同颜色的第一子像素单元101a、第二子像素单元101b及第三子像素单元101c构成。
两相邻像素列102可以包括第一像素列102a和第二像素列102b,在第一像素列102a中分布有第一子像素单元101a和第二子像素单元101b,在第二像素列102b中分布有第一子像素单元101a和第三子像素单元101c。
在本实施例中,第一像素列102a和/或第二像素列102b可以包括多个重复单元,每个重复单元中可以包括两个相邻排布的相同子像素单元。
比如,在图2中,第一像素列102a中包括多个第一重复单元1021a,每个第一重复单元1021a可以包括一个第一子像素单元101a和两个第二子像素单元101b,其中,两个第二子像素单元101b在第一像素列102a上相邻排布。第二像素列102b中包括沿第二像素列102b延伸方向排布的第一子像素单元101a及第三子像素单元101c,其中,第一子像素单元101a和第三子像素单元101c可以在第二像素列102b延伸方向上间隔排布。在此种情况下,像素单元101可以由第一像素列102a中的第一子像素单元101a和第二子像素单元101b及第二像素列102b中的第三子像素单元101c组成。或者,像素单元101也可以由第一像素列102a中的第二子像素单元101b及第二像素列102b中第一子像素单元101a和第三子像素单元101c组成。
又比如,在图3中,第二像素列102b中包括多个第二重复单元1021b,每个第二重复单元1021b可以包括一个第一子像素单元101a和两个第三子像素单元101c,其中,两个第三子像素单元101c在第二像素列上相邻排布。第一像素列102a中包括沿第一像素列102a延伸方向排布的第一子像素单元101a及第二子像素单元101b。其中,第一子像素单元101a和第二子像素单元101b可以在第一像素列102a的延伸方向上间隔排布。在此种情况下,像素单元101可以由第一像素列102a中的第一子像素单元101a和第二子像素单元101b及第二像素列102b中的第三子像素单元101c组成;或者,像素单元101也可以由第一像素列102a中的第二子像素单元101b及第二像素列102b中的第一子像素单元101a和第三子像素单元101c组成。
再比如,在图4中,第一像素列102a中包括多个第一重复单元1021a,每个第一重复单元可以包括一个第一子像素单元101a和两个第二子像素单元101b,其中,两个第二子像素单元101b在第一像素列上相邻排布。第二像素列102b中包括多个第二重复单元1021b,每个第二重复单元1021b可以包括一个第一子像素单元101a和两个第三子像素单元101c,其中,两个第三子像素单元101c在第二像素列上相邻排布。在此种情况下,像素单元101可以由第一像素列102a中的第一子像素单元101a和第二子像素单元101b及第二像素列102b中的第三子像素单元101c组成;或者,像素单元101也可以由第一像素列102a中的第二子像素单元101b及第二像素列102b中第一子像素单元101a和第三子像素单元101c组成。
在本申请实施例中,第一子像素单元101a的形状、第二子像素单元101b的形状及第三子像素单元101c的形状可以相同也可以不同,优选的,第二子像素单元101b的形状及第三子像素单元101c的形状相同。
进一步地,第一子像素单元101a的大小、第二子像素单元101b的大小及第三子像素单元101c的大小可以相同也可以不同,优选的,第二子像素单元101b的大小及第三子像素单元101c的大小相同。
进一步地,如图4所示,在第一重复单元1021a中,相邻排布的两个第二子像素单元101b在第一像素列102a的延伸方向具有第一间距d1,相邻排布的两个第三子像素单元101c在第二像素列102c的延伸方向具有第一间距d2,其中,d1=d2。上述设置,在第二子像素101b与第三子像素101c具有相同的形状和大小时,可以在蒸镀第二子像素单元102b与第三子像素单元102c时,共用同一掩膜版,如此,可以降低掩膜版的制作成本,进而降低显示面板的整体制作成本。
在本申请实施例中,请再次参照图4,在第一重复单元1021a中,相邻排布的两个第二子像素单元102b在第一像素列1021a的延伸方向具有第一间距d1,相邻排布的第二子像素单元102b与第一子像素单元1021在第一像素列的1021b延伸方向具有第三间距d3,其中,第一间距d1小于第三间距d3。
同理地,在第二重复单元1021b中,相邻排布的两个第三子像素单元101c在第二像素列102b的延伸方向的具有第二间距d2,相邻排布的第三子像素单元101c与第一子像素单元1021a在第二像素列102b的延伸方向具有第四间距d4,其中,第二间距d2小于第四间距d4。
上述设置可以使重复单元中,相同子像素单元之间的间距小于不同子像素之间的间距,可以避免在蒸镀发光层时不同子像素单元之间出现混色的情况,并能降低像素单元的整体面积,提高像素单元的开口率。
下面结合图5,对像素结构的部分膜层结构进行介绍。像素结构10可以包括阳极膜层1032、像素限定层1033、发光层1034及阴极膜层1035。阳极膜层1032位于阵列基板1031上,像素限定层1033位于阳极膜层1032上,像素限定层1033在阳极膜层1032上形成像素开口1036,发光层1034位于像素开口1036远离阵列基板1031的一侧,阴极膜层1035位于发光层1034远离阵列基板1031的一侧。
请参照图6,在第一像素列102a中,在沿第一像素列102a的延伸方向,位于相邻排布的两个第二子像素单元101b之间的像素限定层1033的宽度D1的取值范围为6~10um,位于相邻排布的第二子像素单元101b与第一子像素单元101a之间的像素限定层1033的宽度D2的取值范围为15~25um。
请参照图7,在第二像素列102b中,在沿第二像素列102b的延伸方向,位于相邻排布的两个第三子像素单元101c之间的像素限定层1033的宽度D3的取值范围为6~10um,位于相邻排布的第三子像素单元101c与第一子像素单元101a之间的像素限定层1033的宽度D4的取值范围为15~25um。
优选的,在本申请实施例中,在第一像素列102a中,在沿第一像素列102a的延伸方向,位于相邻排布的两个第二子像素单元101b之间的像素限定层1033的宽度D1为8um,位于相邻排布的第二子像素单元101b与第一子像素单元101a之间的像素限定层1033的宽度D2为20um。
优选的,在本申请实施例中,在第二像素列102b中,在沿第二像素列102b的延伸方向,位于相邻排布的两个第三子像素单元101c之间的像素限定层1033的宽度D3的取值范围为6~10um,位于相邻排布的第三子像素单元101c与第一子像素单元101a之间的像素限定层1033的宽度D4的取值范围为15~25um。
在本申请实施例中,在上述像素结构中,第一子像素单元101a的数量:第二子像素单元101b的数量:第三子像素单元101c的数量=1:1:1,设置相同数量的子像素单元可以在进行显示时通过不同独立的子像素单元构成的像素单元进行显示,相对于将重复单元中的两相同的相邻子像素单元做成一个较大的子像素单元的方式,能够细化像素显示的颗粒度,提高显示效果。
在本申请实施例中,第一子像素单元101a可以为红色子像素单元,第二子像素单元101b可以为绿色子像素单元,第三子像素单元101c可以为蓝色子像素单元。发明人通过上述方案与图1中传统的像素排布方式进行对比发现,在子像素单元的尺寸相同的情况下,本申请实施例提供的像素结构的像素开口率,相比于图1传统的像素排布方式可以将像素开口率提高约13.3%。
本申请实施例还提供一种包括上述像素结构的显示装置,由于上述像素结构的开口率更高,蒸镀的发光材料会更多,在相同的发光条件下,发光材料的衰减速度更慢,如此可以提高显示装置的使用寿命。
本申请实施例提供的像素结构及显示装置,由分别位于两相邻像素列的三个不同颜色的第一子像素单元、第二子像素单元及第三子像素单元构成像素单元,在两相邻像素列中的第一像素列和/或第二像素列中包括多个重复单元,每个重复单元具有两相邻排布的相同子像素单元。上述设计,可以将重复单元中两相邻排布的相同子像素单元在像素列延伸方向上的距离做小,如此能提高像素单元的开口率,并且不用担心蒸镀发光层时出现相邻子像素单元之间混色的问题。另外,第二子像素与第三子像素具有相同的形状和大小,并且第一重复单元中相邻两第二像素单元的间距与第二重复单元中相邻两第三像素单元的间距相等,如此可以在蒸镀第二子像素单元与第三子像素单元时,共用同一掩膜版,还可以降低掩膜版的制作成本。
以上所述仅为本申请的优选实施例而已,并不用于限制本申请,对于本领域的技术人员来说,本申请可以有各种更改和变化。凡在本申请的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本申请的保护范围之内。
Claims (8)
1.一种像素结构,其特征在于,包括阵列排布的多个像素单元,每个所述像素单元由分别位于两相邻像素列的三个不同颜色的第一子像素单元、第二子像素单元及第三子像素单元构成;
所述两相邻像素列包括第一像素列和第二像素列,所述第一像素列分布有所述第一子像素单元与所述第二子像素单元,所述第二像素列分布有所述第一子像素单元与所述第三子像素单元分布;
所述第一像素列和/或所述第二像素列包括多个重复单元,每个所述重复单元中包括两相邻排布的相同子像素单元,其中,在所述重复单元中,两相邻排布的相同子像素单元之间的距离小于两相邻排布的不相同子像素单元之间的距离;
所述像素单元由位于所述第一像素列中相邻的第一子像素单元及第二子像素单元,和位于所述第二像素列中的第三子像素单元组成;或,
所述像素单元由位于所述第一像素列中的第二子像素单元,和位于所述第二像素列中相邻的第一子像素单元及第三子像素单元组成;
所述第二子像素单元的形状及大小与所述第三子像素单元的形状及大小相同;
相邻排布的两个所述第二子像素单元在所述第一像素列的延伸方向具有第一间距,相邻排布的两个所述第三子像素单元在所述第二像素列的延伸方向具有第二间距,所述第一间距与所述第二间距相等。
2.如权利要求1所述的像素结构,其特征在于:
所述第一像素列中包括多个第一重复单元,每个所述第一重复单元包括一个所述第一子像素单元和两个所述第二子像素单元,其中,两个所述第二子像素单元在所述第一像素列上相邻排布;
所述第二像素列中包括多个第二重复单元,每个所述第二重复单元包括一个所述第一子像素单元和两个所述第三子像素单元,其中,两个所述第三子像素单元在所述第二像素列上相邻排布。
3.如权利要求1所述的像素结构,其特征在于:
相邻排布的两个所述第二子像素单元在所述第一像素列的延伸方向具有第一间距,相邻排布的所述第二子像素单元与所述第一子像素单元在所述第一像素列的延伸方向具有第三间距,所述第一间距小于所述第三间距;
相邻排布的两个所述第三子像素单元在所述第二像素列的延伸方向的具有第二间距,相邻排布的所述第三子像素单元与所述第一子像素单元在所述第二像素列的延伸方向具有第四间距,所述第二间距小于所述第四间距。
4.如权利要求3中所述的像素结构,其特征在于:还包括用于限定出子像素单元开口的像素限定层;
在所述第一像素列中,在沿所述第一像素列的延伸方向,相邻排布的两个所述第二子像素单元之间的像素限定层的宽度为6~10um,相邻排布的所述第二子像素单元与所述第一子像素单元之间的像素限定层的宽度为15um~25um;
在所述第二像素列中,在沿所述第二像素列的延伸方向,相邻排布的两个所述第三子像素单元之间的像素限定层的宽度为6~10um;相邻排布的所述第三子像素单元与所述第一子像素单元之间的像素限定层的宽度为15um~25um。
5.如权利要求4所述的像素结构,其特征在于:在所述第一像素列中,相邻排布的两个所述第二子像素单元之间的像素限定层的宽度为8um,相邻排布的所述第二子像素单元与所述第一子像素单元之间的像素限定层的宽度为20um;
在所述第二像素列中,相邻排布的两个所述第三子像素单元之间的像素限定层的宽度为8um,相邻排布的所述第三子像素单元与所述第一子像素单元之间的像素限定层的宽度为20um。
6.如权利要求1-5中任意一项所述的像素结构,其特征在于:
所述第一子像素单元的数量、所述第二子像素单元的数量及所述第三子像素单元的数量之比为1:1:1。
7.如权利要求1-5中任意一项所述的像素结构,其特征在于:
所述第一子像素单元为红色子像素单元,所述第二子像素单元为绿色子像素单元,所述第三子像素单元为蓝色子像素单元。
8.一种显示装置,其特征在于,包括权利要求1-7中任意一项所述的像素结构。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110675322.6A CN113421902B (zh) | 2021-06-18 | 2021-06-18 | 像素结构及显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110675322.6A CN113421902B (zh) | 2021-06-18 | 2021-06-18 | 像素结构及显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113421902A CN113421902A (zh) | 2021-09-21 |
CN113421902B true CN113421902B (zh) | 2024-07-19 |
Family
ID=77788988
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110675322.6A Active CN113421902B (zh) | 2021-06-18 | 2021-06-18 | 像素结构及显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113421902B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114464660B (zh) * | 2022-02-14 | 2023-12-01 | 武汉华星光电半导体显示技术有限公司 | 显示面板及移动终端 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108010934A (zh) * | 2016-10-31 | 2018-05-08 | 昆山国显光电有限公司 | 像素结构及其形成方法、oled显示面板以及蒸镀掩膜版 |
CN108493224A (zh) * | 2018-04-20 | 2018-09-04 | 京东方科技集团股份有限公司 | 一种像素排列结构及显示面板、显示装置、掩膜版 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9583034B2 (en) * | 2010-10-15 | 2017-02-28 | Lg Display Co., Ltd. | Subpixel arrangement structure for display device |
CN104466007B (zh) * | 2014-12-30 | 2017-05-03 | 京东方科技集团股份有限公司 | 一种像素结构及其显示方法、显示装置 |
US11264430B2 (en) * | 2016-02-18 | 2022-03-01 | Chengdu Boe Optoelectronics Technology Co., Ltd. | Pixel arrangement structure with misaligned repeating units, display substrate, display apparatus and method of fabrication thereof |
CN107146804B (zh) * | 2017-04-01 | 2019-12-10 | 上海天马有机发光显示技术有限公司 | 有机发光二极管像素结构及有机发光二极管显示装置 |
CN107068731B (zh) * | 2017-06-09 | 2019-11-19 | 京东方科技集团股份有限公司 | 像素排列结构、显示面板、显示装置和掩模板 |
-
2021
- 2021-06-18 CN CN202110675322.6A patent/CN113421902B/zh active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108010934A (zh) * | 2016-10-31 | 2018-05-08 | 昆山国显光电有限公司 | 像素结构及其形成方法、oled显示面板以及蒸镀掩膜版 |
CN108493224A (zh) * | 2018-04-20 | 2018-09-04 | 京东方科技集团股份有限公司 | 一种像素排列结构及显示面板、显示装置、掩膜版 |
Also Published As
Publication number | Publication date |
---|---|
CN113421902A (zh) | 2021-09-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP3346497B1 (en) | Pixel structure and oled display panel | |
US10325959B2 (en) | Pixel structure having common sub-pixels and OLED display panel | |
KR102334155B1 (ko) | 마스크 플레이트 및 증착 장치 | |
US11069749B2 (en) | Pixel display module and mask for manufacturing the pixel display module | |
CN110707141B (zh) | 有机发光显示基板及显示装置 | |
CN110085624B (zh) | 像素排列结构、显示面板及掩膜版组件 | |
CN113540203B (zh) | 像素排列结构、金属掩膜板以及有机发光显示装置 | |
CN111987130A (zh) | 一种显示面板、掩膜组件和显示装置 | |
US11744129B2 (en) | Pixel arrangement structure, display panel and display apparatus | |
CN113421902B (zh) | 像素结构及显示装置 | |
CN110634909A (zh) | 一种显示基板、显示面板及显示装置 | |
CN212412057U (zh) | 一种显示面板、掩膜组件和显示装置 | |
CN109148547B (zh) | 像素排列结构和显示面板 | |
CN106298833A (zh) | 像素结构 | |
CN112054047B (zh) | 像素排布结构及显示面板 | |
CN111864123B (zh) | 显示面板、掩膜板组以及显示装置 | |
CN108807475A (zh) | 像素排布结构及oled显示面板 | |
CN112599584A (zh) | 像素排布结构、精密金属掩膜版组和显示装置 | |
CN111697025B (zh) | Oled显示器件、显示面板、显示装置以及制造方法 | |
CN111261689A (zh) | 一种oled显示面板及oled显示装置 | |
CN110211996A (zh) | 一种像素结构、显示面板及显示装置 | |
CN109004009B (zh) | 显示基板及确定像素结构的方法、显示装置 | |
CN220326167U (zh) | 一种显示面板、蒸镀掩模版及显示装置 | |
CN112968113A (zh) | 一种防止像素混光的显示面板及其显示设备 | |
CN116963537A (zh) | 一种显示面板、蒸镀掩模版及显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |