CN113129802B - 驱动芯片、数据存储方法及显示装置 - Google Patents

驱动芯片、数据存储方法及显示装置 Download PDF

Info

Publication number
CN113129802B
CN113129802B CN202110434412.6A CN202110434412A CN113129802B CN 113129802 B CN113129802 B CN 113129802B CN 202110434412 A CN202110434412 A CN 202110434412A CN 113129802 B CN113129802 B CN 113129802B
Authority
CN
China
Prior art keywords
storage unit
image data
storage
compensation data
sub
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202110434412.6A
Other languages
English (en)
Other versions
CN113129802A (zh
Inventor
王铁钢
姜海斌
韩光光
赵双
马霄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Kunshan Govisionox Optoelectronics Co Ltd
Original Assignee
Kunshan Govisionox Optoelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kunshan Govisionox Optoelectronics Co Ltd filed Critical Kunshan Govisionox Optoelectronics Co Ltd
Priority to CN202110434412.6A priority Critical patent/CN113129802B/zh
Publication of CN113129802A publication Critical patent/CN113129802A/zh
Application granted granted Critical
Publication of CN113129802B publication Critical patent/CN113129802B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Abstract

本申请公开了一种驱动芯片、数据存储方法及显示装置。驱动芯片用于驱动显示面板显示,显示面板具有显示区,显示区包括多个子显示区;驱动芯片包括:第一存储模块,第一存储模块包括与子显示区一一对应的多个存储单元,多个存储单元包括第一存储单元和第二存储单元,第一存储单元用于存储图像数据,第二存储单元用于分时存储图像数据和补偿数据;第二存储模块,用于存储补偿数据,第二存储模块存储的补偿数据与第二存储单元存储的补偿数据对应于不同子显示区。根据本申请实施例,能够降低存储模块占用的驱动芯片面积,降低驱动芯片成本。

Description

驱动芯片、数据存储方法及显示装置
技术领域
本申请涉及显示技术领域,具体涉及一种驱动芯片、数据存储方法及显示装置。
背景技术
显示面板在显示时会产生显示亮度不均匀(Mura)现象,在显示面板出厂前需要消除显示不均(demura),驱动芯片的存储器中不仅要存储待显示的图像数据,还要存储补偿数据(也称为demura数据)。通常将待显示的图像数据和补偿数据存储于驱动芯片的不同存储器中,导致驱动芯片的大部分面积都是存储器,导致驱动芯片的成本较高。
发明内容
本申请实施例提供一种驱动芯片、数据存储方法及显示装置,能够降低存储模块占用的驱动芯片面积,降低驱动芯片成本。
第一方面,本申请实施例提供一种驱动芯片,用于驱动显示面板显示,显示面板具有显示区,显示区包括多个子显示区;
驱动芯片包括:第一存储模块,第一存储模块包括与子显示区一一对应的多个存储单元,多个存储单元包括第一存储单元和第二存储单元,第一存储单元用于存储图像数据,第二存储单元用于分时存储图像数据和补偿数据;第二存储模块,用于存储补偿数据,第二存储模块存储的补偿数据与第二存储单元存储的补偿数据对应于不同子显示区。
在第一方面一种可能的实施方式中,第二存储单元存储的图像数据和补偿数据对应于不同的子显示区。
在第一方面一种可能的实施方式中,图像数据包括初始图像数据和补偿后的图像数据;
第一存储单元具体用于:
先存储与其对应的初始图像数据,再存储依据第一存储单元中的初始图像数据以及第二存储单元或第二存储模块中的补偿数据得到的补偿后的图像数据;
第二存储单元具体用于:
先存储与其对应的补偿数据,第二存储单元存储的补偿数据被读取后存储与其对应的初始图像数据,再存储依据第二存储单元中的初始图像数据以及对应的第二存储单元或第二存储模块中的补偿数据得到的补偿后的图像数据。
在第一方面一种可能的实施方式中,存储单元的数量为N,各第二存储单元以及第二存储模块均对应存储N1个子显示区所对应的补偿数据,N>N1≥1,且N和N1均为正整数。
在第一方面一种可能的实施方式中,N1为2,N为8,第一存储单元的数量为5,第二存储单元的数量为3。
在第一方面一种可能的实施方式中,各子显示区的像素的数量相同,各存储单元的面积相同。
第二方面,本申请实施例提供一种数据存储方法,应用于如第一方面任一项实施例的驱动芯片,数据存储方法包括:
将第二存储模块对应的补偿数据存储至第二存储模块;
将第一存储单元对应的图像数据存储至第一存储单元;
分时将第二存储单元对应的图像数据及补偿数据存储至第二存储单元。
在第二方面一种可能的实施方式中,第二存储单元存储的图像数据和补偿数据对应于不同的子显示区。
在第二方面一种可能的实施方式中,分时将第二存储单元对应的图像数据及补偿数据存储至第二存储单元,包括:
将第二存储单元对应的补偿数据存储至第二存储单元;
读取第一存储单元中的初始图像数据以及第二存储单元或第二存储模块中的补偿数据;
根据第一存储单元中的初始图像数据以及第二存储单元或第二存储模块中的补偿数据,得到补偿后的图像数据;
将依据第一存储单元中的初始图像数据以及第二存储单元或第二存储模块中的补偿数据得到的补偿后的图像数据存储至第一存储单元;
将第二存储单元对应的初始图像数据存储至第二存储单元;
读取第二存储单元中的初始图像数据以及第二存储单元或者第二存储模块中的补偿数据;
根据第二存储单元中的初始图像数据以及第二存储单元或者第二存储模块中的补偿数据,得到补偿后的图像数据;
将依据第二存储单元中的初始图像数据以及第二存储单元或者第二存储模块中的补偿数据得到的补偿后的图像数据存储至第二存储单元。
第三方面,本申请实施例提供一种显示装置,包括如第一方面任意一项实施例的驱动芯片。
根据本申请实施例提供的驱动芯片、数据存储方法及显示装置,通过将第一存储模块的多个存储单元划分为第一存储单元和第二存储单元,且第二存储单元用于分时存储图像数据和补偿数据,第二存储模块用于存储补偿数据,且第二存储模块存储的补偿数据和第二存储单元存储的补偿数据对应不同的子显示区。与图1所示的将整个显示区的补偿数据均存储在Demura RAM中相比,本申请实施例中,将第二存储单元共用,第二存储模块仅用于存储部分补偿数据,相当于减少了第二存储模块中存储的补偿数据,因此,第二存储模块的尺寸可以减小,也就是可以减小第二存储模块的占用面积,进而降低驱动芯片成本。
附图说明
通过阅读以下参照附图对非限制性实施例所作的详细描述,本申请的其它特征、目的和优点将会变得更明显,其中,相同或相似的附图标记表示相同或相似的特征,附图并未按照实际的比例绘制。
图1示出对比示例提供的一种驱动芯片的结构示意图;
图2示出本申请一种实施例提供的显示面板的结构示意图;
图3示出本申请一种实施例提供的驱动芯片的结构示意图;
图4示出本申请一种实施例提供的数据存储方法的流程示意图;
图5示出本申请一种实施例提供的显示装置的结构示意图。
具体实施方式
下面将详细描述本申请的各个方面的特征和示例性实施例,为了使本申请的目的、技术方案及优点更加清楚明白,以下结合附图及具体实施例,对本申请进行进一步详细描述。应理解,此处所描述的具体实施例仅被配置为解释本申请,并不被配置为限定本申请。对于本领域技术人员来说,本申请可以在不需要这些具体细节中的一些细节的情况下实施。下面对实施例的描述仅仅是为了通过示出本申请的示例来提供对本申请更好的理解。
需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
申请人发现,为了存储图像数据和补偿数据,驱动芯片包括显示图像数据随机存储器(Display RAM)和显示补偿值随机存储器(Demura Random Access Memory,DemuraRAM)。示例性的,如图1和图2所示,以显示面板的显示区AA包括八个子显示区A1至A8为例,驱动芯片01包括八个显示图像数据随机存储器RAM1至RAM8和一个显示补偿值随机存储器Demura RAM,RAM1至RAM8分别存储子显示区A1至A8对应的图像数据,Demura RAM存储整个显示区AA对应的补偿数据。
上述将图像数据和补偿数据存储在不同的存储器中,导致驱动芯片01的大部分面积(例如,40%以上的面积)都被存储器占据,造成驱动芯片的成本较高。
针对上述技术问题,本申请实施例提供一种驱动芯片、数据存储方法及显示装置。以下将结合附图对本申请实施例提供的驱动芯片、数据存储方法及显示装置进行说明。
本申请实施例提供的驱动芯片用于驱动显示面板显示。显示面板可以是有机发光二极管(Organic Light-Emitting Diode,OLED)显示面板,显示面板也可以是其它类型的显示面板,本申请对此不作限定。
如图2所示,显示面板02包括显示区AA,显示区AA包括多个子显示区。图2示例性的示出了显示区AA包括八个子显示区A1至A8。本申请实施例对子显示区的数量并不限定,子显示区的数量也可以是两个、三个,甚至更多个。
如图3所示,驱动芯片01包括第一存储模块10和第二存储模块20。第一存储模块10包括和显示面板的多个子显示区一一对应的多个存储单元11。可以理解的是,存储单元11的数量与子显示区的数量相同,以子显示区的数量为八个为例,存储单元11的数量也为八个,八个存储单元11分别为11-1至11-8。
多个存储单元11包括至少一个第一存储单元和至少一个第二存储单元。例如,八个存储单元11包括五个第一存储单元和三个第二存储单元,其中存储单元11-1至11-8中的存储单元11-1至11-5为第一存储单元,存储单元11-6至11-8为第二存储单元。
第一存储单元用于存储图像数据,第二存储单元用于分时存储图像数据和补偿数据。可以理解的是,由于存储单元与子显示区一一对应,第一存储单元用于存储一个子显示区的图像数据,第二存储单元也用于存储一个子显示区的图像数据。各第一存储单元用于存储与其对应的各子显示区的图像数据,各第二存储单元用于存储图像数据时,也是用于存储与其对应的各子显示区的图像数据。另外,第一存储单元存储的图像数据和第二存储单元存储的图像数据对应于不同的子显示区。
第二存储单元用于存储补偿数据时,可用于存储一个子显示区对应的补偿数据,也可以用于存储两个或两个以上子显示区对应的补偿数据。
可以理解的是,第一存储单元没有被共用,仅用于存储图像数据,而第二存储单元被图像数据和补偿数据共用。
第二存储模块20用于存储补偿数据。第二存储模块20存储的补偿数据和第二存储单元存储的补偿数据对应于不同子显示区。
第二存储模块20对应的子显示区的数量和第二存储单元对应的子显示区的数量可以相同。例如,第二存储模块20用于存储一个子显示区的补偿数据,第二存储单元也用于存储一个子显示区的补偿数据,当然,第二存储模块20和第二存储单元对应的子显示区的数量也可以是2或4等数量。当然,第二存储模块20对应的子显示区的数量和第二存储单元对应的子显示区的数量也不可不同。
根据本申请实施例,通过将第一存储模块的多个存储单元划分为第一存储单元和第二存储单元,且第二存储单元用于分时存储图像数据和补偿数据,第二存储模块用于存储补偿数据,且第二存储模块存储的补偿数据和第二存储单元存储的补偿数据对应不同的子显示区。与图1所示的将整个显示区的补偿数据均存储在Demura RAM中相比,本申请实施例中,将第二存储单元共用,第二存储模块仅用于存储部分补偿数据,相当于减少了第二存储模块中存储的补偿数据,因此,第二存储模块的尺寸可以减小,也就是可以减小第二存储模块的占用面积,进而降低驱动芯片成本。
例如,第一存储模块10可以是一个随机存储器RAM,多个存储单元11为随机存储器RAM的多个分区。第二存储模块20为另一个随机存储器RAM。
又例如,多个存储单元11可以为多个随机存储器RAM,第二存储模块20为一个随机存储器RAM。
在一些可选的实施例中,第二存储单元存储的图像数据和补偿数据对应于不同的子显示区。
示例性的,图像数据可以包括初始图像数据和补偿后的图像数据。初始图像数据可以理解为待显示图像对应的未被补偿的原始图像数据,补偿后的图像数据可以理解为依据初始图像数据和补偿数据得到的图像数据。例如,补偿数据可以是补偿系数,可以依据公式y=a*x+b得到补偿后的图像数据y,其中,x为初始图像数据,a、b为补偿数据。x可以是灰阶值,也可以是数据电压值,本申请对此不作限定。
由于第二存储单元存储即要存储图像数据还要存储补偿数据,补偿数据需要与初始图像数据结合以得到最终的补偿后的图像数据,如果第二存储单元存储的图像数据和补偿数据对应于相同的子显示区,无论是先将该子显示区对应的初始图像数据存储至第二存储单元中,还是先将该子显示区对应的补偿数据存储至第二存储单元中,在将该子显示区对应的初始图像数据和补偿数据的结合过程中,则缺失了先存储至第二存储单元的数据,从而无法得到该子显示区对应的补偿后的图像数据。而本申请实施例中,通过将第二存储单元存储的图像数据和补偿数据设置为对应于不同的子显示区,在将子显示区对应的初始图像数据和补偿数据的结合过程中,可以从不同的存储单元中分别读取初始图像数据和补偿数据,以保证能够得到各子显示区对应的补偿后的图像数据。
示例性的,可以将补偿数据存储在闪存(Flash)中,在上电的时候,将补偿数据传输至第二存储单元及第二存储模块20中。
示例性的,第二存储单元可以先用于存储补偿数据,第二存储单元存储的补偿数据被读取后再用于存储其对应的子显示区的初始图像数据。
在一些可选的实施例中,存储单元的数量为N,各第二存储单元以及第二存储模块均对应存储N1个子显示区的补偿数据,N>N1≥1,且N和N1均为正整数。
也就是说,各第二存储单元用于存储补偿数据时,各第二存储单元以及第二存储模块均对应存储相同数量的子显示区的补偿数据,以方便控制驱动芯片的读写过程。
示例性的,N1可以等于2n,n为自然数。n可以为1,也就是N1为2,在Demura补偿过程中可以选择位于一行两列的两个像素或位于两行一列的两个像素作为一个最小单元。如此既不会造成需要存储过多的补偿数据,可以进一步减小第二存储模块的占用面积,进而降低驱动芯片成本。
在一些可选的实施例中,N为8,第一存储单元的数量为5,第二存储单元的数量为3。将第一存储模块10划分为八个存储单元11,可以方便布置驱动芯片的走线。各第二存储单元以及第二存储模块20均对应存储两个子显示区的补偿数据,子显示区的数量为八个,因此需要三个第二存储单元即可。
另外,第二存储模块20仅用于存储两个子显示区对应的补偿数据,与图1所示的Demura RAM存储整个显示区AA对应的补偿数据相比,第二存储模块20存储的数据减少了75%,因此第二存储模块20的面积可以仅为图1所示的Demura RAM的25%,从而大大减小了第二存储模块20的面积。
例如,存储单元11-1至11-5为第一存储单元,存储单元11-6至11-8为第二存储单元,存储单元11-6可以存储子显示区A1、A2的补偿数据,存储单元11-67可以存储子显示区A3、A4的补偿数据,存储单元11-8可以存储子显示区A5、A6的补偿数据,第二存储模块20可以存储子显示区A7、A8的补偿数据。
在一些可选的实施例中,第一存储单元具体用于:第一存储单元先用于存储与其对应的初始图像数据,再用于存储依据第一存储单元中的初始图像数据以及第二存储单元或第二存储模块中的补偿数据得到的补偿后的图像数据。
第二存储单元具体用于:第二存储单元先用于存储与其对应的补偿数据,第二存储单元存储的补偿数据被读取后先用于存储与其对应的初始图像数据,再用于存储依据第二存储单元中的初始图像数据以及第二存储单元或第二存储模块中的补偿数据得到的补偿后的图像数据。
通过上述第一存储单元及第二存储单元存储的数据类型的时序,在达到降低第二存储模块的面积的同时,可以避免影响补偿效果,进而避免影响显示效果。
示例性的,可以采用应用处理器(Application Processor,AP)端通过移动产业处理器接口(Mobile Industry Processor Interface,MIPI)通信,AP端通过MIPI接口向各存储单元输送图像数据。
仍以存储单元11的数量为八个,其中存储单元11-1至11-8中的存储单元11-1至11-5为第一存储单元,存储单元11-6至11-8为第二存储单元,且各第二存储单元以及第二存储模块20均对应存储两个子显示区的补偿数据为例,驱动芯片01的工作时序可以如下:
首先,在上电后,将Flash中的补偿数据存储至存储单元11-6至11-8以及第二存储模块20中,存储单元11-6可以存储子显示区A1、A2对应的补偿数据,存储单元11-67可以存储子显示区A3、A4对应的补偿数据,存储单元11-8可以存储子显示区A5、A6对应的补偿数据,第二存储模块20可以存储子显示区A7、A8对应的补偿数据。
然后,AP端可以通过MIPI接口向存储单元11-1、11-2输送子显示区A1、A2对应的待显示图像的初始图像数据,其中,存储单元11-1存储子显示区A1对应的始图像数据,存储单元11-2存储子显示区A2对应的始图像数据。接着,驱动芯片01读取存储单元11-1、11-2存储的初始图像数据以及存储单元11-6存储的补偿数据,并将读取的初始图像数据与补偿数据结合,得到子显示区A1、A2各自对应的补偿后的图像数据,将子显示区A1、A2各自对应的补偿后的图像数据存储至存储单元11-1、11-2。其中,存储单元11-1用于存储子显示区A1对应的补偿后的图像数据,存储单元11-2用于存储子显示区A2对应的补偿后的图像数据。
在驱动芯片01读取存储单元11-1、11-2以及存储单元11-6中的数据以及结合数据的同时,AP端可以通过MIPI接口向存储单元11-3、11-4输送子显示区A3、A4对应的待显示图像的初始图像数据。
然后,驱动芯片01读取存储单元11-3、11-4存储的初始图像数据以及存储单元11-7存储的补偿数据,并将读取的初始图像数据与补偿数据结合,得到子显示区A3、A4各自对应的补偿后的图像数据,将子显示区A3、A4各自对应的补偿后的图像数据存储至存储单元11-3、11-4。其中,存储单元11-3用于存储子显示区A3对应的补偿后的图像数据,存储单元11-4用于存储子显示区A4对应的补偿后的图像数据。
由于存储单元11-6先存储的补偿数据已被读取利用,因此存储单元11-6可以被写入新的数据。在驱动芯片01读取存储单元11-3、11-4以及存储单元11-7中的数据以及结合数据的同时,AP端可以通过MIPI接口向存储单元11-5、11-6输送子显示区A5、A6对应的待显示图像的初始图像数据。
接着,驱动芯片01读取存储单元11-5、11-6存储的初始图像数据以及存储单元11-8存储的补偿数据,并将读取的初始图像数据与补偿数据结合,得到子显示区A5、A6各自对应的补偿后的图像数据,将子显示区A5、A6各自对应的补偿后的图像数据存储至存储单元11-5、11-6。其中,存储单元11-5用于存储子显示区A5对应的补偿后的图像数据,存储单元11-6用于存储子显示区A6对应的补偿后的图像数据。
由于存储单元11-7、11-8先存储的补偿数据已被读取利用,因此存储单元11-7、11-8可以被写入新的数据。在驱动芯片01读取存储单元11-5、11-6以及存储单元11-8中的数据以及结合数据的同时,AP端可以通过MIPI接口向存储单元11-7、11-8输送子显示区A7、A8对应的待显示图像的初始图像数据。
接着,驱动芯片01读取存储单元11-7、11-8存储的初始图像数据以及第二存储模块20存储的补偿数据,并将读取的初始图像数据与补偿数据结合,得到子显示区A7、A8各自对应的补偿后的图像数据,将子显示区A7、A8各自对应的补偿后的图像数据存储至存储单元11-7、11-8。其中,存储单元11-7用于存储子显示区A7对应的补偿后的图像数据,存储单元11-8用于存储子显示区A8对应的补偿后的图像数据。
至此,存储单元11-1至11-8存储的都是补偿后的图像数据,然后可以通过驱动芯片中的其他功能模块(图中未示出)将存储单元11-1至11-8存储的补偿后的图像数据经显示面板的数据线写入显示面板的各子像素中。
上述仅仅是一个具体示例,并不用于限定本申请。
在一些可选的实施例中,各子显示区的像素的数量相同。由于各子显示区的像素数量相同,因此各存储单元用于存储图像数据时,需要存储的图像数据量是相同的,因此可以将各存储单元的面积设置为相同。在各存储单元的面积相同的情况下,可以方便各存储单元的分布,降低驱动芯片的工艺难度。
在不矛盾的情况下,本申请提供的驱动芯片的各实施例可以相互结合。
本申请还提供一种数据存储方法,应用于上述实施例提供的驱动芯片。如图4所示,本申请实施例提供的数据存储方法可以包括步骤110至步骤130。
步骤110,将第二存储模块对应的补偿数据存储至第二存储模块。
步骤120,将第一存储单元对应的图像数据存储至第一存储单元。
步骤130,分时将第二存储单元对应的图像数据及补偿数据存储至第二存储单元。
根据本申请实施例,通过将第一存储模块的多个存储单元划分为第一存储单元和第二存储单元,且分时将存储图像数据和补偿数据存储至第二存储单元中,第二存储模块用于存储补偿数据,且第二存储模块存储的补偿数据和第二存储单元存储的补偿数据对应不同的子显示区。与图1所示的将整个显示区的补偿数据均存储在Demura RAM中相比,本申请实施例中,将第二存储单元共用,第二存储模块仅用于存储部分补偿数据,相当于减少了第二存储模块中存储的补偿数据,因此,第二存储模块的尺寸可以减小,也就是可以减小第二存储模块的占用面积,进而降低驱动芯片成本。
在一些可选的实施例中,第二存储单元存储的图像数据和补偿数据对应于不同的子显示区。
如上文所述,由于第二存储单元存储即要存储图像数据还要存储补偿数据,补偿数据需要与初始图像数据结合以得到最终的补偿后的图像数据,如果第二存储单元存储的图像数据和补偿数据对应于相同的子显示区,无论是先将该子显示区对应的初始图像数据存储至第二存储单元中,还是先将该子显示区对应的补偿数据存储至第二存储单元中,在将该子显示区对应的初始图像数据和补偿数据的结合过程中,则缺失了先存储至第二存储单元的数据,从而无法得到该子显示区对应的补偿后的图像数据。而本申请实施例中,通过将第二存储单元存储的图像数据和补偿数据设置为对应于不同的子显示区,在将子显示区对应的初始图像数据和补偿数据的结合过程中,可以从不同的存储单元中分别读取初始图像数据和补偿数据,以保证能够得到各子显示区对应的补偿后的图像数据。
在一些可选的实施例中,步骤130具体可以包括:
将第二存储单元对应的补偿数据存储至第二存储单元;
读取第一存储单元中的初始图像数据以及第二存储单元或第二存储模块中的补偿数据;
根据第一存储单元中的初始图像数据以及第二存储单元或第二存储模块中的补偿数据,得到补偿后的图像数据;
将依据第一存储单元中的初始图像数据以及第二存储单元或第二存储模块中的补偿数据得到的补偿后的图像数据存储至第一存储单元;
将第二存储单元对应的初始图像数据存储至第二存储单元;
读取第二存储单元中的初始图像数据以及第二存储单元或者第二存储模块中的补偿数据;
根据第二存储单元中的初始图像数据以及第二存储单元或者第二存储模块中的补偿数据,得到补偿后的图像数据;
将依据第二存储单元中的初始图像数据以及第二存储单元或者第二存储模块中的补偿数据得到的补偿后的图像数据存储至第二存储单。
通过上述第一存储单元及第二存储单元存储的数据类型的时序,在达到降低第二存储模块的面积的同时,可以避免影响补偿效果,进而避免影响显示效果。
驱动芯片对数据的存储过程具体可以参加上述以存储单元11的数量为八个,其中存储单元11-1至11-8中的存储单元11-1至11-5为第一存储单元,存储单元11-6至11-8为第二存储单元,且各第二存储单元以及第二存储模块20均对应存储两个子显示区的补偿数据为例,所介绍的驱动芯片的工作时序,在此不再赘述。
本申请还提供了一种显示装置,包括本申请提供的驱动芯片。请参考图5,图5是本申请实施例提供的一种显示装置的结构示意图。图5提供的显示装置1000包括本申请上述任一实施例提供的驱动芯片01。图5实施例仅以手机为例,对显示装置1000进行说明,可以理解的是,本申请实施例提供的显示装置,可以是可穿戴产品、电脑、电视、车载显示装置等其他具有显示功能的显示装置,本申请对此不作具体限制。本申请实施例提供的显示装置,具有本申请实施例提供的显示面板的有益效果,具体可以参考上述各实施例对于显示面板的具体说明,本实施例在此不再赘述。
依照本申请如上文所述的实施例,这些实施例并没有详尽叙述所有的细节,也不限制该申请仅为所述的具体实施例。显然,根据以上描述,可作很多的修改和变化。本说明书选取并具体描述这些实施例,是为了更好地解释本申请的原理和实际应用,从而使所属技术领域技术人员能很好地利用本申请以及在本申请基础上的修改使用。本申请仅受权利要求书及其全部范围和等效物的限制。

Claims (10)

1.一种驱动芯片,其特征在于,用于驱动显示面板显示,所述显示面板具有显示区,所述显示区包括多个子显示区;
所述驱动芯片包括:
第一存储模块,所述第一存储模块包括与所述子显示区一一对应的多个存储单元,所述多个存储单元包括第一存储单元和第二存储单元,所述第一存储单元用于存储图像数据,所述第二存储单元用于分时存储图像数据和补偿数据;
第二存储模块,用于存储补偿数据,所述第二存储模块存储的补偿数据与所述第二存储单元存储的补偿数据对应于不同所述子显示区;
所述第一存储单元的数量和所述第二存储单元的数量之和等于整个子显示区的数量,所述第一存储单元存储的图像数据和所述第二存储单元存储的图像数据对应于不同的所述子显示区,所述第二存储单元存储的补偿数据对应于的子显示区数量和所述第二存储模块存储的补偿数据对应于的子显示区的数量之和等于整个子显示区的数量。
2.根据权利要求1所述的驱动芯片,其特征在于,所述第二存储单元存储的图像数据和补偿数据对应于不同的所述子显示区。
3.根据权利要求2所述的驱动芯片,其特征在于,所述图像数据包括初始图像数据和补偿后的图像数据;
所述第一存储单元具体用于:
先存储与其对应的初始图像数据,再存储依据所述第一存储单元中的初始图像数据以及所述第二存储单元或所述第二存储模块中的补偿数据得到的补偿后的图像数据;
所述第二存储单元具体用于:
先存储与其对应的补偿数据,所述第二存储单元存储的补偿数据被读取后存储与其对应的初始图像数据,再存储依据所述第二存储单元中的初始图像数据以及所述第二存储单元或所述第二存储模块中的补偿数据得到的补偿后的图像数据。
4.根据权利要求1所述的驱动芯片,其特征在于,所述存储单元的数量为N,各所述第二存储单元以及所述第二存储模块均对应存储N1个所述子显示区所对应的补偿数据,N>N1≥1,且N和N1均为正整数。
5.根据权利要求4所述的驱动芯片,其特征在于,N1为2,N为8,所述第一存储单元的数量为5,所述第二存储单元的数量为3。
6.根据权利要求1所述的驱动芯片,其特征在于,各所述子显示区的像素的数量相同,各所述存储单元的面积相同。
7.一种数据存储方法,其特征在于,应用于如权利要求1至6任一项所述的驱动芯片,所述数据存储方法包括:
将所述第二存储模块对应的补偿数据存储至所述第二存储模块;
将所述第一存储单元对应的图像数据存储至所述第一存储单元;
分时将所述第二存储单元对应的图像数据及补偿数据存储至所述第二存储单元。
8.根据权利要求7所述的数据存储方法,其特征在于,所述第二存储单元存储的图像数据和补偿数据对应于不同的所述子显示区。
9.根据权利要求8所述的数据存储方法,其特征在于,所述分时将所述第二存储单元对应的图像数据及补偿数据存储至所述第二存储单元,包括:
将所述第二存储单元对应的补偿数据存储至所述第二存储单元;
读取所述第一存储单元中的初始图像数据以及所述第二存储单元或所述第二存储模块中的补偿数据;
根据所述第一存储单元中的初始图像数据以及所述第二存储单元或所述第二存储模块中的补偿数据,得到补偿后的图像数据;
将依据所述第一存储单元中的初始图像数据以及所述第二存储单元或所述第二存储模块中的补偿数据得到的补偿后的图像数据存储至所述第一存储单元;
将所述第二存储单元对应的初始图像数据存储至所述第二存储单元;
读取所述第二存储单元中的初始图像数据以及所述第二存储单元或者所述第二存储模块中的补偿数据;
根据所述第二存储单元中的初始图像数据以及所述第二存储单元或者所述第二存储模块中的补偿数据,得到补偿后的图像数据;
将依据所述第二存储单元中的初始图像数据以及所述第二存储单元或者所述第二存储模块中的补偿数据得到的补偿后的图像数据存储至所述第二存储单元。
10.一种显示装置,其特征在于,包括如权利要求1至6中任意一项所述的驱动芯片。
CN202110434412.6A 2021-04-22 2021-04-22 驱动芯片、数据存储方法及显示装置 Active CN113129802B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110434412.6A CN113129802B (zh) 2021-04-22 2021-04-22 驱动芯片、数据存储方法及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110434412.6A CN113129802B (zh) 2021-04-22 2021-04-22 驱动芯片、数据存储方法及显示装置

Publications (2)

Publication Number Publication Date
CN113129802A CN113129802A (zh) 2021-07-16
CN113129802B true CN113129802B (zh) 2022-09-02

Family

ID=76778849

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110434412.6A Active CN113129802B (zh) 2021-04-22 2021-04-22 驱动芯片、数据存储方法及显示装置

Country Status (1)

Country Link
CN (1) CN113129802B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114283729B (zh) * 2021-12-29 2024-04-19 长沙惠科光电有限公司 一种显示面板及其亮度偏差补偿方法、显示装置

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102014853B1 (ko) * 2013-08-19 2019-08-28 엘지디스플레이 주식회사 유기전계발광표시장치와 이의 구동방법
CN105957490B (zh) * 2016-07-13 2019-03-01 武汉华星光电技术有限公司 驱动电路及具有该驱动电路的液晶显示器
CN108877666A (zh) * 2018-07-25 2018-11-23 昆山国显光电有限公司 显示面板和补偿数据传输方法
CN109147696B (zh) * 2018-09-03 2021-02-26 重庆惠科金渝光电科技有限公司 数据处理方法、显示装置和计算机可读存储介质
KR102588320B1 (ko) * 2018-09-21 2023-10-13 삼성디스플레이 주식회사 타이밍 제어부 및 이를 포함하는 표시 장치
KR20210022824A (ko) * 2019-08-20 2021-03-04 삼성디스플레이 주식회사 데이터 보상 회로 및 이를 포함하는 표시 장치
CN111681588A (zh) * 2020-06-15 2020-09-18 昆山工研院新型平板显示技术中心有限公司 显示面板的驱动装置和驱动方法
CN111899692B (zh) * 2020-08-24 2021-09-24 武汉天马微电子有限公司 Oled显示装置、补偿数据上电传输方法及图像显示方法

Also Published As

Publication number Publication date
CN113129802A (zh) 2021-07-16

Similar Documents

Publication Publication Date Title
US7812848B2 (en) Memory device, display control driver with the same, and display apparatus using display control driver
US7593270B2 (en) Integrated circuit device and electronic instrument
US7471573B2 (en) Integrated circuit device and electronic instrument
US6229516B1 (en) Display a driving circuit and a driving method thereof
US7492659B2 (en) Integrated circuit device and electronic instrument
US7388803B2 (en) Integrated circuit device and electronic instrument
US7986541B2 (en) Integrated circuit device and electronic instrument
US20070002667A1 (en) Integrated circuit device and electronic instrument
CN107393460B (zh) 一种显示装置的驱动方法和驱动装置
US20120086682A1 (en) Driving apparatus and driving method
US20070001968A1 (en) Display device and electronic instrument
CN110853576B (zh) 显示基板和显示装置
US20070001970A1 (en) Integrated circuit device and electronic instrument
CN101086593A (zh) 液晶显示装置及用于其的集成电路芯片
CN113129802B (zh) 驱动芯片、数据存储方法及显示装置
US20080180452A1 (en) Display device and driving method thereof
CN110660357B (zh) 一种显示面板、驱动方法及显示装置
CN108962137B (zh) 具有曲折连接结构的显示面板和显示设备
US8823691B2 (en) Display device
US7466297B2 (en) Method for driving a TFT-LCD
CN114283729A (zh) 一种显示面板及其亮度偏差补偿方法、显示装置
KR20110051013A (ko) 액정 표시 장치의 구동 장치 및 방법
CN218004377U (zh) Oled显示面板和oled老化侦测电路
CN116013186A (zh) 一种显示面板的驱动方法、驱动装置及计算机可读存储介质
US8723878B2 (en) Display device integrated circuit (DDI) with adaptive memory control and adaptive memory control method for DDI

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant