CN113054835A - 一种电路模块的延时启动方法、系统及相关装置 - Google Patents
一种电路模块的延时启动方法、系统及相关装置 Download PDFInfo
- Publication number
- CN113054835A CN113054835A CN202110245538.9A CN202110245538A CN113054835A CN 113054835 A CN113054835 A CN 113054835A CN 202110245538 A CN202110245538 A CN 202110245538A CN 113054835 A CN113054835 A CN 113054835A
- Authority
- CN
- China
- Prior art keywords
- circuit
- circuit module
- module
- time required
- delay
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/36—Means for starting or stopping converters
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/32—Means for protecting converters other than automatic disconnection
- H02M1/34—Snubber circuits
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Power Sources (AREA)
Abstract
本申请提供一种电路模块的延时启动方法,包括:确定所述电路模块的上电所需时间;根据所述上电所需时间确定对应延迟电路中的电元件参数;所述延迟电路与所述电路模块并联于上电电路,所述电元件参数包括电容大小和电阻大小;根据所述电元件参数配置对应的延迟电路,并将所述延迟电路设于所述电路模块的使能端。本申请利用延迟的电路不仅可以保护电路模块不让逆电流造成损坏,也可以利用延迟的电路达到系统需求的延迟时间,减少浪涌电流以及过冲电压带来的风险,达到整体系统在谐振转换电路所带来的影响。本申请还提供一种电路模块的延时启动系统、计算机可读存储介质和电子设备,具有相同有益效果。
Description
技术领域
本申请涉及电路安全领域,特别涉及一种电路模块的延时启动方法、系统及相关装置。
背景技术
当前服务器所使用的模块种类繁多,其中以谐振转换电路为48V模块架构为主要的产品,此种架构是一种通过控制开关频率来频率调节,来实现输出电压恒定的谐振电路。但模块作为并联的使用时需要注意到其布局方面的考虑,因为输入电压的走向与模块的启动脚位如果走线过长就会使输出的建立并不一致,进而导致其中建立最后的电路模块会因为前面模块所产生逆电流,其中并联使用越多的模块愈容易使电路模块承受不住逆电流造成损坏。
发明内容
本申请的目的是提供一种电路模块的延时启动方法、延时启动系统、计算机可读存储介质和电子设备,能够通过陪住延迟电路保护电路模块。
为解决上述技术问题,本申请提供一种电路模块的延时启动方法,具体技术方案如下:
确定所述电路模块的上电所需时间;
根据所述上电所需时间确定对应延迟电路中的电元件参数;所述延迟电路与所述电路模块并联于上电电路,所述电元件参数包括电容大小和电阻大小;
根据所述电元件参数配置对应的延迟电路,并将所述延迟电路设于所述电路模块的使能端。
可选的,根据所述上电所需时间确定对应延迟电路中的电元件参数包括:
根据所述上电所需时间利用时间常数公式计算对应延迟电路中的电元件参数;
所述时间常数公式为τ=R×C,τ为时间常数,R为电阻,C为电容,所述上电所需时间不小于所述时间常数的预设倍数。
可选的,确定所述电路模块的上电所需时间包括:
根据所述电路模块的芯片启动时间和电源参数确定所述电路模块的上电所需时间。
可选的,根据所述电路模块的芯片启动时间和电源参数确定所述电路模块的上电所需时间之前,还包括:
根据所述路模块的厂商规格确定所述芯片启动时间。
可选的,所述延迟电路包含滤波电容、MOS管和至少一个分压电阻。
可选的,还包括:
根据所述滤波电容的频率对所述延迟电路进行降噪。
本申请还提供一种电路模块的延时启动系统,包括:
启动时间确定模块,用于确定所述电路模块的上电所需时间;
参数确定模块,用于根据所述上电所需时间确定对应延迟电路中的电元件参数;所述延迟电路与所述电路模块并联于上电电路,所述电元件参数包括电容大小和电阻大小;
延迟设定模块,用于根据所述电元件参数配置对应的延迟电路,并将所述延迟电路设于所述电路模块的使能端。
可选的,所述参数确定模块包括:
参数计算单元,用于根据所述上电所需时间利用时间常数公式计算对应延迟电路中的电元件参数;
所述时间常数公式为τ=R×C,τ为时间常数,R为电阻,C为电容,所述上电所需时间不小于所述时间常数的预设倍数。
本申请还提供一种计算机可读存储介质,其上存储有计算机程序,所述计算机程序被处理器执行时实现如上所述的方法的步骤。
本申请还提供一种电子设备,包括存储器和处理器,所述存储器中存有计算机程序,所述处理器调用所述存储器中的计算机程序时实现如上所述的方法的步骤。
本申请提供一种电路模块的延时启动方法,包括:确定所述电路模块的上电所需时间;根据所述上电所需时间确定对应延迟电路中的电元件参数;所述延迟电路与所述电路模块并联于上电电路,所述电元件参数包括电容大小和电阻大小;根据所述电元件参数配置对应的延迟电路,并将所述延迟电路设于所述电路模块的使能端。
本申请利用延迟的电路不仅可以保护电路模块不让逆电流造成损坏,也可以利用延迟的电路达到系统需求的延迟时间,减少浪涌电流以及过冲电压带来的风险,降低整体系统在谐振转换电路所带来的影响。
本申请还提供一种电路模块的延时启动系统、计算机可读存储介质和电子设备,具有相同有益效果,此处不再赘述。
附图说明
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
图1为本申请实施例所提供的一种电路模块的延时启动方法的流程图;
图2为本申请实施例所提供的一种电路模块的电路图;
图3为本申请实施例所提供的一种电路模块和延时电路的电路图;
图4为本申请实施例所提供的一种电路模块的延时启动系统结构示意图。
具体实施方式
为使本申请实施例的目的、技术方案和优点更加清楚,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
当前很多电路模块因使用的模块是低准位动作,在启动的脚位需直接拉到地端,才能让电路模块正常的动作,本申请利用延迟的线路来推迟起动第二个或第三个之后的模块,来使布局因机械原因或高速讯号线等限制布局不能优化时能够先将第一个模块的输出建立,其它的电路模块有输出时不用经过建立的耦合就能直接输出电压,避免逆电流造成其它电路模块的毁损。
在原本的电路模块设计如果布局的方式在输入无法均流的话,会因输出的建立正常皆为几个毫秒就完成了,所以在非均流的情况下会造成其中靠近输入端的模块先建立完成,而离输入较远的模块会因为建立的过程中会产生负电流的现象,进而使模块造成损坏的情况,尤其在服务器的输入是看每个PSU的能力,如果在输入的供给上比较缓慢,此问题更容易复现。在端入端的会先进入第一个模块,而往后的电路模块启动就会比较慢,造成负电流的产生。
为解决上述问题,请参考图1,图1为本申请实施例所提供的一种电路模块的延时启动方法的流程图,该方法如下
S101:确定所述电路模块的上电所需时间;
本步骤旨在确定电路模块的上电所需时间。需要注意的是,由于电路模块与电源输入端的远近和并联方式不同,以及各电路模块的厂商、功能可能有所不同,则各电路模块的上电所需时间也因此可能存在差异。因此,在进行电路模块的延时启动时,应针对需要进行延时的电路模块并确定其对应的上电所需时间。具体的,在确定上电所需时间时,可以根据电路模块的芯片启动时间和电源参数确定电路模块的上电所需时间。而启动时间可以根据电路模块的厂商规格确定,例如查找相应厂商的生产手册或者说明书以寻找相应的芯片启动时间。
S102:根据所述上电所需时间确定对应延迟电路中的电元件参数;
本步骤旨在确定电元件参数,电元件参数主要包括电容大小和电阻大小。电容用于为电路模块供电,使其由高电平转为低电平从而工作,因此上电所需时间过程中需要由电容持续供电。
在执行本步骤时,可以根据上电所需时间利用时间常数公式计算对应延迟电路中的电元件参数。当然,根据电流特性曲线容易确定,RC电路完成充电过程的时间需要大于5倍的时间常数,因此上电所需时间不小于时间常数的预设倍数,该预设倍数即可设为5倍。当然,具体的,还可以视其他应用环境作相应的预设倍数设定,在此不一一限定。
时间常数公式为τ=R×C,τ为时间常数,R为电阻,C为电容。由此可以确定延迟电路中的电阻和电容参数。在此对于延迟电路的具体连接方式不作限定,只要其包含用于分压的分压电阻、MOS管(是MOSFET的缩写。金属-氧化物半导体场效应晶体管,简称金氧半场效晶体管,英文全称为Metal-Oxide-Semiconductor Field-Effect Transistor)和滤波电容,能够用于为电路模块进行供电即可。
延迟电路与电路模块并联于上电电路,即延迟电路与电路模块相较于电压输入端为并联状态。此后由电压输入端为电容充电,再由电容为电路模块缓慢供电。该过程缓慢为相较于电压输入端直接供电而言,也正由于电容供电需要一定时间,通过预先计算好的电元件参数,可以使得电路模块在需要上电的时刻进行工作,从而与电压输入端远端的电路模块在相隔较短的时间内启动,避免收到负电压影响。
在此对于延迟电路的具体电路结构不作限定。参见图2和图3,图2本申请实施例所提供的一种电路模块的电路图,而图3申请实施例所提供的一种电路模块和延时电路的电路图,而图2和图3中的Delta module可以视为电路模块中的芯片,但考虑实际电路连接过程中可能存在电路,因此未直接将芯片与电路模块的供电电路相连(即图2所示电路结构)。图3相较于图2,添加了R1、R2和R3,以及C1和MOS管M1,且该MOS管型号为2N7002,而VG为添加点,并无实际功能。图3中,主要是将启动脚位作为延迟的设计方式,来避免负电流的产生导致MOS管无法承受损毁,R1和R2的阻值大小可以自由设定,其电压会在VIN的输入电压在产生的过程中慢慢建立最后推动MOS管M1的MOSFET导通电路模块的使能端,而C1作为延迟时间的控制可按照上文所描述的过程计算设定,电阻R3、R4为使能端EN的电压只要维持在高准位电路模块就不会动作,而C2为滤波电容,如果实测的过程中发现有噪声的产生,可以依照该频率作为滤波使用。当V(en)被拉掉时变成低电平时,电路模块才会有输出。当一个电路模块完整的建立输出其谐振转换电路在第二个电路模块就会直接输出,不会再有建立的过程。
故可以利用上方的时间常数公式,得知芯片起动所需的时间,先行设计出R1,R2和C1所需的时间常数,待实际验证时间是否和原设计相同,如果不同时再调整参数,利用延迟的时间再开启第二个电路模块。
当然,图2和图3仅为本申请所公开的一种电路模块的简单电路示意图,图3为在图2基础上根据本实施例设计出的对应的延迟电路。而对于其他电路模块,均可以按照本实施例公开的过程设计相应的延迟电路,并加以应用,以实现对电路模块的延时启动。
S103:根据所述电元件参数配置对应的延迟电路,并将所述延迟电路设于所述电路模块的使能端。
在上一步骤计算出电元件参数后,即可配置对应的延迟电路。并将配置好的延迟电路设于电路模块的使能端,以便于延迟电路中的MOS管对电路模块进行使能,使之由高电平降为低电平后正常工作。
本申请实施例利用延迟的电路不仅可以保护电路模块不让逆电流造成损坏,也可以利用延迟的电路达到系统需求的延迟时间,减少浪涌电流以及过冲电压带来的风险,降低整体系统在谐振转换电路所带来的影响。
在本实施例的基础上,可以利用延迟电路让并联的各电路模块不同时建立输出,可自由选择各电路模块的启动时间,且不管电路布局是否处于均流状态均可以借助于延迟电路实现电路模块的启动时间自由,大大提高了电路中电路模块设计灵活性。
下面对本申请实施例提供的一种电路模块的延时启动系统进行介绍,下文描述的延时启动系统与上文描述的电路模块的延时启动方法可相互对应参照。
图4为本申请实施例所提供的一种电路模块的延时启动系统结构示意图,申请还提供一种电路模块的延时启动系统,包括:
启动时间确定模块100,用于确定所述电路模块的上电所需时间;
参数确定模块200,用于根据所述上电所需时间确定对应延迟电路中的电元件参数;所述延迟电路与所述电路模块并联于上电电路,所述电元件参数包括电容大小和电阻大小;
延迟设定模块300,用于根据所述电元件参数配置对应的延迟电路,并将所述延迟电路设于所述电路模块的使能端。
基于上述实施例,作为优选的实施例,所述参数确定模块200可以包括:
参数计算单元,用于根据所述上电所需时间利用时间常数公式计算对应延迟电路中的电元件参数;
所述时间常数公式为τ=R×C,τ为时间常数,R为电阻,C为电容,所述上电所需时间不小于所述时间常数的预设倍数。
基于上述实施例,作为优选的实施例,启动时间确定模块100为用于根据所述电路模块的芯片启动时间和电源参数确定所述电路模块的上电所需时间的模块。
基于上述实施例,作为优选的实施例,还包括:
时间确定模块,用于根据所述路模块的厂商规格确定所述芯片启动时间。
基于上述实施例,作为优选的实施例,还可以包括:
降噪模块,用于根据所述滤波电容的频率对所述延迟电路进行降噪。
本申请还提供了一种计算机可读存储介质,其上存有计算机程序,该计算机程序被执行时可以实现上述实施例所提供的步骤。该存储介质可以包括:U盘、移动硬盘、只读存储器(Read-Only Memory,ROM)、随机存取存储器(Random Access Memory,RAM)、磁碟或者光盘等各种可以存储程序代码的介质。
本申请还提供了一种电子设备,可以包括存储器和处理器,所述存储器中存有计算机程序,所述处理器调用所述存储器中的计算机程序时,可以实现上述实施例所提供的步骤。当然所述电子设备还可以包括各种网络接口,电源等组件。
说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。对于实施例提供的系统而言,由于其与实施例提供的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。
本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的方法及其核心思想。应当指出,对于本技术领域的普通技术人员来说,在不脱离本申请原理的前提下,还可以对本申请进行若干改进和修饰,这些改进和修饰也落入本申请权利要求的保护范围内。
还需要说明的是,在本说明书中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
Claims (10)
1.一种电路模块的延时启动方法,其特征在于,包括:
确定所述电路模块的上电所需时间;
根据所述上电所需时间确定对应延迟电路中的电元件参数;所述延迟电路与所述电路模块并联于上电电路,所述电元件参数包括电容大小和电阻大小;
根据所述电元件参数配置对应的延迟电路,并将所述延迟电路设于所述电路模块的使能端。
2.根据权利要求1所述的延时启动方法,其特征在于,根据所述上电所需时间确定对应延迟电路中的电元件参数包括:
根据所述上电所需时间利用时间常数公式计算对应延迟电路中的电元件参数;
所述时间常数公式为τ=R×C,τ为时间常数,R为电阻,C为电容,所述上电所需时间不小于所述时间常数的预设倍数。
3.根据权利要求1所述的延时启动方法,其特征在于,确定所述电路模块的上电所需时间包括:
根据所述电路模块的芯片启动时间和电源参数确定所述电路模块的上电所需时间。
4.根据权利要求3所述的延时启动方法,其特征在于,根据所述电路模块的芯片启动时间和电源参数确定所述电路模块的上电所需时间之前,还包括:
根据所述路模块的厂商规格确定所述芯片启动时间。
5.根据权利要求1所述的延时启动方法,其特征在于,所述延迟电路包含滤波电容、MOS管和至少一个分压电阻。
6.根据权利要求5所述的延时启动方法,其特征在于,还包括:
根据所述滤波电容的频率对所述延迟电路进行降噪。
7.一种电路模块的延时启动系统,其特征在于,包括:
启动时间确定模块,用于确定所述电路模块的上电所需时间;
参数确定模块,用于根据所述上电所需时间确定对应延迟电路中的电元件参数;所述延迟电路与所述电路模块并联于上电电路,所述电元件参数包括电容大小和电阻大小;
延迟设定模块,用于根据所述电元件参数配置对应的延迟电路,并将所述延迟电路设于所述电路模块的使能端。
8.根据权利要求7所述的延时启动系统,其特征在于,所述参数确定模块包括:
参数计算单元,用于根据所述上电所需时间利用时间常数公式计算对应延迟电路中的电元件参数;
所述时间常数公式为τ=R×C,τ为时间常数,R为电阻,C为电容,所述上电所需时间不小于所述时间常数的预设倍数。
9.一种计算机可读存储介质,其上存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现如权利要求1-6任一项所述的电路模块的延时启动方法的步骤。
10.一种电子设备,其特征在于,包括存储器和处理器,所述存储器中存有计算机程序,所述处理器调用所述存储器中的计算机程序时实现如权利要求1-6任一项所述的电路模块的延时启动方法的步骤。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110245538.9A CN113054835A (zh) | 2021-03-05 | 2021-03-05 | 一种电路模块的延时启动方法、系统及相关装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110245538.9A CN113054835A (zh) | 2021-03-05 | 2021-03-05 | 一种电路模块的延时启动方法、系统及相关装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN113054835A true CN113054835A (zh) | 2021-06-29 |
Family
ID=76510191
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110245538.9A Pending CN113054835A (zh) | 2021-03-05 | 2021-03-05 | 一种电路模块的延时启动方法、系统及相关装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113054835A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115061789A (zh) * | 2022-06-09 | 2022-09-16 | 海光信息技术股份有限公司 | 瞬态电流控制方法及相关装置 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20060164871A1 (en) * | 2004-04-12 | 2006-07-27 | Seiichi Takahashi | Switching power supply circuit |
CN203368422U (zh) * | 2013-06-26 | 2013-12-25 | 深圳市朗驰欣创科技有限公司 | 一种芯片使能信号延时控制电路 |
CN103838284A (zh) * | 2012-11-26 | 2014-06-04 | 西安威正电子科技有限公司 | 一种并联ldo延时启动电路 |
CN112310950A (zh) * | 2020-10-21 | 2021-02-02 | 中国科学院长春光学精密机械与物理研究所 | 一种浪涌抑制电路及航天设备 |
-
2021
- 2021-03-05 CN CN202110245538.9A patent/CN113054835A/zh active Pending
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20060164871A1 (en) * | 2004-04-12 | 2006-07-27 | Seiichi Takahashi | Switching power supply circuit |
CN103838284A (zh) * | 2012-11-26 | 2014-06-04 | 西安威正电子科技有限公司 | 一种并联ldo延时启动电路 |
CN203368422U (zh) * | 2013-06-26 | 2013-12-25 | 深圳市朗驰欣创科技有限公司 | 一种芯片使能信号延时控制电路 |
CN112310950A (zh) * | 2020-10-21 | 2021-02-02 | 中国科学院长春光学精密机械与物理研究所 | 一种浪涌抑制电路及航天设备 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115061789A (zh) * | 2022-06-09 | 2022-09-16 | 海光信息技术股份有限公司 | 瞬态电流控制方法及相关装置 |
CN115061789B (zh) * | 2022-06-09 | 2024-02-09 | 海光信息技术股份有限公司 | 瞬态电流控制方法及相关装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8063622B2 (en) | Method and apparatus for implementing slew rate control using bypass capacitor | |
US10601238B2 (en) | Charging apparatus and charging control circuit thereof and charging control method | |
CN1877949A (zh) | 形成浪涌限制器的方法及其结构 | |
JP2004046616A (ja) | 電源回路 | |
JP5697401B2 (ja) | 電源回路 | |
CN108054916B (zh) | 一种电荷泵系统 | |
CN103760939A (zh) | 电源供电方法、电源供电电路、电源及终端设备 | |
CN112018844B (zh) | 充电参数检测电路、方法及充电器 | |
CN113054835A (zh) | 一种电路模块的延时启动方法、系统及相关装置 | |
CN104332958A (zh) | 一种过压保护电路及方法 | |
CN112714382B (zh) | 功率自适应电路、控制方法及电子设备 | |
JP2013121203A (ja) | サージ電圧保護回路 | |
US10141925B1 (en) | Circuits and methods for strengthening load transient response compensation | |
CN112689935A (zh) | 充电装置、充电控制方法和装置 | |
CN110994960A (zh) | 一种电源电路及均流方法 | |
CN102213991A (zh) | 服务器待机电压供应系统 | |
CN114142725A (zh) | 一种电压补偿中继电路及服务器系统 | |
JP5003541B2 (ja) | 電源装置及びその制御方法 | |
CA2901951C (en) | Power supplies having multi-tap voltage attenuators and methods of power supply assembly | |
CN110543225A (zh) | 一种电源热拔插模块 | |
CN209913701U (zh) | 启动保护电路 | |
CN111709207B (zh) | 电压调节器输出电感上rc积分器的参数确定方法及装置 | |
CN109917261B (zh) | 一种确定肖特基二极管的选取是否合适的方法及装置 | |
CN217741371U (zh) | 冲水电路和智能坐便器 | |
JP7545753B2 (ja) | 容量性負荷の適応制御 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20210629 |
|
RJ01 | Rejection of invention patent application after publication |