CN112994943B - 一种报文统计方法及装置 - Google Patents
一种报文统计方法及装置 Download PDFInfo
- Publication number
- CN112994943B CN112994943B CN202110222337.7A CN202110222337A CN112994943B CN 112994943 B CN112994943 B CN 112994943B CN 202110222337 A CN202110222337 A CN 202110222337A CN 112994943 B CN112994943 B CN 112994943B
- Authority
- CN
- China
- Prior art keywords
- core
- queue
- chip
- counter
- processing board
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L41/00—Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks
- H04L41/14—Network analysis or design
- H04L41/142—Network analysis or design using statistical or mathematical methods
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L41/00—Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks
- H04L41/08—Configuration management of networks or network elements
- H04L41/0803—Configuration setting
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L43/00—Arrangements for monitoring or testing data switching networks
- H04L43/12—Network monitoring probes
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Physics & Mathematics (AREA)
- Algebra (AREA)
- General Physics & Mathematics (AREA)
- Mathematical Analysis (AREA)
- Mathematical Optimization (AREA)
- Mathematical Physics (AREA)
- Probability & Statistics with Applications (AREA)
- Pure & Applied Mathematics (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
Abstract
本申请提供了一种报文统计方法及装置,应用于交换机设备,该交换机设备包括至少一个处理板,每个处理板包括至少一个交换芯片,每个交换芯片包括至少一个内核,该方法包括:根据每个处理板的出端口的出端口总数和该处理板中每个交换芯片所包括的内核的内核数量,确定该处理板中每个内核对应的出端口数量;根据每个内核的出端口数量和出端口属性,确定每个内核对应的下行队列的队列数量;根据每个交换芯片中各个内核的队列数量配置该交换芯片的计数器资源;根据各个交换芯片确定出的计数器资源分别为各个交换芯片对应的每个下行队列上配置计数器对,由配置的每个计数器对统计其对应的下行队列中的转发报文的转发计数。实现了转发计数的准确统计。
Description
技术领域
本申请涉及通信技术领域,尤其涉及一种报文统计方法及装置。
背景技术
报文在芯片转发过程中,统计转发报文的个数不仅影响用户直观体验,也是其他统计计算的基础,例如转发速率值的统计。正是基于端口在一定时间内转发数的统计,从而求取平均数得到转发速率值。传统的转发报文的统计是基于芯片的入端口的上行实现的,称为上行流量管理(Ingress Traffic Management,ITM),其实现原理参考图1所示,在所有芯片上行的虚拟出端口(Virtual Output Queue,VOQ)上配置计数器资源counter,也即在虚拟出端口上配置计数器对(counter pair),以用于统计VOQ的转发计数,这样一来,对于每个出端口的计数为所有芯片对应该出端口的VOQ统计的转发计数的总和。由于芯片自身功能要求,使得所有芯片都需要创建本设备其他芯片对应出端口的VOQ,或者说该设备上的每个芯片都会创建该设备上所有出端口的VOQ,因此统计的转发计数需要依托跨板通信来完成。这样会导致存在以下问题:需要大量的counter资源来支撑该功能;此外,跨板通信的时间较长,统计的转发计数的数值会失真,不能用作计算出端口的转发速率;再者,报文在VOQ转发之后丢失时该报文也会被计数,统计的转发计数的数值不准确。
因此,如何准确地统计出转发报文的转发计数是值得考虑的技术问题之一。
发明内容
有鉴于此,本申请提供一种报文统计方法及装置,用以准确地统计出转发报文的转发计数。
具体地,本申请是通过如下技术方案实现的:
根据本申请的第一方面,提供一种报文统计方法,应用于交换机设备,所述交换机设备包括至少一个处理板,每个处理板包括至少一个交换芯片,每个交换芯片包括至少一个内核,所述方法包括:
根据每个处理板的出端口的出端口总数和该处理板中每个交换芯片所包括的内核的内核数量,确定该处理板中每个内核对应的出端口数量;
根据每个内核的出端口数量和出端口属性,确定每个内核对应的下行队列的队列数量;
根据每个交换芯片中各个内核的队列数量,配置该交换芯片的计数器资源;
根据各个交换芯片确定出的计数器资源,分别为各个交换芯片对应的每个下行队列上配置计数器对,由配置的每个计数器对统计其对应的下行队列中的转发报文的转发计数。
根据本申请的第二方面,提供一种报文统计装置,应用于交换机设备,所述交换机设备包括至少一个处理板,每个处理板包括至少一个交换芯片,每个交换芯片包括至少一个内核,所述装置包括:
第一确定模块,用于根据每个处理板的出端口的出端口总数和该处理板中每个交换芯片所包括的内核的内核数量,确定该处理板中每个内核对应的出端口数量;
第二确定模块,用于根据每个内核的出端口数量和出端口属性,确定每个内核对应的下行队列的队列数量;
第一配置模块,用于根据每个交换芯片中各个内核的队列数量,配置该交换芯片的计数器资源;
第二配置模块,用于根据各个交换芯片确定出的计数器资源,分别为各个交换芯片对应的每个下行队列上配置计数器对,由配置的每个计数器对统计其对应的下行队列中的转发报文的转发计数。
根据本申请的第三方面,提供一种电子设备,包括处理器和机器可读存储介质,机器可读存储介质存储有能够被处理器执行的计算机程序,处理器被计算机程序促使执行本申请实施例第一方面所提供的方法。
根据本申请的第四方面,提供一种机器可读存储介质,机器可读存储介质存储有计算机程序,在被处理器调用和执行时,计算机程序促使处理器执行本申请实施例第一方面所提供的方法。
本申请实施例的有益效果:
通过为每个出端口配置下行队列,并在下行队列配置计数器对,由计数器对统计对应下行队列的转发报文的转发计数,不仅高效而且准确度高。
附图说明
图1是现有技术提供的一种转发报文统计的原理示意图;
图2是本申请实施例提供的一种报文统计方法的流程图;
图3是本申请实施例提供的一种报文统计方法的逻辑示意图;
图4是本申请实施例提供的一种报文统计装置的框图;
图5是本申请实施例提供的一种实施报文统计方法的电子设备的硬件结构示意图。
具体实施方式
这里将详细地对示例性实施例进行说明,其示例表示在附图中。下面的描述涉及附图时,除非另有表示,不同附图中的相同数字表示相同或相似的要素。以下示例性实施例中所描述的实施方式并不代表与本申请相一致的所有实施方式。相反,它们仅是与如本申请的一些方面相一致的装置和方法的例子。
在本申请使用的术语是仅仅出于描述特定实施例的目的,而非旨在限制本申请。在本申请中所使用的单数形式的“一种”、“所述”和“该”也旨在包括多数形式,除非上下文清楚地表示其他含义。还应当理解,本文中使用的术语“和/或”是指并包含一个或多个相对应的列出项目的任何或所有可能组合。
应当理解,尽管在本申请可能采用术语第一、第二、第三等来描述各种信息,但这些信息不应限于这些术语。这些术语仅用来将同一类型的信息彼此区分开。例如,在不脱离本申请范围的情况下,第一信息也可以被称为第二信息,类似地,第二信息也可以被称为第一信息。取决于语境,如在此所使用的词语“如果”可以被解释成为“在……时”或“当……时”或“响应于确定”。
下面对本申请提供的报文统计方法进行详细地说明。
参见图2,图2是本申请提供的一种报文统计方法的流程图,该报文统计方法应用于交换机设备,上述交换机设备包括至少一个处理板,每个处理板包括至少一个交换芯片,每个交换芯片包括至少一个内核,交换机设备在实施上述方法时可包括如下所示步骤:
S201、根据每个处理板的出端口的出端口总数和该处理板中每个交换芯片所包括的内核的内核数量,确定该处理板中每个内核对应的出端口数量。
本步骤中,为了节约大量的计数器counter资源以及实现高效率的转发报文的转发计数的统计,本申请提出采用下行流量管理(Egress TM,ETM)的方式进行上述转发计数的统计。基于此,本申请在基于ETM进行转发计数统计时,可以按照步骤S201~S204所示的过程实施。
具体地,由于不同的处理板所包括的芯片的类型可能有所不同,但同一处理板中交换芯片的类型一般是相同的,也即同一处理板内中交换芯片包括的内核的数量一般是相同的,因此,可以逐个处理板处理,以确定各个处理板中每个交换芯片的出端口数量。
具体来说,可以按照下述过程实施步骤S201:确定该处理板所包括的交换芯片的芯片数量;确定所述芯片数量与所述内核数量之间的乘积;将所述出端口总数与所述乘积之间的比值确定为该处理板中每个内核对应的出端口数量。
具体地,如果一个处理板上有S个出端口,即该处理板的出端口总数为S,该处理板包括T个交换芯片,每个交换芯片包括n个内核core,则该处理板中每个内核对应的出端口数量N为:N=S/(T*n)。
需要说明的是,不同处理板包括的交换芯片中的内核的数量可能是不同的,有的交换芯片包括一个内核,有的交换芯片包括多个内核。例如,某个单板有S个出端口时,该单板包括T个芯片,每个芯片是2个内核core,则每个内核core对应的出端口数量N为:N=S/(T*2)。
基于此,可以确定出各个处理板中各个内核对应的出端口数量。
需要说明的是,在基于步骤S201确定出每个内核对应的出端口数量后,可以基于该内核所属处理板的出端口为该内核配置N个出端口,也即建立该内核的内核标识与为其配置的出端口的出端口标识之间的对应关系并进行记录。基于此,可以确定出各个内核分别对应的出端口。此外在为各个内核配置出端口是在初始化阶段完成的。
S202、根据每个内核的出端口数量和出端口属性,确定每个内核对应的下行队列的队列数量。
本步骤中,上述端口属性包括出端口的端口模式,即端口的几P模式,一般情况下端口会配置8P/2P/1P等三种模式之一。不同的模式所需要配置的下行队列Egress queue的队列数量也不相同。上述三种模式是指一个出端口需要对应几个下行队列,若某个出端口的端口模式为8P模式,则需要为该出端口配置8个下行队列;若某个出端口的端口模式为2P模式,则需要为该出端口配置2个下行队列;若某个出端口的端口模式为1P模式,则需要为该出端口配置1个下行队列。
在此基础上,在端口模式不同的情况下,可以按照下述过程确定每个内核对应的下行队列的队列数量:将每个内核的出端口数量与所述端口模式的模式值的乘积确定为每个内核对应的下行队列的队列数量。
具体地,由于每个内核可能对应多个出端口,而对应的各个出端口对应的下行队列的个数与出端口的端口模式相关,需要说明的是,一般情况下一个内核对应的各个出端口的端口模式是相同的。在此基础上,假设本交换机设备中每个处理板所包括的出端口的出端口均为L P模式,L可以等于8、2或1,则每个内核对应的下行队列的队列数量M为:M=N*L,其中N为该内核对应的出端口数量,L为该内核对应的出端口的端口模式,即该内核对应的出端口属于L P模式。
具体地,若内核对应5个出端口,即N=5,而这5个出端口的端口模式为8P模式,即L=8,表明这5个出端口中每个出端口对应8个下行队列,在此基础上,该内核对应的下行队列的队列数量为N*L=5*8=40个。在此基础上,可以为该内核配置对应数量即40个下行队列,参考图3所示,在为该内核配置上述40个下行队列后,可以记录该内核的内核标识、出端口标识、下行队列的队列标识三者之间的对应关系。
S203、根据每个交换芯片中各个内核的队列数量,配置该交换芯片的计数器资源。
本步骤中,每个交换芯片的计数器counter资源是固定的,但不同类型的交换芯片对应的counter资源有所差异,但配置counter资源的原则是counter资源的大小要大于交换芯片对应的下行队列的队列总数,但counter资源的大小与交换芯片的队列总数越接近越好。基于此原理,可以按照下述过程实施步骤S203:根据每个交换芯片中各个内核的队列数量,配置与所述各个内核的队列数量的队列总数相当且不低于所述队列总数的计数器资源。这样一来,不仅能够避免counter资源的浪费而且能够保证准确地计数。
具体地,若基于步骤S201~S204确定出交换芯片所包括的各个内核分别对应的下行队列的队列数量后,可以确定出该交换芯片所对应的下行队列的队列总数,即,该交换芯片所包括的各个内核对应的下行队列的队列数量的和值,即队列总数。若确定出的队列总数为1024,则最终选择不低于1024但与1024略微大的counter资源,然后将确定出的counter资源配置为该交换芯片。
值得注意的是,本实施例中可以由交换机设备中的CPU执行上述报文统计流程,在选择counter资源时,CPU可以自动选择,也即CPU实施上述过程;当然也可以由用户选择,具体地来说,CPU在确定出上述交换芯片对应的队列总数后,可以将该队列总数展示给用户,由用户键入不低于上述队列总数且与该队列总数接近的counter资源,从而节约了有限的counter资源。
S204、根据各个交换芯片确定出的计数器资源,分别为各个交换芯片对应的每个下行队列上配置计数器对,由配置的每个计数器对统计其对应的下行队列中的转发报文的转发计数。
本步骤中,每个counter资源为一个计数器对counter pair,counter pair为统计的最小单元,一个counter pair只能用于一个统计计数,counter pair是一对的,可以同时统计转发报文(packer)的数量和字节(byte)数。基于此原理,结合步骤S203确定出的每个交换芯片对应的counter资源,可以为每个交换芯片的每个下行队列配置至少一个counterpair。需要说明的是,当为交换芯片配置的counter资源与该交换芯片对应的队列总数相等时,则为该交换芯片中每个下行对列配置一个counter pair。若为交换芯片配置的counter资源高于该交换芯片对应的队列总数时,则在为每个下行队列分配配置一个counter pair外,可以将剩余的counter pair分配给选择出的若干个下行队列。在选择若干个下行队列时,可以根据下行队列对应的出端口所属的内核所处理的业务的业务情况来选择。需要说明的是,选择出的下行队列可以对应一个出端口也可以对应不同的出端口,具体可以根据实际情况进行配置。
可选地,在根据各个交换芯片确定出的计数器资源,分别为各个交换芯片对应的每个下行队列上配置计数器对时,可以按照下述过程实施:针对每个交换芯片,按顺序为该交换芯片对应的每个下行队列配置计数器对。
具体地,在为交换芯片的每个下行队列配置counter pair时,由于交换芯片的内核都是有编号(内核标识),相应地,在为每个内核配置出端口时,出端口也是有端口标识的,在此基础上,在每个内核对应的出端口配置下行队列为下行队列配置队列标识(编号),这样一来,在为下行队列配置counter pair时,可以下行队列的队列顺序为每个下行队列配置counter pair。例如为交换芯片的第一个下行队列配置第一个counter pair,以此类推,直至将该交换芯片所有的下行队列配置完counter pair。按照上述方法,可以将该交换机设备中各个处理板中的各个交换芯片的各个内核对应的出端口分配配置下行队列,从而可以记录芯片标识、内核标识、出端口标识、队列标识及计数器标识之间的对应关系,其中不同的计数器对对应的计数器标识不同。
在此基础上,可以由配置的各个counter pair来执行对应下行队列的转发报文的转发计数。结合图3所示,本实施例将counter资源配置到每个交换芯片的各个下行出端口对应的下行队列Egress queue上,当转发报文从不同交换芯片的上行VOQ转发过来时,出端口对应的下行队列Egress queue上的counter pair将进行转发报文的计数。这样也就不需要现有技术通过所有上行虚拟出端口的VOQ的数值叠加计数,进而也就避免了基于VOQ计数所导致的计数结果不准确的问题发生。
可选地,本申请实施例提供的报文统计方法,还可以包括下述过程:在需要获取任一下行队列的转发计数时,获取该下行队列对应的芯片标识、内核标识、出端口标识,以及该下行队列对应的计数器对所属的计数器标识;根据所述芯片标识、内核标识、出端口标识和所述计数器标识,调用接口函数获得该下行队列的转发计数。
具体地,在为每个下行队列配置完counter pair后,每个counter pair就可以执行转发报文的转发计数任务。当后续需要获取任一下行队列中的转发报文的转发计数时,可以获取该下行队列对应的芯片标识、内核标识、出端口标识,以及该下行队列对应的计数器对所属的计数器标识,然后调用预设的接口函数,将上述获取到的各个标识作为上述接口函数的入参,从而读取到该下行队列的转发报文的转发计数。该接口函数执行读取操作后,其返回值为一个结构体,对应该下行队列的counter pair,该结构体包括2个参数:packet和byte,该packet表征counter pair统计的经过该下行队列的转发报文的报文计数,该byte为counter pair统计的转发报文所占的字节数。这样,与现有技术采用ITM计数时通过轮询所有端口的VOQ来获取转发计数再叠加的方案相比,本申请直接在出端口的下行队列进行转发报文的统计,无需任何叠加,不仅准确度高而且统计速率快。
可选地,上述接口函数可以利用软件开发工具包SDK实现。
在此基础上,结合图3进行说明,当用户想要获取对应出端口的转发报文统计计数时,仅通过该出端口的下行队列Egress queue便可以直接读取,无需通过所有上行芯片的VOQ的数值叠加来计算,因此采用下行队列配置counter pair统计转发报文的转发计数的方法更高效。此外,当转发报文在通过上行VOQ转发之后,丢失在下行队列Egress queue之前,例如在网板上丢失,此时由于该转发报文没有进入到下行队列Egress queue,因此该下行队列的counter pair并不会将该转发报文计入到转发计数中,与现有技术采用ITM仍然会对丢失报文计数的方法,本申请采用下行队列配置counter pair统计转发报文的转发计数的方法更为准确、高效。在此基础上,基于转发计数统计的端口转发速率的结果更准确。
通过实施本申请提供的报文统计方法,通过为每个出端口配置下行队列,并在下行队列配置计数器对,由计数器对统计对应下行队列的转发报文的转发计数,不仅高效而且准确度高。
基于同一发明构思,本申请还提供了与上述报文统计方法对应的报文统计装置。该报文统计装置的实施具体可以参考上述对报文统计方法的描述,此处不再一一论述。
参见图4,图4是本申请一示例性实施例提供的一种报文统计装置,应用于交换机设备,所述交换机设备包括至少一个处理板,每个处理板包括至少一个交换芯片,每个交换芯片包括至少一个内核,所述装置包括:
第一确定模块401,用于根据每个处理板的出端口的出端口总数和该处理板中每个交换芯片所包括的内核的内核数量,确定该处理板中每个内核对应的出端口数量;
第二确定模块402,用于根据每个内核的出端口数量和出端口属性,确定每个内核对应的下行队列的队列数量;
第一配置模块403,用于根据每个交换芯片中各个内核的队列数量,配置该交换芯片的计数器资源;
第二配置模块404,用于根据各个交换芯片确定出的计数器资源,分别为各个交换芯片对应的每个下行队列上配置计数器对,由配置的每个计数器对统计其对应的下行队列中的转发报文的转发计数。
可选地,上述第一配置模块403,具体用于根据每个交换芯片中各个内核的队列数量,配置与所述各个内核的队列数量的队列总数相当且不低于所述队列总数的计数器资源。
可选地,上述第二配置模块404,具体用于针对每个交换芯片,按顺序为该交换芯片对应的每个下行队列配置计数器对。
可选地,本实施例提供的报文计数装置,还包括:
获取模块(图中未示出),用于在需要获取任一下行队列的转发计数时,获取该下行队列对应的芯片标识、内核标识及出端口标识,以及该下行队列对应的计数器对所属的计数器标识;
计数获得模块(图中未示出),用于根据所述芯片标识、内核标识、出端口标识和所述计数器标识,调用接口函数获得该下行队列的转发计数。
可选地,上述出端口属性包括出端口的端口模式;则
上述第二确定模块402,具体用于将每个内核的出端口数量与所述端口模式的模式值的乘积确定为每个内核对应的下行队列的队列数量。
可选地,上述第一确定模块401,具体用于确定该处理板所包括的交换芯片的芯片数量;确定所述芯片数量与所述内核数量之间的乘积;将所述出端口总数与所述乘积之间的比值确定为该处理板中每个内核对应的出端口数量。
基于同一发明构思,本申请实施例提供了一种电子设备,该电子设备可以为所述交换机设备,如图5所示,该电子设备包括处理器501和机器可读存储介质502,机器可读存储介质502存储有能够被处理器501执行的计算机程序,处理器501被计算机程序促使执行本申请实施例所提供的报文统计方法。
上述计算机可读存储介质可以包括RAM(Random Access Memory,随机存取存储器)、DDR SRAM(Double Data Rate Synchronous Dynamic Random Access Memory,双倍速率同步动态随机存储器),也可以包括NVM(Non-volatile Memory,非易失性存储器),例如至少一个磁盘存储器。可选的,计算机可读存储介质还可以是至少一个位于远离前述处理器的存储装置。
上述处理器可以是通用处理器,包括CPU(Central Processing Unit,中央处理器)、NP(Network Processor,网络处理器)等;还可以是DSP(Digital Signal Processor,数字信号处理器)、ASIC(Application Specific Integrated Circuit,专用集成电路)、FPGA(Field-Programmable Gate Array,现场可编程门阵列)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件。
另外,本申请实施例提供了一种机器可读存储介质,机器可读存储介质存储有计算机程序,在被处理器调用和执行时,计算机程序促使处理器执行本申请实施例所提供的报文统计方法。
对于电子设备以及机器可读存储介质实施例而言,由于其涉及的方法内容基本相似于前述的方法实施例,所以描述的比较简单,相关之处参见方法实施例的部分说明即可。
需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
上述装置中各个单元/模块的功能和作用的实现过程具体详见上述方法中对应步骤的实现过程,在此不再赘述。
对于装置实施例而言,由于其基本对应于方法实施例,所以相关之处参见方法实施例的部分说明即可。以上所描述的装置实施例仅仅是示意性的,其中所述作为分离部件说明的单元/模块可以是或者也可以不是物理上分开的,作为单元/模块显示的部件可以是或者也可以不是物理单元/模块,即可以位于一个地方,或者也可以分布到多个网络单元/模块上。可以根据实际的需要选择其中的部分或者全部单元/模块来实现本申请方案的目的。本领域普通技术人员在不付出创造性劳动的情况下,即可以理解并实施。
以上所述仅为本申请的较佳实施例而已,并不用以限制本申请,凡在本申请的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本申请保护的范围之内。
Claims (12)
1.一种报文统计方法,其特征在于,应用于交换机设备,所述交换机设备包括至少一个处理板,每个处理板包括至少一个交换芯片,每个交换芯片包括至少一个内核,所述方法包括:
根据每个处理板的出端口的出端口总数和该处理板中每个交换芯片所包括的内核的内核数量,确定该处理板中每个内核对应的出端口数量;
根据每个内核的出端口数量和出端口属性,确定每个内核对应的下行队列的队列数量;
根据每个交换芯片中各个内核的队列数量,配置该交换芯片的计数器资源;
根据各个交换芯片确定出的计数器资源,分别为各个交换芯片对应的每个下行队列上配置计数器对,由配置的每个计数器对统计其对应的下行队列中的转发报文的转发计数。
2.根据权利要求1所述的方法,其特征在于,根据每个交换芯片中各个内核的队列数量,配置该交换芯片的计数器资源:
根据每个交换芯片中各个内核的队列数量,配置与所述各个内核的队列数量的队列总数相当且不低于所述队列总数的计数器资源。
3.根据权利要求1所述的方法,其特征在于,根据各个交换芯片确定出的计数器资源,分别为各个交换芯片对应的每个下行队列上配置计数器对,包括:
针对每个交换芯片,按顺序为该交换芯片对应的每个下行队列配置计数器对。
4.根据权利要求1所述的方法,其特征在于,还包括:
在需要获取任一下行队列的转发计数时,获取该下行队列对应的芯片标识、内核标识及出端口标识,以及该下行队列对应的计数器对所属的计数器标识;
根据所述芯片标识、内核标识、出端口标识和所述计数器标识,调用接口函数获得该下行队列的转发计数。
5.根据权利要求1所述的方法,其特征在于,所述出端口属性包括出端口的端口模式;
根据每个内核的出端口数量和出端口属性,确定每个内核对应的下行队列的队列数量,包括:
将每个内核的出端口数量与所述端口模式的模式值的乘积确定为每个内核对应的下行队列的队列数量。
6.根据权利要求1所述的方法,其特征在于,根据每个处理板的出端口的出端口总数和该处理板中每个交换芯片所包括的内核的内核数量,确定该处理板中每个内核对应的出端口数量,包括:
确定该处理板所包括的交换芯片的芯片数量;
确定所述芯片数量与所述内核数量之间的乘积;
将所述出端口总数与所述乘积之间的比值确定为该处理板中每个内核对应的出端口数量。
7.一种报文统计装置,其特征在于,应用于交换机设备,所述交换机设备包括至少一个处理板,每个处理板包括至少一个交换芯片,每个交换芯片包括至少一个内核,所述装置包括:
第一确定模块,用于根据每个处理板的出端口的出端口总数和该处理板中每个交换芯片所包括的内核的内核数量,确定该处理板中每个内核对应的出端口数量;
第二确定模块,用于根据每个内核的出端口数量和出端口属性,确定每个内核对应的下行队列的队列数量;
第一配置模块,用于根据每个交换芯片中各个内核的队列数量,配置该交换芯片的计数器资源;
第二配置模块,用于根据各个交换芯片确定出的计数器资源,分别为各个交换芯片对应的每个下行队列上配置计数器对,由配置的每个计数器对统计其对应的下行队列中的转发报文的转发计数。
8.根据权利要求7所述的装置,其特征在于,
所述第一配置模块,具体用于根据每个交换芯片中各个内核的队列数量,配置与所述各个内核的队列数量的队列总数相当且不低于所述队列总数的计数器资源。
9.根据权利要求7所述的装置,其特征在于,
所述第二配置模块,具体用于针对每个交换芯片,按顺序为该交换芯片对应的每个下行队列配置计数器对。
10.根据权利要求7所述的装置,其特征在于,还包括:
获取模块,用于在需要获取任一下行队列的转发计数时,获取该下行队列对应的芯片标识、内核标识及出端口标识,以及该下行队列对应的计数器对所属的计数器标识;
计数获得模块,用于根据所述芯片标识、内核标识、出端口标识和所述计数器标识,调用接口函数获得该下行队列的转发计数。
11.根据权利要求7所述的装置,其特征在于,所述出端口属性包括出端口的端口模式;
所述第二确定模块,具体用于将每个内核的出端口数量与所述端口模式的模式值的乘积确定为每个内核对应的下行队列的队列数量。
12.根据权利要求7所述的装置,其特征在于,
所述第一确定模块,具体用于确定该处理板所包括的交换芯片的芯片数量;确定所述芯片数量与所述内核数量之间的乘积;将所述出端口总数与所述乘积之间的比值确定为该处理板中每个内核对应的出端口数量。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110222337.7A CN112994943B (zh) | 2021-02-28 | 2021-02-28 | 一种报文统计方法及装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110222337.7A CN112994943B (zh) | 2021-02-28 | 2021-02-28 | 一种报文统计方法及装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN112994943A CN112994943A (zh) | 2021-06-18 |
CN112994943B true CN112994943B (zh) | 2022-05-27 |
Family
ID=76351709
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110222337.7A Active CN112994943B (zh) | 2021-02-28 | 2021-02-28 | 一种报文统计方法及装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN112994943B (zh) |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0785698A2 (en) * | 1996-01-16 | 1997-07-23 | AT&T Corp. | Buffering of multicast cells in switching networks |
US5940377A (en) * | 1995-12-21 | 1999-08-17 | Kabushiki Kaisha Toshiba | Asynchronous transfer mode switch including cell counter verification circuitry |
JP2004242335A (ja) * | 2003-02-07 | 2004-08-26 | Fujitsu Ltd | 高速交換環境の不足ラウンドロビンスケジューリングをするシステム、方法及び論理 |
CN105955920A (zh) * | 2016-04-25 | 2016-09-21 | 浪潮电子信息产业股份有限公司 | 一种片上网络中基于Credit的流控机制的设计方法 |
CN108040019A (zh) * | 2017-12-21 | 2018-05-15 | 杭州迪普科技股份有限公司 | 报文转发的方法及装置 |
CN109391559A (zh) * | 2017-08-10 | 2019-02-26 | 华为技术有限公司 | 网络设备 |
CN112367313A (zh) * | 2020-10-30 | 2021-02-12 | 新华三技术有限公司合肥分公司 | 一种报文防攻击方法及设备 |
-
2021
- 2021-02-28 CN CN202110222337.7A patent/CN112994943B/zh active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5940377A (en) * | 1995-12-21 | 1999-08-17 | Kabushiki Kaisha Toshiba | Asynchronous transfer mode switch including cell counter verification circuitry |
EP0785698A2 (en) * | 1996-01-16 | 1997-07-23 | AT&T Corp. | Buffering of multicast cells in switching networks |
JP2004242335A (ja) * | 2003-02-07 | 2004-08-26 | Fujitsu Ltd | 高速交換環境の不足ラウンドロビンスケジューリングをするシステム、方法及び論理 |
CN105955920A (zh) * | 2016-04-25 | 2016-09-21 | 浪潮电子信息产业股份有限公司 | 一种片上网络中基于Credit的流控机制的设计方法 |
CN109391559A (zh) * | 2017-08-10 | 2019-02-26 | 华为技术有限公司 | 网络设备 |
CN108040019A (zh) * | 2017-12-21 | 2018-05-15 | 杭州迪普科技股份有限公司 | 报文转发的方法及装置 |
CN112367313A (zh) * | 2020-10-30 | 2021-02-12 | 新华三技术有限公司合肥分公司 | 一种报文防攻击方法及设备 |
Non-Patent Citations (1)
Title |
---|
一种PCIE交换芯片交换管控方法;赵姣等;《中国集成电路》;20200805;全文 * |
Also Published As
Publication number | Publication date |
---|---|
CN112994943A (zh) | 2021-06-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8364820B2 (en) | Data center resource usage and cost determination | |
CN107104824B (zh) | 一种网络拓扑确定方法和装置 | |
CN111130946B (zh) | 一种深度报文识别的加速方法、装置和存储介质 | |
CN108600118A (zh) | 报文处理方法、装置以及电子设备 | |
WO2020142867A1 (zh) | 一种流量整形方法及相关设备 | |
US20230131524A1 (en) | Data sampling method for a network device, device, and medium | |
CN111163018A (zh) | 网络设备及其降低传输时延的方法 | |
CN103548303A (zh) | 网络业务调度器和相关联的方法、计算机程序和计算机程序产品 | |
CN110061892A (zh) | 实时显示网络状况的方法、系统、存储介质、及电子设备 | |
CN108881069B (zh) | 多播流量的转发方法、装置和服务器 | |
US20150304227A1 (en) | Queue Management Method and Apparatus | |
CN107291598A (zh) | 监控方法、监控装置、监控设备和存储介质 | |
CN112994943B (zh) | 一种报文统计方法及装置 | |
CN110308901A (zh) | 处理前端页面中数据变量方法、装置、设备和存储介质 | |
CN103685062A (zh) | 缓存管理方法及装置 | |
CN101854259B (zh) | 一种数据包的计数方法及系统 | |
CN111404839A (zh) | 报文处理方法和装置 | |
CN110113269B (zh) | 一种基于中间件的流量控制的方法及相关装置 | |
US8243760B2 (en) | Scheduler using a plurality of slow timers | |
CN107220811B (zh) | 流程中节点激活的方法及装置 | |
CN105704057B (zh) | 确定突发端口拥塞丢包的业务类型的方法和装置 | |
EP4236254A1 (en) | Message processing method and device | |
CN113762659A (zh) | 一种网络资源的配置方法、装置及电子设备 | |
US11509590B2 (en) | Determining network device statistics associated with fast counters and slow counters | |
CN114020459B (zh) | 基于发包速率的fpga资源平衡方法、装置、fpga设备及介质 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |