CN112732445A - 一种数据获取方法、装置及电子设备 - Google Patents

一种数据获取方法、装置及电子设备 Download PDF

Info

Publication number
CN112732445A
CN112732445A CN202110049475.XA CN202110049475A CN112732445A CN 112732445 A CN112732445 A CN 112732445A CN 202110049475 A CN202110049475 A CN 202110049475A CN 112732445 A CN112732445 A CN 112732445A
Authority
CN
China
Prior art keywords
cpu
bmc
target data
count value
preset
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202110049475.XA
Other languages
English (en)
Inventor
何海洋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Lenovo Beijing Ltd
Original Assignee
Lenovo Beijing Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Lenovo Beijing Ltd filed Critical Lenovo Beijing Ltd
Priority to CN202110049475.XA priority Critical patent/CN112732445A/zh
Publication of CN112732445A publication Critical patent/CN112732445A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/50Allocation of resources, e.g. of the central processing unit [CPU]
    • G06F9/5005Allocation of resources, e.g. of the central processing unit [CPU] to service a request
    • G06F9/5027Allocation of resources, e.g. of the central processing unit [CPU] to service a request the resource being a machine, e.g. CPUs, Servers, Terminals
    • G06F9/505Allocation of resources, e.g. of the central processing unit [CPU] to service a request the resource being a machine, e.g. CPUs, Servers, Terminals considering the load
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4027Coupling between buses using bus bridges
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0026PCI express

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Debugging And Monitoring (AREA)

Abstract

本申请公开了一种数据获取方法、装置及电子设备,方法包括:基板控制器BMC通过平台环境式控制接口读取中央处理器CPU中预设寄存器内的目标数据;所述BMC至少根据所述目标数据,获得所述CPU的负载参数。

Description

一种数据获取方法、装置及电子设备
技术领域
本申请涉及数据处理技术领域,尤其涉及一种数据获取方法、装置及电子设备。
背景技术
通常对计算机中的中央处理器CPU(centralprocessing unit)负载如频率等进行获取,进而利用CPU频率进行相关处理,如对CPU进行动态频率控制,以实现能耗控制。
但是,对于计算机的运维人员来说,计算机主机密码是保密的,运维人员是没有主机访问权项的,因此,并不能通过启动主机系统后通过资源管理器查看CPU负载参数。
因此,亟需一种能够不通过主机系统就可以获得CPU负载参数的技术方案。
发明内容
有鉴于此,本申请提供一种数据获取方法、装置及电子设备,如下:
一种数据获取方法,包括:
基板控制器BMC通过平台环境式控制接口读取中央处理器CPU中预设寄存器内的目标数据;
所述BMC至少根据所述目标数据,获得所述CPU的负载参数。
上述方法,优选的,所述目标数据中至少包括第一计数值和第二计数值,所述第一计数值为按照所述CPU的预设标称频率进行计数的数值,所述第二计数值为按照所述CPU的当前频率进行计数的数值;
其中,所述BMC至少根据所述目标数据,获得所述CPU的负载参数,包括:
利用所述CPU的预设标称频率、所述第一计数值和所述第二计数值,获得所述CPU的当前频率。
上述方法,优选的,利用所述CPU的预设标称频率、所述第一计数值和所述第二计数值,获得所述CPU的当前频率,包括:
根据所述第一计数值和所述第二计数值,获得所述CPU的当前频率与所述预设标称频率之间的比值;
根据所述预设标称频率和所述比值,获得所述CPU的当前频率。
上述方法,优选的,所述BMC与所述CPU之间配置有连接接口;
其中,基板控制器BMC读取中央处理器CPU中预设寄存器内的目标数据,包括:
基板控制器BMC通过所述连接接口读取中央处理器CPU中预设寄存器内的目标数据。
一种数据获取装置,应用于BMC中,所述装置包括:
数据读取单元,用于通过平台环境式控制接口读取CPU中预设寄存器内的目标数据;
负载获得单元,用于至少根据所述目标数据,获得所述CPU的负载参数。
一种电子设备,包括:
CPU;
BMC,用于通过平台环境式控制接口读取所述CPU中预设寄存器内的目标数据,并至少根据所述目标数据,获得所述CPU的负载参数。
上述电子设备,优选的,所述BMC与所述CPU之间配置有连接接口,其中,所述BMC通过所述连接接口读取所述CPU中预设寄存器内的目标数据。
上述电子设备,优选的,所述连接接口为基于平台环境式控制接口PECI实现的接口。
上述电子设备,优选的,所述连接接口为基于集成南桥PCH和PECI实现的接口。
上述电子设备,优选的,所述目标数据中至少包括第一计数值和第二计数值,所述第一计数值为按照所述CPU的预设标称频率进行计数的数值,所述第二计数值为按照所述CPU的当前频率进行计数的数值;
所述BMC具体用于:利用所述CPU的预设标称频率、所述第一计数值和所述第二计数值,获得所述CPU的当前频率。
由上述方案可知,本申请提供的一种数据获取方法、装置及电子设备中,由电子设备中的BMC通过平台环境式控制接口来读取CPU中预设寄存器内的目标数据,之后BMC再根据这些目标数据来获得CPU的负载参数。这一过程中,无需访问电子设备的主机系统,从而实现对CPU负载参数的获取。
附图说明
为了更清楚地说明本申请实施例的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例一提供的一种数据获取方法的流程图;
图2及图3分别为本申请实施例中BMC和CPU连接的示例图;
图4为本申请实施例二提供的一种数据获取装置的结构示意图;
图5为本申请实施例三提供的一种电子设备的结构示意图;
图6为本申请实施例三提供的一种电子设备的另一结构示意图;
图7为本申请实施例适用于服务器中的示例图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
参考图1,为本申请实施例一提供的一种数据获取方法的实现流程图,该方法可以适用于具有BMC和CPU且需要对CPU的负载参数进行获取的电子设备中。本实施例中的技术方案主要用于实现对CPU的负载参数的获取。
具体的,本实施例中的方法由电子设备中的BMC执行,可以包含以下步骤:
步骤101:通过平台环境式控制接口读取CPU中预设寄存器内的目标数据。
其中,平台环境式控制接口是指PECI(Platform Environment ControlInterface),也就是说,BMC通过自己的PECI接口通过直接或间接的方式连接到CPU中,进而读取到CPU中预设寄存器内的目标数据。
需要说明的是,CPU内的预设寄存器是指CPU内指定的保存有目标数据的寄存器,如MSR(Model Specific Register)分区寄存器等。
具体的,目标数据为表征CPU当前负载参数的数据,如表征CPU的运行频率的计数数据等。例如,电子设备中按照CPU的运行频率进行计数并将计数结果记录在MSR中,基于此,本实施例中BMC通过PECI读取MSR中的计数结果。
步骤102:至少根据目标数据,获得CPU的负载参数。
具体的,本实施例中可以对目标数据中的数值进行计算,从而获得到CPU的负载参数。例如,BMC在读取到MSR中的目标数据之后,对目标数据中的计数结果进行计算,从而得到CPU的运行频率等参数。
由上述方案可知,本申请实施例一提供的一种数据获取方法中,由电子设备中的BMC通过平台环境式控制接口来读取CPU中预设寄存器内的目标数据,之后BMC再根据这些目标数据来获得CPU的负载参数。这一过程中,无需访问电子设备的主机系统,从而实现对CPU负载参数的获取。
在一种实现方式中,BMC读取到的目标数据中可以包含有第一计数值和第二计数值,其中的第一计数值为按照CPU的预设标称频率进行计数的数值,其中的第二计数值为按照CPU的当前频率进行计数的数值。
也就是说,电子设备在CPU运行过程中,会分别按照CPU的预设标称频率和实时的当前频率进行计数,并将按照CPU的预设标称频率进行计数所得到的第一计数值和按照CPU的当前频率进行计数所得到的第二计数值记录到寄存器如MSR中,虽然无法获知CPU的当前频率,但BMC可以读取到按照CPU的预设标称频率进行计数所得到的第一计数值和按照CPU的当前频率进行计数所得到的第二计数值。
基于此,本实施例中BMC在根据目标数据获得CPU的负载参数时,可以通过以下方式实现:
BMC利用CPU的预设标称频率、第一计数值和第二计数值,获得CPU的当前频率。
具体的,由于第二计数值为按照CPU的当前频率进行计数所得到的数值,而且CPU的预设标称频率为预设值,为CPU的预设最大频率,因此,BMC可以通过对第一计数值和第二计数值进行比较,并根据第一计数值和第二计数值之前的比较结果对CPU的预设标称频率进行处理,进而获得到CPU的当前频率。
例如,BMC在利用CPU的预设标称频率、第一计数值和第二计数值,获得CPU的当前频率时,可以通过以下方式实现:
首先,BMC根据第一计数值和第二计数值,获得CPU的当前频率与预设标称频率之间的比值,例如,将第二计数值与第一计数值做比,进而将第二计数值与第一计数值之间的比值作为CPU的当前频率与预设标称频率之间的比值0。
之后,BMC根据预设标称频率和比值,获得CPU的当前频率。例如,由于比值为CPU的当前频率与预设标称频率之间的比值,基于此,可以将比值与预设标称频率相乘,即可得到CPU的当前频率。
具体实现中,BMC可以与CPU之间可以配置有连接接口。
在一种实现方式中,BMC与CPU之间的连接接口可以为基于平台环境式控制接口PECI实现的接口,即BMC与CPU之间的连接接口为直连接口,如图2中所示,BMC与CPU之间通过PECI接口直连,由此,BMC通过直连的PECI接口读取到CPU中寄存器内的目标数据,进而根据该目标数据获得到CPU的负载参数,如当前频率等。
在另一种实现方式中,BMC与CPU之间的连接接口可以为基于集成南桥PCH(Platform Controller Hub)和PECI实现的接口。该连接接口区别于BMC与CPU之间的直连接口。如图3中所示,BMC通过PECI接口连接到PCH,而PCH通过其中的inband-peci接口即带内PECI接口再连接到CPU。基于此,BMC可以通过该连接接口读取到CPU中预设寄存器内的目标数据,进而根据该目标数据获得到CPU的负载参数,如当前频率等。
参考图4,为本申请实施例二提供的一种数据获取装置的结构示意图,该装置可以适用于具有BMC和CPU且需要对CPU的负载参数进行获取的电子设备中。本实施例中的技术方案主要用于实现对CPU的负载参数的获取。
具体的,本实施例中的装置可以加载在电子设备的BMC中,具体可以包含以下单元:
数据读取单元401,用于通过BMC读取CPU中预设寄存器内的目标数据;其中,所述BMC与所述CPU配置有连接接口或者BMC与CPU直连;
负载获得单元402,用于至少根据所述目标数据,获得所述CPU的负载参数。
由上述方案可知,本申请实施例一提供的一种数据获取装置中,由电子设备中的BMC通过平台环境式控制接口来读取CPU中预设寄存器内的目标数据,之后BMC再根据这些目标数据来获得CPU的负载参数。这一过程中,无需访问电子设备的主机系统,从而实现对CPU负载参数的获取。
在一种实现方式中,所述目标数据中至少包括第一计数值和第二计数值,所述第一计数值为按照所述CPU的预设标称频率进行计数的数值,所述第二计数值为按照所述CPU的当前频率进行计数的数值;
其中,负载获得单元402具体用于:利用所述CPU的预设标称频率、所述第一计数值和所述第二计数值,获得所述CPU的当前频率。
例如,负载获得单元402具体用于:根据所述第一计数值和所述第二计数值,获得所述CPU的当前频率与所述预设标称频率之间的比值;根据所述预设标称频率和所述比值,获得所述CPU的当前频率。
在一种实现方式中,所述BMC与所述CPU之间配置有连接接口;
其中,数据读取单元401具体用于:通过所述连接接口读取中央处理器CPU中预设寄存器内的目标数据。
参考图5,为本申请实施例三提供的一种电子设备的结构示意图,该电子设备可以为配置有BMC和CPU等部件的服务器等设备。本实施例中的技术方案主要用于实现对CPU的负载参数的获取。
具体的,本实施例中的电子设备中可以包含以下结构:
CPU501;
BMC502,用于通过平台环境式控制接口读取所述CPU501中预设寄存器内的目标数据,并至少根据所述目标数据,获得所述CPU501的负载参数。
由上述方案可知,本申请实施例三提供的一种电子设备中,由电子设备中的BMC通过平台环境式控制接口来读取CPU中预设寄存器内的目标数据,之后BMC再根据这些目标数据来获得CPU的负载参数。这一过程中,无需访问电子设备的主机系统,从而实现对CPU负载参数的获取。
在一种实现方式中,所述BMC502与所述CPU501之间配置有连接接口503,如图6中所示,BMC502通过所述连接接口读取所述CPU501中预设寄存器内的目标数据。
具体的,所述连接接口503为基于平台环境式控制接口PECI实现的接口,或者,所述连接接口503为基于集成南桥PCH和PECI实现的接口。
在一种实现方式中,所述目标数据中至少包括第一计数值和第二计数值,所述第一计数值为按照所述CPU501的预设标称频率进行计数的数值,所述第二计数值为按照所述CPU的当前频率进行计数的数值;
所述BMC502具体用于:利用所述CPU501的预设标称频率、所述第一计数值和所述第二计数值,获得所述CPU501的当前频率。
以电子设备为服务器为例,本申请的发明人在对服务器进行维护的过程中,发现获取服务器中的CPU负载参数存在一定的缺陷,具体如下:
首先,服务器中的CPU负载参考分为两部分:
1、CPU频率
为了达到省电的目标,多数服务器都打开了CPU动态调整频率的功能;CPU实际运行的频率不仅代表了CPU的当前性能,也代表了业务是否繁忙;
2、CPU利用率
当CPU频率一定的情况下,CPU利用率标志着实际业务和CPU设定频率是否匹配。如果长时间100%或长时间过低,则有很大的调整空间。
而由于运维人员和业务人员隶属于不同的部门,运维人员有运维网络(bmc)权限,而没有主机网络权限及主机密码;另外,在云业务场景下,有客户租赁硬件,其主机密码是保密的。因此运维部门对服务器真实负载情况难以了解,不能及时发现系统问题。
有鉴于此,本申请的发明人提出通过BMC获取CPU频率的思路,基于这一思路,在硬件结构和软件实现上分别进行改进,具体如下:
首先,在硬件结构上,BMC通过PECI通路连接到CPU,有两种连接方式:
(1)BMC直连CPU PECI接口,如图7中所示的连线1所示。
(2)BMC通过PCH(ME)的Inband-PECI接口,如图7中所示的连线2所示。
其次,在软件实现上,BMC可以利用PECI接口中定义的RDIAMSR命令,读取每一个逻辑CPU的MSR中的值,如以CPU当前频率进行计数所得到的APERF和以CPU最大频率进行计数所得到的MPERF等,之后,再根据MSR中的APERF和MPERF计算CPU频率,如下:
CPU频率MHz=base_MHz*delta_APERF/delta_MPERF。
其中,base_MHz为CPU的最大频率,delta_APERF为以CPU当前频率进行计数所得到的APERF,delta_MPERF为以CPU最大频率进行计数所得到的MPERF。
例如,在CPU中有两个计数器,分别通过时钟驱动,两个计数器分别按照CPU的最大频率2Ghz和CPU的当前频率(未知)进行计数,由此,根据两个计数器的计数值和最大频率2Ghz就可以计算出CPU的当前频率,运维人员也就无需通过主机系统获取CPU频率。
本说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。对于实施例公开的装置而言,由于其与实施例公开的方法相对应,所以描述的比较简单,相关之处参见方法部分说明即可。
专业人员还可以进一步意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、计算机软件或者二者的结合来实现,为了清楚地说明硬件和软件的可互换性,在上述说明中已经按照功能一般性地描述了各示例的组成及步骤。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本申请的范围。
结合本文中所公开的实施例描述的方法或算法的步骤可以直接用硬件、处理器执行的软件模块,或者二者的结合来实施。软件模块可以置于随机存储器(RAM)、内存、只读存储器(ROM)、电可编程ROM、电可擦除可编程ROM、寄存器、硬盘、可移动磁盘、CD-ROM、或技术领域内所公知的任意其它形式的存储介质中。
对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本申请。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本申请的精神或范围的情况下,在其它实施例中实现。因此,本申请将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。

Claims (10)

1.一种数据获取方法,包括:
基板控制器BMC通过平台环境式控制接口读取中央处理器CPU中预设寄存器内的目标数据;
所述BMC至少根据所述目标数据,获得所述CPU的负载参数。
2.根据权利要求1所述的方法,所述目标数据中至少包括第一计数值和第二计数值,所述第一计数值为按照所述CPU的预设标称频率进行计数的数值,所述第二计数值为按照所述CPU的当前频率进行计数的数值;
其中,所述BMC至少根据所述目标数据,获得所述CPU的负载参数,包括:
利用所述CPU的预设标称频率、所述第一计数值和所述第二计数值,获得所述CPU的当前频率。
3.根据权利要求2所述的方法,利用所述CPU的预设标称频率、所述第一计数值和所述第二计数值,获得所述CPU的当前频率,包括:
根据所述第一计数值和所述第二计数值,获得所述CPU的当前频率与所述预设标称频率之间的比值;
根据所述预设标称频率和所述比值,获得所述CPU的当前频率。
4.根据权利要求1所述的方法,所述BMC与所述CPU之间配置有连接接口;
其中,基板控制器BMC读取中央处理器CPU中预设寄存器内的目标数据,包括:
基板控制器BMC通过所述连接接口读取中央处理器CPU中预设寄存器内的目标数据。
5.一种数据获取装置,应用于BMC中,所述装置包括:
数据读取单元,用于通过平台环境式控制接口读取CPU中预设寄存器内的目标数据;
负载获得单元,用于至少根据所述目标数据,获得所述CPU的负载参数。
6.一种电子设备,包括:
CPU;
BMC,用于通过平台环境式控制接口读取所述CPU中预设寄存器内的目标数据,并至少根据所述目标数据,获得所述CPU的负载参数。
7.根据权利要求6所述的电子设备,所述BMC与所述CPU之间配置有连接接口,其中,所述BMC通过所述连接接口读取所述CPU中预设寄存器内的目标数据。
8.根据权利要求7所述的电子设备,所述连接接口为基于平台环境式控制接口PECI实现的接口。
9.根据权利要求7所述的电子设备,所述连接接口为基于集成南桥PCH和PECI实现的接口。
10.根据权利要求6所述的电子设备,所述目标数据中至少包括第一计数值和第二计数值,所述第一计数值为按照所述CPU的预设标称频率进行计数的数值,所述第二计数值为按照所述CPU的当前频率进行计数的数值;
所述BMC具体用于:利用所述CPU的预设标称频率、所述第一计数值和所述第二计数值,获得所述CPU的当前频率。
CN202110049475.XA 2021-01-14 2021-01-14 一种数据获取方法、装置及电子设备 Pending CN112732445A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110049475.XA CN112732445A (zh) 2021-01-14 2021-01-14 一种数据获取方法、装置及电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110049475.XA CN112732445A (zh) 2021-01-14 2021-01-14 一种数据获取方法、装置及电子设备

Publications (1)

Publication Number Publication Date
CN112732445A true CN112732445A (zh) 2021-04-30

Family

ID=75593088

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110049475.XA Pending CN112732445A (zh) 2021-01-14 2021-01-14 一种数据获取方法、装置及电子设备

Country Status (1)

Country Link
CN (1) CN112732445A (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4350950A (en) * 1979-05-30 1982-09-21 Nord-Micro Elektronik Feinmechanik Ag Frequency measuring method and apparatus
CN1820203A (zh) * 2003-07-11 2006-08-16 皇家飞利浦电子股份有限公司 改进的频率确定
CN108268360A (zh) * 2018-01-19 2018-07-10 郑州云海信息技术有限公司 一种bmc获取内存温度的方法、系统、装置及存储介质

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4350950A (en) * 1979-05-30 1982-09-21 Nord-Micro Elektronik Feinmechanik Ag Frequency measuring method and apparatus
CN1820203A (zh) * 2003-07-11 2006-08-16 皇家飞利浦电子股份有限公司 改进的频率确定
CN108268360A (zh) * 2018-01-19 2018-07-10 郑州云海信息技术有限公司 一种bmc获取内存温度的方法、系统、装置及存储介质

Similar Documents

Publication Publication Date Title
CN110196767B (zh) 服务资源控制方法、装置、设备和存储介质
US8392147B2 (en) Monitoring the performance of a computer
US5956662A (en) Method for load measurement
CN113176978A (zh) 基于日志文件的监控方法、系统、设备及可读存储介质
CN109800270B (zh) 一种数据存储和查询的方法及物联网系统
CN111641563B (zh) 基于分布式场景的流量自适应方法与系统
WO2019128299A1 (zh) 一种测试系统及测试方法
US8930773B2 (en) Determining root cause
CN111901405B (zh) 一种多节点监控方法、装置、电子设备及存储介质
CN111062503B (zh) 一种电网监控告警处理方法、系统、终端及存储介质
CN114490078A (zh) 一种微服务的动态缩扩容方法、装置及设备
CN113849365B (zh) 服务器性能功耗比调控方法、系统、终端及存储介质
US20200379867A1 (en) Anomalous computing resource usage detection based on seasonality-based dynamic thresholds
CN110688360A (zh) 分布式文件系统存储管理方法、装置、设备及存储介质
CN113641970A (zh) 风险检测方法、装置及计算设备
CN112732445A (zh) 一种数据获取方法、装置及电子设备
CN108463813B (zh) 一种进行数据处理的方法和装置
CN113626282B (zh) 云计算物理节点负载监控方法、装置、终端及存储介质
CN113127878A (zh) 威胁事件的风险评估方法及装置
CN113676377B (zh) 基于大数据的在线用户数评估方法、装置、设备及介质
US11630674B2 (en) Smart overclocking method conducted in basic input/output system (BIOS) of computer device
CN111683102B (zh) Ftp行为数据处理方法、识别异常ftp行为的方法及装置
CN110222084B (zh) 热点设备监控信息的上报方法及装置、存储介质、终端
CN110401582B (zh) 云计算系统存储健康度窘迫的检测方法、装置及存储介质
CN110554916B (zh) 基于分布式集群的风险指标计算方法及装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination