CN112687224A - 源极驱动电路、源极驱动方法和显示装置 - Google Patents

源极驱动电路、源极驱动方法和显示装置 Download PDF

Info

Publication number
CN112687224A
CN112687224A CN202011585429.3A CN202011585429A CN112687224A CN 112687224 A CN112687224 A CN 112687224A CN 202011585429 A CN202011585429 A CN 202011585429A CN 112687224 A CN112687224 A CN 112687224A
Authority
CN
China
Prior art keywords
data
latch
signal
output
voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202011585429.3A
Other languages
English (en)
Other versions
CN112687224B (zh
Inventor
祝军
南帐镇
李大浚
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hefei Yisiwei Computing Technology Co ltd
Beijing Eswin Computing Technology Co Ltd
Original Assignee
Beijing Eswin Computing Technology Co Ltd
Hefei Eswin IC Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing Eswin Computing Technology Co Ltd, Hefei Eswin IC Technology Co Ltd filed Critical Beijing Eswin Computing Technology Co Ltd
Priority to CN202011585429.3A priority Critical patent/CN112687224B/zh
Publication of CN112687224A publication Critical patent/CN112687224A/zh
Application granted granted Critical
Publication of CN112687224B publication Critical patent/CN112687224B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明提供一种源极驱动电路、源极驱动方法和显示设备。本发明提供的源极驱动电路,通过设置第二锁存延迟使能信号,使第二锁存器在存储并输出所述第一数据的第0至m‑1位的值且经过延迟时间后,将所述第一数据的第n至m位的值与所述第一数据的第0至m‑1位的值合并后得到新的所述第二数据并输出至电平移位器,以实现电平移位器的分步升压,减少了电平移位器升压时造成压降与噪音,同时数模转换器先选择了目标电压(第二数据对应的伽马电压)的中间值,使输出端先驱动显示面板至中间电压,经过延迟时间后,再驱动显示面板至目标电压,实现分段驱动,从而减小源极驱动电路的峰值电流,从而可以改善电路的电磁干扰性能,有效的降低电源噪声水平。

Description

源极驱动电路、源极驱动方法和显示装置
技术领域
本发明涉及显示驱动领域,尤其涉及一种源极驱动电路、源极驱动方法和显示装置。
背景技术
随着显示技术的不断发展与进步,人们对于显示的需求也越来越高。目前高端显示市场追求越来越大的显示器尺寸以及越来越高的分辨率以及越来越快的响应时间,这些需求都要求显示驱动芯片的接口电路具有处理高数据率的能力。然而大面板负载也要求输出级驱动电路具有大驱动能力,这会带来了较大的电源噪声。并且,在电平移位器转换低压数据信号至高压数据信号时,以及输出缓冲器驱动面板负载时均会在高压电压上产生电压降,从而降低了电路的电磁干扰性能和噪声性能。
发明内容
本发明提出了一种源极驱动电路、方法和显示装置,能够减小源极驱动电路的峰值电流,从而可以改善电路的电磁干扰性能,有效的降低电源噪声水平。
为了实现上述目的,本发明采用了如下方案:
一方面,本发明实施例提供了一种源极驱动电路,包括第一锁存器、第二锁存器、电平移位器和数模转换器,所述第一锁存器用于接收数据信号,并根据第一锁存使能信号存储第一数据并输出至所述第二锁存器,所述第二锁存器用于根据第二锁存信号存储并输出第二数据;所述电平移位器用于对所述第二数据进行升压,并将通过升压获取的高压数据信号输入所述数模转换器;所述数模转换器用于根据所述高压数据信号选择对应的伽马电压并输出;所述第二锁存信号包括:
第二锁存使能信号和第二锁存延迟使能信号;
所述第二锁存器根据所述第二锁存使能信号将所述第一数据的第0至m-1位的值作为第二数据的第一部分存储并输出至电平移位器;
所述第二锁存器根据所述第二锁存延迟使能信号,在存储并输出所述第一数据的第0至m-1位的值且经过延迟时间后,将所述第一数据的第n至m位的值作为第二数据的第二部分存储并输出至所述电平移位器,其中,m小于或等于n。
可选的,所述源极驱动电路还包括运算放大器以及多路复用器;
所述运算放大器,用于接收所述数模转换器输出的伽马电压信号,并输出至所述多路复用器;
所述多路复用器,用于接收输出使能信号,并根据所述运算放大器的输出,驱动面板负载至所述对应的伽马电压;
所述延迟时间使得所述第二数据的第n位至第m位的值在所述输出使能信号上升沿和所述第一锁存信号上升沿之间更新。
可选的,m=n,n为所述第一数据的最高有效位。
可选的,m=n-1,n为所述第一数据的最高有效位。
一方面,本发明实施例提供了一种源极驱动方法,应用于本发明提供的任一项所述的源极驱动电路,包括:
通过第一锁存器接收数据信号,并根据第一锁存使能信号存储第一数据并输出至所述第二锁存器;
向所述第二锁存器输入第二锁存始能信号,以通过所述第二锁存器将所述第一数据的第0至m-1位的值作为第二数据的第一部分存储并输出至电平移位器;
向所述第二锁存器输入第二锁存延迟使能信号,以通过所述第二锁存器在存储并输出所述第一数据的第0至m-1位的值且经过延迟时间后,将所述第一数据的第n至m位的值作为第二数据的第二部分存储并输出至电平移位器,其中,m小于或等于n。
可选的,所述方法还包括:
通过所述电平移位器对所述第二数进行升压,并将通过升压获取的高压数据信号输出至数模转换器;
通过所述数模转换器根据所述高压数据信号选择对应的伽马电压并输出至运算放大器;
通过所述运算放大器将所述模转换器输出的伽马电压信号输出至多路复用器;
向所述多路复用器输入输出使能信号,以通过所述多路复用器根据所述伽马电压信号驱动面板负载至所述对应的伽马电压;
所述延迟时间使得所述第二数据的第n位至第m位的值在所述输出使能信号上升沿和所述第一锁存信号上升沿之间更新。
可选的,所述方法还包括,m=n,n为所述第一数据的最高有效位。
可选的,所述方法还包括,m=n-1,n为所述第一数据的最高有效位。
一方面,本发明实施例提供了一种源极驱动装置,包括:
第一处理模块,用于通过第一锁存器接收数据信号,并根据第一锁存使能信号存储第一数据并输出至所述第二锁存器;
第二处理模块,用于向所述第二锁存器输入第二锁存始能信号,以通过所述第二锁存器将所述第一数据的第0至m-1位的值作为第二数据的第一部分存储并输出至电平移位器;
第三处理模块,用于向所述第二锁存器输入第二锁存延迟使能信号,以通过所述第二锁存器在存储并输出所述第一数据的第0至m-1位的值且经过延迟时间后,将所述第一数据的第n至m位的值作为第二数据的第二部分存储并输出至电平移位器,其中,m小于或等于n。
一方面,本发明实施例提供了一种源极驱动芯片,包括本发明实施例提供的任一项所述的源极驱动电路。
一方面,本发明实施例提供了一种显示装置,包括本发明实施例提供的源极驱动芯片。
本发明实施例提供的技术方案带来的有益效果至少包括:本发明提供的源极驱动电路,通过设置第二锁存延迟使能信号,使第二锁存器在存储并输出所述第一数据的第0至m-1位的值且经过延迟时间后,将所述第一数据的第n至m位的值与所述第一数据的第0至m-1位的值合并后得到新的所述第二数据并输出至电平移位器,以实现电平移位器的分步升压,减少了电平移位器升压时造成压降与噪音,同时数模转换器先选择了目标电压(第二数据对应的伽马电压)的中间值,使输出端先驱动显示面板至中间电压,经过延迟时间后,再驱动显示面板至目标电压,实现分段驱动,从而减小源极驱动电路的峰值电流,从而可以改善电路的电磁干扰性能,有效的降低电源噪声水平。
附图说明
图1为本发明实施例提供的一种源极驱动电路结构示意图;
图2为本发明实施例提供的一种源极驱动电路结构示意图;
图3为本发明实施例提供的一种源极驱动电路时序示意图;
图4为本发明实施例提供的一种源极驱动电路时序示意图;
图5为本发明实施例提供的一种源极驱动电路结构示意图;
图6为本发明实施例提供的一种源极驱动电路时序示意图;
图7为本发明实施例提供的一种源极驱动电路结构示意图;
图8为本发明实施例提供的一种源极驱动电路时序示意图;
图9为本发明实施例提供的一种源极驱动电路结构示意图;
图10为本发明实施例提供的一种源极驱动电路方法流程图;
图11为本发明实施例提供的一种源极驱动装置结构示意图;
图12为本发明实施例提供的一种源极驱动装置结构示意图;
图13为本发明实施例提供的一种电子设备结构示意图;
附图标记说明:
101-第一锁存器、102-第二锁存器、103-电平移位器、104-数模转换器、105-运算放大器、106-多路复用器。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例的附图,对本发明实施例的技术方案进行清楚、完整地描述。显然,所描述的实施例是本发明的一部分实施例,而不是全部的实施例。基于所描述的本发明的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明的保护范围。
本发明的说明书和权利要求书中的术语“第一”、“第二”等是用于区别类似的对象,而不用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便本发明的实施例能够以除了在这里图示或描述的那些以外的顺序实施,且“第一”、“第二”等所区分的对象通常为一类,并不限定对象的个数,例如第一对象可以是一个,也可以是多个。此外,说明书以及权利要求中“和/或”表示所连接对象的至少其中之一,字符“/”,一般表示前后关联对象是一种“或”的关系。
此外,下面所描述的本发明不同实施方式中所涉及的技术特征只要彼此之间未构成冲突就可以相互结合。
参考图1示出了本发明实施例提供的源极驱动电路示意图,所述源极驱动电路包括第一锁存器101、第二锁存器102、电平移位器103和数模转换器104,所述第一锁存器101用于接收数据信号,并根据第一锁存使能信号存储第一数据并输出至所述第二锁存器102,所述第二锁存器102用于根据第二锁存信号存储并输出第二数据;所述电平移位器103用于对所述第二数据进行升压,并将通过升压获取的高压数据信号输入所述数模转换器104;所述数模转换器104用于根据所述高压数据信号选择对应的伽马电压并输出;所述第二锁存信号包括:
第二锁存使能信号和第二锁存延迟使能信号;
所述第二锁存器102根据所述第二锁存使能信号将所述第一数据的第0至m-1位的值作为第二数据的第一部分存储并输出;
所述第二锁存器102根据所述第二锁存延迟使能信号,在存储并输出所述第一数据的第0至m-1位的值且经过延迟时间后,将所述第一数据的第n至m位的值作为第二数据的第二部分存储并输出至所述电平移位器103,其中,m小于或等于n。
示例性的,图1示出的源极驱动电路,LAT1EN为第一锁存使能信号,LAT2EN为第二锁存使能信号,LAT2EN D为第二锁存延迟使能信号。第二锁存器102与数模转换器104之间通过电平移位器103连接,通过电平移位器103对第二数据升压。
具体的,参考图1,输入数据DATA 0[n:0]为二进制数据信号,二进制数通常从第零位开始计算,因此DATA0[n:0]共有0、1、2、……、n位,如DATA0[5:0],表示输入数据为6比特二进制数据的第0位到第5位的值,DATA 1[7:0]表示第一数据为8比特二进制数据的第0位至第7位,DATA1[7]表示第一数据的第7位。图1中各个模块电路连接线上的“╱”及对应的数字表示两个模块之间的数据通道数量,如第二锁存器102与电平移位器之间传递第二数据的第0位到第n位DATA2[n:0]共有n+1个数据通道。
通过加入第二锁存延迟使能信号LAT2EN D,实现了第二锁存器对第一数据第n至m位的值存入所述第二锁存器的时间控制,使得在第一数据的第0至m-1位的值DATA 1[m-1:0]存入所述第二锁存器102作为第二数据的第一部分输出,之后,经过延迟时间之后再将第一数据第n至m位的值DATA 1[n:m]存入第二锁存器作为第二数据的第二部分至所述电平移位器103,从而实现了电平移位器103的分步升压,从而减小因电平移位电路产生的压降和噪声。
数模转换器104在延迟时间之前,接收到的高压数据信号值仅包含了第一数据的第0位至m-1的值DATA 1[m-1:0],经过延迟时间后,高压数据信号更新后包含了第一数据的第0位至第n位的值,数模转换器104选择的伽马电压对应第一数据的0至n位。因此,在延迟时间之前数模转换器104先选择了对应于目标电压中间值的伽马电压,延迟时间后数模转换器104选择了对应于目标电压的伽马电压,由于数模转换器104连接于输出端,因此实现了输出点先驱动至目标伽马电压的中间值,经过延迟时间后再驱动至目标伽马电压。
值得注意的是在,这里的目标电压指的是对应于所述第一数据的第0位至第n位的值的伽马电压。
例如:参考图2所示,当m=5,n=5,若第X行输入数据DATA 0[5:0]=000000(灰阶值0)时,第X+1行输入数据DATA 0[5:0]=110001(灰阶值49)时,DATA 1[5:0]=110001(灰阶值49),在OEN上升沿时刻DATA 2=第X行的最高位和第X+1行的后五位组合=010001(灰阶值17),电平移位器1031先将DATA 2=010001转化成高压数据信号DHV[5:0]=010001,数模转换器104接收高压数据信号并选择对应于DATA 2=010001(灰阶值17)的灰阶电压并输出至输出端,输出端先将面板驱动至灰阶值17对应的伽马电压。经过延迟时间后,第二锁存器根据延迟使能信号LAT2EN D存储DATA 1[5],刷新后的第二数据DATA 2=110001(灰阶值49)并输出至电平移位器103,电平移位器根据刷新后的第二数据获取高压数据信号DHV[5:0]=110001,数模转换器104接收到新的高压数据信号并选择对应于110001(灰阶值49)的灰阶电压并输出至输出端。
若所需延迟的数据在前后行(如图2中示出的电路中,第X行和第X+1行的DATA 1[5]不同)发生变化,则会减小电平移位器103的压降,此时本发明提供的源极驱动电路起到了分段驱动的技术效果;若所需延迟的数据在前后行未发生变化(如第X行和第X+1行的DATA 1[5]都为1),则相当于由于需要延迟的数据没有变化,前后行输入数据变化很小,不会引起明显的电压变化,此时相当于输出端直接驱动至目标电压。
因此,实现了输出端先驱动面板至目标电压的中间电压(对应于110001灰阶值49的伽马电压),经过延迟时间后,再驱动至标电压对应的伽马电压,能够减少因电平移位电路产生的压降和噪声,同时减少了输出电路产生的压降和噪声,具体的参考图3所示的时序图,S1为输出电压的变化,VDDA高压电源端的变化,箭头36指出了电平移位电路造成的压降,箭头37指出的是输出端先驱动至中间电压,再驱动至目标电压时VDDA高压电源端的压降变化,相较于直接驱动至目标电压(如第二数据对应的伽马电压49),压降和噪声都会更小,参考图4,为未添加第二锁存延迟使能信号LAT2EN D的时序图,此时VDDA高压电源端的压降变化更大,如箭头37指出。
具体的,延迟控制的信号无需额外添加电路模块,只需要对第二锁存器102的信号收发端进行相应的预设即可,可以根据预设设置LAT2EN D信号所要延迟的数据位数,以及延迟时间的长短,以及延迟的方式,如多个延迟数据分阶段延迟,还是多个延迟数据同步延迟。
可选的,所述源极驱动电路还包括运算放大器105以及多路复用器106;
所述运算放大器105,用于接收所述数模转换器104输出的伽马电压信号,并输出至所述多路复用器;
所述多路复用器106,用于接收输出使能信号,并根据所述运算放大器105的输出,驱动面板负载至所述对应的伽马电压;
所述延迟时间介于所述输出使能信号上升沿和所述第一锁存信号上升沿之间。
具体的,源极驱动电路的输出端口通常设有运算放大器用于输出缓冲,通过运算放大器将数模转换器输出的对应于高压数据信号DHV的灰阶值的伽马电压信号输入至多路复用器,最终由多路复用器输出电压,以驱动面板电压至所述对应的伽马电压。
参考图2,箭头31标注了第二锁存使能信号LAT2EN的一个上升沿、箭头32标注了输出使能信号OEN的一个上升沿、箭头33示意了第二数据第5位经过延迟时间后才进入电平移位器、箭头38标注了第一锁存使能信号LAT1EN的一个上升沿,34标注了该通道第X+1行的第一锁存器101的输入信号,35标注了该通道第X+2行的第一锁存器101的输入信号。延迟时间需要满足使得需要延迟的数据(第二数据的第n位至第m位)在介于OEN信号的上升沿和LAT1EN上升沿之间更新。
可选的,m=n,n为所述第一数据的最高有效位。
具体的,如n为7,m=7时,输入数据DATA 0[7:0]为8位二进制数,因此,DATA 1[7:0]和DATA 2[7:0]也为8位二进制数,共有0、1、2、3、4、5、6、7位,第一数据的第n至m位的值为DATA 1[7],是所述第一数据的最高位;同理,当n=5,m=5时,第一数据为6位二进制数DATA1[5:0],第二数据的第n至m位的值为DATA 1[5],是所述第一数据的最高位。
可选的,m=n-1,所述延迟数据为所述第一数据的最高有效位和次高位数据。
具体的,如n为7,m=6时,第一数据的第n至m位的值为DATA 1[7:6],即位第一数据的第7位至第6位,为第一数据的最高有效位和次高位数据,此时第一数据的第0至m-1位的值为第0至第5位DATA 1[5:0]。
结合图2和图3对本发明提供的源极驱动电路的运行过程做进一步说明:
在行同步信号TP为高电平有效时,输出使能信号OEN会转为低电平,此时输出多路复用器106关闭,源极驱动电路输出S1并会根据其他控制信号保持悬浮状态或是做电荷分享操作。
在行同步信号TP为高电平区间,第二锁存使能信号LAT2EN有效,将第X行的第一锁存器的输出DATA1[4:0]锁存进第二锁存器中作为第X行的第二锁存器的输出DATA2[4:0]。
电平移位电路将第X行的第二锁存器的输出第二数据的第一部分DATA2[4:0]进行升压转化为第X行的高压数据信号DHV[4:0]。
此时,第X行的高压数据信号DHV[4:0]和第X-1行的高压数据信号DHV[5]组成DHV[5:0],数模转换器根据DHV[5:0]的值选择一个中间伽马灰阶电压作为输出运算放大器的中间输入电压信号,此处的中间电压指的是第X-1行输入数据对应的伽马电压与第X行输入数据对应的伽马电压的中间值,此时的高压数据信号DHV[5:0]的值,介于两者之间。
在行同步信号TP为低电平时,输出多路器控制信号OEN会转为高电平并打开输出多路器,输出缓冲器的输出会驱动面板负载至中间电压。
经过一定延迟之后,第二级锁存器的延迟使能信号LAT2EN D有效,将第X行的DATA1[5]锁存进第二锁存器,获取第二数据的第二部分DATA 2[5],刷新第二数据DATA 2[5:0],所述源极驱动电路根据第X行的DHV[5:0]数据值选择目标伽马灰阶电压,并驱动面板负载至所述第X行输入数据对应的目标电压。
一段时间后,第一级锁存器的使能信号LAT1EN会将第X+1行的输入数据信号DATA0[5:0]锁存进第一级锁存器。
重复上述过程。
值得注意的是,图2中提供的示意图仅为一路输入数据,参考图9,在实际使用中会根据不同的显示设备的分辨率,设置并行多路数据驱动电路。
上述源极驱动电路带来的有益效果至少包括:通过设置第二锁存延迟使能信号,使第二锁存器在存储并输出所述第一数据的第0至m-1位的值且经过延迟时间后,将所述第一数据的第n至m位的值作为第二数据的第二部分存储并输出至电平移位器,以实现电平移位器的分步升压,减少了电平移位器升压时造成压降与噪音,同时数模转换器先选择了目标电压(第二数据对应的伽马电压)的中间值,使输出端先驱动显示面板至中间电压,经过延迟时间后,再驱动显示面板至目标电压,实现分段驱动,从而减小源极驱动电路的峰值电流,从而可以改善电路的电磁干扰性能,有效的降低电源噪声水平。
示例性的,参考图5为本发明实施例提供的一种源极驱动电路,此时n=5,m=4,延迟数据为第一数据的第五位和第四位DATA 1[5:4],结合图5进一步说明本发明实施例提供的源极驱动电路:
假设第X-1行的输入数据为DATA 0[5:0]=000000,第一锁存器101接收第X行的输入数据DATA 0[5:0]=111001,并根据第一锁存使能信号LAT1EN存储第一数据DATA 1[5:0]并输出至所述第二锁存器102,第二锁存器102根据第二锁存信号存储并输出第二数据至电平移位器103。
第二锁存信号包括第二锁存使能信号LAT2EN,第二锁存器102根据第二锁存使能信号LAT2EN将接收到的第一数据的第0至3位DATA 1[3:0]存储为第二数据的第一部分,此时第二数据为DATA 2[3:0]=1001,DATA 2[3:0]与第X-1行的DATA 2[5:4]组成此时的DATA2[5:0]=001001先进入电平移位器103,第一数据的第5位至第4位的值DATA 1[5:4],需要经过延迟时间后才会被锁存如第二锁存器102。
电平移位器103将DATA 2[3:0]升压获得高压数据信号DHV[3:0]=1001,并与前一行(第X-1行)的最高位次高位组成DHV[5:0]=001001并输出,数模转换器104根据所述高压数据信号001001(灰阶值9),选择对应于灰阶值9的伽马电压并输出至运算放大器105,多路复用器106接收到输出使能信号OEN后输出驱动电压,将显示面板先驱动至对应于灰阶值9的伽马电压。
经过延迟时间后,根据第二锁存延迟使能信号LAT2EN D,第二锁存器102将第一数据的第5位至第4位的值DATA1[5:4]存储为第二数据的第二部分DATA 2[5:4],刷新第二数据DATA 2[5:0]=111001,电平移位器103将DATA 2[5:0]升压为高压数据DHV[5:0]=111001并输出至所述数模转换器104,数模转换器104根据所述高压数据信号选择对应于灰阶值57的伽马电压输出至运算放大器105,多路复用器106接收到输出使能信号OEN后输出驱动电压,将显示面板先驱动至对应于灰阶值57的伽马电压,因此对于输入数据DATA0[5:0]=111001,图5示出的源极驱动电路先将面板电压驱动至对应灰阶9的伽马电压,经过延迟时间后再驱动至对应57的伽马电压,图6示出了图5所示源极驱动电路的时序图。
示例性的,参考图7为本发明实施例提供的一种源极驱动电路,此时n=5,m=4,延迟数据为第一数据的第五位和第四位DATA 1[5:4],与图5示出的源极驱动电路的不同之处在于,图7示出的电路第一数据的第五位和第四位不是同步延迟的,而是通过第二锁存延迟使能信号LAT2EN D1先对第一数据的第四位DATA1[4]进行延迟,再通过第二锁存延迟使能信号LAT2EN D2对第一数据的第五位DATA 1[5]进行延迟,例如:输入数据DATA 0[5:0]=111001时,DATA 1[5:0]=111001,DATA 1[3:0]=1001,DATA 1[4]=1,DATA 1[5]=1。
第二锁存器先根据第二锁存使能信号LAT2EN将第一数据的第0到3位的值DATA 1[3:0]存储为第二数的第一部分据DATA 2[3:0]=1001,电平移位器103先将第二数据DATA2[3:0]转化为高压数据信号DHV[3:0]=1001。
经过第一延迟时间后第二锁存器根据LAT2EN D1将第一数据的第四位DATA 1[4]存储为第二数据的第二部分DATA 2[4],刷新第二数据DATA 2[4:0]=11001,电平移位器103再将第二数据DATA 2[4:0]转化为高压数据信号DHV[4:0]=11001。
经过第二延迟时间后,第二锁存器根据LAT2EN D2将第一数据的第五位DATA 1[5]存储为第二数据的第三部分DATA 2[5],刷新第二数据DATA 2[5:0]=111001,电平移位器103再将第二数据DATA 2[5:0]转化为高压数据信号DHV[5:0]=111001。
图8示出了图7所示源极驱动电路的时序图,在输出端则实现了先将面板驱动至DHV[5:0]=001001(对应于灰阶9)的伽马电压,第一延迟时间后再驱动至DHV[5:0]=011001(对应于灰阶25)的伽马电压,第二延迟时间后再驱动至DHV[5:0]=111001(对应于灰阶57)的伽马电压。
一方面,参考图9,本发明实施例提供了一种源极驱动方法,应用于本发明实施例所述的源极驱动电路,包括:
步骤1001,用于通过第一锁存器接收数据信号,并根据第一锁存使能信号存储第一数据并输出至所述第二锁存器;
步骤1002,用于向所述第二锁存器输入第二锁存始能信号,以通过所述第二锁存器将所述第一数据的第0至m-1位的值作为第二数据的第一部分存储并输出至电平移位器;
步骤1003,用于向所述第二锁存器输入第二锁存延迟使能信号,以通过所述第二锁存器在存储并输出所述第一数据的第0至m-1位的值且经过延迟时间后,将所述第一数据的第n至m位的值作为第二数据的第二部分存储并输出至电平移位器,其中,m小于或等于n。
可选的,所述方法还包括:
通过所述电平移位器对所述第二数进行升压,并将通过升压获取的高压数据信号输出至数模转换器;
通过所述数模转换器根据所述高压数据信号选择对应的伽马电压并输出至运算放大器;
通过所述运算放大器将所述模转换器输出的伽马电压信号输出至多路复用器;
向所述多路复用器输入输出使能信号,以通过所述多路复用器根据所述伽马电压信号驱动面板负载至所述对应的伽马电压;
所述延迟时间使得所述第二数据的第n位至第m位的值在所述输出使能信号上升沿和所述第一锁存信号上升沿之间更新。
通过步骤1002和1003能够使第二锁存器先将第一数据的部分数据存储为第二数据并输出至电平移位器,经过延迟时间后再将第一数据的剩余数据存储,并与前一部分第一数据合并后生成新的第二数据并输出至电平移位器,从而减少电平移位器升压造成的压降以及噪声影响。同时,能够使得数模转换器先根据高压数据信号选择目标电压(第一数据对应的伽马电压)的中间电压,延迟时间后再选择目标电压,以便于使得输出端能够先将显示面板驱动至目标电压的中间值,再驱动至目标电压,能够避免一次性驱动至目标电压带来的过大的压降和噪声,提高电路性能。
可选的,所述方法还包括,m=n,n为所述第一数据的最高有效位。
可选的,所述方法还包括,m=n-1,n为所述第一数据的最高有效位。
特别的,若最高有效位MSB变化表示输出有大的改变量,会引起大的压降此时,为了源极驱动电路的稳定运行,本发明提供的方法将起到极佳的技术效果,若MSB不发生变化,则说明输出变化减小,本身引起的压降也较小。
关于m与n的值在源极驱动电路部分的实施方式中已经叙述,此处不再赘述。
参考图11,本发明实施例提供了一种源极驱动装置110,包括:
第一处理模块1101,用于通过第一锁存器接收数据信号,并根据第一锁存使能信号存储第一数据并输出至所述第二锁存器;
第二处理模块1102,用于向所述第二锁存器输入第二锁存始能信号,以通过所述第二锁存器将所述第一数据的第0至m-1位的值作为第二数据的第一部分存储并输出至电平移位器;
第三处理模块1103,用于向所述第二锁存器输入第二锁存延迟使能信号,以通过所述第二锁存器在存储并输出所述第一数据的第0至m-1位的值且经过延迟时间后,将所述第一数据的第n至m位的值作为第二数据的第二部分存储并输出至电平移位器,其中,m小于或等于n。
可选的,参考图12,所述源极驱动装置110还包括:
第四处理模块1104,用于通过所述电平移位器对所述第二数据进行升压,并将通过升压获取的高压数据信号输出至数模转换器;
第五处理模块1105,用于通过所述数模转换器根据所述高压数据信号选择对应的伽马电压并输出至运算放大器;
第六处理模块1106,用于通过所述运算放大器将所述模转换器输出的伽马电压信号输出至多路复用器;
第七处理模块1107,用于向所述多路复用器输入输出使能信号,以通过所述多路复用器根据所述伽马电压信号驱动面板负载至所述对应的伽马电压;
所述延迟时间使得所述第二数据的第n位至第m位的值在所述输出使能信号上升沿和所述第一锁存信号上升沿之间更新。
本发明提供的源极驱动装置能够实现上述源极驱动方法的实施例的各个过程,且能达到相同的技术效果,为避免重复,这里不再赘述。
一方面,本发明实施例还提供了一种源极驱动芯片,包括本发明实施例提供的任一项所述的源极驱动电路。
一方面,本发明实施例还提供了一种显示装置,包括本发明实施例提供的源极驱动芯片。
请参考图13,本发明实施例还提供一种电子设备1300,包括处理器1301,存储器1302,存储在存储器1302上并可在所述处理器1301上运行的计算机程序,该计算机程序被处理器1301执行时实现上述源极驱动方法的实施例的各个过程,且能达到相同的技术效果,为避免重复,这里不再赘述。
本发明实施例还提供一种计算机可读存储介质,所述计算机可读存储介质上存储计算机程序,所述计算机程序被处理器执行时实现上述源极驱动方法的实施例的各个过程,且能达到相同的技术效果,为避免重复,这里不再赘述。其中,所述的计算机可读存储介质,如只读存储器(Read-Only Memory,ROM)、随机存取存储器(Random Access Memory,RAM)、磁碟或者光盘等。
需要说明的是,在本文中,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者装置不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者装置所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括该要素的过程、方法、物品或者装置中还存在另外的相同要素。
通过以上的实施方式的描述,本领域的技术人员可以清楚地了解到上述实施例方法可借助软件加必需的通用硬件平台的方式来实现,当然也可以通过硬件,但很多情况下前者是更佳的实施方式。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质(如ROM/RAM、磁碟、光盘)中,包括若干指令用以使得一台终端(可以是手机,计算机,服务器,空调器,或者网络设备等)执行本发明各个实施例所述的方法。
显然,上述实施例仅仅是为清楚地说明所作的举例,而并非对实施方式的限定。对于所属领域的普通技术人员来说,在上述说明的基础上还可以做出其它不同形式的变化或变动。这里无需也无法对所有的实施方式予以穷举。而由此所引伸出的显而易见的变化或变动仍处于本发明创造的保护范围之中。

Claims (11)

1.一种源极驱动电路,包括第一锁存器、第二锁存器、电平移位器和数模转换器,所述第一锁存器用于接收数据信号,并根据第一锁存使能信号存储第一数据并输出至所述第二锁存器,所述第二锁存器用于根据第二锁存信号存储并输出第二数据;所述电平移位器用于对所述第二数据进行升压,并将通过升压获取的高压数据信号输入所述数模转换器;所述数模转换器用于根据所述高压数据信号选择对应的伽马电压并输出;其特征在于,所述第二锁存信号包括:
第二锁存使能信号和第二锁存延迟使能信号;
所述第二锁存器根据所述第二锁存使能信号将所述第一数据的第0至m-1位的值作为第二数据的第一部分存储并输出至电平移位器;
所述第二锁存器根据所述第二锁存延迟使能信号,在存储并输出所述第一数据的第0至m-1位的值且经过延迟时间后,将所述第一数据的第n至m位的值作为第二数据的第二部分存储并输出至所述电平移位器,其中,m小于或等于n。
2.根据权利要求1所述的源极驱动电路,其特征在于,还包括运算放大器以及多路复用器;
所述运算放大器,用于接收所述数模转换器输出的伽马电压信号,并输出至所述多路复用器;
所述多路复用器,用于接收输出使能信号,并根据所述运算放大器的输出,驱动面板负载至所述对应的伽马电压;
所述延迟时间使得所述第二数据的第n位至第m位的值在所述输出使能信号上升沿和所述第一锁存信号上升沿之间更新。
3.根据权利要求1所述的源极驱动电路,其特征在于,m=n,n为所述第一数据的最高有效位。
4.根据权利要求1所述的源极驱动电路,其特征在于,m=n-1,n为所述第一数据的最高有效位。
5.一种源极驱动方法,应用于权利要求1-4任一项所述的源极驱动电路,其特征在于,包括:
通过第一锁存器接收数据信号,并根据第一锁存使能信号存储第一数据并输出至所述第二锁存器;
向所述第二锁存器输入第二锁存始能信号,以通过所述第二锁存器将所述第一数据的第0至m-1位的值作为第二数据的第一部分存储并输出至电平移位器;
向所述第二锁存器输入第二锁存延迟使能信号,以通过所述第二锁存器在存储并输出所述第一数据的第0至m-1位的值且经过延迟时间后,将所述第一数据的第n至m位的值作为第二数据的第二部分存储并输出至电平移位器,其中,m小于或等于n。
6.根据权利要求5所述的源极驱动方法,其特征在于,所述方法还包括:
通过所述电平移位器对所述第二数据进行升压,并将通过升压获取的高压数据信号输出至数模转换器;
通过所述数模转换器根据所述高压数据信号选择对应的伽马电压并输出至运算放大器;
通过所述运算放大器将所述模转换器输出的伽马电压信号输出至多路复用器;
向所述多路复用器输入输出使能信号,以通过所述多路复用器根据所述伽马电压信号驱动面板负载至所述对应的伽马电压;
所述延迟时间使得所述第二数据的第n位至第m位的值在所述输出使能信号上升沿和所述第一锁存信号上升沿之间更新。
7.根据权利要求5所述的源极驱动方法,其特征在于,m=n,n为所述第一数据的最高有效位。
8.根据权利要求5所述的源极驱动方法,其特征在于,m=n-1,n为所述第一数据的最高有效位。
9.一种源极驱动装置,其特征在于,包括:
第一处理模块,用于通过第一锁存器接收数据信号,并根据第一锁存使能信号存储第一数据并输出至所述第二锁存器;
第二处理模块,用于向所述第二锁存器输入第二锁存始能信号,以通过所述第二锁存器将所述第一数据的第0至m-1位的值作为第二数据的第一部分存储并输出至电平移位器;
第三处理模块,用于向所述第二锁存器输入第二锁存延迟使能信号,以通过所述第二锁存器在存储并输出所述第一数据的第0至m-1位的值且经过延迟时间后,将所述第一数据的第n至m位的值作为第二数据的第二部分存储并输出至电平移位器,其中,m小于或等于n。
10.一种源极驱动芯片,其特征在于,包括如权利要求1-4任一项所述的源极驱动电路。
11.一种显示装置,其特征在于,包括如权利要求10所述的源极驱动芯片。
CN202011585429.3A 2020-12-28 2020-12-28 源极驱动电路、源极驱动方法和显示装置 Active CN112687224B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202011585429.3A CN112687224B (zh) 2020-12-28 2020-12-28 源极驱动电路、源极驱动方法和显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011585429.3A CN112687224B (zh) 2020-12-28 2020-12-28 源极驱动电路、源极驱动方法和显示装置

Publications (2)

Publication Number Publication Date
CN112687224A true CN112687224A (zh) 2021-04-20
CN112687224B CN112687224B (zh) 2022-06-03

Family

ID=75454657

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011585429.3A Active CN112687224B (zh) 2020-12-28 2020-12-28 源极驱动电路、源极驱动方法和显示装置

Country Status (1)

Country Link
CN (1) CN112687224B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114187869A (zh) * 2021-12-03 2022-03-15 北京奕斯伟计算技术有限公司 显示面板、控制方法、控制装置、存储介质
CN114387932A (zh) * 2022-01-18 2022-04-22 北京奕斯伟计算技术有限公司 保护电路及保护方法、输出单元、源极驱动器及显示设备

Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5786800A (en) * 1995-04-14 1998-07-28 Sharp Kabushiki Kaisha Display device
US20060193002A1 (en) * 2005-02-28 2006-08-31 Nec Electronics Corporation Drive circuit chip and display device
CN1904981A (zh) * 2005-06-16 2007-01-31 冲电气工业株式会社 显示驱动电路
CN101399019A (zh) * 2007-09-30 2009-04-01 奇景光电股份有限公司 源极驱动器及其噪声抑制方法
CN101533598A (zh) * 2009-03-26 2009-09-16 华映光电股份有限公司 显示器的源极驱动集成电路架构
TW201211999A (en) * 2010-09-07 2012-03-16 Silicon Works Co Ltd Source driver of liquid crystal display for reducing EMI
CN102800275A (zh) * 2011-05-24 2012-11-28 联咏科技股份有限公司 显示器的驱动装置及方法
CN103151003A (zh) * 2011-12-06 2013-06-12 瑞萨电子株式会社 数据驱动器、显示面板驱动装置和显示装置
CN104009751A (zh) * 2013-02-25 2014-08-27 三星电子株式会社 电压电平转换电路和包括该电压电平转换电路的显示设备
CN104376809A (zh) * 2013-08-14 2015-02-25 联咏科技股份有限公司 源极驱动器与降低其中峰值电流的方法
CN109493824A (zh) * 2018-12-28 2019-03-19 北京集创北方科技股份有限公司 源极驱动器、显示装置及其驱动方法

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5786800A (en) * 1995-04-14 1998-07-28 Sharp Kabushiki Kaisha Display device
US20060193002A1 (en) * 2005-02-28 2006-08-31 Nec Electronics Corporation Drive circuit chip and display device
CN1904981A (zh) * 2005-06-16 2007-01-31 冲电气工业株式会社 显示驱动电路
CN101399019A (zh) * 2007-09-30 2009-04-01 奇景光电股份有限公司 源极驱动器及其噪声抑制方法
CN101533598A (zh) * 2009-03-26 2009-09-16 华映光电股份有限公司 显示器的源极驱动集成电路架构
TW201211999A (en) * 2010-09-07 2012-03-16 Silicon Works Co Ltd Source driver of liquid crystal display for reducing EMI
CN102800275A (zh) * 2011-05-24 2012-11-28 联咏科技股份有限公司 显示器的驱动装置及方法
CN103151003A (zh) * 2011-12-06 2013-06-12 瑞萨电子株式会社 数据驱动器、显示面板驱动装置和显示装置
CN104009751A (zh) * 2013-02-25 2014-08-27 三星电子株式会社 电压电平转换电路和包括该电压电平转换电路的显示设备
CN104376809A (zh) * 2013-08-14 2015-02-25 联咏科技股份有限公司 源极驱动器与降低其中峰值电流的方法
CN109493824A (zh) * 2018-12-28 2019-03-19 北京集创北方科技股份有限公司 源极驱动器、显示装置及其驱动方法

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114187869A (zh) * 2021-12-03 2022-03-15 北京奕斯伟计算技术有限公司 显示面板、控制方法、控制装置、存储介质
CN114387932A (zh) * 2022-01-18 2022-04-22 北京奕斯伟计算技术有限公司 保护电路及保护方法、输出单元、源极驱动器及显示设备
CN114387932B (zh) * 2022-01-18 2022-12-16 北京奕斯伟计算技术股份有限公司 保护电路及保护方法、输出单元、源极驱动器及显示设备

Also Published As

Publication number Publication date
CN112687224B (zh) 2022-06-03

Similar Documents

Publication Publication Date Title
CN112687224B (zh) 源极驱动电路、源极驱动方法和显示装置
JP3564347B2 (ja) 表示装置の駆動回路及び液晶表示装置
JP5133585B2 (ja) ソースドライバーの消費電力を低減させる方法及び関連装置
US9721511B2 (en) Display device and control method thereof
US7714758B2 (en) Digital-to-analog converter and method thereof
JP2012168537A (ja) ソースドライバ、それを備えるディスプレイ装置、及びその駆動方法
CN109410822B (zh) 电压电平转换电路及显示面板驱动控制方法
US8223107B2 (en) Data driver and display apparatus using the same including clock control circuit and shift register circuit
CN108630138B (zh) 灰阶产生电路与使用其之驱动电路
CN110322848B (zh) 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
US7936295B2 (en) Digital/analog converter circuit
CN108735171B (zh) 输出电路、数据线驱动器以及显示装置
CN110827739A (zh) 显示装置及其驱动方法
US20100295874A1 (en) Gamma voltage generation device for a flat panel display
KR20100005515A (ko) 감마 전압 컨트롤러, 이를 포함하는 계조 전압 제너레이터및 디스플레이 디바이스
US8610657B2 (en) Source driver, common voltage driver, and method of driving display device using time division driving method
CN106997752B (zh) 用于显示装置的源极驱动器
CN112216239A (zh) 源极驱动器和显示装置
US8115756B2 (en) Display driver integrated circuit using ping-pong type sample and hold circuit
CN112687223B (zh) 源极驱动电路、源极驱动方法和显示装置
CN116298471A (zh) 一种信号检测电路及信号检测方法
JPH06195047A (ja) 液晶表示装置の駆動回路
US11356113B2 (en) Digital-to-analog conversion circuit and data driver
CN113678188B (zh) 显示装置的输出驱动器
US10735011B2 (en) Digital-to-analog converter and driving circuit of display device having the same

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP01 Change in the name or title of a patent holder

Address after: 100176 no.2179, 2 / F, building D, 33, 99 Kechuang 14th Street, Beijing Economic and Technological Development Zone, Beijing (centralized office area)

Patentee after: Beijing yisiwei Computing Technology Co.,Ltd.

Patentee after: HEFEI YISIWEI INTEGRATED CIRCUIT Co.,Ltd.

Address before: 100176 no.2179, 2 / F, building D, 33, 99 Kechuang 14th Street, Beijing Economic and Technological Development Zone, Beijing (centralized office area)

Patentee before: Beijing yisiwei Computing Technology Co.,Ltd.

Patentee before: HEFEI YISIWEI INTEGRATED CIRCUIT Co.,Ltd.

CP01 Change in the name or title of a patent holder
CP01 Change in the name or title of a patent holder

Address after: 100176 no.2179, 2 / F, building D, 33, 99 Kechuang 14th Street, Beijing Economic and Technological Development Zone, Beijing (centralized office area)

Patentee after: Beijing yisiwei Computing Technology Co.,Ltd.

Patentee after: Hefei Yisiwei Computing Technology Co.,Ltd.

Address before: 100176 no.2179, 2 / F, building D, 33, 99 Kechuang 14th Street, Beijing Economic and Technological Development Zone, Beijing (centralized office area)

Patentee before: Beijing yisiwei Computing Technology Co.,Ltd.

Patentee before: HEFEI YISIWEI INTEGRATED CIRCUIT Co.,Ltd.

CP01 Change in the name or title of a patent holder